KR950002604Y1 - Fbt의 고압출력 안정화회로 - Google Patents

Fbt의 고압출력 안정화회로 Download PDF

Info

Publication number
KR950002604Y1
KR950002604Y1 KR2019890017338U KR890017338U KR950002604Y1 KR 950002604 Y1 KR950002604 Y1 KR 950002604Y1 KR 2019890017338 U KR2019890017338 U KR 2019890017338U KR 890017338 U KR890017338 U KR 890017338U KR 950002604 Y1 KR950002604 Y1 KR 950002604Y1
Authority
KR
South Korea
Prior art keywords
fbt
voltage
high voltage
output
voltage output
Prior art date
Application number
KR2019890017338U
Other languages
English (en)
Other versions
KR910010243U (ko
Inventor
박지식
Original Assignee
삼성전기 주식회사
서주인
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전기 주식회사, 서주인 filed Critical 삼성전기 주식회사
Priority to KR2019890017338U priority Critical patent/KR950002604Y1/ko
Publication of KR910010243U publication Critical patent/KR910010243U/ko
Application granted granted Critical
Publication of KR950002604Y1 publication Critical patent/KR950002604Y1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/18Generation of supply voltages, in combination with electron beam deflecting
    • H04N3/19Arrangements or assemblies in supply circuits for the purpose of withstanding high voltages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F38/00Adaptations of transformers or inductances for specific applications or functions
    • H01F38/42Flyback transformers

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Dc-Dc Converters (AREA)

Abstract

내용 없음.

Description

FBT의 고압출력 안정화회로
제1도는 종래의 회로도.
제2도는 본 고안의 회로도.
* 도면의 주요부분에 대한 부호의 설명
10 : 입력제어부 20 : PWM
30 : 증폭부 Q1: 스위칭트랜지스터
D1: 정류다이오드 C1, C2: 콘덴서
R1, R2: 저항
본 고안은 TV나 비디오케아메라에 사용되는 고압출력회로에 관한 것으로, 특히 FBT의 고압출력안정화회로에 관한 것이다.
FBT의 출력전압이 변화하면 TV나 모니터등의 화면의 크기가 변화하게 되고 또한 화상이 찌그러지는 현상이 나타나게 된다.
이러한 악영향을 제거하기 위해서 FBT의 고압출력전압의 일부를 저압 입력축으로 궤환시켜 고압출력을 안정화시키는 기술이 일반화되어있다.
제1도는 종래의 FBT 고압출력전압안정화회로도로서, 펄스입력신호에 따라 온/오프스위칭동작하는 스위칭 트랜지스터(Q1)와 입력제어부(10)를 통한 B+전압에 의한 전류가 FBT(T1)의 1차측코일에 흐르도록 연결하고, 상기 FBT(T1)의 2차측코일에 유기되는 고압이 정류다이오드(D1)를 통하여 DC고압출력으로 나타나게 연결한다.
또, 상기 정류다이오드(D1)의 DC고압출력은 저항(R1, R2)비로 분압되어 증폭부(30)에서 증폭된 다음 PWM(20)으로 입력되게 연결하며, 상기 PWM(20)에서의 펄스출력에 따라 입력제어부(10)가 FBT(T1)의 1차코일에 흐르는 B+전류를 제어하도록 연결하여 구성하고 있다.
이때, 상기 저항(R1)양단에는 EMI 및 EMCC에 대한 대책으로 바이패스콘덴서(C1)가 병렬로 연결되는데, 이는 저항(R1, R2)에 의한 고압출력전압의 검출속도의 저하를 가져오게 된다.
이를 구체적으로 설명하면 다음과 같다.
가령 DC 고압출력단의 출력전압에 V의 전압변동이 발생했다면, 저항(R1)에 걸리게 되는
전압가 되고, 저항(R2)에 걸리되는 전압가 되므로, 저항(R1)과 콘덴서(C1)의 시정수에 의해 검출속도가 떨어지게 된다.
이는 출력전압변동에 따른 적절한 보상을 지연시키는 문제점을 가져온다.
본 고안은 이와같은 문제점을 해소하기 위한 것으로, FBT의 DC전압 출력전압변동을 지연없이 검출하여 FBT의 입력전압을 즉시 보상하여 줌으로써, 안정된 고압출력을 유지할수 있게 되는 FBT의 고압출력 안정화회로를 제안한다.
이러한 본 고안은 저항분압비에 따른 기존의 출력전압검출회로에 스피드업 콘덴서를 부가하여 주는 것으로 구현된다.
이하 첨부한 도면을 참조로하여 본 고안의 실시예를 설명하면 다음과 같다.
제2도에서 도시하고 있는 바와같이, 펄스입력신호에 따라 스위칭 온/오프되는 스위칭트랜지스터에 의해 입력 제어부(10)를 통한 B+전압원의 전류가 FBT(T1)의 1차코일을 흐르게 연결하고, 상기 FBT(T1)의 2차코일에 유기된 고전압은 정류다이오드(D1)를 거쳐 DC고압으로 출력되게 연결한다.
또한, 상기 정류다이오드(D1)의 출력전압은 저항(R1, R2)으로 분할되어 증폭부(30)에서 증폭된후 PWM(20)으로 입력되게 연결하고, 상기 PWM(20)의 펄스출력은 상기 입력제어부(10)을 제어하게 연결한다.
상기 각 분압용 저항(R1, R2)에는 각각 바이패스콘덴서(C1)와 스피드 업콘덴서(C2)를 병렬로 연결한다.
이와같이 된 본 고안의 작용 및 효과를 설명하면 다음과 같다.
제2도에서, 스위칭트랜지스터(Q1)의 베이스에 펄스가 입력되면 스위칭트랜지스터(Q1)의 온/오프주기에 따른 B+전압원의 전류가 입력제어부(10)를 통하여 FBT(T1)의 1차코일에 흐르게 된다.
이에따라 상기 FBT(T1)의 2차코일에는 고전압이 유기되어 정류다이오드(D1)를 통하여 DC고압으로 출력된다.
한편, DC고압출력은 분압저항(R1, R2)으로 검출되어 증폭부(30)에서 증폭된후 PWM(20)으로 입력되고, PWM(20)에서는 입력되는 검출전압으로부터 펄스를 발생하여, B+전압원에 의한 전류를 FBT(T1)의 1차코일에 공급하는 입력제어부(10)가 상기 PWM(20)의 펄스출력에 따라 제어된다.
이때, 상기 분압저항(R1)과 분압저항(R2)에는 각각 바이패스 콘덴서(C1)와 스피드업콘덴서(C2)가 각각 병렬로 연결되어 있기 때문에 CR시정수에 위한 출력전압변동검출신호의 지연현상은 나타나지 않게된다.
이를 더욱 구체적으로 설명하면 다음과 같다.
제2도에서, 저항(R1)에 걸리는 전압
으로 분담되고, 저항(R2)에 걸리되는 전압으로 분담되므로, t=0에서는 콘덴서 용량에 따른 전압변동이 전혀 발생되지 않다가 일정시간 이후에 전압변동이 발생되면 즉시 전압변동분이 FBT(T1)의 입력제어부(10)로 궤환되어 다이나믹 레귤레이션 특성을 양호하게 유지할 수 있게 된다.
여기에서 저항(R1, R2)과 콘덴서(C1, C2)의 값은 R1C1 R1C2의 조건을 만족하도록 설계된다.
이상에서 설명한 바와같은 본 고안은 기존의 FBT 고압출력단의 출력전압변동검출용 저항분압회로에 C1R1 C2R2의 조건을 만족하는 스피드업콘덴서(C2)를 추가적으로 설치하는 것으로써, 고압출력변동을 지연없이 신속하게 입력회로에 전달할 수 있게 되므로, TV나 모니터등에 인가되는 FBT의 고압출력특성을 안정화시킬 수 있게 된다.

Claims (1)

  1. DC고압출력을 분압용 저항(R1, R2)으로 검출하여 B+입력전압을 제어하는 FBT의 고압출력안정화회로에 있어서, 상기 저항(R1)과 저항(R2)에 각각 바이패스콘덴서(C1)와 스피드업콘덴서(C2)를 병렬로 연결하여 구성하는 것을 특징으로 하는 FBT의 고압출력안정화회로.
KR2019890017338U 1989-11-23 1989-11-23 Fbt의 고압출력 안정화회로 KR950002604Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019890017338U KR950002604Y1 (ko) 1989-11-23 1989-11-23 Fbt의 고압출력 안정화회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019890017338U KR950002604Y1 (ko) 1989-11-23 1989-11-23 Fbt의 고압출력 안정화회로

Publications (2)

Publication Number Publication Date
KR910010243U KR910010243U (ko) 1991-06-29
KR950002604Y1 true KR950002604Y1 (ko) 1995-04-12

Family

ID=19292166

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019890017338U KR950002604Y1 (ko) 1989-11-23 1989-11-23 Fbt의 고압출력 안정화회로

Country Status (1)

Country Link
KR (1) KR950002604Y1 (ko)

Also Published As

Publication number Publication date
KR910010243U (ko) 1991-06-29

Similar Documents

Publication Publication Date Title
US3742242A (en) High and low voltage regulating circuit
US5041777A (en) Voltage controlled and current limited power supply
KR100229969B1 (ko) 비데오 디스플레이용 래스터사이즈조절장치
US4137552A (en) Automatic beam current limiter with independently determined threshold level and dynamic control range
KR200204874Y1 (ko) 과도전압 안정화회로를 구비하는 스위칭 모드 전원 공급기
US4691235A (en) DC restoration circuit
KR950002604Y1 (ko) Fbt의 고압출력 안정화회로
JPS5990473A (ja) ビデオ信号処理装置における自動バイアス制御装置
KR100307572B1 (ko) 핫스타트플레쉬현상을방지하기위한자동키네스코프바이어스장치
EP0313391A2 (en) High voltage power supply for video apparatus
US5578958A (en) Logarithmic amplifier
KR900009586Y1 (ko) 모니터에서의 수직 사이즈 보상회로
KR0127533B1 (ko) 모니터의 비디오 신호 바이어스 조정 회로
KR850000159Y1 (ko) 텔레비젼의 라스타폭 자동조정회로
KR100192986B1 (ko) 피크값 검출 회로
KR930003563Y1 (ko) 고압 안정화 회로
KR940005075Y1 (ko) 플라이백 트랜스의 고압 안정화 회로
KR910003669Y1 (ko) 수직크기 보상회로
US6262898B1 (en) Circuit for driving a switching transistor
KR920007329Y1 (ko) 고압 안정화회로
KR930001588Y1 (ko) 컴퓨터 모니터의 화면크기 자동조정 회로
KR930006836B1 (ko) 고압출력 안정화회로
KR910000532Y1 (ko) 모니터의 고압 자동 조절 회로
KR920007328Y1 (ko) 고압 안정화 회로
KR200162879Y1 (ko) 브라운관의 히터전압 제어회로

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20000331

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee