KR200259353Y1 - Apparatus for Output Data Reading of Output Dedicated Register - Google Patents

Apparatus for Output Data Reading of Output Dedicated Register Download PDF

Info

Publication number
KR200259353Y1
KR200259353Y1 KR2020010030994U KR20010030994U KR200259353Y1 KR 200259353 Y1 KR200259353 Y1 KR 200259353Y1 KR 2020010030994 U KR2020010030994 U KR 2020010030994U KR 20010030994 U KR20010030994 U KR 20010030994U KR 200259353 Y1 KR200259353 Y1 KR 200259353Y1
Authority
KR
South Korea
Prior art keywords
output
register
data
read
signal
Prior art date
Application number
KR2020010030994U
Other languages
Korean (ko)
Inventor
김태경
Original Assignee
엘지전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자주식회사 filed Critical 엘지전자주식회사
Priority to KR2020010030994U priority Critical patent/KR200259353Y1/en
Application granted granted Critical
Publication of KR200259353Y1 publication Critical patent/KR200259353Y1/en

Links

Landscapes

  • Microcomputers (AREA)

Abstract

본 고안은 출력 전용 레지스터를 통해 현재 출력되는 데이터를 읽을 수 있도록 하는 출력 전용 레지스터의 출력 데이터 읽기 장치에 관한 것이다.The present invention relates to an output data reading device of an output-only register for reading data currently output through an output-only register.

종래에는 하드웨어로 출력만 가능한 출력 전용 레지스터를 구성하게 되면, 출력 레지스터에 어떤 값이 저장되어 있는 지 읽을 수 없게 되는 문제점이 있다. 그리고, 출력 레지스터를 통해 출력되는 데이터를 읽어올 수 있도록 출력 데이터 읽기 장치를 구성한 경우에는 출력 레지스터의 출력을 입력으로 되돌리기 위해 3상태 버퍼가 필요하며, 출력 레지스터로부터 되돌려져 입력되는 데이터를 저장하기 위한 입력 레지스터가 별도로 필요하게 되는 문제점이 있다.In the related art, when an output-only register configured to output only hardware is configured, there is a problem in that it is impossible to read what value is stored in the output register. If the output data reading device is configured to read data output through the output register, a tri-state buffer is required to return the output of the output register to the input, and the data is returned from the output register to store the input data. There is a problem that an input register is required separately.

본 고안은, 출력 레지스터에 저장하는 데이터를 소정의 내부 기억 장치에도 저장하고, 읽기 명령에 따라 내부 기억 장치에 저장되어 있는 데이터를 읽어 제공함으로써, 별도의 입력 레지스터를 구비하지 않고도 현재 출력 레지스터를 통해 출력되는 데이터 값을 읽을 수 있게 되며, 별도의 입력 레지스터를 구비하지 않아도 되어 하드웨어 자원의 낭비를 막을 수 있게 된다.The present invention stores data stored in an output register in a predetermined internal storage device, and reads and provides data stored in the internal storage device according to a read command, thereby providing a current output register without a separate input register. The output data value can be read and there is no need for a separate input register to prevent waste of hardware resources.

Description

출력 전용 레지스터의 출력 데이터 읽기 장치{Apparatus for Output Data Reading of Output Dedicated Register}Apparatus for Output Data Reading of Output Dedicated Register}

본 고안은 출력 전용 레지스터의 출력 데이터 읽기 장치에 관한 것으로서, 특히 출력 전용 레지스터를 통해 현재 출력되는 데이터를 읽을 수 있도록 하는 출력 전용 레지스터의 출력 데이터 읽기 장치에 관한 것이다.The present invention relates to an output data reading device of an output-only register, and more particularly, to an output data reading device of an output-only register for reading data currently output through an output-only register.

도 1은 일반적인 출력 전용 레지스터의 구성을 보인 도로, 출력 명령에 따라 어드레스를 디코드한 신호와 기록 신호를 조합하여 기록 인에이블 신호를 생성하여 데이터를 원하는 출력 레지스터(15)에 저장하는 출력 제어부(13)와, 출력 제어부(13)에 의해 저장된 데이터를 출력하는 출력 레지스터(15)를 구비하여 이루어진다.FIG. 1 shows a general configuration of an output-only register. The output control unit 13 generates a write enable signal by combining an address decoded signal and a write signal according to an output command, and stores data in a desired output register 15. ) And an output register 15 for outputting data stored by the output control unit 13.

전술한 바와 같이, 하드웨어로 출력만 가능한 출력 전용 레지스터를 구성하게 되면, 출력 레지스터(15)에 저장되어 있는 데이터를 읽기 시도해도 출력 레지스터(15)에 어떤 값이 저장되어 있는 지 읽을 수 없게 된다.As described above, if an output-only register capable of outputting only by hardware is configured, it is impossible to read what value is stored in the output register 15 even when trying to read the data stored in the output register 15.

즉, 현재 출력 레지스터(15)를 통해 출력되는 데이터 값이 어떤 값인 지를 알아보기 위해, 출력 레지스터(15)의 어드레스를 디코드한 신호와 읽기 신호를 조합하여 읽기 인에이블 신호를 생성하여 출력 레지스터(15)에 저장되어 있는 데이터를 읽기 시도해도 출력 레지스터(15)에 저장되어 있는 데이터를 읽을 수가 없게 되는 문제점이 있다.That is, in order to find out what value the data value currently output through the output register 15 is, a read enable signal is generated by combining a signal and a read signal decoded from the address of the output register 15 to generate an output enable signal 15. There is a problem that the data stored in the output register 15 cannot be read even when the data stored in the P1) is read.

전술한 바와 같이, 출력 레지스터(15)에서 출력되는 데이터를 읽기 위해 종래에는 출력 전용 레지스터의 출력 데이터 읽기 장치가 나타나게 되었다.As described above, in order to read the data output from the output register 15, an output data reading device of an output-only register has conventionally appeared.

도 2는 종래 출력 전용 레지스터의 출력 데이터 읽기 장치의 구성을 보인 도로, 출력 제어부(23)와, 출력 레지스터(25)와, 입력 레지스터(27)와, 입력 제어부(29)를 구비하여 이루어진다.2 is a view showing the configuration of an output data reading device of a conventional output-only register, including an output control unit 23, an output register 25, an input register 27, and an input control unit 29.

이와 같은 구성에 있어서, 출력 제어부(23)는 출력 명령에 따라 어드레스를 디코드한 신호와 기록 신호를 조합하여 기록 인에이블 신호를 생성하여 데이터를 원하는 출력 레지스터(25)에 저장하고, 출력 레지스터(25)는 출력 제어부(23)에 의해 저장된 데이터를 출력하고, 입력 레지스터(27)는 3상태 버퍼(미도시)에 의해 출력 레지스터(25)로부터 출력되는 데이터를 되돌려받아 저장하고, 입력 제어부(29)는 해당 데이터가 저장되어 있는 어드레스를 디코드한 신호와 읽기 신호를 조합하여 읽기 인에이블 신호를 생성하여 입력 레지스터(27)에 저장되어 있는 데이터를 읽어온다.In such a configuration, the output control unit 23 generates a write enable signal by combining the address decoded signal and the write signal according to the output command, and stores the data in the desired output register 25, and outputs the output register 25. ) Outputs the data stored by the output control unit 23, the input register 27 receives and stores the data output from the output register 25 by the three-state buffer (not shown), the input control unit 29 Reads the data stored in the input register 27 by generating a read enable signal by combining a decoded signal with a read address and a read signal.

그러나, 전술한 바와 같이, 출력 레지스터(25)를 통해 출력되는 데이터를 읽어올 수 있도록 출력 데이터 읽기 장치를 구성한 경우에는 출력 레지스터(25)의 출력을 입력으로 되돌리기 위해 3상태 버퍼(미도시)가 필요하며, 출력 레지스터(25)로부터 되돌려져 입력되는 데이터를 저장하기 위한 입력 레지스터(27)가 별도로 필요하게 되는 문제점이 있다.However, as described above, when the output data reading device is configured to read data output through the output register 25, a tri-state buffer (not shown) is provided to return the output of the output register 25 to the input. There is a problem that an input register 27 for storing data returned from the output register 25 is required.

본 고안은 전술한 문제점을 해결하기 위해 안출된 것으로서, 출력 레지스터에 저장하는 데이터를 소정의 내부 기억 장치에 저장하고, 읽기 명령에 따라 내부 기억 장치에 저장되어 있는 데이터를 읽어 제공함으로써, 별도의 입력 레지스터를 구비하지 않고도 현재 출력 레지스터를 통해 출력되는 데이터 값을 읽을 수 있도록 하는 출력 전용 레지스터의 출력 데이터 읽기 장치를 제공함에 그 목적이 있다.The present invention has been made to solve the above-mentioned problem, and stores the data stored in the output register in a predetermined internal storage device, and reads and provides data stored in the internal storage device according to a read command, thereby providing a separate input. It is an object of the present invention to provide an output data reading device of an output-only register that enables reading of a data value output through a current output register without having a register.

도 1은 일반적인 출력 전용 레지스터의 구성을 보인 도.1 is a diagram showing the configuration of a general output dedicated register.

도 2는 종래 출력 전용 레지스터의 출력 데이터 읽기 장치의 구성을 보인 도.2 is a diagram showing a configuration of an output data reading device of a conventional output-only register.

도 3은 본 발명에 따른 출력 전용 레지스터의 출력 데이터 읽기 장치의 구성을 보인 도.3 is a diagram showing the configuration of a device for reading output data of an output-only register according to the present invention;

*** 도면의 주요 부분에 대한 부호의 설명 ****** Explanation of symbols for the main parts of the drawing ***

33. 출력 제어부, 35. 데이터 저장부,33. output control unit, 35. data storage unit,

37. 입력 제어부, 39. 출력 레지스터37. Input control, 39. Output register

전술한 목적을 달성하기 위한 본 고안에 따른 출력 전용 레지스터의 출력 데이터 읽기 장치는, 출력 데이터를 저장할 출력 레지스터의 어드레스를 디코드한 신호와 기록 신호를 조합하여 기록 인에이블 신호를 생성하고, 상기 생성된 기록 인에이블 신호에 의거하여 상기 출력 데이터를 상기 출력 레지스터에 저장하는 출력 제어부와; 상기 출력 제어부의 제어하에 상기 출력 레지스터에 저장되는 출력 데이터를 저장하는 데이터 저장부와; 상기 출력 데이터가 저장되어 있는 상기 출력 레지스터의 어드레스를 디코드한 신호와 읽기 신호를 조합하여 읽기 인에이블 신호를 생성하고, 상기 생성된 읽기 인에이블 신호에 의거하여 상기 데이터 저장부에 저장되어 있는 출력 데이터를 읽어오는 입력 제어부를 구비하여 이루어진다.An output data reading device of an output-only register according to the present invention for achieving the above object, generates a write enable signal by combining a signal and a write signal decoded the address of the output register to store the output data, An output control section for storing the output data in the output register based on a write enable signal; A data storage unit for storing output data stored in the output register under the control of the output control unit; A read enable signal is generated by combining a signal decoded from an address of the output register in which the output data is stored and a read signal, and output data stored in the data storage based on the generated read enable signal It is provided with an input control unit for reading.

이하에서는 첨부한 도면을 참조하여 본 고안의 바람직한 실시예에 따른 출력 전용 레지스터의 출력 데이터 읽기 장치에 대해서 상세하게 설명한다.Hereinafter, an output data reading device of an output-only register according to a preferred embodiment of the present invention will be described in detail with reference to the accompanying drawings.

도 3은 본 고안에 따른 출력 전용 레지스터의 출력 데이터 읽기 장치의 구성을 보인 도로, 출력 제어부(33)와, 출력 레지스터(39)와, 데이터 저장부(35)와, 입력 제어부(37)를 구비하여 이루어진다.3 is a road showing the configuration of an output data reading device of an output-only register according to the present invention, and includes an output control unit 33, an output register 39, a data storage unit 35, and an input control unit 37. It is done by

이와 같은 구성에 있어서, 출력 제어부(33)는 출력 명령에 따라 어드레스를 디코드한 신호와 기록 신호를 조합하여 기록 인에이블 신호를 생성하여 데이터를 원하는 출력 레지스터(39)에 저장하는 데, 해당 데이터를 출력 레지스터(39)에 저장함과 동시에 시스템 내부에 별도로 구비되어 있는 데이터 저장부(35)에 출력 데이터를 저장한다.In such a configuration, the output control unit 33 generates a write enable signal by combining the address decoded signal and the write signal according to the output command, and stores the data in the desired output register 39. At the same time as the output register 39, the output data is stored in the data storage unit 35 provided separately in the system.

출력 레지스터(39)는 출력 제어부(33)에 의해 저장된 데이터를 출력한다.The output register 39 outputs the data stored by the output control unit 33.

데이터 저장부(35)는 출력 제어부(33)에 의해 출력 데이터를 저장한다.The data storage unit 35 stores the output data by the output control unit 33.

입력 제어부(37)는 현재 출력 레지스터(39)를 통해 출력되는 데이터 값이 어떤 값인 지를 알아보고자 하는 경우에, 출력 데이터가 저장되어 있는 출력 레지스터(39)의 어드레스를 디코드한 신호와 읽기 신호를 조합하여 읽기 인에이블 신호를 생성하여 데이터 저장부(35)에 저장되어 있는 데이터를 읽어 운용자에게 제공한다.When the input control unit 37 wants to know what value is the data value currently output through the output register 39, the input control unit 37 combines a signal and a read signal that decode the address of the output register 39 in which the output data is stored. By generating a read enable signal to read the data stored in the data storage unit 35 to provide the operator.

이하에서는 도 3을 참조하여 본 고안에 따른 출력 전용 레지스터의 출력 데이터 읽기 장치의 동작 과정에 대해서 설명하기로 한다.Hereinafter, an operation process of an output data reading device of an output-only register according to the present invention will be described with reference to FIG. 3.

우선, 출력 명령에 따라 출력 제어부(33)는 출력 데이터를 입력받아 출력할 출력 레지스터(39)의 어드레스를 디코드한 신호와 기록 신호를 조합하여 기록 인에이블 신호를 생성하고, 생성된 기록 인에이블 신호에 의거하여 출력 데이터를 출력 레지스터(39)에 저장함과 동시에, 시스템 내부에 별도로 구비되어 있는 데이터 저장부(35)에 출력 레지스터(39)에 저장한 데이터와 동일한 데이터를 저장한다.First, in response to an output command, the output control unit 33 generates a write enable signal by combining a write signal with a signal decoded from the address of the output register 39 to receive and output the output data, and generates a write enable signal. Based on the above, the output data is stored in the output register 39, and the same data as the data stored in the output register 39 is stored in the data storage unit 35 provided separately in the system.

이후, 현재 출력 레지스터(39)를 통해 출력되는 데이터 값이 어떤 값인 지를 알아보기 위한 명령이 있으면, 입력 제어부(37)는 출력 데이터가 저장되어 있는 출력 레지스터(39)의 어드레스를 디코드한 신호와 읽기 신호를 조합하여 읽기 인에이블 신호를 생성하고, 생성된 읽기 인에이블 신호에 의거하여 데이터 저장부(35)에 저장되어 있는 데이터를 읽어 운용자에게 제공한다.Then, if there is a command to find out what value the data value currently output through the output register 39, the input control unit 37 decodes and reads the address of the output register 39 in which the output data is stored. The signal is combined to generate a read enable signal, and the data stored in the data storage unit 35 is read and provided to the operator based on the generated read enable signal.

본 고안의 출력 전용 레지스터의 출력 데이터 읽기 장치는 전술한 실시예에 국한되지 않고 본 고안의 기술 사상이 허용하는 범위 내에서 다양하게 변형하여 실시할 수 있다.The output data reading device of the output-only register of the present invention is not limited to the above-described embodiment and can be implemented in various modifications within the range allowed by the technical idea of the present invention.

이상에서 설명한 바와 같은 본 고안의 출력 전용 레지스터의 출력 데이터 읽기 장치에 따르면, 종래에는 현재 출력 레지스터에서 출력되는 데이터를 읽을 수 있도록 하기 위해서는 출력 레지스터에서 출력되는 데이터를 입력으로 되돌리기 위한 입력 레지스터를 구비해야 하지만, 본 고안에서는 입력 레지스터없이 내부에 구비되어 있는 기억 장치를 이용하므로, 별도의 입력 레지스터를 구비하지 않아도 되어 하드웨어 자원의 낭비를 막을 수 있게 된다.According to the output data reading device of the output-only register of the present invention as described above, in order to read the data output from the current output register in the prior art, an input register for returning the data output from the output register to the input must be provided. However, according to the present invention, since a storage device provided inside without an input register is used, it is not necessary to provide a separate input register, thereby preventing waste of hardware resources.

Claims (1)

출력 데이터를 저장할 출력 레지스터의 어드레스를 디코드한 신호와 기록 신호를 조합하여 기록 인에이블 신호를 생성하고, 상기 생성된 기록 인에이블 신호에 의거하여 상기 출력 데이터를 상기 출력 레지스터에 저장하는 출력 제어부와;An output control unit for generating a write enable signal by combining a signal decoded from an address of an output register to store output data and a write signal, and storing the output data in the output register based on the generated write enable signal; 상기 출력 제어부의 제어하에 상기 출력 레지스터에 저장되는 출력 데이터를 저장하는 데이터 저장부와;A data storage unit for storing output data stored in the output register under the control of the output control unit; 상기 출력 데이터가 저장되어 있는 상기 출력 레지스터의 어드레스를 디코드한 신호와 읽기 신호를 조합하여 읽기 인에이블 신호를 생성하고, 상기 생성된 읽기 인에이블 신호에 의거하여 상기 데이터 저장부에 저장되어 있는 출력 데이터를 읽어오는 입력 제어부를 구비하여 이루어지는 출력 전용 레지스터의 출력 데이터 읽기 장치.A read enable signal is generated by combining a signal decoded from an address of the output register in which the output data is stored and a read signal, and output data stored in the data storage based on the generated read enable signal An output data reading device of an output-only register, comprising: an input control unit for reading a signal.
KR2020010030994U 2001-10-11 2001-10-11 Apparatus for Output Data Reading of Output Dedicated Register KR200259353Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2020010030994U KR200259353Y1 (en) 2001-10-11 2001-10-11 Apparatus for Output Data Reading of Output Dedicated Register

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2020010030994U KR200259353Y1 (en) 2001-10-11 2001-10-11 Apparatus for Output Data Reading of Output Dedicated Register

Publications (1)

Publication Number Publication Date
KR200259353Y1 true KR200259353Y1 (en) 2002-01-04

Family

ID=73069742

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2020010030994U KR200259353Y1 (en) 2001-10-11 2001-10-11 Apparatus for Output Data Reading of Output Dedicated Register

Country Status (1)

Country Link
KR (1) KR200259353Y1 (en)

Similar Documents

Publication Publication Date Title
KR960020543A (en) MPEG2 Transport Decoder Device
KR920001518A (en) Semiconductor integrated circuit
KR910005156A (en) Microprocessor with predecoder unit and main decoder unit operating in pipeline processing method
KR920008598A (en) Memory controller for accessing memory in direct or interleaved mode and data processing system having same
KR960008543A (en) Integrated circuit microprocessor with programmable memory access interface type and associated method
KR900005287A (en) Data control device and system using it
KR970012754A (en) Semiconductor memory and its writing method
KR200259353Y1 (en) Apparatus for Output Data Reading of Output Dedicated Register
KR100188012B1 (en) Cache memory
JP2007010606A (en) Lsi inspection module, control method for lsi inspection module, communication method between lsi inspection module and lsi inspection device, and lsi inspection method
KR970059876A (en) Central processing unit drive frequency automatic selection device and control method thereof
KR0172396B1 (en) Wordline driving method of semiconductor memory devicei
KR900002311A (en) Cache memory and access control device employing the cache memory
KR100188027B1 (en) Address generation circuit
KR100192320B1 (en) Rom address decoding method
KR950003990A (en) Data Access Circuit of Video Memory
KR19990074904A (en) Address latch device and method for synchronous semiconductor memory device
KR980007617A (en) Video projection device
KR970076309A (en) A data bit stream generator
KR20000046167A (en) Device for controlling memory and its method
KR940010790A (en) How Zigzag Scanning Addresses Occur
KR910010299A (en) Bit operation processing circuit of programmable controller
KR970071278A (en) Implementation of Fixed Segmentation of Buffer RAM
KR970049256A (en) Memory controller with split write function
KR20000044374A (en) Data address control circuit of memory device

Legal Events

Date Code Title Description
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20091127

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee