KR200244058Y1 - 수평편향 회로의 방전회로 - Google Patents
수평편향 회로의 방전회로 Download PDFInfo
- Publication number
- KR200244058Y1 KR200244058Y1 KR2019990002114U KR19990002114U KR200244058Y1 KR 200244058 Y1 KR200244058 Y1 KR 200244058Y1 KR 2019990002114 U KR2019990002114 U KR 2019990002114U KR 19990002114 U KR19990002114 U KR 19990002114U KR 200244058 Y1 KR200244058 Y1 KR 200244058Y1
- Authority
- KR
- South Korea
- Prior art keywords
- horizontal
- circuit
- discharge
- fet
- horizontal deflection
- Prior art date
Links
- 239000003990 capacitor Substances 0.000 claims abstract description 25
- 230000005669 field effect Effects 0.000 claims description 3
- 238000007599 discharging Methods 0.000 claims description 2
- 230000010355 oscillation Effects 0.000 abstract description 8
- 230000000694 effects Effects 0.000 abstract description 6
- 230000001052 transient effect Effects 0.000 abstract description 5
- 238000010586 diagram Methods 0.000 description 7
- 230000001360 synchronised effect Effects 0.000 description 4
- 230000002159 abnormal effect Effects 0.000 description 3
- 238000010894 electron beam technology Methods 0.000 description 3
- 238000013016 damping Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N3/00—Scanning details of television systems; Combination thereof with generation of supply voltages
- H04N3/10—Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
- H04N3/16—Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
- H04N3/20—Prevention of damage to cathode-ray tubes in the event of failure of scanning
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N3/00—Scanning details of television systems; Combination thereof with generation of supply voltages
- H04N3/10—Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
- H04N3/16—Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
- H04N3/22—Circuits for controlling dimensions, shape or centering of picture on screen
- H04N3/23—Distortion correction, e.g. for pincushion distortion correction, S-correction
- H04N3/233—Distortion correction, e.g. for pincushion distortion correction, S-correction using active elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G1/00—Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data
- G09G1/04—Deflection circuits ; Constructional details not otherwise provided for
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Radar, Positioning & Navigation (AREA)
- Remote Sensing (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Details Of Television Scanning (AREA)
Abstract
개시된 수평편향 회로의 방전회로는 수평편향 회로의 S자 보정부에 종래에는 FET에 형성된 고전압을 저항을 통해 방전을 시키던 회로에서 다이오드를 연결한 회로로 대체 시켜 방전 시에 발생하는 역전압을 제거하는 수평편향 회로의 방전회로
본 고안은 수평동기신호를 인가받는 수평발진부와, 수평발진부의 출력신호를 입력받는 수평구동부와, 수평구동부의 출력신호에 의해 구동되는 수평출력부와, 수평출력부의 출력전류를 인가받는 수평편향코일과, 수평편향코일과 직렬 접속되어 영상을 직선적으로 보정하는 복수 개의 콘덴서 및 소정의 콘덴서와 병렬로 다이오드가 연결된 S자 보정부로 구성된다.
따라서, 본 고안의 회로는 콘덴서와 병렬로 연결한 다이오드를 이용하여 FET가 오프될 때나 과도 상태에서 FET에 형성된 과전압을 빠른 속도로 방전시켜 제거함으로써, FET가 손상되는 것을 방지할 뿐만 아니라, 방전 시 방전효과를 향상시키는 효과를 얻는다.
Description
본 고안은 음극선관 디스플레이장치의 수평편향 회로의 방전회로에 관한 것이다.
보다 상세하게는 수평편향 회로의 S자 보정부에 종래에는 전계효과트랜지스터(이하, FET라 칭함.)에 형성된 고전압을 저항을 통해 방전을 시키던 회로에서 다이오드를 연결한 회로로 대체 시켜 방전 시에 발생하는 역전압을 제거하는 수평편향 회로의 방전회로에 관한 것이다.
일반적으로 음극선관 디스플레이장치는 음극선관의 캐소드로부터 방출되는 전자빔을 편향시켜 주기 위하여 수직 및 수평편향 회로부를 가지게 되는데, 도 1은 종래의 방전회로가 포함된 수평편향 회로도이다.
도시된 바와 같이, 종래의 음극선관 디스플레이장치의 수평편향 회로부는 수평동기신호(Hsync)를 인가받는 수평발진부(10)와, 수평발진부(10)의 출력신호를 입력받는 수평구동부(20)와, 수평구동부(20)의 출력신호에 의해 구동되는 수평출력부(30)와, 수평출력부(30)의 출력전류를 인가받는 수평편향코일(H-DY) 및 수평편향코일(H-DY)과 직렬 접속되어 영상을 직선적으로 보정하는 콘덴서와 방전용 저항이 연결된 S자 보정부(40)로 구성된다.
이러한 구성요소를 갖는 종래의 음극선관 디스플레이장치의 수평편향 회로부의 동작은 다음과 같다.
수평동기신호(Hsync)가 수평발진부(10)에 인가되면 수평발진부(10)는 입력되는 수평동기신호(Hsync)의 주파수와 동일한 수평발진 주파수를 생성하여 출력한다.
수평구동부(20)는 수평발진부(10)의 출력신호에 의해 구동되어, 수평발진 주파수와 같은 주파수의 펄스파형을 생성하여 출력하는데, 이 출력파형은수평출력부(30)를 동작시켜줄 수 있을만큼 증폭된 파형이다.
수평구동부(20)의 출력신호에 의해 구동되는 수평출력부(30)는 수평편향코일(H-DY)에 전류를 공급하고, 수평출력부(30)의 출력전류를 인가받은 수평편향코일(H-DY)은 톱니파 전류를 생성하는데, 이 톱니파 전류가 음극선관의 편향요크에 가해짐으로써 음극선관의 전자총으로부터 방출되는 전자빔이 수평으로 좌·우 편향되게 된다.
S자 보정부(40)는 방출전자의 비행거리 차에 기인하여 음극선관의 화면상에 왜곡되게 표시되는 영상을 직선적으로 보정 해주기 위한 회로블록으로서, 수평편향코일(H-DY)과 직렬로 접속되어 수평편향코일(H-DY)에서 생성되는 톱니파 전류를 S자 형태로 보정 해주는 역할을 하며, 흔히 S자 보정 콘덴서(C4,C5)와 제 2 FET(Q3)와 병렬로 연결된 저항(R4)으로 구성되어있다.
그러나, 수평편향 회로의 동작 중에 제 2 FET(Q3)가 오프(OFF)될 때나, 오프된 상태에서 제 2 FET(Q3)가 과도(TRANSIENT) 상태에 있을 경우에는 비정상적으로 동작하는 경우가 발생한다.
상술한 바와 같이 제 2 FET(Q3)가 오프되거나, 또는 과도상태에 있을 경우 제 2 FET(Q3)에는 고전압이 형성될 수도 있으며, 이때 제 2 FET(Q3)에 형성된 고전압을 제거하기 위해서는 방전을 시켜야 한다. 그러므로 상기 저항(R4)은 제 2 FET(Q3)에 높은 전압이 형성되는 경우 방전시키기 위한 방전용 저항이다.
그러나, 상술한 저항(R4)으로 제 2 FET(Q3)에 형성된 전압을 방전시키는 경우 제 4 콘덴서(C4)의 전압보다 제 2 FET(Q3)에 형성되는 전압이 높으므로 방전시키는데도 시간이 오래 걸리며, 이로 인하여 제 2 FET(Q3)가 손상되기 쉬운 문제점이 있다.
따라서 본 고안의 목적은 수평편향 회로의 S자 보정부에 종래에는 FET에 형성된 고전압을 저항을 통해 방전을 시키던 회로에서 다이오드를 연결한 회로로 대체 시켜 방전 시에 발생하는 역전압을 제거하는 수평편향 회로의 방전회로를 제공함에 있다.
도 1은 종래의 방전회로가 포함된 수평편향 회로도,
도 2는 본 고안이 적용된 방전회로가 포함된 수평편향 회로도,
도 3은 도 2에 적용된 S자 보정부의 다른 실시 예를 설명하기 위한 회로도이다.
* 도면의 주요부분에 대한 부호의 설명
110 : 수평발진부
120 : 수평구동부
130 : 수평출력부
140 : S자 보정부
H-DY : 수평편향코일
Dp : 다이오드
전술한 목적을 달성하기 위한 본 고안에 따른 수평편향 회로의 방전회로는 수평동기신호를 인가받는 수평발진부와, 수평발진부의 출력신호를 입력받는 수평구동부와, 수평구동부의 출력신호에 의해 구동되는 수평출력부와, 수평출력부의 출력전류를 인가받는 수평편향코일과, 수평편향코일과 직렬접속되어 영상을 직선적으로 보정하는 복수 개의 콘덴서 및 콘덴서와 병렬로 다이오드가 연결된 S자 보정부로 구성된 것을 특징으로 한다.
이하, 본 고안에 따른 수평편향 회로의 방전회로의 바람직한 하나의 실시예를 첨부된 도면들을 참조하여 상세히 설명한다.
도 2는 본 고안이 적용된 방전회로가 포함된 수평편향 회로도이다.
도시된 바와 같이 본 고안이 적용된 수평편향 회로의 방전회로는 입력되는 수평동기신호(Hsync)와 수평동기신호(Hsync)를 인가받는 수평발진부(110)와, 수평발진부(110)의 출력신호를 입력받는 수평구동부(120)와, 수평구동부(120)의 출력신호에 의해 구동되는 수평출력부(130)와, 수평출력부(130)의 출력전류를 인가받는 수평편향코일(H-DY) 및 수평편향코일(H-DY)과 직렬접속되어 영상을 직선적으로 보정하는 콘덴서와 방전용 다이오드가 연결된 S자 보정부(140)로 구성된다.
이러한 구성요소를 갖는 수평편향 회로의 방전회로의 일 실시예를 나타낸 회로도의 동작은 다음과 같다.
먼저, 수평구동부(120)는 수평동기신호(Hsync)를 입력받고, 이와 동일한 수평발진 주파수를 생성하여 출력하는 수평발진부(110)의 출력신호를 게이트 구동신호로 하여 구동되는 제 1 FET(Q1), 제 1 FET(Q1)의 온/오프(On/off)에 따라 동작되는 수평구동 변압기(HDT), 수평구동 변압기(HDT)의 1차측 코일에 의해 발생되는 역기전압으로부터 제 1 FET(Q1)를 보호하기 위한 저항(R3) 및 콘덴서(C1) 그리고 전계효과 트랜지스터(Q1)의 게이트전류 제한용 저항(R1) 및 전원(+VDD)으로부터 공급되는 전류를 제한하기 위한 저항(R2)으로 구성된다.
이와 같이 구성되는 수평구동부(120)는 수평발진부(110)에서 출력되는 수평발진 주파수에 의해 구동되어 수평발진 주파수와 같은 주파수를 가지며, 수평출력부(130)내의 수평출력 트랜지스터(Q2)를 구동시켜주기 위해 증폭된 펄스파형을 생성하여 출력한다.
상술한 바와 같은 목적뿐만 아니라 저전력을 소비하는 수평발진부(110)와 접속되어 있는 수평구동부(120)를 수평출력부(130)의 대전력 회로부분과 전기적으로 절연(Isolation)된 채로 연결시켜주기 위해 흔히 수평구동 변압기(HDT)와 같은 변압기(Transformer) 회로를 사용한다.
수평출력부(130)는 수평출력 트랜지스터(Q2), 수평편향코일(H-DY)과의 공진을 위한 공진콘덴서(C3) 및 댐핑다이오드(D4) 그리고 컬렉터전류 제한용 코일(L1)로 구성된다.
이와 같이 구성되는 수평출력부(130)는 수평출력 트랜지스터(Q2)가 수평구동부(120)의 출력신호에 의해 구동됨으로써 수평편향코일(H-DY) 및 S자 보정부(140)에 전류를 공급해 준다.
수평편향코일(H-DY)은 수평출력부(130)로부터 구동전류를 인가받아 톱니파 전류를 생성하는데, 이 톱니파 전류가 음극선관의 편향요크에 가해짐으로써 음극선관의 전자총으로부터 방출되는 전자빔이 수평으로 좌·우 편향되게 된다.
한편, S자 보정부(140)는 수평편향코일(H-DY)과 직렬로 접속된 직선성 보정 코일(H-LIN)과 하나 이상의 콘덴서들(C4)(C5)이 병렬로 구성되는데, 직선성 보정 코일(H-LIN)은 주사선과 주사선 사이의 직선성을 보정 해주고 콘덴서들(C4)(C5)은 수평편향코일(H-DY)에서 생성되는 톱니파 전류를 S자 형태로 보정해주어 방출전자의 비행거리 차에 기인하여 음극선관의 화면상에 왜곡되게 표시되는 영상을 직선적으로 보정해 준다.
상기 S 보정용 콘덴서의 스위치 역할을 하는 제 2 FET(Q3)에 형성되는 고전압을 방전하기 위하여 종래에는 저항을 제 2 FET(Q3)와 병렬로 연결하였으나, 본 고안에서는 제 5 콘덴서(C5)와 병렬이 되도록 다이오드(Dp)를 연결하여 만약에 비정상적인 동작에 의해 제 2 FET(Q3)에 높은 전압이 형성되더라도 다이오드(Dp)에의해서 순간적으로 방전이 되도록 한다.
결국, 상술한 콘덴서(C4)의 전압보다 제 2 FET(Q3)에 걸리는 전압이 높지 않으므로 콘덴서에 역전압이 발생하지 않고, 또한 제 2 FET(Q3)가 오프될 때나 제 2 FET(Q3)가 과도 상태에 있을 경우 제 2 FET(Q3)에 형성되는 과전압은 다이오드(Dp)의 빠른 방전효과에 의해 제거됨으로써 제 2 FET(Q3)가 손상되는 것을 방지한다.
도 3은 도 2에 적용된 S자 보정부의 다른 실시 예를 설명하기 위한 회로도이다.
도시된 바와 같이, 수평구동부(120), 수평출력부(130)의 구성은 도 2와 동일함으로 그 상세한 설명은 생략하기로 하고, 그 구성이 달라진 S자 보정부(140')에 대해서만 설명하면 다음과 같다.
도 3에 도시된 S자 보정부(140')는 도 2에 도시된 S자 보정부(140)와 마찬가지로 수평편향코일(H-DY)과 직렬로 접속된 직선성보정 코일(H-LIN)과 하나 이상의 콘덴서들(C4)(C5)이 병렬로 구성된다.
상술한 직선성보정 코일(H-LIN)은 주사선과 주사선 사이의 직선성을 보정해주고 콘덴서들(C4)(C5)은 수평편향코일(H-DY)에서 생성되는 톱니파 전류를 S자 형태로 보정 해주어 방출전자의 비행거리 차에 기인하여 음극선관의 화면상에 왜곡되게 표시되는 영상을 직선적으로 보정해 준다.
이때, 상술한 콘덴서(C4)와 병렬이 되도록 다이오드(Dp)를 연결하여 만약에 비정상적인 동작에 의해 제 2 FET(Q3)에 높은 전압이 형성되더라도 다이오드(Dp)에 의해서 순간적으로 방전이 되게 한다. 이후의 동작은 도 2에 도시된 S자보정부(140)와 동일함으로 그 상세한 설명은 생략하기로 한다.
상술한 바와 같이 본 고안에 따른 수평편향회로의 방전회로는 FET와 병렬로 연결된 저항을 통해 방전을 시키던 회로에서 콘덴서와 병렬로 다이오드를 연결한 회로를 이용하여 FET가 오프될 때나 오프시 과도 상태에서 형성된 과전압을 빠른 방전효과에 의해 제거시킴으로써, FET가 손상되는 것을 방지하고, 방전시에 방전효과를 향상시키는 효과를 얻는다.
Claims (2)
- 수평편향 회로의 FET(전계효과 트랜지스터) 방전회로에 있어서,수평동기신호를 인가받는 수평발진부;상기 수평발진부의 출력신호를 입력받는 수평구동부;상기 수평구동부의 출력신호에 의해 구동되는 수평출력부;상기 수평출력부의 출력전류를 인가받는 수평편향코일; 및상기 수평편향코일과 직렬접속되어 영상을 직선적으로 보정하는 복수 개의 콘덴서와, 소정의 콘덴서와, 상기 소정의 콘덴서와 병렬로 연결된 다이오드와, 상기 복수개의 콘덴서에는 병렬로 연결되고 소정의 콘덴서와 직렬로 연결된 FET와, 상기 FET에 높은 전압이 형성되는 경우 방전시키기 위하여 상기 복수개의 콘덴서에 병렬로 연결된 방전용 소자를 구비하고 있는 S자 보정부로 구성된 것을 특징으로 하는 수평편향 회로의 방전회로.
- 제 1 항에 있어서, 상기 방전용 소자는, 다이오드임을 특징으로 하는 수평편향 회로의 방전회로.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR19980002646 | 1998-02-26 | ||
KR2019980002646 | 1998-02-26 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR19990036891U KR19990036891U (ko) | 1999-09-27 |
KR200244058Y1 true KR200244058Y1 (ko) | 2001-09-29 |
Family
ID=54757435
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR2019990002114U KR200244058Y1 (ko) | 1998-02-26 | 1999-02-10 | 수평편향 회로의 방전회로 |
Country Status (2)
Country | Link |
---|---|
US (1) | US6225763B1 (ko) |
KR (1) | KR200244058Y1 (ko) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100459792B1 (ko) * | 2002-08-27 | 2004-12-03 | 현대 이미지퀘스트(주) | 디스플레이장치의 편향회로 보호를 위한 회로 |
BRPI0517212A (pt) * | 2004-12-17 | 2008-09-30 | Lg Electronics Inc | circuito de compensação e método de operação do mesmo |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS61114656A (ja) * | 1984-11-09 | 1986-06-02 | Hitachi Ltd | 水平偏向出力回路 |
JP2600920B2 (ja) * | 1989-08-30 | 1997-04-16 | 富士電機株式会社 | 水平偏向回路 |
JPH07326302A (ja) * | 1994-05-30 | 1995-12-12 | Mitsubishi Electric Corp | ディスプレイモニタ装置のs字補正コンデンサ切替装置 |
KR0177103B1 (ko) * | 1995-12-20 | 1999-04-01 | 김광호 | 마이컴을 이용한 수평 사이즈 조절 회로 |
KR100190534B1 (ko) * | 1996-03-29 | 1999-06-01 | 김광호 | 수평 편향 출력 회로(horizontal deflection output circuit) |
FI103242B1 (fi) * | 1996-04-12 | 1999-05-14 | Nokia Display Products Oy | Vaakalineaarisuuden säätö |
JPH09331466A (ja) * | 1996-06-11 | 1997-12-22 | Sony Corp | 水平直線性補正回路 |
KR100203404B1 (ko) * | 1996-11-14 | 1999-06-15 | 윤종용 | 편향구동회로 |
JPH10164388A (ja) * | 1996-11-25 | 1998-06-19 | Lg Electron Inc | 水平s字補正回路 |
KR100242842B1 (ko) * | 1997-05-27 | 2000-02-01 | 윤종용 | 복수의 fet를 이용한 수평편향 드라이브 회로 |
-
1999
- 1999-02-10 KR KR2019990002114U patent/KR200244058Y1/ko not_active IP Right Cessation
- 1999-02-26 US US09/258,807 patent/US6225763B1/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US6225763B1 (en) | 2001-05-01 |
KR19990036891U (ko) | 1999-09-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR200244058Y1 (ko) | 수평편향 회로의 방전회로 | |
KR950009649B1 (ko) | 라인 편향회로 | |
KR100490341B1 (ko) | 트랜지스터를 이용한 에스 보정회로 | |
KR100260886B1 (ko) | 수평편향회로의 에스자 직선성 보정회로 | |
KR200224873Y1 (ko) | 수평편향회로의 에스자 직선성 보정회로 | |
KR200296043Y1 (ko) | 수평편향회로의 에스자 직선성 보정회로 | |
KR19990012287U (ko) | 수평출력 트랜지스터 보호회로를 갖는 수평편향회로 | |
US6414694B1 (en) | Circuit and method for compensating horizontal centering in video display apparatus | |
KR100190534B1 (ko) | 수평 편향 출력 회로(horizontal deflection output circuit) | |
KR100508620B1 (ko) | 고압 편향 회로 | |
KR100398745B1 (ko) | 비공진형 수평 편향 회로 | |
US6479953B2 (en) | Deflection circuit with a retrace capacitive transformation | |
KR19990020425U (ko) | 스텝업 방식의 수평화면크기 조정회로를 갖는디스플레이장치 | |
US6424103B2 (en) | Deflection-distortion correcting circuit | |
KR960007539B1 (ko) | 모니터의 수평출력회로 | |
JP3223485B2 (ja) | 偏向回路 | |
KR20000013384A (ko) | 디스플레이장치의 에스자 보정회로 | |
KR950009011Y1 (ko) | 광스크린 티브이(tv)의 디스플레이장치 | |
KR0129495Y1 (ko) | 모니터의 수평구동회로 | |
KR200197167Y1 (ko) | 모니터의 수평 편향 보호 회로 | |
KR20000008658A (ko) | 수평편향 보호회로 | |
KR0119971Y1 (ko) | 티브이의 수평편향회로 | |
KR200337109Y1 (ko) | 디스플레이장치 | |
KR200235179Y1 (ko) | 고압 구동 회로를 갖는 디스플레이 장치 | |
KR20060008775A (ko) | 수평편향 직선성 보정회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
REGI | Registration of establishment | ||
FPAY | Annual fee payment |
Payment date: 20070727 Year of fee payment: 7 |
|
LAPS | Lapse due to unpaid annual fee |