KR20020057822A - 동기 타이밍 보정 회로 및 방법 - Google Patents

동기 타이밍 보정 회로 및 방법 Download PDF

Info

Publication number
KR20020057822A
KR20020057822A KR1020020000398A KR20020000398A KR20020057822A KR 20020057822 A KR20020057822 A KR 20020057822A KR 1020020000398 A KR1020020000398 A KR 1020020000398A KR 20020000398 A KR20020000398 A KR 20020000398A KR 20020057822 A KR20020057822 A KR 20020057822A
Authority
KR
South Korea
Prior art keywords
window
value
frequency center
center value
deflection
Prior art date
Application number
KR1020020000398A
Other languages
English (en)
Inventor
무라모또기미오
Original Assignee
가네꼬 히사시
닛본 덴기 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가네꼬 히사시, 닛본 덴기 가부시끼가이샤 filed Critical 가네꼬 히사시
Publication of KR20020057822A publication Critical patent/KR20020057822A/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation
    • H04B1/709Correlator structure
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation
    • H04B1/7073Synchronisation aspects
    • H04B1/7085Synchronisation aspects using a code tracking loop, e.g. a delay-locked loop

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

편향량 판정 수단(108)은 각 상관기(1051내지 1058)로부터의 상관값을 비교하여 최대 상관값이 얻어지는 동기 타이밍으로부터 현재 설정되어 있는 주파수 중심값의 편향량 및 편향 방향을 검출하고 윈도우 위치 변경 신호를 윈도우 이동 수단(107)에 출력한다. 윈도우 이동 수단(107)은 편향량 판정 수단(108)으로부터의 윈도우 위치 변경 신호에 기초하여 윈도우 폭의 주파수 중심값의 변경을 행한다. AFC 오차로 인해 상관값 최대 타이밍이 중심 주파수로부터 이동한 경우에는, 윈도의 위치 자체가 상관값 최대 타이밍의 이동에 따라 이동되어 윈도우 폭이 좁게 되어도 상관값 최대 타이밍이 윈도우로부터 편향되는 것이 방지된다.

Description

동기 타이밍 보정 회로 및 방법{SYNCHRONIZATION TIMING CORRECTING CIRCUIT AND METHOD}
본 발명은 광대역 코드 분할 다중 접속(이하, W-CDMA라 함)을 사용하는 이동 통신 시스템에 관한 것으로, 특히 일단 포착된 기지국의 동기 타이밍으로 보정하기 위한 동기 타이밍 보정 회로 및 그 방법에 관한 것이다.
근년에, 이동 통신 시스템에 사용되는 통신 시스템으로서 간섭 또는 방해를 적게 받는 CDMA 통신 시스템이 주목되고 있다. 이러한 CDMA 시스템은, 송신측 상에서는 송신될 사용자 신호가 확산 신호로 확산되어 송신되고, 수신측 상에서는 상기 확산 신호와 동일한 확산 코드를 사용하여 역확산이 수행됨으로써 원래의 사용자 신호를 얻는 시스템이다. 이러한 이유로, CDMA 시스템에서는 송신측과 수신측의 확산 코드 열 간에 위상의 동기화가 달성되지 않으면 수신측에서 역확산이 수행될 수 없다.
상기한 이유로부터, CDMA 시스템에서는 이동국의 동기 주파수를 기지국의 동기 주파수에 일치시키기 위해 자동 주파수 제어(이하, AFC라 함)를 사용한 주파수 제어가 수행된다. 그런데, 기지국과 이동국의 기준 주파수 등은 시간 경과, 온도 변화 등에 따라 변동한다. 따라서, AFC를 사용하여 기지국의 동기 타이밍을 포착하기 위한 제어는 2단계로 수행된다. 즉, 기지국의 동기 타이밍을 포착하기 위한 초기 동기 타이밍 포착(서칭)과 일단 포착된 동기 타이밍을 보정하기 위한 동기 타이밍 보정(트랙킹)의 2단계로 분리되어 수행된다.
도 1은 종래의 동기 타이밍 보정 회로를 구비한 CDMA 수신 장치를 나타내는 블럭도이다. 이 CDMA 장치는 무선 수신부(101), A/D 변환기(102), AFC부(103), 입력 신호 처리 타이밍 제어부(504), 64개의 상관기(1051내지 10564), 및 동기 타이밍 검출부(506)를 포함한다.
무선 수신부(101)는 안테나를 통해 수신된 무선 신호를 복조하여 기지국 신호로 변환한다.
A/D 변환기(102)는 무선 수신부(101)로부터의 베이스 밴드 신호를 칩 레이트의 N배의 샘플링 레이트로 샘플링함으로써 기지국 신호를 디지털 신호로 변환한다.
AFC부(103)에는 A/D 변환기(102)로부터의 디지털 신호가 입력되어 동기 타이밍의 포착을 행한다. 다음에, AFC부(103)는 획득한 동기 타이밍에 관한 정보를 입력 신호 처리 타이밍 제어부(504)로 출력한다.
입력 신호 처리 타이밍 제어부(504)는 A/D 컨버터(102)로부터의 신호의 처리 타이밍을 제어하며 A/D 변환기(102)로부터의 신호로부터, AFC부(103)에 의해 포착된 동기 타이밍의 중심 주파수에 대해 ±32 클럭 범위 내의 신호를 생성하고 생성된 신호를 상관기(1051내지 10564)로 각각 출력한다.
64개의 상관기(1051내지 10564)는, 입력 신호 처리 타이밍 제어부(504)로부터 출력되며 그 타이밍이 중심 주파수에 대해 ±32 클럭 범위 이내인 신호들과 선정된 확산 코드들 간의 상관값 연산을 각각 행한다. 이들 64 클럭에 대응하는 샘플링 수를 "윈도우 폭"이라 한다. 즉, 윈도우는 일단 포착된 동기 타이밍이 감시되는 범위를 의미한다.
도 2는 입력 신호 처리 타이밍 제어부(504)에 의해 제어되는 윈도우 폭이 64 클럭의 윈도우인 것을 나타내는 도면이다. 도 2에 도시된 바와 같이, 중심 주파수에 대해 ±32 칩 범위 이내인 신호들과 확산 코드들 간의 상관 연산이 수행된다. 다음에, 상관기(1051내지 10564)로부터 획득한 상관값들의 이미지가 도 3에 도시된다.
동기 타이밍 검출부(506)는, 상관기(1051내지 10564)로부터 출력된 상관값중 최대값인 상관값이 획득되는 타이밍(상관값 최대 타이밍)을 후속단에 동기 타이밍으로서 전달하기 위한 동기 타이밍 정보를 출력한다. 후속단에서는, 이 동기 타이밍 정보에 기초하여 역확산 등의 처리가 수행된다.
이러한 종래의 동기 타이밍 보정 회로에 있어서 윈도우 폭이 64 클럭으로 설정되는 이유는 주파수 편향이 발생할 수 있는 최대 오차의 범위 내에서 얻을 수 있는 모든 타이밍의 상관값을 획득하기 위함이다. 구체적으로는, 윈도우 폭은 이하의 계산에 의해 설정된다.
예컨대, 데이터가 포획되는 최장 동작 기간이 2048 프레임(= 20초)인 경우, AFC가 로크된 경우에도 0.1ppm의 최대 오차가 발생하는 것으로 가정한다. 1 프레임이 15 타임 슬롯으로 구성되고, 1 타임 슬롯이 10 심볼로 구성되고, 확산율이 256이고, 4배 오버샘플링이 사용되는 경우, 추정 최대 오차 시프트는 4×256×10×15×15×2048(0.1×10-6)= 31.5 클럭이 된다. 따라서, 샘플링 수가 작거나 윈도우 폭이 좁으면, 정상적인 수신이 달성되지 않을 가능성이 있다. 이에 따라, 종래의 동기 타이밍 보정 회로에서는, 중심 주파수에 대해 ±32 클럭 범위 내로 모든 상관값을 얻기 위해 윈도우 폭이 64 클럭으로 설정된다. 또한, AFC부가 로크된 상태에서의 최대 오차, 1프레임 당 타임 슬롯 수, 오버샘플링 수, 확산율 등의 차이에 따라 주파수 시프트가 발생하는 최대 오차의 범위가 변동하기 때문에, 필요한 윈도우 폭은 64 클럭에 고정되지 않고 변동한다.
전술한 바와 같이, 종래의 동기 타이밍 보정 회로에서는, AFC의 오차에 따른주파수 시프트가 미리 예측되고, 주파수 시프트가 발생할 때의 최대 오차의 범위 내에서 획득되는 모든 타이밍(중심 주파수 ±64 클럭)에 대한 상관값을 구하여, 이 중에서 최대 상관값이 획득될 수 있는 타이밍을 동기 타이밍으로 하는 구성이 채택된다.
이로 인해, 상관기(1051내지 10564) 1개 당 회로 규모가 10K 게이트인 경우, 종래의 동기 타이밍 보정 회로에서는 (10K 게이트 ×64 = 640K 게이트)의 회로 규모가 필요하다. 또한, 각 상관기(1051내지 10564)에서의 연산 처리를 행할 필요가 있기 때문에, 윈도우 폭이 증가함에 따라 연산 처리량이 증가한다.
상기 종래의 타이밍 보정 회로에서는, 최대 주파수 편향의 관점에서 결정되는 윈도우 폭에 대응하는 수의 상관기가 필요하기 때문에 회로 규모와 연산 처리량이 증가되는 문제가 있다.
본 발명의 일 목적은 필요로 하는 윈도우 폭이 보다 좁게 설정될 수 있으며, 상관기들의 수를 감소시킴으로써 회로 규모 및 연산 처리량이 감소될 수 있는 동기 타이밍 보정 회로를 제공하는 것이다.
도 1은 종래의 동기 타이밍 보정 회로가 구비된 CDMA 수신기의 구성을 나타내는 블럭도.
도 2는 입력 신호 처리 타이밍 제어부(504)에 의해 제어되는, 윈도우 폭이 64 클럭인 윈도우를 나타내는 도면.
도 3은 상관기(1051∼10564)에 의해 획득되는 상관값의 이미지를 나타내는 도면.
도 4은 본 발명의 제1 실시예에 따른 동기 타이밍 보정 회로가 구비된 CDMA 수신기의 구성을 나타내는 블럭도.
도 5는 본 발명의 제1 실시예에 따른 동기 타이밍 보정 회로의 동작을 나타내는 흐름도.
도 6a 및 6b는 상관값 최대 타이밍이 윈도우 내에서 중심 주파수에 대해 (+측)으로 이동된 경우의 타이밍 보정 방법을 나타내는 도면.
도 7a 및 7b는 상관값 최대 타이밍이 윈도우 내에서 중심 주파수에 대하여 (-측)으로 이동된 경우의 타이밍 보정 방법을 나타내는 도면.
<도면의 주요 부분에 대한 부호의 설명>
101: 무선 수신부
102: A/D 변환기
103: AFC 제어부
104: 입력 신호 처리 타이밍 제어부
1051∼ 10564: 상관기
106: 동기 타이밍 보정부
107: 윈도우 이동 수단
108: 편향량 판정 수단
504: 입력 신호 처리 타이밍 제어부
506: 동기 타이밍 보정부
상기 목적을 달성하기 위해, 본 발명의 한 양태에 따르면, 일단 포착된 기지국의 동기 타이밍을 보정하기 위한 동기 타이밍 보정 회로에 있어서, 일단 포착된 동기 타이밍을 감시하기 위한 범위를 정의하는 윈도우의 주파수 중심값의 변경을지시하기 위한 윈도우 위치 변경 신호에 기초하여 윈도우의 주파수 중심값의 변경을 행하고 있는 윈도우 이동 수단을 구비하며, 기지국으로부터 수신된 신호로부터 상기 윈도우 이동 수단에 의해 설정된 주파수 중심값을 중심으로 한 윈도우 내의 신호를 생성하는 입력 신호 처리 타이밍 제어부와,
입력 신호 처리 타이밍 제어부에 의해 생성된 신호들과 선정된 확산 코드들 간의 상관값 계산을 각각 행하는 복수의 상관기와,
각 상관기로부터의 상관값을 서로 비교함으로써, 현재 설정되어 있는 윈도우의 주파수 중심값과, 상관값이 최대가 되는 타이밍인 동기 타이밍과의 편향량 및 편향 방향을 검출하여, 이 편향량 및 편향 방향에 기초하여 이동될 윈도우의 중심 주파수의 이동량을 결정하며, 결정된 이동량을 윈도우 위치 변경 신호로서 상기 윈도우 이동 수단으로 출력하기 위한 편향량 판정 수단을 구비한 동기 타이밍 검출부를 포함하는 동기 타이밍 보정 회로가 제공된다.
또한, 상기 편향량 판정 수단은, 현재 설정되어 있는 주파수 중심값과 검출된 상기 동기 타이밍 간의 차의 일정 기간의 평균값을 취하여, 이 평균값이 선정된 기준값을 초과하는 경우에 상기 윈도우의 주파수 중심값을 변경하도록 구성되어 있다.
또한, 상기 편향량 판정 수단은 윈도우의 주파수 중심값의 변경을 행하는지 아닌지의 판정 기준이 되는 판정값을 Y(n), 전회의 판정값을 Y(n-1), 검출된 편향량을 T로 하고, Z를 0보다 크고 1보다 작은 값의 연산 계수로 하여,
Y(n) = Z ×Y(n-1)+(1-Z) ×T
의 연산식을 이용하여 판정값 Y(n)을 산출하고, 판정값 Y(n)이 선정된 기준값을 초과하는 경우에 상기 윈도우의 주파수 중심값의 변경하도록 구성될 수도 있다.
또한, 상기 편향량 판정 수단은, 상기 윈도우의 주파수 중심값을 1 클럭만큼만 이동시킬 수도 있으며, 검출된 편향량만큼 이동시킬 수도 있다.
본 발명에 따르면, AFC 오차에 의한 상관값 최대 타이밍이 중심 주파수로부터 이동되거나 시프트된 경우, 윈도우의 위치 자체가 상관값 최대 타이밍의 이동에 대응하도록 이동되거나 시프트됨으로써, 윈도우로부터의 보정값 최대 타이밍 편향없이도 보정값 최대 타이밍을 포착하는 것이 가능하게 된다. 이에 따라, 요구되는 윈도우 폭이 보다 좁게 설정될 수 있고 요구되는 보정기의 수가 절감될 수 있어, 회로 규모 및 연산 처리량을 삭감할 수 있게 된다.
<실시예>
다음에, 본 발명의 실시예에 대하여 도면을 참조하여 설명한다.
(제1 실시예)
도 4는 본 발명의 제1 실시예의 동기 타이밍 보정 회로가 설치된 CDMA 수신기의 구성을 나타내는 블럭도이다. 도 4에 있어서, 도 1과 동일한 구성 요소에는 동일한 부호를 붙여 설명을 생략한다.
본 실시예의 동기 타이밍 보정 회로는, 윈도우 이동 수단(107)이 설치된 입력 신호 처리 타이밍 제어부(104)와, 상관기(1051∼1058)와, 편향량 판정 수단(108)이 설치된 동기 타이밍 검출부(106)를 포함한다.
편향량 판정 수단(108)은, 각 상관기(1051∼1058)로부터의 상관값을 서로 비교함으로써, 현재 설정되어 있는 주파수 중심값과 최대 상관값이 획득되는 동기 타이밍(상관값 최대 타이밍)과의 편향량 및 편향 방향을 검출하고, 이 편향량 및 편향 방향에 기초하여 윈도우의 중심 주파수를 이동시키는 이동량을 결정하여, 이 결정된 이동량을 윈도우 위치 변경 신호로서 입력 신호 처리 타이밍 제어부(104) 내의 윈도우 이동 수단(107)으로 출력한다. 여기서, 편향량 판정 수단(108)은, 각 상관기(1051∼1058)로부터의 상관값을 서로 비교함으로써, 상관값이 최대가 되는 타이밍을 검출하여, 현재의 중심 주파수와 동기 타이밍 간의 차에 대해 일정 기간 동안 평균하고, 이 평균값에 기초하여 편향량 및 편향 방향을 판정한다. 그리고, 편향량이 선정된 기준값을 초과하는 경우에 윈도우 위치가 변경된다.
예컨대, 1 프레임 구간의 편향량의 평균을 구하는 경우에는, 15 타임 슬롯의 편향량, 즉 15회의 타이밍 편향량이 평균을 구한다. 예컨대, 15 타임 슬롯의 각 편향량이 2, 1, 2, 1, 0, 2, 3, 2, 2, 3, 4, 3, 3, 2, 3인 경우, 이 편향량의 평균값은 2.2가 된다. 그리고, 윈도우의 위치가 변경되어야 하는지의 여부를 판정하기 위한 기준값이 1 클럭인 경우, 편향량 판정 수단(108)은 윈도우 위치의 변경을 행한다.
이 경우, 편향량 판정 수단(108)은, 획득된 편향량에 대응하는 2 클럭만큼 윈도우의 중심 주파수를 이동하거나, 1회의 변경 또는 1회의 이동에 대해 1 클럭만큼만 윈도우의 중심 주파수를 이동하도록 구성될 수 있다.
윈도우 이동 수단(107)은, 편향량 판정 수단(108)으로부터의 윈도우 위치 변경 신호에 기초하여 윈도우 폭의 주파수 중심 값의 변경을 행한다.
입력 신호 처리 타이밍 제어부(104)는, AFC부(103)에 의해 포착된 동기 타이밍을 중심 주파수로 설정하는 것이 아니고, 윈도우 이동 수단에 의해 설정된 중심 주파수의 ±4 클럭의 범위 내의 신호를 생성하여 상관기(1051∼1058)로 각각 출력한다.
다음에, 본 발명의 동기 타이밍 보정 회로의 동작에 대하여 도 5의 흐름도를 참조하여 상세히 설명한다.
우선, AFC부(103)는 A/D 변환기(102)로부터의 디지털 신호를 입력으로 하여 동기 타이밍을 포착하고, 포착된 동기 타이밍을 입력 신호 처리 타이밍 제어부(504)로 출력한다(단계 201). 다음에, 윈도우 이동 수단(107)은, AFC부(103)에 의해 포착된 동기 타이밍을 중심 주파수로서 설정하고, 입력 신호 처리 타이밍 제어부(104)는 이 중심 주파수에 대해 ±4 클럭의 범위의 신호를 상관기(1051∼1058)로 각각 출력한다. 그리고, 각 상관기(1051∼1058)는 각각 상관 연산을 행하여 상관값을 산출한다(단계 202).
다음에, 동기 타이밍 검출부(106) 내의 편향량 판정 수단(108)에서는, 상관기(1051∼1058)로부터의 각 상관값에 기초하여 상관값이 최대가 되는 동기 타이밍이 검출되고, 이 동기 타이밍은 윈도우 위치 변경 신호로서 윈도우 이동 수단(107)으로 출력된다(단계 203). 다음에, 윈도우 이동 수단(107)에서는, 편향량 판정 수단(108)으로부터의 윈도우 위치 변경 신호에 기초하여, 윈도우 내의 주파수 중심 값이 변경된다(단계 204). 또한, 동기 타이밍 검출부(106)로부터는 획득된 동기 타이밍 정보가 후속단의 회로로 송출되고, 이 동기 타이밍 정보를 이용하여 역 확산 처리가 수행된다(단계 205).
단계 204에서 변경된 중심 주파수를 이용하여 단계 202 내지 205의 처리가 반복되어 AFC에서 오차가 발생하고 상관값 최대 타이밍이 이동하는 경우라도, 상관값 최대 타이밍이 이동하는 방향을 따라 윈도우 자체의 위치가 시프트되어, 윈도우 폭이 좁은 경우에도 AFC의 오차 등에 기인하는 주파수 시프트가 흡수될 수 있다.
상관값 최대 타이밍이 윈도우 내에서 중심 주파수에 대하여 (+측)으로 이동된 경우의 타이밍 보정 방법이 도 6a 내지 6b에 도시된다. 도 4의 동기 타이밍 검출부(106) 내의 편향량 판정 수단(108)에 있어서의 판정의 결과로부터, 중심 주파수로부터 +측으로 편향된 것으로 판단한 경우, 입력 신호 처리 타이밍 제어부(104)의 윈도우 이동 수단(107)으로 윈도우 위치 변경 신호가 송신되어, 윈도우의 주파수 중심값이 + 방향으로 변경된다.
상관값 최대 타이밍이 윈도우 내에서 중심 주파수에 대하여 (-측)으로 이동된 경우의 타이밍 보정 방법이 도 7a 및 7b에 도시된다. 도 4의 동기 타이밍 검출부(106) 내의 편향량 판정 수단(108)에서 판정의 결과로부터, 보정값 최대 타이밍이 중심 주파수로부터 -측으로 편향되어 있다고 판단한 경우, 입력 신호 처리 타이밍 제어부(104)의 윈도우 이동 수단(107)으로 윈도우 위치 변경 신호가 송신되어,윈도우의 주파수 중심 값이 - 방향으로 변경된다.
종래의 동기 타이밍 보정 회로에서는, 예컨대 중심 주파수에 대해 ±32 클럭의 범위 내에 AFC 오차가 생기는 경우, 윈도우 폭 = 64 클럭이 필요하게 되고, 상관기도 64개가 필요하게 된다. 본 실시예의 동기 타이밍 보정 회로에 따르면, 예컨대 윈도우 폭 = 8 클럭으로 설정된 경우라도, AFC 오차로 인해 상관값 최대 타이밍이 중심 주파수로부터 이동되면, 이에 따라 윈도우의 위치(주파수 중심값) 자체가 상관값 최대 타이밍의 이동에 대응하도록 이동되어, 상관값 최대 타이밍이 윈도우로부터 탈락되는 일없이 상관값 최대 타이밍의 포착을 계속하는 것이 가능하게 된다.
이 경우의 회로 규모를 비교하면, 상관기(1051∼10564)의 1개당의 회로 규모가 10K 게이트인 경우, 종래의 동기 타이밍 보정 회로에서는, 10 K 게이트 ×64개 = 640K 게이트의 회로 규모가 요구되지만, 본 실시예의 동기 타이밍 보정 회로에서 요구되는 회로 규모는 단지 10K 게이트 × 8개 = 80K 게이트가 되어 560 K 게이트가 삭감된다.
또한, 상관기 출력 데이터에 대해서는 각각 연산 처리를 해야 하기 때문에, 윈도우 폭의 증가에 따라 연산 처리가 증대된다. 그러나 본 실시예에 따르면 윈도우 폭을 좁게 설정하는 것이 가능하게 되어 연산 처리량이 삭감된다. 또한, 전술한 바와 같이, 회로 규모 및 연산 처리량이 삭감될 수 있기 때문에 소비 전력의 삭감도 달성될 수 있다.
(제2 실시예)
다음에, 본 발명의 제2 실시예의 동기 타이밍 보정 회로에 대하여 설명한다. 본 실시예의 동기 타이밍 보정 회로는, 제1 실시예와 거의 동일한 구성이며, 편향량 판정 수단(108)에서의 편향량의 판정 방법이 다르다.
이하로 본 실시예의 동기 타이밍 보정 회로에서의 편향량 판정 방법에 대하여 설명한다.
본 실시예에 있어서의 편향량 판정 방법은, 하기의 연산식(1)에 기초하여 윈도우의 주파수 중심 값의 변경되어야 하는지의 여부에 대한 판정 기준이 되는 판정값 Y(n)를 산출하고, 이 판정 값 Y(n)가 선정된 기준값을 초과한 경우에, 윈도우의 주파수 중심 값이 변경된다.
Y(n) = Z ×Y(n-1) + (1-Z) × T(1)
여기서, Y(n)는 금회의 판정값, Y(n-1)는 전회의 판정값, T는 검출된 편향량이다. 또한, Z는 연산 계수이고,
Z= 연산 계수 (0.0 < Z < 1.0)을 만족하는 값이다.
본 실시예에 있어서, 판정값의 초기값 Y(0)를 0로 하여, 편향량을 1, 2, 3, 4 ..., Z = 0.6로 하면,
Y(1) = 0.6 ×Y(0) (= 0) + 0.4 × 1 = 0.4
Y(2)= 0.6 ×Y(1) (= 0.4) + 0.4 ×2 = 1.04
Y(3)= 0.6 ×Y(2) (= 1.04) + 0.4 ×3= 1.824
Y(4)= 0.6 ×Y(3) (= 1.824) + 0.4 × 4 ≒ 2.694 가 된다.
다음에, 판정 값 Y(n)가 선정된 기준값을 초과하는 경우, 상기 제1 실시예와 마찬가지로, 윈도우의 주파수 중심값이 변경된다. 또한, 본 실시예에 있어서도 윈도우의 위치는 ±1 클럭 단위로 한번씩 시프트될 수도 있고, 편향량에 대응하는 클럭수만큼 동시에 시프트될 수도 있다.
본 실시예에서는, 상기 식을 이용하여 편향량의 판정을 행함으로써, 임의의 노이즈 등에 의해 큰 편향량이 발생한 경우라도, 판정 값이 급격히 큰 값이 되는 것이 방지될 수 있어, 윈도우 위치가 잘못 시프트되는 것이 방지된다.
상기 제1 및 제2 실시예에서는, 윈도우 폭을 8 클럭으로 한 경우를 설명하였지만, 본 발명은 이 윈도우 폭에 한정되는 것이 아니다. 윈도우 폭을 다른 값로 한 경우라도 마찬가지로 본 발명을 적용할 수 있다.
완전하고 명확한 개시를 위해 본 발명이 특정 실시예들을 참조하여 설명되었지만, 본 명세서에 개시된 기본 개념에 속하는 기술 분야 당업자에게는, 첨부된 특허청구범위는 이에 한정되지 않으며 가능한 모든 변형 및 대체 구조를 포함하는 것으로 해석되어야 한다.
본 발명에 따르면, AFC 오차에 의한 상관값 최대 타이밍이 중심 주파수로부터 이동되거나 시프트된 경우, 윈도우의 위치 자체가 상관값 최대 타이밍의 이동에 대응하도록 이동되거나 시프트됨으로써, 윈도우로부터의 보정값 최대 타이밍 편향없이도 보정값 최대 타이밍을 포착하는 것이 가능하게 된다. 이에 따라, 요구되는 윈도우 폭이 보다 좁게 설정될 수 있고 요구되는 보정기의 수가 절감될 수 있어,회로 규모 및 연산 처리량을 삭감할 수 있게 된다.

Claims (18)

  1. 일단 포착된 기지국의 동기 타이밍을 보정하기 위한 동기 타이밍 보정 회로에 있어서,
    일단 포착된 동기 타이밍을 감시하기 위한 범위를 정의하는 윈도우의 주파수 중심값의 변경을 지시하기 위한 윈도우 위치 변경 신호에 기초하여 상기 윈도우의 주파수 중심값의 변경을 행하기 위한 윈도우 이동 수단을 구비하며, 기지국으로부터 수신된 신호로부터 상기 윈도우 이동 수단에 의해 설정된 상기 주파수 중심값을 중심으로 한 윈도우 내의 신호를 생성하는 입력 신호 처리 타이밍 제어부와,
    상기 입력 신호 처리 타이밍 제어부에 의해 생성된 신호들과 선정된 확산 코드들 간의 상관값 계산을 각각 행하는 복수의 상관기와,
    상기 각 상관값을 서로 비교함으로써, 현재 설정되어 있는 윈도우의 주파수 중심값의, 상기 상관값이 최대가 되는 타이밍인 동기 타이밍으로부터의 편향량 및 편향 방향을 검출하고, 이 편향량 및 편향 방향에 기초하여 이동될 윈도우의 중심 주파수의 이동량을 결정하며, 결정된 이동량을 윈도우 위치 변경 신호로서 상기 윈도우 이동 수단으로 출력하기 위한 편향량 판정 수단을 구비한 동기 타이밍 검출부
    를 포함하는 동기 타이밍 보정 회로.
  2. 제1항에 있어서,
    상기 편향량 판정 수단은, 현재 설정되어 있는 주파수 중심값과 검출된 상기동기 타이밍 간의 차의 일정 기간 동안의 평균값을 취하여, 이 평균값이 선정된 기준값을 초과하는 경우에 상기 윈도우의 주파수 중심값을 변경하는 것을 특징으로 하는 동기 타이밍 보정 회로.
  3. 제1항에 있어서,
    상기 편향량 판정 수단은, 상기 윈도우의 주파수 중심값의 변경을 행하는지 아닌지의 판정 기준이 되는 판정값을 Y(n), 전회의 판정값을 Y(n-1), 검출된 편향량을 T로 하고, Z를 0보다 크고 1보다 작은 값의 연산 계수로 하여,
    Y(n) = Z ×Y(n-1)+(1-Z) ×T
    의 연산식을 이용하여 판정값 Y(n)을 산출하고, 이 판정값 Y(n)이 선정된 기준값을 초과하는 경우에 상기 윈도우의 주파수 중심값을 변경하는 것을 특징으로 하는 동기 타이밍 보정 회로.
  4. 제1항에 있어서,
    상기 주파수 중심값은 1회의 변경에 대해 1 클럭만큼만 시프트되는 것을 특징으로 하는 동기 타이밍 보정 회로.
  5. 제2항에 있어서,
    상기 주파수 중심값은 1회의 변경에 대해 1 클럭만큼만 시프트되는 것을 특징으로 하는 동기 타이밍 보정 회로.
  6. 제3항에 있어서,
    상기 주파수 중심값은 1회의 변경에 대해 1 클럭만큼만 시프트되는 것을 특징으로 하는 동기 타이밍 보정 회로.
  7. 제1항에 있어서,
    상기 주파수 중심값은 1회의 변경에 대해 검출된 편향량만큼 시프트되는 것을 특징으로 하는 동기 타이밍 보정 회로.
  8. 제2항에 있어서,
    상기 주파수 중심값은 1회의 변경에 대해 검출된 편향량만큼 시프트되는 것을 특징으로 하는 동기 타이밍 보정 회로.
  9. 제3항에 있어서,
    상기 주파수 중심값은 1회의 변경에 대해 검출된 편향량만큼 시프트되는 것을 특징으로 하는 동기 타이밍 보정 회로.
  10. 일단 포착된 기지국의 동기 타이밍을 보정하기 위한 동기 타이밍 보정 방법에 있어서,
    기지국으로부터 수신된 신호로부터, 일단 포착된 동기 타이밍이 감시되는 범위를 정의하는 윈도우 내의 신호들을 생성하고 이 생성된 신호들을 출력하는 단계와,
    생성된 상기 각 신호들과 선정된 확산 코드들 간의 상관값 계산을 각각 행하는 단계와,
    상기 각 상관값을 서로 비교하여, 현재 설정되어 있는 윈도우의 주파수 중심값의, 상기 상관값이 최대가 되는 타이밍인 동기 타이밍으로부터의 편향량 및 편향 방향을 검출하는 단계와
    상기 편향량 및 편향 방향에 기초하여 상기 윈도우의 중심 주파수가 이동되는 편향량을 결정하여, 상기 편향량만큼 상기 윈도우의 주파수 중심값을 변경하는 단계
    를 포함하는 것을 특징으로 하는 동기 타이밍 보정 방법.
  11. 제10항에 있어서, 상기 편향량 및 편향 방향 검출 단계는
    현재 설정되어 있는 주파수 중심값과 검출된 상기 동기 타이밍 간의 차의 일정 기간 동안의 평균값을 취하는 단계와,
    상기 평균값이 선정된 기준값을 초과하는 경우에 상기 윈도우의 주파수 중심값을 변경하는 단계
    를 포함하는 것을 특징으로 하는 동기 타이밍 보정 방법.
  12. 제10항에 있어서, 상기 편향량 및 편향 방향 검출 단계는
    상기 윈도우의 주파수 중심값의 변경을 행하는지 아닌지의 판정 기준이 되는 판정값을 Y(n), 전회의 판정값을 Y(n-1), 검출된 편향량을 T로 하고, Z를 0보다 크고 1보다 작은 값의 연산 계수로 하여,
    Y(n) = Z ×Y(n-1)+(1-Z) ×T
    의 연산식을 이용하여 판정값 Y(n)을 산출하는 단계와,
    상기 판정값 Y(n)이 선정된 기준값을 초과하는 경우에 상기 윈도우의 주파수 중심값을 변경하는 단계
    를 포함하는 것을 특징으로 하는 동기 타이밍 보정 방법.
  13. 제10항에 있어서,
    상기 윈도우의 주파수 중심값을 변경하는 단계는 1회의 변경에 대해 상기 윈도우의 주파수 중심값을 1 클럭만큼만 이동시키는 것을 특징으로 하는 동기 타이밍 보정 방법.
  14. 제11항에 있어서,
    상기 윈도우의 주파수 중심값을 변경하는 단계는 1회의 변경에 대해 상기 윈도우의 주파수 중심값을 1 클럭만큼만 이동시키는 것을 특징으로 하는 동기 타이밍 보정 방법.
  15. 제12항에 있어서,
    상기 윈도우의 주파수 중심값을 변경하는 단계는 1회의 변경에 대해 상기 윈도우의 주파수 중심값을 1 클럭만큼만 이동시키는 것을 특징으로 하는 동기 타이밍 보정 방법.
  16. 제10항에 있어서,
    상기 윈도우의 주파수 중심값을 변경하는 단계는 1회의 변경에 대해 상기 윈도우의 주파수 중심값을 검출된 편향량만큼 이동시키는 것을 특징으로 하는 동기 타이밍 보정 방법.
  17. 제11항에 있어서,
    상기 윈도우의 주파수 중심값을 변경하는 단계는 1회의 변경에 대해 상기 윈도우의 주파수 중심값을 검출된 편향량만큼 이동시키는 것을 특징으로 하는 동기 타이밍 보정 방법.
  18. 제12항에 있어서,
    상기 윈도우의 주파수 중심값을 변경하는 단계는 1회의 변경에 대해 상기 윈도우의 주파수 중심값을 검출된 편향량만큼 이동시키는 것을 특징으로 하는 동기 타이밍 보정 방법.
KR1020020000398A 2001-01-05 2002-01-04 동기 타이밍 보정 회로 및 방법 KR20020057822A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JPJP-P-2001-00000803 2001-01-05
JP2001000803A JP2002208879A (ja) 2001-01-05 2001-01-05 同期タイミング補正回路および方法

Publications (1)

Publication Number Publication Date
KR20020057822A true KR20020057822A (ko) 2002-07-12

Family

ID=18869525

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020020000398A KR20020057822A (ko) 2001-01-05 2002-01-04 동기 타이밍 보정 회로 및 방법

Country Status (5)

Country Link
US (1) US20020090923A1 (ko)
EP (1) EP1221774A1 (ko)
JP (1) JP2002208879A (ko)
KR (1) KR20020057822A (ko)
CN (1) CN1364005A (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7308238B2 (en) 2003-06-24 2007-12-11 Lg Electronics Inc. Automatic frequency controlling apparatus and method of mobile communication terminal
KR101128802B1 (ko) * 2006-02-13 2012-03-23 엘지전자 주식회사 이동통신 시스템에서 동기 추정 방법 및 그 장치

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100435494B1 (ko) * 2001-11-21 2004-06-09 한국전자통신연구원 디지털 통신에서의 동기 수행 시스템 및 그 방법
US7251300B2 (en) * 2003-12-22 2007-07-31 Spreadtrum Communications Corporation Method and apparatus for frequency tracking based on recovered data
WO2005114895A1 (ja) * 2004-05-20 2005-12-01 Matsushita Electric Industrial Co., Ltd. 信号検出装置、信号検出回路、信号検出方法、プログラム
JP4683243B2 (ja) 2006-02-28 2011-05-18 日本電気株式会社 送信タイミング制御システム及びその方法並びにそれに用いる移動局
CN100417207C (zh) * 2006-08-18 2008-09-03 四川长虹电器股份有限公司 扩展afc控制范围的方法
US8817934B2 (en) 2010-07-28 2014-08-26 Qualcomm Incorporated System and method for synchronization tracking in an in-band modem
CN103580732B (zh) * 2012-08-08 2017-06-06 华为技术有限公司 一种频偏补偿方法、装置及系统
KR102065020B1 (ko) 2013-03-11 2020-01-10 삼성전자주식회사 무선 통신 시스템에서 동기 획득 장치 및 방법
CN116032452B (zh) * 2023-02-27 2023-06-30 湖南跨线桥航天科技有限公司 一种基于源同步信号的时钟相位偏移自动补偿方法

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5376894A (en) * 1992-12-31 1994-12-27 Pacific Communication Sciences, Inc. Phase estimation and synchronization using a PSK demodulator
JP3142222B2 (ja) * 1994-08-22 2001-03-07 松下電器産業株式会社 スペクトル拡散通信同期方法とその回路装置
FR2737362B1 (fr) * 1995-07-25 1997-10-10 Matra Communication Procede de selection des retards de propagation retenus pour recevoir des messages transmis par radiocommunication a etalement de spectre
US6144691A (en) * 1997-09-30 2000-11-07 Nokia Mobile Phones Limited Method and apparatus for synchronizing to a direct sequence spread spectrum signal
US6370397B1 (en) * 1998-05-01 2002-04-09 Telefonaktiebolaget Lm Ericsson (Publ) Search window delay tracking in code division multiple access communication systems
FR2791495B1 (fr) * 1999-03-26 2001-05-04 France Telecom Procede de synchronisation de rythme d'un signal numerique
JP3322240B2 (ja) * 1999-05-10 2002-09-09 日本電気株式会社 Cdma受信機

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7308238B2 (en) 2003-06-24 2007-12-11 Lg Electronics Inc. Automatic frequency controlling apparatus and method of mobile communication terminal
KR101128802B1 (ko) * 2006-02-13 2012-03-23 엘지전자 주식회사 이동통신 시스템에서 동기 추정 방법 및 그 장치

Also Published As

Publication number Publication date
JP2002208879A (ja) 2002-07-26
US20020090923A1 (en) 2002-07-11
EP1221774A1 (en) 2002-07-10
CN1364005A (zh) 2002-08-14

Similar Documents

Publication Publication Date Title
US6590888B1 (en) Cellar system, mobile portable apparatus, base station apparatus, optimum path detecting method, and apparatus thereof
US6580749B1 (en) CDMA receiver having a controllable search range and method for controlling the same
US8738054B2 (en) Efficient frame tracking in mobile receivers
KR100513710B1 (ko) Cdma 통신시스템의 코드동기 취득방법 및 그 장치
KR0150279B1 (ko) 코드확산 통신시스템의 수신기에서의 코드 추적기
KR20020057822A (ko) 동기 타이밍 보정 회로 및 방법
US6795452B2 (en) Method of tracking time intervals for a communication signal
EP0987828A2 (en) Spread spectrum rake receiver
EP1263149A2 (en) CDMA receiver
JP4983685B2 (ja) 無線通信装置
JP2002368653A (ja) 拡散符号発生回路及び復調回路
JP3794617B2 (ja) Cdma移動通信方式における移動局のセルサーチ方法、並びに、cdma移動通信システム
US6775341B2 (en) Time recovery circuit and method for synchronizing timing of a signal in a receiver to timing of the signal in a transmitter
JPH11274978A (ja) スペクトル拡散通信装置
US20030026328A1 (en) Receiving unit, receiving method and semiconductor device
JP3031353B1 (ja) 受信回路及びこれを有する移動端末、並びに受信方法
JPH10224267A (ja) スペクトル拡散通信装置
JP2001186206A (ja) 同期回路及び同期追従方法
JPH11186998A (ja) 移動無線受信装置
JP2002280930A (ja) Cdma受信装置
JPH09284178A (ja) 間欠動作型遅延ロックループ
JP2002026773A (ja) Cdma用通信端末およびセルサーチ方法
JP2003298470A (ja) 相関ピーク探索方法、相関ピーク探索装置及び探索装置制御用プログラム
JP2000188562A (ja) 受信装置
JP2001251218A (ja) 同期保持回路

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E902 Notification of reason for refusal
E601 Decision to refuse application