KR20020046955A - 시스템 및 연결 방법 - Google Patents

시스템 및 연결 방법 Download PDF

Info

Publication number
KR20020046955A
KR20020046955A KR1020010078119A KR20010078119A KR20020046955A KR 20020046955 A KR20020046955 A KR 20020046955A KR 1020010078119 A KR1020010078119 A KR 1020010078119A KR 20010078119 A KR20010078119 A KR 20010078119A KR 20020046955 A KR20020046955 A KR 20020046955A
Authority
KR
South Korea
Prior art keywords
adapter
circuit card
electronic device
circuit
card
Prior art date
Application number
KR1020010078119A
Other languages
English (en)
Other versions
KR100883005B1 (ko
Inventor
디블랑크제임스제이
디키데이비드
화이트제임스로렌스
Original Assignee
파트릭 제이. 바렛트
휴렛-팩커드 컴퍼니(델라웨어주법인)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 파트릭 제이. 바렛트, 휴렛-팩커드 컴퍼니(델라웨어주법인) filed Critical 파트릭 제이. 바렛트
Publication of KR20020046955A publication Critical patent/KR20020046955A/ko
Application granted granted Critical
Publication of KR100883005B1 publication Critical patent/KR100883005B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/16Constructional details or arrangements
    • G06F1/18Packaging or power distribution
    • G06F1/183Internal mounting support structures, e.g. for printed circuit boards, internal connecting means
    • G06F1/184Mounting of motherboards
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/16Constructional details or arrangements
    • G06F1/18Packaging or power distribution
    • G06F1/183Internal mounting support structures, e.g. for printed circuit boards, internal connecting means
    • G06F1/187Mounting of fixed and removable disk drives

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Power Sources (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)
  • Hardware Redundancy (AREA)

Abstract

이용가능한 저장 서브시스템의 신뢰도를 높이기 위한 방법 및 시스템이 개시되어 있다. 데이터 저장 유닛(302, 316)은 다수의 중복 I/O 제어기 카드(304, 305)에 부착된 상보형 어댑터(310, 311, 319 및 320)와 결합하는 다수의 I/O 제어기 카드 어댑터(317, 318, 308 및 309)를 구비한다. 데이터 저장 장치는 I/O 제어기 카드에 직접 플러그되고, I/O 제어기 카드로부터 모든 데이터, 제어 신호 및 파워를 동일하게 수신하여, 중간면 회로 카드가 필요 없게 한다.

Description

시스템 및 연결 방법{METHOD AND SYSTEM FOR DIRECTLY INTERCONNECTING STORAGE DEVICES TO CONTROLLER CARDS WITHIN A HIGHLY AVAILABLE STORAGE SYSTEM}
본 발명은 저장 시스템(storage system)의 신뢰도를 높이기 위한 방법 및 시스템에 관한 것으로, 구체적으로 저장 시스템내의 단일 포인트 고장(single point of failure)을 표시하는 중간면 회로 카드(midplane circuit card)가 필요 없게 저장 장치를 다수의 제어기 카드에 직접 연결시키는 방법 및 시스템에 관한 것이다.
대형 저장 장치의 비용 감소와 용량 증가, 컴퓨터 시스템과 소프트웨어 애플리케이션의 데이터-저장 및 데이터-액세스 요구 증가 및 섬유 채널과 같은 연결 기술의 대역폭 증가와 더불어, 통신 매체를 통해 하나 이상의 원격 컴퓨터와 연결되는 대용량 저장 서브시스템이 계산 산업 분야에서 데이터 저장 해결방안으로 점차 보편화되고 있다. 저장 서브시스템은 컴퓨터 시스템내에 직접 포함된 저장 장치보다 훨씬 큰 데이터 저장 용량을 제공하고 또한 많은 양의 데이터로의 공유 액세스를 많은 상이한 원격 컴퓨터 시스템에 제공할 수 있다. 또한, 대형 저장 서브시스템은 저장 데이터에 보다 나은 안전성을 제공하기 위해 다수의 독립한 통신 매체 연결을 갖는 안전 설비 및 페일-오버(fail-over) 파워 생성 설비에 중앙 집중적(centrally)으로 배치되고 또한 다양한 자연적인 위험과 인위적인 위험으로부터 지리적으로 격리되어 중앙 집중적으로 배치될 수 있다.
현대의 컴퓨터 애플리케이션과 컴퓨터 시스템이 저장 서브시스템에 저장된 데이터의 안전에 더욱 좌우되어 성장하기 때문에, 대형 저장 서브시스템의 내부 신뢰도를 높이기 위해 더 많은 연구와 개발 노력을 기울여 왔다. 매우 유용한 저장 서브시스템의 개발에 보통 적용되는 강력한 신뢰도 개선 기법은 저장 서브시스템내의 단일 포인트 고장을 식별하고 다수의 중복 구성요소(redundant component) 중한 구성요소의 고장으로 인한 페일-오버 조건하에서 완전한 동작 부하(full operational load)를 가정할 수 있는 다수의 중복 구성요소로 단일 구성요소를 대체하여 단일 포인트 고장을 제거하는 것이다.
도 1은 저장 서브시스템내의 통신 제어기로의 데이터 저장 장치의 중복 연결을 도시하고 있다. 도 1이 저장 시스템의 매우 간략한 표현으로 통신 제어기로의 데이터 저장 장치의 중복 연결을 도시하기 위해 필요치 않은 상당수의 구성요소를 생략했다는 점에 유의하기 바란다. 저장 서브시스템(100)은 보통 자기 디스크 드라이브인 8개의 데이터 저장 장치(102 내지 109)를 포함한다. 데이터 저장 장치(102 내지 109)는 중간면 회로판(110)에 전자적으로 연결된다. 중간면 회로판은 데이터, 제어 신호 및 파워를 입력/출력("I/O") 제어기 및 전원과 연결한다. 2개의 중복 I/O 제어기 카드(112 및 113)는 또한 데이터, 제어 신호 및 파워 라인을 통해 중간면 회로판(110)에 연결된다. I/O 제어기 카드(112 및 113)는 섬유 채널 어댑터(114 내지 117)를 통해 섬유 채널과 같은 하나 이상의 통신 매체와 추가적으로 연결된다. 어떤 구현에 있어서, I/O 제어기 카드상의 2개의 섬유 채널 어댑터는 단일 섬유 채널로의 중복 연결로서 이용될 수 있고, 다른 구현에 있어서, 2개의 섬유 채널 어댑터 매트(mat)는 큰 조정 루프(larger arbitrated loop)로의 데이터 저장 서브시스템의 데이지 체인(daisy chain)으로 이용될 수 있다. I/O 제어기 카드(112 및 113)는 통신 매체로부터의 데이터 및 명령을 데이터 저장 장치(102 내지 109)에 전송하고 또한 데이터 저장 장치(102 내지 109)로부터의 데이터 및 명령 수행 상태 정보를 통신 매체에 전송하도록 통신 프로토콜 및 I/O 버스 프로토콜을 제공한다. 도 1에 도시된 저장 서브시스템은 데이터 저장 장치(102 내지 109)에 저장된 데이터가 데이터 저장 장치(102 내지 109)를 원격 컴퓨터와 연결하는 2개의 통신 매체 중 어느 하나의 고장 혹은 I/O 제어기 카드(112 혹은 113) 중 어느 하나의 완전한 고장 후에도 원격 컴퓨터에 의해 액세스될 수 있기 때문에 매우 유용하다. 중복 I/O 제어기 카드(112 및 113)를 포함함으로써, 도 1에 도시된 매우 유용한 저장 서브시스템은 저장 서브시스템의 데이터 저장 장치를 통신 매체에 연결하기 위한 단지 하나의 I/O 제어기 카드가 포함된 이전의 저장 서브시스템에 존재하는 단일 포인트 고장을 제거한다.
그러나, 도 1에 도시된 저장 서브시스템을 고려하면 남아 있는 포인트 고장, 즉 중간면 회로 카드(110)가 문제가 된다. 중간면 회로 카드는 비교적 수동 장치로, 일반적으로 I/O 제어기 카드와 데이터 저장 장치의 상보형 어댑터와 결합하는 멀티-핀 어댑터(multi-pin adaptor)와는 달리 능동 전자 구성요소 및 기계 구성요소가 부족하다. 그러나, 꽤 신뢰할 수 있더라도, 중간면 회로 카드는 저장 서브시스템으로의 데이터 저장 장치의 삽입 및 저장 서브시스템으로부터의 데이터 저장 장치의 제거 동안에 발생할 수 있고 전기적 혹은 기계적 손상을 포함하는 다양한 이유로 인해 고장날 수 있다. 이런 이유로, 매우 유용한 저장 서브시스템의 설계자와 제조자는 매우 유용한 저장 서브시스템내의 중간면 회로 카드가 표시하는 단일 포인트 고장을 제거하기 위한 방법 및 시스템이 필요하다는 것을 인식하게 되었다.
본 발명은 현재 이용가능한 저장 서브시스템내의 데이터 저장 장치를 I/O 제어기 카드와 전원에 전기적으로 연결하는 중간면 회로 카드를 제거하여 저장 서브시스템의 신뢰도와 유용성을 개선시키는 방법과 시스템을 제공한다. 본 발명의 일 실시예에 있어서, 데이터 저장 장치는 I/O 제어기 카드에 직접 부착된 어댑터를 보완하는 2개의 어댑터를 구비한다. 이 실시예에서, 이중 어댑터를 갖는 데이터 저장 장치는 매개 중간면 회로 카드를 필요로 하지 않고 2개의 I/O 제어기 카드에 직접 결합될 수 있다. 본 발명의 이와 다른 실시예에서, 하나의 중간면 회로 카드 어댑터를 갖는 구형 데이터 저장 장치는 구형 데이터 저장 장치의 하나의 중간면 회로 카드 어댑터와 결합하는 상보형 어댑터를 가지고, 2개의 I/O 제어기 카드에 직접 부착된 상보형 어댑터와 결합하는 2개의 I/O 제어기 카드 어댑터를 갖는 I/O 어댑터 카드와 적합화된다. 전술한 실시예에서, 각각의 I/O 제어기 카드는 I/O 제어기 카드를 2개의 전원 중 하나의 전원과 연결하는 2개의 파워 어댑터를 포함한다. 전술한 실시예에서, 데이터 저장 장치는 모든 필요한 데이터, 제어 신호 및 파워를 I/O 제어기 카드 어댑터 중 어느 하나를 통해 수신할 수 있고, 양 I/O 제어기 카드가 동작할 때, 데이터, 제어 신호 및 파워를 양 I/O 제어기 카드로부터 수신한다. 따라서, 본 발명의 전술한 실시예에서, 데이터 저장 장치를 I/O 제어기 카드 및 전원과 연결하는데 현재 이용되는 중간면 회로 카드가 표시하는 단일 포인트 고장이 제거되어, 저장 서브시스템의 신뢰도와 유용성을 전체적으로 높인다. 추가 설계 효율, 제조 효율 및 경제성은 또한 중간면 회로 카드를 제거하여 달성될수도 있다.
도 1은 저장 서브시스템내의 통신 제어기로의 데이터 저장 장치의 중복 연결을 도시하는 도면,
도 2는 본 발명을 이용하는 매우 유용한 저장 서브시스템을 도시하는 도면,
도 3은 도 2에 도시된 매우 유용한 저장 서브시스템내의 2개의 I/O 제어기 카드와 데이터 저장 장치의 연결을 도시하는 도면.
도면의 주요 부분에 대한 부호의 설명
100 : 저장 서브시스템102 내지 109 : 데이터 저장 장치
110 : 중간면 회로판112 및 113 : I/O 제어기 카드
114 및 117 : 채널 어댑터
본 발명은 현재 이용가능한 저장 서브시스템에서 데이터 저장 장치를 I/O 제어기 카드 및 전원과 연결하는 중간면 회로 카드를 제거하여 디스크 어레이와 같은 저장 서브시스템의 신뢰도를 높인다. 현재 이용가능한 저장 서브시스템에서, 하나의 중간면 회로 카드는 기능 장애 혹은 고장시 전체 저장 서브시스템의 동작을 위태롭게 할 수 있는 단일 포인트 고장을 표시한다. 중간면 회로판에 관련된 고장이 데이터 검색 및 저장에 지장을 주지 않는 경우라도, 수리 혹은 대체 동안에 저장 서브시스템의 파워가 꺼지고 이용할 수 없을 때에만 이런 고장을 고칠 수 있기 때문에, 고장은 결국 유용성 손실을 야기할 수 있다.
도 2는 본 발명을 이용하고 디스크 어레이와 같은 매우 유용한 저장 서브시스템을 도시하고 있다. 저장 서브시스템(200)은 2개의 I/O 제어기 카드(202 및 203)를 포함한다. 저장 서브시스템은 보통 자기 디스크 드라이브인 8개의 데이터 저장 장치(206 내지 213)와 2개의 전원 유닛(204 및 205)을 포함한다. 2개의 전원이 상당수의 데이터 저장 장치에 이용되도록 이와 다른 위치에 배치될 수 있다는 점에 유의하기 바란다. 저장 서브시스템은 수 십 혹은 수 백 개의 데이터 저장 장치를 포함하도록 설계될 수 있다. 각각의 I/O 제어기 카드(202 및 203)는 파워 어댑터(206 및 208)를 통해 양 전원과 연결되고 또한 I/O 제어기 카드 어댑터(209 내지 216)를 통해 데이터 저장 장치와 연결된다. 도 2에서, 하부 I/O 제어기 카드에대해 2개의 파워 어댑터 중 하나의 파워 어댑터 및 모든 I/O 제어기 카드 어댑터는 상부 I/O 제어기 카드(203)에 의해 가려진다. 도 2에 도시된 매우 유용한 저장 서브시스템의 내부 구성요소의 구조를 고려하면 어떠한 단일 포인트 고장도 보이지 않는다. 중복 전원, 중복 I/O 회로 카드, 전원과 I/O 제어기 카드 사이의 중복 연결 및 데이터 저장 장치와 I/O 제어기 카드 사이의 중복 연결이 존재한다. 도 2에 도시된 본 발명의 일 실시예를 포함하는 저장 서브시스템의 추가 이점은 I/O 제어기 카드와 데이터 저장 장치 사이에 배치된 중간면 회로 카드를 제거함으로써 발생되는 잠재적인 제조 효율, 설계 효율 및 경제성이다. 일례로서, 중간면 회로판은 저장 서브시스템내의 냉각 기류(cooling airflow)의 경로에 큰 수직 표면을 제공하고, 중간면 회로판의 제거는 열 제어 설계, 구현 및 제조 비용을 상당히 감소시키고 또한 결과적으로 저장 시스템의 체적을 감소시킬 수 있다.
도 3은 도 2에 도시된 매우 유용한 저장 서브시스템내의 2개의 I/O 제어기 카드와 데이터 저장 장치의 연결을 도시하고 있다. 본 발명의 일 실시예에서, 구형 데이터 저장 장치(302)는 I/O 어댑터 카드(303)에 결합되고, I/O 어댑터 카드(303)는 2개의 I/O 제어기 카드(304 및 305)에 결합된다. 구형 데이터 저장 장치는 도 1에 도시된 저장 서브시스템과 같은 현재 이용가능한 저장 서브시스템에서 중간면 회로 카드에 부착된 상보형 어댑터와 결합하는 멀티-핀 어댑터(306)를 포함한다. 유사한 상보형 어댑터(307)가 I/O 어댑터 카드(303)상에 포함된다. 상보형 어댑터(307)는 데이터, 제어 신호 및 파워 라인을 통해 2개의 I/O 제어기 카드 어댑터(308 및 309)에 전자적으로 연결된다. I/O 제어기 카드 어댑터(308 및309)는 제각기 I/O 제어기 카드(304 및 305)에 부착된 상보형 어댑터(310 및 311)와 결합한다. 제 2의 바람직한 실시예에서, 데이터 저장 장치(316)는 I/O 제어기 카드(304 및 305)에 제각기 부착된 상보형 어댑터(319 및 320)와 직접 결합하는 2개의 I/O 제어기 카드 어댑터(317 및 318)를 포함한다. 데이터 저장 장치는 I/O 제어기 카드 어댑터 중 어느 하나를 통해 모든 필요한 데이터, 제어 신호 및 파워를 수신할 수 있고, 양 I/O 제어기 카드 어댑터를 통해 데이터, 제어 신호 및 파워를 동시에 수신할 수 있다. I/O 제어기, 데이터 저장 장치 혹은 저장 장치와 I/O 제어기 매트 둘 모두의 로직은 2개의 I/O 제어기 카드 어댑터 중 어느 것이 특정한 I/O 동작에 관련된 데이터 및 제어 신호 전송에 이용될지를 판정한다. I/O 제어기 카드 어댑터내의 핀의 수와 구성은 사용되는 저장 장치 유닛과 특정한 I/O 제어기 카드의 본성에 따라서 변할 수 있다. 앞서 이용된 중간면 회로 카드 어댑터는 제거될 수 있거나 혹은 I/O 제어기 카드 어댑터에서 능동적으로 이용되지는 않는 중복 파워 핀을 포함할 수 있다.
본 발명을 2개의 특정한 실시예에 관해 설명하였지만, 본 발명을 이러한 실시예에 국한시키려는 것은 아니다. 당업자라면 본 발명의 기술 사상내에서 본 발명을 다양하게 수정할 수 있다. 예를 들어, 상이한 수의 데이터, 제어 신호 및 파워 라인을 연결하기 위한 상이한 수의 핀을 특징으로 하는 많은 상이한 유형의 I/O 제어기 카드 어댑터가 전술한 바와 같이 상이한 유형의 데이터 저장 장치를 상이한 유형의 I/O 제어기 카드에 결합하는데 이용될 수 있다. 전술한 실시예가 디스크 어레이내의 자기 디스크 드라이브에 관한 것이지만, 본 발명은 어떤 수의 상이한유형의 데이터 저장 장치를 많은 상이한 유형의 I/O 제어기 카드에 연결하는데 이용될 수 있다. 전술한 실시예와 같은 매우 유용한 저장 서브시스템에 관한 실시예는 매우 유용한 컴퓨터 시스템 및 많은 다른 유형의 전자 구성요소와 서브시스템에 이용될 수 있다. 전술한 실시예에서, 양 I/O 제어기 카드가 동작할 수 있을 때, 각각의 데이터 저장 장치는 양 I/O 제어기 카드로부터 데이터, 제어 신호 및 파워를 동시에 수신한다. 그러나, 이와 다른 실시예에서, 정규 동작 동안에, 데이터 저장 장치는 제 1 I/O 제어기 카드로부터 데이터, 제어 신호 및 파워를 수신할 수 있고, 제 1 I/O 제어기 카드의 고장시 제 2 I/O 제어기 카드로부터 데이터, 제어 신호 및 파워를 수신하도록 페일-오버될 수 있다. 전술한 실시예가 이중 중복에 관한 2개의 I/O 제어기 카드를 특징으로 하지만, 이와 다른 실시예는 부가 중복 및 신뢰도를 위해 상당히 많은 수의 I/O 제어기 카드를 이용할 수 있고, 각각의 데이터 저장 장치는 상당히 많은 수의 I/O 제어기 카드와 같은 수의 I/O 제어기 카드 어댑터를 포함하는 것이 필요하다. 본 발명은 데이터 저장 장치 이외의 전자 구성요소를 I/O 제어기 카드 이외의 회로 카드와 결합하는데 이용될 수 있다. 예를 들어, 다수의 고대역폭 통신 매체를 다수의 상이한 유형의 통신 매체와 연결하는 대형 멀티플렉서는 네트워크 카드가 중복 I/O 제어기 카드에 플러그되는 것과 같이 전술한 저장 서브시스템에 유사하게 구성될 수 있다. 단일 포인트 고장을 제거하는 것과 함께 중간면 회로판의 제거는 이런 멀티플렉서 시스템의 열 제어 설계를 크게 지원할 수 있다.
전술한 예에서 본 발명의 이해를 돕기 위해 특정한 용어를 사용하였다. 그러나, 당업자라면 특정한 세부사항이 본 발명을 실시하는데 필요하지 않다는 점을 알 것이다. 전술한 본 발명의 특정한 실시예는 단지 예시와 설명을 위해 제공되었다. 이러한 실시예들은 본 발명을 개시된 특정한 유형에 국한시키려는 것이 아니다. 또한, 전술한 기술 사상에 따라서 본 발명을 다양하게 수정하고 변경할 수 있다는 점은 명백하다. 본 발명의 원리와 그 실제 애플리케이션을 잘 설명하고 도시하였으므로, 당업자라면 본 발명과 다양한 실시예를 다양하게 수정하여 특정한 용도에 이용할 수 있다. 본 발명의 범주는 오직 첨부한 청구범위와 그 등가물에 의해서만 국한된다.
본 발명은 전자 장치를 회로 카드와 연결하기 위한 시스템 및 연결 방법에 관한 것으로 중간면 회로 카드가 필요 없어서 시스템의 신뢰도와 유용성을 개선하는 효과가 있다.

Claims (10)

  1. 전자 장치(316)를 2개의 회로 카드(304, 305)와 연결(interconnecting)하기 위한 시스템에 있어서,
    상기 전자 장치에 장착된 제 1 회로 카드 어댑터(a first circuit-card adaptor : 317)와,
    상기 전자 장치에 장착된 제 2 회로 카드 어댑터(318)와,
    제 1 회로 카드에 장착된 제 1 상보형 어댑터(a first complementary adaptor : 319)와,
    제 2 회로 카드에 장착된 제 2 상보형 어댑터(320)를 포함하는
    시스템.
  2. 제 1 항에 있어서,
    상기 전자 장치(316)는 상기 2개의 회로 카드(304, 305)에 인접한 전자 시스템내에 장착되고, 상기 2개의 회로 카드는 상기 전자 시스템내에서 서로 병렬로 장착되고, 상기 제 1 회로 카드 어댑터(317)는 상기 제 1 상보형 어댑터(319)에 결합되고, 상기 제 2 회로 카드 어댑터(318)는 상기 제 2 상보형 어댑터(320)에 결합되며, 상기 회로 카드 어댑터 중 하나와 대응하는 상보형 어댑터와의 결합은 상기 전자 장치와 회로 카드내에서 데이터, 제어 신호 및 파워 라인을 연결하는 것인 시스템.
  3. 제 2 항에 있어서,
    상기 전자 장치(316)는 상기 제 1 회로 카드 어댑터(317)와 상기 제 2 회로 카드 어댑터(318)를 통해 양 회로 카드(304, 305)로부터 데이터, 제어 신호 및 파워를 동시에 수신하고,
    상기 전자 장치(316)는 상기 제 1 회로 카드가 고장(fail)날 때까지 상기 제 1 회로 카드 어댑터(317)를 통해 상기 제 1 회로 카드(304)로부터 데이터, 제어 신호 및 파워를 수신하고, 상기 제 1 회로 카드가 고장난 후에 상기 전자 장치는 상기 제 2 회로 카드 어댑터(318)를 통해 상기 제 2 회로 카드(305)로부터 데이터, 제어 신호 및 파워를 수신하며,
    상기 전자 장치(316)는 자기 디스크 드라이브이고, 상기 회로 카드는 I/O 제어기 카드이며 상기 전자 시스템은 저장 서브시스템(a storage subsystem)인 시스템.
  4. 전자 장치(302)를 2개의 회로 카드(304, 305)와 연결하기 위한 시스템에 있어서,
    상기 전자 장치에 장착된 중간면 회로 카드 어댑터(a midplane-circuit-cardadaptor : 306)와,
    상보형 중간면 회로 카드 어댑터(307), 제 1 회로 카드 어댑터(308) 및 제 2 회로 카드 어댑터(309)를 갖는 I/O 어댑터 카드(303)와,
    제 1 회로 카드에 장착된 제 1 상보형 어댑터(310)와,
    제 2 회로 카드에 장착된 제 2 상보형 어댑터(311)를 포함하는
    시스템.
  5. 제 4 항에 있어서,
    상기 전자 장치(302)는 상기 2개의 회로 카드(304, 305)에 인접한 전자 시스템내에 장착되고, 상기 2개의 회로 카드(304, 305)는 상기 전자 시스템내에서 서로 병렬로 장착되고, 상기 제 1 회로 카드 어댑터(308)는 상기 I/O 어댑터 카드(310)의 상기 제 1 상보형 어댑터에 결합되고, 상기 제 2 회로 카드 어댑터(309)는 상기 I/O 어댑터 카드(311)의 상기 제 2 상보형 어댑터에 결합되며, 중간면 회로 카드 어댑터(306)는 상기 I/O 어댑터 카드의 상기 상보형 중간면 회로 카드 어댑터(307)에 결합되는 시스템.
  6. 제 5 항에 있어서,
    상기 회로 카드 어댑터(308, 309) 중 하나와 대응하는 상보형 어댑터(310,311)와의 결합 및 상기 상보형 중간면 회로 카드 어댑터(307)로의 상기 중간면 회로 카드 어댑터(306)의 결합은 상기 전자 장치(302)와 회로 카드내에서 데이터, 제어 신호 및 파워 라인을 연결하고,
    상기 전자 장치(302)는 상기 중간면 회로 카드 어댑터(306)를 통해 양 회로 카드(304, 305)로부터 데이터, 제어 신호 및 파워를 동시에 수신하고,
    상기 전자 장치(302)는 상기 제 1 회로 카드가 고장날 때까지 상기 제 1 회로 카드 어댑터(310) 및 중간면 회로 카드 어댑터(308)를 통해 상기 제 1 회로 카드(304)로부터 데이터, 제어 신호 및 파워를 수신하고, 상기 제 1 회로 카드가 고장난 후에 상기 전자 장치는 상기 제 2 회로 카드 어댑터(311)와 중간면 회로 카드 어댑터(309)를 통해 상기 제 2 회로 카드(305)로부터 데이터, 제어 신호 및 파워를 수신하는 시스템.
  7. 전자 장치(316)를 2개의 회로 카드(304, 305)와 신뢰있게 연결하기 위한 방법에 있어서,
    제 1 상보형 어댑터(319)를 상기 제 1 회로 카드상에 제공하는 단계와,
    제 2 상보형 어댑터(320)를 상기 제 2 회로 카드상에 제공하는 단계와,
    결합 메카니즘을 제공하여 상기 전자 장치(316)를 상기 제 1 상보형 어댑터(319)와 상기 제 2 상보형 어댑터(320) 모두에 결합하는 단계와,
    상기 결합 메카니즘이 상기 제 1 상보형 어댑터(319) 및 상기 제 2 상보형어댑터(320)와 결합하도록 상기 제 1 회로 카드(304)와 상기 제 2 회로 카드(305)에 인접한 상기 전자 장치(316)를 전자 시스템내에 장착하는 단계를 포함하는
    연결 방법.
  8. 제 7 항에 있어서,
    상기 결합 시스템은 상보형 중간면 회로 카드 어댑터(307), 제 1 회로 카드 어댑터(308) 및 제 2 회로 카드 어댑터(309)를 갖는 I/O 어댑터(303)를 포함하고, 중간면 회로 카드 어댑터(306)는 상기 전자 장치에 장착되는 연결 방법.
  9. 제 7 항에 있어서,
    상기 결합 시스템은 상기 전자 장치에 장착된 제 1 회로 카드 어댑터(317) 및 상기 전자 장치에 장착된 제 2 회로 카드 어댑터(318)를 포함하고,
    상기 전자 장치(316)는 상기 제 1 회로 카드가 고장날 때까지 상기 제 1 회로 카드 어댑터(317)를 통해 상기 제 1 회로 카드(304)로부터 데이터, 제어 신호 및 파워를 수신하고, 상기 제 1 회로 카드가 고장난 후에 상기 전자 장치는 상기 제 2 회로 카드 어댑터(318)를 통해 상기 제 2 회로 카드(305)로부터 데이터, 제어 신호 및 파워를 수신하는 연결 방법.
  10. 제 7 항에 있어서,
    상기 전자 장치(316)는 상기 제 1 회로 카드 어댑터(317)와 상기 제 2 회로 카드 어댑터(318)를 통해 양 회로 카드(304, 305)로부터 데이터, 제어 신호 및 파워를 동시에 수신하고,
    상기 전자 장치(316)는 자기 디스크 드라이브이고, 상기 회로 카드(304, 305)는 I/O 제어기 카드이며 상기 전자 시스템은 저장 서브시스템인 연결 방법.
KR1020010078119A 2000-12-12 2001-12-11 고가용성 대용량 저장 시스템 및 이의 생성 방법 KR100883005B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US09/735,436 US6517358B2 (en) 2000-12-12 2000-12-12 Method and system for directly interconnecting storage devices to controller cards within a highly available storage system
US09/735,436 2000-12-12

Publications (2)

Publication Number Publication Date
KR20020046955A true KR20020046955A (ko) 2002-06-21
KR100883005B1 KR100883005B1 (ko) 2009-02-13

Family

ID=24955793

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020010078119A KR100883005B1 (ko) 2000-12-12 2001-12-11 고가용성 대용량 저장 시스템 및 이의 생성 방법

Country Status (5)

Country Link
US (1) US6517358B2 (ko)
EP (1) EP1215560A3 (ko)
JP (1) JP2002196890A (ko)
KR (1) KR100883005B1 (ko)
TW (1) TW493293B (ko)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7516272B2 (en) * 2003-03-28 2009-04-07 Emc Corporation Midplane-independent implementations of data storage system enclosures
US7281063B2 (en) * 2003-07-22 2007-10-09 Hewlett-Packard Development Company, L.P. Signal routing circuit board coupling controller and storage array circuit board for storage system
US20070217141A1 (en) * 2006-03-16 2007-09-20 Mohamad El-Batal Modular, scalable storage controller midplane connector
USD795261S1 (en) * 2009-01-07 2017-08-22 Samsung Electronics Co., Ltd. Memory device
USD794643S1 (en) * 2009-01-07 2017-08-15 Samsung Electronics Co., Ltd. Memory device
USD794644S1 (en) * 2009-01-07 2017-08-15 Samsung Electronics Co., Ltd. Memory device
USD794641S1 (en) * 2009-01-07 2017-08-15 Samsung Electronics Co., Ltd. Memory device
USD794642S1 (en) * 2009-01-07 2017-08-15 Samsung Electronics Co., Ltd. Memory device
USD795262S1 (en) * 2009-01-07 2017-08-22 Samsung Electronics Co., Ltd. Memory device
USD794034S1 (en) * 2009-01-07 2017-08-08 Samsung Electronics Co., Ltd. Memory device
US9729410B2 (en) 2013-10-24 2017-08-08 Jeffrey T Eschbach Method and system for capturing web content from a web server
US10158722B2 (en) 2015-07-31 2018-12-18 Jeffrey T Eschbach Method and systems for the scheduled capture of web content from web servers as sets of images
US10447761B2 (en) 2015-07-31 2019-10-15 Page Vault Inc. Method and system for capturing web content from a web server as a set of images

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
NL136424C (ko) * 1968-05-31
FR2589286B1 (fr) * 1985-10-25 1988-05-13 Cit Alcatel Ensemble d'interconnexion de cartes de circuits imprimes orthogonales et reseaux de commutation en faisant application
US4790763A (en) * 1986-04-22 1988-12-13 Amp Incorporated Programmable modular connector assembly
US4876630A (en) 1987-06-22 1989-10-24 Reliance Comm/Tec Corporation Mid-plane board and assembly therefor
US4907977A (en) * 1988-10-14 1990-03-13 Ncr Corporation Computer backpanel inversion coupler
JP2777301B2 (ja) * 1992-01-07 1998-07-16 三菱電機株式会社 記録装置
US5495397A (en) * 1993-04-27 1996-02-27 International Business Machines Corporation Three dimensional package and architecture for high performance computer
WO1996034497A1 (fr) 1995-04-27 1996-10-31 Oki Electric Industry Co., Ltd. Repartiteur general automatique
US6097303A (en) * 1997-04-30 2000-08-01 Westinghouse Process Control, Inc. Modular input/output system with redundancy and testing
US6126451A (en) * 1997-06-02 2000-10-03 Compaq Computer Corporation SCSI connector
US6816486B1 (en) * 1999-03-25 2004-11-09 Inrange Technologies Corporation Cross-midplane switch topology

Also Published As

Publication number Publication date
EP1215560A2 (en) 2002-06-19
JP2002196890A (ja) 2002-07-12
KR100883005B1 (ko) 2009-02-13
EP1215560A3 (en) 2006-02-01
US20020071192A1 (en) 2002-06-13
TW493293B (en) 2002-07-01
US6517358B2 (en) 2003-02-11

Similar Documents

Publication Publication Date Title
US10467170B2 (en) Storage array including a bridge module interconnect to provide bridge connections to different protocol bridge protocol modules
US6408343B1 (en) Apparatus and method for failover detection
US5812754A (en) Raid system with fibre channel arbitrated loop
US6763398B2 (en) Modular RAID controller
US6983343B2 (en) Partitioning of storage channels using programmable switches
US7423354B2 (en) Storage system
KR101839027B1 (ko) 설정가능한 상호접속 시스템
JP2005293595A (ja) 多数パスの冗長ストーレジ・システム構造及び方法
KR100883005B1 (ko) 고가용성 대용량 저장 시스템 및 이의 생성 방법
US7895464B2 (en) Cache synchronization in a RAID subsystem using serial attached SCSI and/or serial ATA
WO2006069190A1 (en) Multi-function expansion slots for a storage system
US6795885B1 (en) Electronic device backplane interconnect method and apparatus
US20140223097A1 (en) Data storage system and data storage control device
US7111120B2 (en) Scalable disk array controller
US6378084B1 (en) Enclosure processor with failover capability
US7487293B2 (en) Data storage system and log data output method upon abnormality of storage control apparatus
US20040059901A1 (en) Removable configuration module for storage of component configuration data
US7346674B1 (en) Configurable fibre channel loop system
US7099980B1 (en) Data storage system having port disable mechanism
US20070217141A1 (en) Modular, scalable storage controller midplane connector
JPH08320768A (ja) ディスクアレイ装置
JP4497963B2 (ja) ストレージ装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120126

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee