KR20020032571A - 문턱 전압 변동을 상쇄하는 상보형 구동 트랜지스터를구비한 유기 전계 발광 디스플레이 등의 전류 구동 전기광학 장치 - Google Patents

문턱 전압 변동을 상쇄하는 상보형 구동 트랜지스터를구비한 유기 전계 발광 디스플레이 등의 전류 구동 전기광학 장치 Download PDF

Info

Publication number
KR20020032571A
KR20020032571A KR1020027003033A KR20027003033A KR20020032571A KR 20020032571 A KR20020032571 A KR 20020032571A KR 1020027003033 A KR1020027003033 A KR 1020027003033A KR 20027003033 A KR20027003033 A KR 20027003033A KR 20020032571 A KR20020032571 A KR 20020032571A
Authority
KR
South Korea
Prior art keywords
channel
current
transistor
transistors
current driving
Prior art date
Application number
KR1020027003033A
Other languages
English (en)
Other versions
KR100493555B1 (ko
Inventor
탐사이몬
Original Assignee
구사마 사부로
세이코 엡슨 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구사마 사부로, 세이코 엡슨 가부시키가이샤 filed Critical 구사마 사부로
Publication of KR20020032571A publication Critical patent/KR20020032571A/ko
Application granted granted Critical
Publication of KR100493555B1 publication Critical patent/KR100493555B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • G09G3/3241Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror
    • G09G3/325Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror the data current flowing through the driving transistor during a setting phase, e.g. by using a switch for connecting the driving transistor to the data driver
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

구동 회로는 전류 구동 소자, 바람직하게는 유기 전계 발광 소자(OEL 소자)에 대한 구동 전류의 아날로그 제어를 하기 위하여 상보형 쌍의 트랜지스터로 접속된 p-채널 트랜지스터 및 n-채널 트랜지스터를 포함한다. 대향 채널로 된 트랜지스터는 문턱 전압 △VT에서의 소정의 변동을 보상하기 때문에, 구동 전류를 비교적 △VT와 무관한 OEL 소자에 공급할 수 있다. 상보형 쌍의 트랜지스터는 전압 구동이나 또는 전류 구동 픽셀 구동 회로에 공급될 수 있다.

Description

문턱 전압 변동을 상쇄하는 상보형 구동 트랜지스터를 구비한 유기 전계 발광 디스플레이 등의 전류 구동 전기 광학 장치{CURRENT DRIVEN ELECTROOPTICAL DEVICE, E. G. ORGANIC ELECTROLUMINESCENT DISPLAY, WITH COMPLEMENTARY DRIVING TRANSISTORS TO COUNTERACT THRESHOLD VOLTAGE VARIATION}
유기 전계 발광(OEL) 소자는 애노드층과 캐소드층 사이에 샌드위치된 발광 재료층을 포함한다. 이 소자는, 전기적으로는 다이오드처럼 동작하고, 광학적으로는 순방향 바이어스일 때 발광하고 순방향 바이어스 전류에 따라 발광 강도가 증가한다. 투명 기판상에 제조된 OEL 소자의 매트릭스와 투명한 전극층들 중 적어도 하나의 전극을 갖는 표시 패널을 구성할 수 있다. 또한, 저온 폴리실리콘 박막 트랜지스터(TFT) 기술을 사용하여 동일 패널 상에 구동 회로를 집적할 수도 있다.
능동 매트릭스 OEL 디스플레이 장치에 대한 기본적인 아날로그 구동 구조에서는, 픽셀마다 적어도 2개의 트랜지스터가 요구된다. 이러한 구동 구조는 도 1에 예시하였다. 트랜지스터 T1은 픽셀을 어드레싱하기 위한 것이고, 트랜지스터 T2는데이터 전압 신호 VData를 지정된 밝기로 OEL 소자를 구동하는 전류로 변환하기 위한 것이다. 픽셀이 어드레싱되지 않으면, 데이터 신호는 축적 커패시터(Cstorage)에 축적된다. p-채널 TFT가 도면에 나타나 있지만, 동일한 원리가 n-채널 TFT를 사용하는 회로에도 적용될 수 있다.
TFT 아날로그 회로에 연관된 문제점들이 있으며, OEL 소자도 완전한 다이오드처럼 작용하지는 않는다. 그러나, 발광 재료는 비교적 균일한 특성을 갖는다. TFT 제조 기술의 성질에 기인하여, TFT 특성의 공간적인 변동이 디스플레이 패널 전체에 걸쳐 존재한다. TFT 아날로그 회로에서 가장 중요한 고려 사항중 하나는 장치마다의 문턱 전압(△VT)의 변동이다. 불완전한 다이오드 동작에 의해 악화되는 OEL 디스플레이에서의 이러한 변동의 결과는 패널의 디스플레이 영역에 걸쳐 있는 불균일한 픽셀 밝기로 나타나며, 이는 화상 품질에 심각한 영향을 미친다. 그러므로, 트랜지스터 특성의 편차를 보상하기 위한 내장 회로가 요구된다.
트랜지스터 특성의 변화를 보상하기 위한 내장 회로의 하나로서 도 2에 나타낸 회로가 제안된다. 이 회로에서 트랜지스터 T1은 픽셀을 어드레싱하기 위한 것이다. 트랜지스터 T2는 구동 전류를 OEL 소자에 제공하는 아날로그 전류 제어부로서 작용한다. 트랜지스터 T3는 트랜지스터 T2의 드레인과 게이트 사이에 접속되며, 토글 트랜지스터 T2를 다이오드로서 작용하도록 하거나 또는 포화 상태에 있도록 한다. 트랜지스터 T4는 인가된 파형 VGP에 응답하여 스위치로서 작용한다. 트랜지스터 T1이나 트랜지스터 T4는 상시 온(ON) 상태에 있을 수 있다. 처음에, 도 2의 타이밍도에 나타낸 시각 t0에서 트랜지스터 T1및 T3은 오프(OFF)이고, 트랜지스터 T4는 온이다. 트랜지스터 T4가 오프인 경우, 트랜지스터 T1및 T3는 온되고, 공지된 값의 전류 IDAT가 트랜지스터 T2를 통하여 OEL 소자로 흐르게 된다. 이 때를 프로그래밍 스테이지라 하는데, 그 이유는 트랜지스터 T2가 이 트랜지스터 T2의 드레인 및 게이트를 단락시키는 턴 온된 트랜지스터 T3로 측정되기 때문이다. 그러므로, 트랜지스터 T2가 다이오드로서 동작하면서 프로그래밍 전류가 트랜지스터 T1및 T2를 통하여 OEL 소자로 흐르도록 한다. 트랜지스터 T3및 T1이 오프로 스위치되는 경우에 검출된 트랜지스터 T2의 문턱 전압은 트랜지스터 T2의 게이트 단자와 소스 단자 사이에 접속된 커패시터 C1에 축적된다. 다음에, T4가 구동 파형 VGP에 의해 턴온되고, OEL 소자를 통과하는 전류가 전원 VDD에 의해 공급된다. 트랜지스터 T2에 대한 출력 특성 곡선의 기울기가 평탄하면, 재생된 전류는 검출되어 커패시터 C1에 축적된 T2의 소정의 문턱 전압에 대하여 프로그래밍된 전류와 동일하다. 트랜지스터 T4를 턴온시킴으로써, T2의 드레인-소스 전압이 풀업되며, 그래서 평탄한 출력 특성으로 재생된 전류를 프로그래밍된 전류와 동일한 레벨로 유지시킨다. 도 2에 나타낸 △VT2는 가상의 것이지 실제의 것이 아님에 주의해야 하며, 트랜지스터 T2의 문턱 전압을 나타내기 위해서만 사용하였다.
도 2 에 나타낸 타이밍도에서 시간 간격 t2내지 t5로 나타낸 능동 프로그래밍 스테이지 중에는 이론적으로 일정한 전류가 공급된다. 재생 스테이지는 t6에서 시작한다.
도 2의 회로는 도 1에 나타낸 회로 상에서의 개선점을 보여주지만, 제어 트랜재스터의 문턱 전압 변동이 완전히 보상되지는 않았으며, 패널의 디스플레이 영역에 걸쳐 있는 화상 밝기의 변동이 여전히 남아있다.
본 발명은 구동 회로에 관한 것이다. 특히, 이러한 구동 회로는 유기 전계 발광 소자를 구동하는데 적용된다.
도 1은 2개의 트랜지스터를 사용하는 종래의 OEL 소자 픽셀 구동 회로를 나타낸 도면.
도 2는 문턱 전압 보상부를 갖는 공지된 전류 프로그램된 OEL 소자 구동 회로를 나타낸 도면.
도 3은 본 발명에 따른 문턱 전압 보상부를 제공하는 구동 트랜지스터의 상보형 쌍을 구비한 구동 회로의 개념을 예시한 도면.
도 4는 다양한 레벨의 문턱 전압에 대한 도 3에 예시된 상보형 구동 트랜지스터의 특성의 좌표도.
도 5는 본 발명의 제 1 실시예에 따른 전압 구동 회로로서 동작하도록 배치된 구동 회로를 나타낸 도면.
도 6은 본 발명의 제 2 실시예에 따른 전류 프로그램된 구동 회로로서 동작하도록 배치된 구동 회로를 나타낸 도면.
도 7은 본 발명의 제 3 실시예에 따른 전류 프로그램된 구동 회로를 나타낸 도면.
도 8 내지 11은 도 6에 예시된 회로에 대한 SPICE 시뮬레이션 결과를 나타낸 도면.
도 12는 본 발명의 일 실시예에 따른 OEL 소자 및 구동기의 물리적인 도입체의 개략적인 단면도.
도 13은 본 발명을 구현하는 OEL 소자로 된 OEL 디스플레이 패널을 단순화한 평면도.
도 14는 본 발명에 따른 구동기를 구비한 디스플레이 장치를 구현하는 모바일 퍼스널 컴퓨터의 개략도.
도 15는 본 발명에 따른 구동기를 구비한 디스플레이 장치를 구현하는 모바일 전화기의 개략도.
도 16은 본 발명에 따른 구동기를 구비한 디스플레이 장치를 구현하는 디지털 카메라의 개략도.
도 17은 본 발명의 구동 회로를 자기 RAM에 적용한 예시도.
도 18은 본 발명의 구동 회로를 자기 RAM에 다르게 적용한 예시도.
도 19는 본 발명의 구동 회로를 자기저항 소자에 적용한 예시도.
본 발명은 개선된 구동 회로를 제공하기 위한 것이다. 이것을 OEL 소자에 적용시, 본 발명은 픽셀 구동 트랜지스터의 문턱 전압에서의 변동을 더 보상하여 패널의 디스플레이 영역 상에서의 보다 균일한 픽셀 밝기를 제공할 수 있는 개선된 픽셀 구동 회로를 제공하기 위한 것이다.
본 발명의 제 1 양태에 따르면, 전류 구동 소자에 공급되는 전류를 조합하여 동작상 제어할 수 있도록 접속된 n-채널 트랜지스터 및 상보형 p-채널 트랜지스터를 포함하는 전류 구동 소자용의 구동 회로가 제공된다.
이 전류 구동 소자는 전계 발광 소자인 것이 바람직하다.
구동 회로는 또한, n-채널 및 p-채널 트랜지스터용의 각 축적 커패시터, 및 동작시에 각 데이터 전압 펄스에 대한 n-채널 및 p-채널 트랜지스터로의 각 경로를 구축하도록 접속된 각 스위칭 수단을 포함하는 것이 바람직하다.
구동 회로는 또한, 프로그래밍 스테이지 중에 n-채널 및 p-채널 트랜지스터의 각 동작 전압을 축적하는 각 축적 커패시터와, 동작시, 프로그래밍 스테이지 중에 전류 데이터 신호의 소스로부터 n-채널, p-채널 트랜지스터 및 전류 구동 소자를 통과하는 제 1 전류로를 구축하도록 접속된 제 1 스위칭 수단, 및 동작시, 재생 스테이지 중에 n-채널, p-채널 트랜지스터 및 전류 구동 소자를 통과하는 제 2 전류로를 구축하도록 접속된 제 2 스위칭 수단을 포함하는 것이 바람직하다.
다른 실시예에서는, 제 1 스위칭 수단 및 전류 데이터 신호의 소스가 동작시 전류 구동 소자에 대한 전류원을 제공하도록 접속된다.
또 다른 실시예에서는, 제 1 스위칭 수단 및 전류 데이터 신호의 소스가 동작시 전류 구동 소자에 대한 전류 싱크를 제공하도록 접속된다.
본 발명의 제 2 양태에 따르면, 전류 구동 소자로의 공급 전류를 조합하여 동작상 제어할 수 있도록 접속된 n-채널 트랜지스터 및 p-채널 트랜지스터를 제공하는 단계를 포함하는 전류 구동 소자로의 공급 전류 제어 방법이 제공된다.
이 방법은, n-채널 및 p-채널 트랜지스터용의 각 축적 커패시터, 및 동작시에 각 데이터 전압 펄스에 대한 n-채널 및 p-채널 트랜지스터로의 각 경로를 구축하도록 접속된 각 스위칭 수단을 제공하여, 동작시에 전류 구동 소자용의 전압 구동 회로를 구축하는 단계를 더 포함하는 것이 바람직하다.
이 방법은, n-채널 및 p-채널 트랜지스터가 제 1 모드에서 동작하고, 전류 데이터 신호의 소스로부터의 전류로가 n-채널, p-채널 트랜지스터 및 전류 구동 소자를 통과하여 구축되고, n-채널 트랜지스터 및 p-채널 트랜지스터의 각 동작 전압이 각 축적 커패시터 내에 축적되는, 프로그래밍 스테이지, 및 n-채널 트랜지스터, p-채널 트랜지스터 및 전류 구동 소자를 통과하여 제 2 모드 및 제 2 전류로가 구축되는 재생 스테이지를 제공하는 단계를 포함하는 것이 바람직하다.
본 발명은 상술한 바와 같은 본 발명의 방법을 포함한 전계 발광 디스플레이로의 공급 전류를 제어하는 것이 바람직하며, 여기서 전류 구동 소자는 전계 발광 소자이다.
본 발명의 제 3 양태에 따르면, 청구항 1 내지 12 중 어느 한 항에 기재된 바와 같은 구동 회로를 포함한 유기 전계 발광 디스플레이도 또한 제공된다.
이하, 본 발명을 첨부된 도면을 참조하면서 다른 예들을 통해서 설명하기로 한다.
본 발명에 따른 구동 회로의 개념을 도 3에 예시하였다. OEL 소자는 2개의 트랜지스터 T12와 T15사이에 연결되고 이들과 조합해서 이 OEL 소자를 통해 흐르는 전류에 대한 아날로그 전류 제어부로서 동작한다. 트랜지스터 T12는 p-채널 트랜지스터, 트랜지스터 T15는 n-채널 트랜지스터로서, 이들은 조합되어 OEL 소자를 통해 전류의 아날로그 제어를 위한 상보형 쌍으로 작용한다.
상술한 바와 같이, TFT 아날로그 회로 설계시 가장 중요한 파라미터 중 하나는 문턱 전압(VT)이다. 회로 내에서의 소정의 변동, 즉 △VT는 전체적인 회로 성능에 큰 영향을 미친다. 문턱 전압의 변동은 소스에서 드레인으로의 직선적 수평 전류 시프트 대 이와 관련된 트랜지스터에 대한 게이트에서 소스로의 전압 특성으로 보여지며, 트랜지스터 게이트에서의 계면 전하에 의해 발생된다.
TFT 장치의 어레이에 사용되는 제조 기술의 관점에서, 이웃한 또는 비교적 가까이 있는 TFT는 같거나 또는 거의 유사한 값의 문턱 전압 △VT이 나타날 확률이 매우 높음이 본 발명에서 밝혀졌다. 또한, p-채널 및 n-채널 TFT 상에서의 동일한 △VT의 결과는 상보적이기 때문에, 한 쌍의 TFT, 즉 하나의 p-채널 TFT 및 하나의 n-채널 TFT를 사용하여 OEL 소자로 흐르는 구동 전류를 아날로그 제어함으로써 문턱 전압 △VT에서의 변동에 대한 보상을 이룰 수 있다. 따라서, 구동 전류는 문턱 전압의 소정의 변동과 무관하게 제공될 수 있다. 그 개념은 도 3에 예시하였다.
도 4는 트랜지스터 T12및 T15의 다양한 레벨의 문턱 전압 △VT, △VT1, △VT2에 대한 도 3에 나타낸 OEL 소자를 통해 흐르는 전류인 드레인 전류의 변동을 예시한다. 전압 V1, V2및 VD는 각각 전압원 VDD으로부터 트랜지스터 T15, T12및 OEL 소자 양단간에 나타나는 전압이다. 트랜지스터 T12및 T15가 동일한 문턱 전압을 갖는 것으로 가정하고, △VT=0인 것으로 가정하면, OEL 소자를 통해 흐르는 전류는 도 4에 나타낸 p-채널 트랜지스터 T12와 n-채널 트랜지스터 T15의 특성 곡선에 대한 교차점 A에 의해 주어지며, Io로 나타난다.
p-채널 및 n-채널 트랜지스터의 문턱 전압이 △VT1으로 변화하는 것으로 가정하면, 이 때 OEL 소자 전류(I1)는 교차점 B에 의해서 결정된다. 마찬가지로, 문턱 전압이 △V2로 변동하면, OEL 소자 전류 I2는 교차점 C에 의해 주어진다. 문턱 전압이 변동하더라도 OEL 소자를 통해 흐르는 전류의 변동은 최소임을 도 4로부터 알 수 있다.
도 5는 전압 구동 회로로서 구성된 픽셀 구동 회로를 나타낸다. 이 회로는 OEL 소자의 아날로그 전류를 제어하기 위해 조합되어 상보형 쌍으로서 작용하는 p-채널 트랜지스터 T12및 n-채널 트랜지스터 T15를 포함한다. 이 회로는 각 축적 커패시터 C12와 C15, 및 트랜지스터 T12와 T15의 게이트와 연결된 각 스위칭 트랜지스터 TA와 TB를 포함한다. 트랜지스터 TA및 TB가 온으로 스위치되면, 데이터 전압 신호V1및 V2는 픽셀이 어드레스되지 않았을 때에 축적 커패시터 C12및 C15에 각각 축적된다. 트랜지스터 TA및 TB는 이 트랜지스터 TA및 TB의 게이트에 인가되는 어드레싱 신호 φ1및 φ2를 선택적으로 제어함에 있어 통과 게이트로서 기능한다.
도 6은 전류 프로그램된 OEL 소자 구동 회로로서 구성된 본 발명에 따른 구동 회로를 나타낸다. 전압 구동 회로에서, p-채널 트랜지스터 T12및 n-채널 트랜지스터 T15는 OEL 소자의 아날로그 전류 제어부로서 기능하도록 연결된다. 트랜지스터 T12및 T15에는 각 축적 커패시터 C1, C2및 각 스위칭 트랜지스터 T1, T6이 제공된다. 이 회로의 구동 파형은 또한 도 6에 나타내었다. 트랜지스터 T1, T3및 T6이나 또는 트랜지스터 T4중 어느 하나는 소정의 시간에 온 될 수 있다. 트랜지스터 T1및 T6은 각각 트랜지스터 T12및 T15의 드레인과 게이트 사이에 접속되고, 토글 트랜지스터 T12및 T15에 인가된 파형 VSEL에 응답하여 스위치되어, 포화 모드 시에 다이오드나 트랜지스터 중 하나로서 작용한다. 트랜지스터 T3은 또한 파형 VSEL을 수신할 수 있도록 접속되어 있다. 트랜지스터 T1및 T6은 이 트랜지스터들을 거쳐서 공급되는 신호들이 동일한 진폭을 갖을 수 있도록 하기 위해 모두 p-채널 트랜지스터로 한다. 이렇게 함으로써, 파형 VSEL의 전이 중에 OEL 소자를 통과하는 어떠한 스파이크 전류도 최소로 유지되도록 할 수 있다.
도 6에 나타낸 회로는 각 디스플레이 기간 중에 프로그래밍 스테이지와 디스플레이 스테이지가 제공되는 점에서는 종래의 전류 프로그램된 픽셀 구동 회로와 마찬가지로 동작하지만, OEL 소자로의 구동 전류가 상호형의 상반된 채널 트랜지스터 T12및 T15에 의해 제어되는 점에서는 추가적인 이점이 있다. 도 6에 나타낸 구동 파형을 참조하면, 구동 회로의 디스플레이 기간은 시각 t0내지 시각 t6에 걸쳐있다. 처음에, 트랜지스터 T4는 온이고, 트랜지스터 T1, T3및 T6은 오프이다. 트랜지스터 T4는 파형 VGP에 의해 시각 t1에서 턴 오프되고, 트랜지스터 T1, T3및 T6은 파형 VSEL에 의해 시각 t3에서 턴 온된다. 트랜지스터 T1 및 T6가 턴 온되면, p-채널 트랜지스터 T12및 상보형 n-채널 트랜지스터 T15는 제 1 모드에서 다이오드로서 작용한다. 이와 관련된 프레임 기간 중의 구동 파형은 전류원 IDAT으로부터 이용될 수 있고, 이것은 시각 t3에서 스위치 온 될 때 트랜지스터 T3에 의해 통과된다. 트랜지스터 T12및 T15에서 검출된 문턱 전압은 커패시터 C1및 C2에 축적된다. 이들은 도 6에 가상 전압원 △VT12및 △VT15으로 나타내었다.
이 후, 트랜지스터 T1, T3및 T6은 시각 t4에서 스위치오프되고, 이어서 포화 모드에서의 트랜지스터와 같이 제 2 모드에서 동작하는 p-채널 및 n-채널 트랜지스터 T12및 T15의 제어 하에서 전원 VDD로부터 OEL 소자를 통과하는 전류가 제공된다.OEL 소자를 통과하는 전류는 상보형 p-채널 및 n-채널 트랜지스터 T12 및 T15에 의해 제어되기 때문에, 이 트랜지스터들 중 하나에서의 문턱 전압의 소정의 변동이 도 4와 관련해서 이미 설명한 바와 같이 다른 반대측의 채널 트랜지스터에 의해 보상될 수 있음을 이해할 수 있을 것이다.
도 6에 나타낸 전류 프로그램된 구동 회로에서, 스위칭 트랜지스터 T3은 전류원으로 동작하는 구동 파형 IDAT의 소스와 더불어 p-채널 트랜지스터 T12와 연결된다. 그러나, 스위칭 트랜지스터는 도 7에 나타낸 바와 같이 대안으로 n-채널 트랜지스터 T15와 연결되어도 좋도, 여기서 IDAT는 전류 싱크로서 동작한다. 도 7에 나타낸 회로의 동작은 이외의 모든 면에서 도 6에 나타낸 회로와 마찬가지이다.
도 8 내지 11은 본 발명에 따른 개선된 픽셀 구동 회로의 SPICE 시뮬레이션을 나타내었다.
도 8을 참조하면, 구동 파형 IDAT, VGP, VSEL및 -1volt, 0volt 및 +1volt의 3개의 문턴 전압이 나타나 있는데, 이들은 OEL 소자를 통과하는 전류를 제어하기 위해 p-채널 트랜지스터와 n-채널 트랜지스터를 조합시켜 제공되는 보상 결과를 나타내기 위한 시뮬레이션의 목적으로 사용된다. 도 8로부터, 처음에 문턱 전압 △VT 이 -1volt로 설정되고, 0.3×10-4초에서 0volt로 상승하고, 0.6×10-4초에서 +1volt로 상승함을 알 수 있다. 그러나, 이와 같이 문턱 전압이 변동하더라도 OEL 소자를 통과하는 구동 전류가 비교적 변화되지 않은 상태로 남아 있음을 알 수 있다.
OEL 소자를 통과하는 구동 전류의 상대적 안정성은 도 10에서 더 명확히 알 수 있으며, 이 도 10은 도 9에 나타낸 응답 좌표의 확대 버전을 나타낸 것이다.
문턱 전압 △VT의 기점으로 0volt의 값을 사용하면, 문턱 전압 △VT가 -1volt로 변화할 때, OEL 소자를 통과하는 구동 전류에 대략 1.2%의 변화가 생기고, 문턱 전압 △VT가 +1volt로 변화할 때, 문턱 전압 △VT가 0volt일 때의 구동 전류에 비교해서 대략 1.7%의 구동 전류의 감소가 생김을 도 10으로부터 알 수 있다. 8.7%의 구동 전류의 변동은 참조만을 목적으로 나타낸 것으로서, 이러한 변동은 당 분야의 기술에서 공지된 감마 보정에 의해 보상될 수 있기 때문에, 본 발명과 관련해서 설명하지 않을 것이다.
도 11은 0.2㎂ 내지 1.0㎂ 범위에 걸친 IDAT의 레벨에 대해서 나타내고 있으며, 여기서는 본 발명에 따른 p-채널 및 반대측의 n-채널 트랜지스터를 사용하여 OEL 소자 구동 회로의 개선된 제어를 유지한다.
전계 발광 장치를 통과하는 구동 전류의 아날로그 제어하기 위해 조합된 p-채널 트랜지스터 및 반대측의 n-채널 트랜지스터를 사용하여, 이와 달리 단일 p-채널 또는 n-채널 트랜지스터의 문턱 전압 변동으로 발생하는 결과에 대하여 개선된 보상을 제공할 수 있음을 상술한 바로부터 이해할 수 있을 것이다.
TFT n-채널 및 p-채널 트랜지스터를 OEL 소자로 된 OEL 디스플레이의 제조 중에 이웃하거나 또는 인접한 트랜지스터로서 제조하여, 상보형 p-채널 및 n-채널 트랜지스터가 동일한 값의 문턱 전압 △VT를 갖을 확률을 극대화하는 것이 바람직하다. p-채널 및 n-채널 트랜지스터는 이들의 출력 특성을 비교함으로써 더 일치시킬 수 있다.
도 12는 OEL 소자 구조 내의 픽셀 구동 회로의 물리적인 도입체의 개략적인 단면도이다. 도 12에서, 참조부호 (133)은 유기 EL층을 나타내고, 참조부호 (151)은 레지스트나 또는 분리 구조물을 나타낸다. 스위칭 박막 트랜지스터(121) 및 n-채널형 전류-박막 트랜지스터(122)는 통상적으로 저온 폴리실리콘 박막 트랜지스터에 사용되는 구조물과 공정을 채택하고, 이 저온 폴리실리콘 박막 트랜지스터는, 예를 들면 상부-게이트 구조물 같은 공지된 박막 트랜지스터 액정 디스플레이 장치와 제조 공정에 사용되며, 이 때의 최대 온도는 600℃ 이하이다. 그러나, 이 밖의 구조물과 공정들이 적용될 수도 있다.
순방향 배향된 EL 디스플레이 소자(131)는 Al로 형성된 픽셀 전극, ITO로 형성된 대향 전극(116), 정공(hole) 주입층(132) 및 유기 EL 층(133)으로 이루어진다. 순방향 배향된 유기 EL 디스플레이 소자(131)에서는, 유기 EL 디스플레이 장치의 전류 방향이 ITO로 형성된 대향 전극으로부터 Al로 형성된 픽셀 전극(115)으로의 방향으로 설정될 수 있다.
정공 주입층(132) 및 유기 EL 층(133)은 픽셀들 사이의 분리 구조물로서 레지스트(151)을 사용하는 잉크-젯 인쇄 방법을 통해서 형성될 수 있다. ITO로 형성된 대향 전극(116)은 스퍼터링 방법을 사용해서 형성될 수 있다. 그러나, 상기 부품들을 모두 형성하기 위해 다른 방법들이 또한 사용될 수 있다.
본 발명을 이용하는 전체 디스플레이 패널의 전형적인 레이아웃은 도 13에개략적으로 나타내었다. 패널은 아날로그 전류 프로그램 픽셀을 갖는 능동 매트릭스 OEL 소자(200), 레벨 시프터를 갖는 집적된 TFT 주사 구동기(210), 유연성 TAB 테이프(220) 및 집적된 RAM/제어기를 갖는 외부 아날로그 구동기 LSI(230)를 포함한다. 물론, 이 패널은 본 발명이 사용될 가능성이 있는 패널 장치의 일례일 뿐이다.
유기 EL 디스플레이 장치의 구조는 여기에 설명한 것에 한정되지 않고, 다른 구조물이 또한 적용될 수 있다.
본 발명의 개선된 픽셀 구동 회로는, 예를 들면 모바일 폰, 랩탑 퍼스널 컴퓨터, DVD 플레이어, 카메라, 필드 장치(field equipment) 등의 모바일 디스플레이; 데스크탑 컴퓨터, CCTV 또는 사진 앨범 등의 휴대용 디스플레이; 또는 실내 장치 제어 디스플레이 등의 산업용 디스플레이 같은 다양한 형태의 장치에 포함되는 디스플레이 장치에 사용될 수 있다.
이하, 상기 유기 전계 발광 디스플레이 장치를 사용한 여러가지 전자 장치에 대해서 설명하기로 한다.
<1: 모바일 컴퓨터>
이하, 상기 실시예들 중 하나에 따른 디스플레이 장치를 모바일 퍼스널 컴퓨터에 적용한 예를 설명하기로 한다.
도 14는 이 퍼스널 컴퓨터의 구성을 예시한 등각도이다. 도면에서, 퍼스널 컴퓨터(1100)는 키보드(1102) 및 디스플레이 유닛(1106)을 포함한 본체(1104)를 구비하고 있다. 디스플레이 유닛(1106)은 상술한 바와 같이 본 발명에 따라 제조된디스플레이 패널을 사용하여 구현된다.
<2: 휴대 전화>
다음에, 디스플레이 장치를 휴대 전화의 디스플레이부에 적용한 예를 설명한다. 도 15는 휴대 전화의 구성을 나타낸 등각도이다. 도면에서, 휴대 전화(1200)는 복수의 조작키(1202), 수화기(1204), 송화기(1206), 및 디스플레이 패널(100)을 구비하고 있다. 이 디스플레이 패널(100)은 상술한 바와 같이 본 발명에 따라 제조된 디스플레이 패널을 사용하여 구현된다.
<3: 디지털 스틸 카메라>
다음에, OEL 디스플레이 장치를 파인더로서 사용하는 디지털 스틸 카메라를 설명한다. 도 16은 디지털 스틸 카메라의 구성 및 외부 장치와 접속을 간략하게 나타낸 등각도이다.
전형적인 카메라는 피사체로부터의 광학 화상에 기초하여 필름에 감광성을 주는 반면에, 디지털 스틸 카메라(1300)는 예를 들면 차지 커플 장치(CCD)를 사용하는 광전 변환에 의해 피사체의 광학 화상으로부터 화상 신호를 생성한다. 디지털 스틸 카메라(1300)는 케이스(1302)의 이면에 OEL 소자(100)를 구비하고 있어 CCD로부터의 화상 신호에 기초하여 디스플레이를 수행한다. 따라서, 디스플레이 패널(100)은 피사체를 디스플레이하는 파인더로서 기능한다. 광학 렌즈 및 CCD를 포함하는 수광 유닛(1304)이 케이스(1302)의 전면측(도면에서는 뒤쪽)에 설치된다.
카메라맨이 OEL 소자 패널(100)에 디스플레이된 피사체 화상을 판정하여 셔터를 릴리즈하면, CCD로부터의 화상 신호가 회로 기판(1308)의 메모리로 전송되어저장된다. 디지털 스틸 카메라(1300)에서는, 비디오 신호 출력 단자(1312) 및 데이터 통신용 입출력 단자(1314)가 케이스(1302)의 측면에 설치된다. 도면에 나타낸 바와 같이, 텔레비젼 모니터(1430) 및 퍼스널 컴퓨터(1440)는 필요에 따라 비디오 신호 단자(1312) 및 입출력 단자(1314)에 각각 접속된다. 회로 기판(1308)의 메모리 내에 저장된 화상 신호는 주어진 동작에 의해 텔레비젼 모니터(1430) 및 퍼스널 컴퓨터(1440)로 출력된다.
도 14에 나타낸 퍼스널 컴퓨터, 도 15에 나타낸 휴대 전화 및 도 16에 나타낸 디지털 스틸 카메라 외의 전자 장치의 예는 OEL 소자 텔레비젼 세트, 뷰파인더형/모니터링형 비디오 테이프 리코더, 차량 항법 시스템, 페이저, 전자 노트북, 휴대형 계산기, 워드 프로세서, 워크스테이션, TV 전화, POS(point-of-sales) 시스템 단말, 및 터치 패널이 있는 장치들을 포함한다. 상기 OEL 장치가 이들 전자 장치의 디스플레이부에 적용될 수 있음은 물론이다.
본 발명의 구동 회로는 디스플레이 유닛의 화소 뿐만 아니라 디스플레이 유닛의 외측에 배치된 구동기에 배치될 수 있다.
상기에서는, 본 발명의 구동 회로가 다양한 디스플레이 장치를 참조하여 설명되어 있다. 본 발명의 구동 회로의 응용은 디스플레이 장치 이외에 광범위하고, 예를 들면 자기 저항 RAM, 커패시턴스 센서, 차지 센서, DNA 센서, 암시(night vision) 카메라 및 다수의 다른 장치로서의 사용을 포함한다.
도 17은 본 발명의 구동 회로를 자기 RAM에 적용한 도면이다. 도 17에서 자기 헤드는 참조 부호 MH로 표기되어 있다.
도 18은 본 발명의 구동 회로를 자기 RAM에 적용한 도면이다. 도 18에서 자기 헤드는 참조 부호 MH로 표기되어 있다.
도 19는 본 발명의 구동 회로를 자기 저항 소자에 적용한 도면이다. 도 19에서 자기 헤드는 참조 부호 MH로 표기되어 있고, 자기 저항은 참조 부호 MR로 표기되어 있다.
상술한 내용은 예로서만 주어진 것이며, 본 발명의 범주를 이탈하지 않는 범위 내에서 변형이 이루어 질 수 있음을 당업자는 이해할 수 있을 것이다.

Claims (34)

  1. 전류 구동 소자에 공급되는 전류를 조합하여 동작상 제어할 수 있도록 접속된 n-채널 트랜지스터 및 상보형 p-채널 트랜지스터를 포함하는 전류 구동 소자용의 구동 회로.
  2. 제 1 항에 있어서,
    상기 상보형 n-채널 및 p-채널 트랜지스터는 폴리실리콘 박막 트랜지스터를 포함하는 전류 구동 소자용의 구동 회로.
  3. 제 2 항에 있어서,
    상기 상보형 n-채널 및 p-채널 트랜지스터는 대략 동일한 문턱 전압을 갖는 n-채널 및 p-채널 트랜지스터의 상보형 쌍을 제공하도록 서로 밀접하여 공간적으로 배치된 전류 구동 소자용의 구동 회로.
  4. 제 1 항 내지 제 3 항 중 어느 한 항에 있어서,
    n-채널 및 p-채널 트랜지스터용의 각 축적 커패시터, 및 동작시에 각 데이터 전압 펄스에 대한 n-채널 및 p-채널 트랜지스터로의 각 경로를 구축하도록 접속된 각 스위칭 수단을 포함한 전압 구동 회로를, 동작시에 구축하도록 접속된 전류 구동 소자용의 구동 회로.
  5. 제 1 항 내지 제 3 항 중 어느 한 항에 있어서,
    프로그래밍 스테이지 중에 n-채널 및 p-채널 트랜지스터의 각 동작 전압을 축적하는 각 축적 커패시터와,
    동작시, 프로그래밍 스테이지 중에 전류 데이터 신호의 소스로부터 n-채널, p-채널 트랜지스터 및 전류 구동 소자를 통과하는 제 1 전류로를 구축하도록 접속된 제 1 스위칭 수단, 및
    동작시, 재생 스테이지 중에 n-채널, p-채널 트랜지스터 및 전류 구동 소자를 통과하는 제 2 전류로를 구축하도록 접속된 제 2 스위칭 수단을 포함하는 전류 구동 소자용의 구동 회로.
  6. 제 5 항에 있어서,
    상기 제 1 스위칭 수단 및 상기 전류 데이터 신호의 소스는 동작시 전류 구동 소자에 대한 전류원을 제공하도록 접속된 전류 구동 소자용의 구동 회로.
  7. 제 5 항에 있어서,
    상기 제 1 스위칭 수단 및 상기 전류 데이터 신호의 소스는 동작시 전류 구동 소자에 대한 전류 싱크를 제공하도록 접속된 전류 구동 소자용의 구동 회로.
  8. 제 5 항 내지 제 7 항 중 어느 한 항에 있어서,
    n-채널 트랜지스터 및 p-채널 트랜지스터를 바이어스하여 프로그래밍 스테이지 중에 다이오드로서 작용하도록 각각 접속된 각각의 추가 스위칭 수단을 더 포함하는 전류 구동 소자용의 구동 회로.
  9. 제 8 항에 있어서,
    상기 각각의 추가 스위칭 수단은 p-채널 트랜지스터를 포함하는 전류 구동 소자용의 구동 회로.
  10. 제 5 항 내지 제 9 항 중 어느 한 항에 있어서,
    상기 회로는 폴리실리콘 박막 트랜지스터로 실행되는 전류 구동 소자용의 구동 회로.
  11. 제 4 항에 있어서,
    상기 회로는 폴리실리콘 박막 트랜지스터를 사용하여 실행되는 전류 구동 소자용의 구동 회로.
  12. 제 1 항 내지 제 11 항 중 어느 한 항에 있어서,
    상기 전류 구동 소자는 전계 발광 소자인 전류 구동 소자용의 구동 회로.
  13. 전류 구동 소자로의 공급 전류를 조합하여 동작상 제어할 수 있도록 접속된n-채널 트랜지스터 및 p-채널 트랜지스터를 제공하는 단계를 포함하는 전류 구동 소자로의 공급 전류 제어 방법.
  14. 제 13 항에 있어서,
    상기 n-채널 트랜지스터 및 p-채널 트랜지스터를 폴리실리콘 박막 트랜지스터로서 제공하는 단계를 더 포함하는 전류 구동 소자로의 공급 전류 제어 방법.
  15. 제 14 항에 있어서,
    상기 n-채널 및 p-채널 폴리실리콘 박막 트랜지스터를 서로 밀접하여 공간적으로 배치하는 단계를 더 포함하는 전류 구동 소자로의 공급 전류 제어 방법.
  16. 제 13 항 내지 제 15 항 중 어느 한 항에 있어서,
    n-채널 및 p-채널 트랜지스터용의 각 축적 커패시터, 및 동작시에 각 데이터 전압 펄스에 대한 n-채널 및 p-채널 트랜지스터로의 각 경로를 구축하도록 접속된 각 스위칭 수단을 제공하여, 동작시에 전류 구동 소자용의 전압 구동 회로를 구축하는 단계를 포함하는 전류 구동 소자로의 공급 전류 제어 방법.
  17. 제 13 항 내지 제 15 항 중 어느 한 항에 있어서,
    n-채널 및 p-채널 트랜지스터가 제 1 모드에서 동작하고, 전류 데이터 신호의 소스로부터의 전류로가 n-채널, p-채널 트랜지스터 및 전류 구동 소자를 통과하여 구축되고, n-채널 트랜지스터 및 p-채널 트랜지스터의 각 동작 전압이 각 축적 커패시터 내에 축적되는, 프로그래밍 스테이지, 및
    n-채널 트랜지스터, p-채널 트랜지스터 및 전류 구동 소자를 통과하여 제 2 모드 및 제 2 전류로가 구축되는 재생 스테이지를 제공하는 단계를 포함하는 전류 구동 소자로의 공급 전류 제어 방법.
  18. 제 17 항에 있어서,
    상기 제 1 모드는 n-채널 및 p-채널 트랜지스터를 다이오드로서 동작시키는 단계를 포함하는 전류 구동 소자로의 공급 전류 제어 방법.
  19. 제 13 항 내지 제 18 항 중 어느 한 항에 기재된 바와 같은 방법을 포함하고, 상기 전류 구동 소자는 전계 발광 소자인 전계 발광 디스플레이로의 공급 전류 제어 방법.
  20. 제 1 항 내지 제 12 항 중 어느 한 항에 기재된 바와 같은 구동 회로를 포함하는 유기 전계 발광 디스플레이 장치.
  21. 제 20 항에 기재된 바와 같은 유기 전계 발광 디스플레이 장치를 합체한 전자 장치.
  22. 전류 구동 소자 및 적어도 2개의 능동 소자를 포함하며, 상기 전류 구동 소자는 상기 2개의 능동 소자 사이에 배치되는 회로.
  23. 전류 구동 소자 및 적어도 2개의 능동 소자를 포함하고, 상기 2개의 능동 소자는 상기 전류 구동 소자를 통해 함께 접속되는 회로.
  24. 제 22 항 또는 제 23 항에 있어서,
    상기 2개의 능동 소자는 트랜지스터인 회로.
  25. 제 24 항에 있어서,
    상기 2개의 트랜지스터는 서로 다른 채널 형태의 트랜지스터인 회로.
  26. 제 22 항 또는 제 23 항에 있어서,
    상기 전류 구동 소자는 유기 전계 발광 소자인 회로.
  27. 제 24 항에 있어서,
    상기 2개의 트랜지스터의 게이트는 각 커패시터와 각각 접속되는 회로.
  28. 제 22 항에 따른 회로를 포함한 전기-광학 장치.
  29. 제 28 항에 따른 전기-광학 장치를 합체한 전자 장치.
  30. 전류 구동 소자, 제 1 능동 소자 및 상기 제 1 능동 소자에 마주하는 전류 구동 소자측에 배치된 제 2 능동 소자를 포함하여, 상기 제 1 능동 소자 및 상기 제 2 능동 소자에 의해 상기 전류 구동 소자에 공급되는 전류를 제어하는 회로를 구동하는 방법.
  31. 제 30 항에 있어서,
    상기 제 1 능동 소자를 제 1 트랜지스터로 선택하고, 상기 제 2 능동 소자를 제 2 트랜지스터로 선택하는 단계를 포함하는 방법.
  32. 제 31 항에 있어서,
    소정의 전류에 기초하여 상기 제 1 트랜지스터 및 상기 제 2 트랜지스터 중 적어도 하나의 트랜지스터의 게이트 전압을 판단하는 단계를 포함하는 방법.
  33. 제 32 항에 있어서,
    상기 소정의 전류가 상기 전류 구동 소자를 포함하는 제 1 전류로와 다른 제 2 전류로를 통해 흐르도록 하는 단계를 포함하는 방법.
  34. 제 33 항에 있어서,
    상기 제 1 트랜지스터 및 제 2 트랜지스터 중 적어도 하나를 내포하도록 상기 제 2 전류로를 배치하는 단계를 포함하는 방법.
KR10-2002-7003033A 2000-03-31 2001-07-09 구동 회로, 구동 방법, 전기 광학 장치 및 전자 장치 KR100493555B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
GB0007879A GB2360870A (en) 2000-03-31 2000-03-31 Driver circuit for organic electroluminescent device
GB0016815.3 2000-07-07
GB0016815A GB2364592A (en) 2000-03-31 2000-07-07 Pixel driver for an organic electroluminescent device

Publications (2)

Publication Number Publication Date
KR20020032571A true KR20020032571A (ko) 2002-05-03
KR100493555B1 KR100493555B1 (ko) 2005-06-10

Family

ID=9888880

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2002-7003033A KR100493555B1 (ko) 2000-03-31 2001-07-09 구동 회로, 구동 방법, 전기 광학 장치 및 전자 장치

Country Status (3)

Country Link
KR (1) KR100493555B1 (ko)
GB (3) GB2360870A (ko)
WO (1) WO2001075853A1 (ko)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100505370B1 (ko) * 2002-09-19 2005-08-03 재단법인서울대학교산학협력재단 액티브 매트릭스 오-엘이디의 화소 구조
KR100517664B1 (ko) * 2002-08-30 2005-09-28 인더스트리얼 테크놀로지 리써치 인스티튜트 능동 매트릭스 led 픽셀 구동 회로
KR100747491B1 (ko) * 2006-02-20 2007-08-08 삼성전자주식회사 디스플레이장치
KR100899082B1 (ko) * 2002-12-30 2009-05-25 매그나칩 반도체 유한회사 휘도가 개선된 유기전계 발광표시장치
KR20190141755A (ko) * 2017-04-28 2019-12-24 선전 차이나 스타 옵토일렉트로닉스 세미컨덕터 디스플레이 테크놀로지 컴퍼니 리미티드 디스플레이 패널, 픽셀 구동 회로 및 이의 구동 방법

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SG114502A1 (en) 2000-10-24 2005-09-28 Semiconductor Energy Lab Light emitting device and method of driving the same
JP2003043998A (ja) * 2001-07-30 2003-02-14 Pioneer Electronic Corp ディスプレイ装置
GB2381643A (en) * 2001-10-31 2003-05-07 Cambridge Display Tech Ltd Display drivers
US7483001B2 (en) * 2001-11-21 2009-01-27 Seiko Epson Corporation Active matrix substrate, electro-optical device, and electronic device
GB2384100B (en) 2002-01-09 2005-10-26 Seiko Epson Corp An electronic circuit for controlling the current supply to an element
KR100445433B1 (ko) * 2002-03-21 2004-08-21 삼성에스디아이 주식회사 유기 전계발광 표시 장치와 그 구동 방법 및 구동 장치
JP4046015B2 (ja) * 2002-06-07 2008-02-13 セイコーエプソン株式会社 電子回路、電子装置、電気光学装置及び電子機器
GB2389951A (en) * 2002-06-18 2003-12-24 Cambridge Display Tech Ltd Display driver circuits for active matrix OLED displays
KR100967191B1 (ko) 2002-06-18 2010-07-05 캠브리지 디스플레이 테크놀로지 리미티드 디스플레이 드라이버 회로
GB2389952A (en) 2002-06-18 2003-12-24 Cambridge Display Tech Ltd Driver circuits for electroluminescent displays with reduced power consumption
US7352133B2 (en) 2002-08-05 2008-04-01 Semiconductor Energy Laboratory Co., Ltd. Light emitting device
TWI354975B (en) 2002-09-05 2011-12-21 Semiconductor Energy Lab Light emitting device and driving method thereof
GB0223305D0 (en) * 2002-10-08 2002-11-13 Koninkl Philips Electronics Nv Electroluminescent display devices
JP3832415B2 (ja) 2002-10-11 2006-10-11 ソニー株式会社 アクティブマトリクス型表示装置
WO2004061812A1 (ja) 2002-12-27 2004-07-22 Semiconductor Energy Laboratory Co., Ltd. 半導体装置およびそれを用いた表示装置
WO2005029456A1 (en) * 2003-09-23 2005-03-31 Ignis Innovation Inc. Circuit and method for driving an array of light emitting pixels
EP1796070A1 (en) 2005-12-08 2007-06-13 Thomson Licensing Luminous display and method for controlling the same
CN110751926B (zh) * 2019-10-31 2021-12-28 武汉天马微电子有限公司 显示面板及显示装置

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4996523A (en) * 1988-10-20 1991-02-26 Eastman Kodak Company Electroluminescent storage display with improved intensity driver circuits
US5714968A (en) * 1994-08-09 1998-02-03 Nec Corporation Current-dependent light-emitting element drive circuit for use in active matrix display device
US6462722B1 (en) * 1997-02-17 2002-10-08 Seiko Epson Corporation Current-driven light-emitting display apparatus and method of producing the same
TW578130B (en) * 1997-02-17 2004-03-01 Seiko Epson Corp Display unit
US6518962B2 (en) * 1997-03-12 2003-02-11 Seiko Epson Corporation Pixel circuit display apparatus and electronic apparatus equipped with current driving type light-emitting device
US5952789A (en) * 1997-04-14 1999-09-14 Sarnoff Corporation Active matrix organic light emitting diode (amoled) display pixel structure and data load/illuminate circuit therefor
WO1998048403A1 (en) * 1997-04-23 1998-10-29 Sarnoff Corporation Active matrix light emitting diode pixel structure and method
EP1072032A1 (en) * 1998-04-03 2001-01-31 Fed Corporation Improved pixel driver for accurate and finer gray scale resolution
JPH11327506A (ja) * 1998-05-13 1999-11-26 Futaba Corp El表示装置の駆動回路
GB9812739D0 (en) * 1998-06-12 1998-08-12 Koninkl Philips Electronics Nv Active matrix electroluminescent display devices

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100517664B1 (ko) * 2002-08-30 2005-09-28 인더스트리얼 테크놀로지 리써치 인스티튜트 능동 매트릭스 led 픽셀 구동 회로
KR100505370B1 (ko) * 2002-09-19 2005-08-03 재단법인서울대학교산학협력재단 액티브 매트릭스 오-엘이디의 화소 구조
KR100899082B1 (ko) * 2002-12-30 2009-05-25 매그나칩 반도체 유한회사 휘도가 개선된 유기전계 발광표시장치
KR100747491B1 (ko) * 2006-02-20 2007-08-08 삼성전자주식회사 디스플레이장치
KR20190141755A (ko) * 2017-04-28 2019-12-24 선전 차이나 스타 옵토일렉트로닉스 세미컨덕터 디스플레이 테크놀로지 컴퍼니 리미티드 디스플레이 패널, 픽셀 구동 회로 및 이의 구동 방법

Also Published As

Publication number Publication date
GB2364593A (en) 2002-01-30
GB2364592A (en) 2002-01-30
GB0016816D0 (en) 2000-08-30
WO2001075853A1 (en) 2001-10-11
KR100493555B1 (ko) 2005-06-10
GB2360870A (en) 2001-10-03
GB0007879D0 (en) 2000-05-17
GB0016815D0 (en) 2000-08-30

Similar Documents

Publication Publication Date Title
US6919868B2 (en) Circuit, driver circuit, electro-optical device, organic electroluminescent display device electronic apparatus, method of controlling the current supply to a current driven element, and method for driving a circuit
US6943759B2 (en) Circuit, driver circuit, organic electroluminescent display device electro-optical device, electronic apparatus, method of controlling the current supply to an organic electroluminescent pixel, and method for driving a circuit
KR100493555B1 (ko) 구동 회로, 구동 방법, 전기 광학 장치 및 전자 장치
US7551151B2 (en) Electronic circuit, electroluminescent display device, electro-optical device, electronic apparatus, method of controlling the current supply to an organic electroluminescent pixel, and method for driving a circuit
JP4556354B2 (ja) 駆動回路、装置、及び電子機器
KR100713679B1 (ko) 화소 회로
US7180485B2 (en) Light emitting device
JP3849466B2 (ja) 駆動回路、電気光学装置、駆動回路の駆動方法、有機エレクトロルミネッセンス装置及び電子機器
JP4556814B2 (ja) 装置、装置の駆動方法及び電子機器
JP4394101B2 (ja) 発光装置及び電子機器
JP2006072377A (ja) 回路、装置、及び電子機器
JP2004219466A (ja) 電子回路、エレクトロルミネッセンスディスプレイ装置、電気光学装置、電子機器、有機エレクトロルミネッセンス画素への電流供給を制御する方法、及び回路を駆動する方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130430

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20140502

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20150430

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20160427

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20170504

Year of fee payment: 13

FPAY Annual fee payment

Payment date: 20180503

Year of fee payment: 14