KR20020026270A - 채널 추정 장치, 채널 추정 방법 및 기지국 장치 - Google Patents

채널 추정 장치, 채널 추정 방법 및 기지국 장치 Download PDF

Info

Publication number
KR20020026270A
KR20020026270A KR1020027003346A KR20027003346A KR20020026270A KR 20020026270 A KR20020026270 A KR 20020026270A KR 1020027003346 A KR1020027003346 A KR 1020027003346A KR 20027003346 A KR20027003346 A KR 20027003346A KR 20020026270 A KR20020026270 A KR 20020026270A
Authority
KR
South Korea
Prior art keywords
phase rotation
channel estimation
frequency offset
circuit
rotation correction
Prior art date
Application number
KR1020027003346A
Other languages
English (en)
Inventor
미야가즈유키
Original Assignee
마츠시타 덴끼 산교 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 마츠시타 덴끼 산교 가부시키가이샤 filed Critical 마츠시타 덴끼 산교 가부시키가이샤
Publication of KR20020026270A publication Critical patent/KR20020026270A/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation
    • H04B1/7073Synchronisation aspects
    • H04B1/7085Synchronisation aspects using a code tracking loop, e.g. a delay-locked loop
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0202Channel estimation
    • H04L25/0224Channel estimation using sounding signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation
    • H04B1/7097Interference-related aspects
    • H04B1/711Interference-related aspects the interference being multi-path interference
    • H04B1/7115Constructive combining of multi-path signals, i.e. RAKE receivers
    • H04B1/7117Selection, re-selection, allocation or re-allocation of paths to fingers, e.g. timing offset control of allocated fingers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/0014Carrier regulation
    • H04L2027/0024Carrier regulation at the receiver end
    • H04L2027/0026Correction of carrier offset
    • H04L2027/0028Correction of carrier offset at passband only
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/0014Carrier regulation
    • H04L2027/0083Signalling arrangements
    • H04L2027/0087Out-of-band signals, (e.g. pilots)

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)

Abstract

주파수 오프셋 검출 회로(2051)에서 구해진 주파수 오프셋은 슬롯당 위상 회전 보정 회로(207) 및 심볼당 위상 회전 보정 회로(209, 210)에 출력된다. fD 검출 회로(2052)에서 구해진 최대 도플러 주파수(fD)는 가중 계수 산출 회로(208)에 출력된다. 심볼당 위상 회전 보정 회로(209, 210)는 주파수 오프셋의 위상 회전량에 근거하여 심볼마다의 위상 회전 보정값 Δθsymbol을 산출해서 승산기(206, 201)에 출력한다. 슬롯당 위상 회전 보정 회로(207)는 주파수 오프셋의 위상 회전량에 근거하여 슬롯마다의 위상 회전 보정값 Δθslot을 산출해서 가중치 가산 회로(204)에 출력한다. 가중 계수 산출 회로(208)에서는 fD 검출값에 따라 가중 계수(α)를 산출해서 가중치 가산 회로(204)에 출력한다.

Description

채널 추정 장치, 채널 추정 방법 및 기지국 장치{CHANNEL PRESUMING SYSTEM AND CHANNEL PRESUMING METHOD}
무선 통신에 있어서, 기지국과 통신 단말은 독립된 클럭 발진기를 보유하고 있다. 일반적으로, 기지국은 고정밀(0.1 ppm 이하)한 발진기를 갖고 있는데 반하여, 통신 단말은 비용, 사이즈, 소비 전력의 점에서 수 ppm 정도 정밀도의 발진기를 갖게 된다.
예컨대, 통신 단말에 있어서, 캐리어 주파수가 2 ㎓인 경우에는, 2㎑(정밀도 1ppm 시) 이상의 주파수 어긋남이 발생하게 되어, 이대로는 수신이 곤란하게 된다. 이 때문에, 통상 통신 단말은 다운 링크의 수신 신호에 근거하여 클럭 주파수의 어긋남을 제어하는 기능, AFC(Automatic Frequency Control)를 갖는다.
디지털 무선 통신 시스템의 W-CDMA(Wideband-Code Division Multiple Access)의 경우, 3 GPP(3rd Generation Partnership Project) 규정에 의해0.1ppm(2 ㎓의 캐리어 주파수에서는 200 ㎐에 상당) 이하인 것이 요구되고 있다.
그러나, 그와 같은 규정을 만족한 상태이더라도 또한 기지국에 의한 업 링크 신호의 수신에 있어서는, 통신 단말에서의 주파수 오프셋(통신 단말의 클럭 주파수의 어긋남을 보정하는 AFC에서의 보정 오차(AFC 잔차) 등에 의해서 발생하는 수신 신호의 주파수 어긋남, 예컨대 주파수 오프셋 200 ㎐에서 1 슬롯 간에 48도 정도) 및 페이딩 변동에 의한 높은 최대 도플러 주파수(fD)(예컨대, 240 ㎐(시속 120 ㎞/h 정도에 상당)에서 1 슬롯 간에 57.6도 정도의 위상 회전)에 의한 위상 회전에서 채널 추정이 크게 열화하여, 그 결과로서 수신 특성이 크게 열화된다.
특히, 채널 추정 정밀도의 향상을 목적으로 한, 복수 슬롯의 파일럿 심볼을 가중치 부여하여 평균화하는 방법(WMSA : Weighted Multi-Symbol Averaging)에서는 채널 추정을 구하는 평균화 시간이 길어질수록, 그 영향이 크다. 따라서, 종래에서는 fD에 의해서 평균화 길이(슬롯 길이 및 그 가중 계수)를 제어하는 것이 고려되고 있다.
도 1은 종래의 채널 추정 장치의 구성을 나타내는 블럭도이다. 수신 신호에 대해서는, 상관기(1)에 있어서, 통신 상대에서의 확산 변조 처리에서 사용한 확산 부호를 이용하여 역확산 처리를 행해서 승산기(2)로 출력한다. 승산기(2)에서는 역확산 처리 후의 파일럿 부분(기지 신호 부분)의 신호에 파일럿 패턴(PL 패턴)을 승산하여, 그 승산 결과를 동상(同相) 가산 회로(3)에 출력한다. 동상 가산 회로(3)에서는 승산 결과를 동상 가산하여 슬롯 단위의 채널 추정값을 구한다. PL 패턴의 승산 및 동상 가산은 슬롯 내의 처리로 된다. 이 채널 추정값은 가중치 가산 회로(4)로 출력된다. 가중치 가산 회로(4)에서는 복수 슬롯에 걸치는 슬롯 단위의 채널 추정값에 대하여 가중치 가산을 행한다. 따라서, 이 가중치 가산 처리는 슬롯 간의 처리로 된다.
한편, 역확산 처리 후의 신호는 위상 회전 검출 회로(5)로 출력된다. 위상 회전 검출 회로(5)에서는 역확산 처리 후의 신호로부터 도플러 주파수(fD)를 검출하고, 위상 회전을 검출해서, 위상 회전량을 가중 계수 산출 회로(6)로 출력한다. 가중 계수 산출 회로(6)에서는 위상 회전량에 근거하여 가중 계수를 산출하고, 이 가중 계수를 가중치 가산 회로(4)로 출력한다. 이렇게 해서 복수 슬롯에 걸쳐 가중치 가산된 채널 추정값에 의해 채널 추정값이 구해진다.
이와 같이, 상기 구성의 채널 추정 장치에 있어서는, 소정 슬롯에서의 채널 추정값을 구할 때에, 페이딩 변동의 시간적인 상관이 높다고 생각되는 전후 슬롯의 채널 추정값을 이용하여 채널 추정 정밀도를 향상시키고 있다.
상기 종래의 채널 추정 장치에서는 주파수 오프셋이나 페이딩 변동에 의한 위상 회전이 커짐에 따라, 그 영향을 받지 않도록 평균화 시간을 짧게 한다(평균화를 실행하는 전후의 슬롯 수를 적게 한다). 이것은 평균화 시간을 짧게 한 분의 채널 추정에 이용하는 신호의 에너지가 감소하는 것을 의미한다. 채널 추정에 이용하는 신호의 에너지가 감소하면, 필연적으로 SINR(Signal to Interference and Noise Ratio)가 열화하여, 채널 추정 정밀도 자체가 열화해 버린다.
발명의 개시
본 발명의 목적은 수신 품질을 열화시키는 일없이, 채널 추정 정밀도를 향상시킬 수 있는 채널 추정 장치 및 채널 추정 방법을 제공하는 것이다.
본 발명자는, 채널 추정을 행할 때에 보정이 필요로 되는 위상 회전이, 통신 단말의 클럭 주파수의 어긋남을 보정하는 AFC에서의 보정 오차(AFC 잔차) 등의 외부 환경에 의해 수초 이상의 비교적 완만한 시간적 오더로 변화되는 주파수 오프셋과, 수 밀리 초의 오더로 빈번히 변화되는 페이딩 변동과 관계하는 것에 주목하여, 위상 회전의 보정과 WMSA의 가중 계수의 보정(제어)을 각각 주파수 오프셋과 페이딩 변동에 따라 실행해서 채널 추정에 양(兩) 보정을 반영시킴으로써, 수신 품질을 열화시키는 일없이, 채널 추정 정밀도를 향상시키는 것을 발견하여 본 발명을 하기에 이르렀다.
또한, 본 발명자는, 상기 위상 회전 보정에 있어서, 역확산 신호의 동상 가산 전에서 심볼 단위(슬롯 내 처리)로 위상 회전을 보정하고, 또한 동상 가산 후에 슬롯 단위(슬롯 간 처리)로 위상 회전을 보정하여 채널 추정을 행함으로써, 채널 추정 정밀도를 향상시키는 것을 발견해서 본 발명을 하기에 이르렀다.
즉, 본 발명의 골자는, 수신 신호에 포함되는 기지(旣知) 신호로부터 위상 회전의 주파수 오프셋 성분 및 페이딩 변동 성분을 개별적으로 검출하고, 위상 회전의 주파수 오프셋 성분 및 페이딩 변동 성분을 이용하여 채널 추정을 행함으로써, 수신 품질을 열화시키는 일없이, 채널 추정 정밀도를 향상시키는 것이다.
본 발명은 디지털 무선 통신 시스템, 특히 CDMA(Code, Division Multiple Access) 방식에서 사용되는 채널 추정 장치 및 채널 추정 방법에 관한 것이다.
도 1은 종래의 채널 추정 장치의 구성을 나타내는 블럭도,
도 2는 본 발명의 실시예 1에 따른 채널 추정 장치를 구비한 기지국의 구성을 나타내는 블럭도,
도 3은 도 2에 도시한 기지국의 채널 추정 회로의 구성을 나타내는 블럭도,
도 4는 본 발명의 실시예 1에 따른 채널 추정 장치를 구비한 기지국과 무선 통신을 행하는 통신 단말의 구성을 나타내는 블럭도,
도 5는 본 발명의 실시예 2에 따른 채널 추정 장치를 구비한 기지국의 채널 추정 회로의 구성을 나타내는 블럭도,
도 6은 본 발명의 실시예 2에 따른 채널 추정 장치를 구비한 기지국에서의 모드를 설명하기 위한 테이블을 도시하는 도면이다.
발명을 실시하기 위한 최선의 형태
이하, 본 발명의 실시예에 대해서 첨부 도면을 참조하여 상세히 설명한다.
(실시예 1)
본 실시예에 있어서는, 채널 추정을 행할 때에, 주파수 오프셋에 의한 위상 회전과 페이딩 변동에 의한 위상 회전을 각각 산출하고, 양쪽의 위상 회전을 보정하는 경우에 대해 설명한다.
도 2는 본 발명의 실시예 1에 따른 채널 추정 장치를 구비한 기지국의 구성을 나타내는 블럭도이다. 또, 도 2에 나타내는 기지국에서는 RAKE 합성하는 패스가 2인 경우에 대하여 설명하지만, RAKE 합성하는 패스가 3 이상인 경우에도 적용할 수 있다. 또한, 도 2에 나타내는 기지국에서는, 설명을 간단히 하기 위해서 1사용자의 계열에 대해서만 표기하고 있다.
통신 상대인 통신 단말로부터 송신된 신호는 안테나(101)로부터 공용기(102)를 거쳐서 무선 수신 회로(103)에서 수신된다. 무선 수신 회로(103)에서는 수신 신호에 대해 소정의 무선 수신 처리(다운 컨버트, A/D 변환 등)를 행하고, 무선 수신 처리 후의 신호를 상관기(104, 105)로 출력한다. 또한, 무선 수신 처리 후의 신호는 탐색(search) 회로(106)로 출력된다.
상관기(104)에서는 무선 수신 처리 후의 신호의 데이터 부분(DPDCH(Dedicated Physical Data Channel))에 대해, 통신 상대인 통신 단말에서의 확산 변조 처리에서 사용한 확산 부호를 이용하여 역확산 처리를 행해서 동기 검파 회로(107)의 지연기(1071) 및 동기 검파 회로(108)의 지연기(1081)로 출력한다. 상관기(105)에서는 무선 수신 처리 후의 신호의 파일럿 부분(기지 신호)에 대해, 통신 상대인 통신 단말에서의 확산 변조 처리에서 사용한 확산 부호를 이용하여 역확산 처리를 행해서 동기 검파 회로(107)의 채널 추정 회로(1072) 및 동기 검파 회로(108)의 채널 추정 회로(1082)로 출력한다. 탐색 회로(106)에서는 역확산 처리를 행하는 패스의 동기를 취하여, 그 타이밍 정보를 상관기(104) 및 상관기(105)로 출력한다. 상관기(104) 및 상관기(105)는 탐색 회로(106)로부터의 타이밍 정보에 근거하여 역확산 처리를 행한다.
동기 검파 회로(107)의 채널 추정 회로(1072)에서는 수신 신호의 파일럿 부분을 이용하여 채널 추정을 행하고, 그 채널 추정값을 승산기(1073)로 출력한다. 승산기(1073)에서는 지연기(1071)에서 타이밍 보상된 수신 신호의 데이터 부분에 채널 추정값을 승산한다. 이것에 의해 동기 검파가 이루어진다. 동기 검파 후의 신호는 RAKE 합성기(109)로 출력된다.
동기 검파 회로(108)의 채널 추정 회로(1082)에서는 수신 신호의 파일럿 부분을 이용하여 채널 추정을 행하고, 그 채널 추정값을 승산기(1083)로 출력한다. 승산기(1083)에서는 지연기(1081)에서 타이밍 보상된 수신 신호의 데이터 부분에 채널 추정값을 승산한다. 이것에 의해 동기 검파가 이루어진다. 동기 검파 후의 신호는 RAKE 합성기(109)로 출력된다.
RAKE 합성기(109)에서는 동기 검파 회로(107) 및 동기 검파 회로(108)로부터의 출력을 RAKE 합성하고, RAKE 합성 후의 신호를 복조 회로(110)로 출력한다. 복조 회로(110)에서는 RAKE 합성 후의 신호에 대해 복조 처리를 행하여 수신 데이터를 얻는다.
송신 데이터는 변조 회로(111)에서 변조 처리된 후에, 확산 회로(112)로 출력된다. 확산 회로(112)에서는 변조 처리 후의 데이터에 대해 소정의 확산 부호를 이용하여 확산 변조 처리를 행하고, 확산 변조 처리 후의 데이터를 무선 송신 회로(113)로 출력한다. 무선 송신 회로(113)에서는 확산 변조 처리 후의 데이터에 대해 소정의 무선 송신 처리(D/A 변환, 업 컨버트)를 행한다. 무선 송신 처리된 신호는 공용기(102)를 거쳐서 안테나(101)로부터 통신 상대인 통신 단말로 송신된다.
다음에, 동기 검파 회로(107, 108)의 채널 추정 회로(1072, 1082)의 구성을 설명한다. 도 3은 도 2에 도시하는 기지국의 채널 추정 회로의 구성을 나타내는 블럭도이다.
승산기(201)에서는 역확산 처리 후의 신호에 심볼마다의 위상 회전 보정값을 승산하고, 승산 후의 신호를 승산기(202)로 출력한다. 승산기(202)에서는 심볼마다의 위상 회전 보정된 역확산 처리 후의 신호에 파일럿 패턴(PL 패턴)을 승산하여, PL 패턴에 의한 데이터 변조 성분을 소거하는 것에 의해 동상에 취하여, 그 승산 결과를 동상 가산 회로(203)로 출력한다.
동상 가산 회로(203)에서는 승산 결과를 동상 가산하여 슬롯 단위의 채널 추정값을 구한다. 심볼마다의 위상 회전 보정값의 승산, PL 패턴의 승산 및 동상 가산은 슬롯 내의 처리로 된다. 이 채널 추정값은 가중치 가산 회로(204)로 출력된다.
한편, 역확산 처리 후의 신호는 위상 회전 검출 회로(205)의 주파수 오프셋 검출 회로(2051) 및 페이딩 변동 성분 검출 회로(이후, fD 검출 회로라 함)(2052)에 출력된다. 주파수 오프셋 검출 회로(2051)에서는 역확산 처리 후의 신호로부터 주파수 오프셋을 구한다. 이 주파수 오프셋 성분(주파수 오프셋에 대응하는 위상 회전량)은 슬롯당 위상 회전 보정 회로(207) 및 심볼당 위상 회전 보정 회로(209, 210)에 출력된다. 또한, fD 검출 회로(2052)에서는 역확산 처리 후의 신호로부터 최대 도플러 주파수(이후, 도플러 주파수 또는 fD)를 구한다. 또, 일반적으로 주파수 오프셋에 비하여, 페이딩 변동에서의 도플러 주파수를 정확히 측정하는 것은 곤란하다. 따라서, 상기 도플러 주파수의 검출에 있어서는, 주파수 오프셋의 검출 정밀도보다도 거친 정밀도(예컨대, 수십 ㎐ 정도, 또는 저속/중속/고속의 검출 정도)로 한정하는 것이 고려된다. 이 페이딩 변동 성분(fD에 대응하는 위상 회전량)은 가중 계수 산출 회로(208)에 출력된다.
심볼당 위상 회전 보정 회로(210)는 주파수 오프셋의 위상 회전량에 근거하여 심볼마다의 위상 회전 보정값 Δθsymbol을 산출하여, 이 위상 회전 보정값 Δθsymbol을 승산기(201)에 출력한다. 슬롯당 위상 회전 보정 회로(207)는 주파수 오프셋의 위상 회전량에 근거하여 슬롯마다의 위상 회전 보정값 Δθslot을 산출하여, 이 위상 회전 보정값 Δθslot을 가중치 가산 회로(204)에 출력한다. 심볼당 위상 회전 보정 회로(209)는 주파수 오프셋 성분에 근거하여 심볼마다의 위상 회전 보정값 Δθsymbol을 산출하여, 이 위상 회전 보정값 Δθsymbol을 승산기(206)에 출력한다. 또, 상기 (201)에 출력되는 위상 회전 보정값 Δθsymbol과 (206)에 출력되는 위상 회전 보정값 Δθsymbol과는 동일한 값이기 때문에, 한번에 공통화하는 것도 가능하다.
가중 계수 산출 회로(208)에서는 fD 검출값에 따라 가중 계수(α)를 산출하고, 이 가중 계수 α를 가중치 가산 회로(204)에 출력한다.
가중치 가산 회로(204)에서는 슬롯당 위상 회전 보정 회로(207)로부터의 위상 회전 보정값 Δθslot 및 가중 계수 산출 회로(208)로부터의 가중 계수 α를 이용하여 복수 슬롯에 걸치는 슬롯 단위의 채널 추정값에 대해 가중치 가산을 행한다. 따라서, 이 가중치 가산 처리는 슬롯 간의 처리로 된다.
이렇게 해서 복수 슬롯에 걸쳐 가중치 가산된 채널 추정값에 의해 심볼마다의 채널 추정값 또는 슬롯 평균의 채널 추정값이 구해진다. 이 경우, 필요에 따라, 채널 추정값으로서는 가중치 가산 회로(204)의 출력인 슬롯 평균의 채널 추정값을 이용하거나, 가중치 가산 회로(204)의 출력인 슬롯 평균의 채널 추정값에 심볼마다의 위상 회전 보정값 Δθsymbol을 승산기(206)에서 승산하여 얻어진 심볼마다의 채널 추정값을 이용한다.
도 4는 본 발명의 실시예 1에 따른 채널 추정 장치를 구비한 기지국과 무선 통신을 행하는 통신 단말의 구성을 나타내는 블럭도이다. 또, 도 4에 나타내는 통신 단말에서는 RAKE 합성하는 패스가 1인 경우에 대하여 설명하지만, RAKE 합성하는 패스가 2 이상인 경우에도 적용할 수 있다.
통신 상대인 기지국으로부터 송신된 신호는 안테나(301)로부터 공용기(302)를 거쳐서 무선 수신 회로(303)에서 수신된다. 무선 수신 회로(303)에서는 수신 신호에 대해 소정의 무선 수신 처리를 행하고, 무선 수신 처리 후의 신호를 상관기(304) 및 탐색 회로(307)에 출력한다.
상관기(304)에서는 무선 수신 처리 후의 신호에 대해, 통신 상대인 통신 단말에서의 확산 변조 처리에서 사용한 확산 부호를 이용하여 역확산 처리를 행해서 채널 추정·동기 검파·합성 회로(305)로 출력한다. 상관기(304)는 탐색 회로(307)로부터의 타이밍 정보에 근거하여 역확산 처리를 행한다. 채널 추정·동기 검파·합성 회로(305)에서는 무선 수신 처리 후의 신호의 파일럿 부분(기지 신호)을 이용하여 채널 추정을 행해서 채널 추정값을 구하고, 이 채널 추정값을 무선 수신 처리 후의 신호의 데이터 부분에 승산하여 동기 검파를 행한다. 또한, 채널 추정·동기 검파·합성 회로(305)에서는 동기 검파 후의 신호를 이용하여 RAKE 합성을 행한다.
RAKE 합성 후의 신호는 복조 회로(306)로 출력된다. 복조 회로(306)에서는 RAKE 합성 후의 신호에 대해 복조 처리를 행하여 수신 데이터를 얻는다.
송신 데이터는 변조 회로(308)에서 변조 처리된 후에, 확산 회로(309)로 출력된다. 확산 회로(309)에서는 변조 처리 후의 데이터에 대해 소정의 확산 부호를 이용하여 확산 변조 처리를 행하고, 확산 변조 처리 후의 데이터를 무선 송신 회로(310)로 출력한다. 무선 송신 회로(310)에서는 확산 변조 처리 후의 데이터에 대해 소정의 무선 송신 처리를 행한다. 무선 송신 처리된 신호는 공용기(302)를 거쳐서 안테나(301)로부터 통신 상대인 기지국으로 송신된다.
상술한 바와 같은 도 2에 나타내는 기지국과 도 4에 나타내는 통신 단말에 의해, CDMA 방식에 의한 디지털 무선 시스템이 구성되고, 도 2에 나타내는 기지국과 도 4에 나타내는 통신 단말에 의해 무선 통신이 행하여진다.
다음에, 상기 구성을 갖는 채널 추정 장치를 구비한 기지국의 동작에 대하여 설명한다.
기지국에서는 통신 단말로부터의 업 링크 신호를 수신하고, 수신 신호에 대해 상관기에서 역확산 처리를 행한다. 역확산 신호는 각각 위상 회전 검출 회로(205)의 주파수 오프셋 검출 회로(2051)와 fD 검출 회로(2052)로 출력된다.주파수 오프셋 검출 회로(2051)와 fD 검출 회로(2052)에 있어서, 각각 개별적으로 주파수 오프셋 성분과 fD를 검출한다.
여기서, 주파수 오프셋 성분과 페이딩 변동 성분을 분리하여 검출하는 방법으로서는, 예컨대 슬롯마다의 정규화 후의 채널 추정값으로부터 내적(內積) 연산하여 평균화할 때에 위상의 회전 방향을 의식해서 ±를 붙여 평균화하는 방법을 들 수 있다. 구체적으로는, 이 평균화 길이를 비교적 길게 취하는 것에 의해, 빈번히 변화되는 fD에 의한 위상 회전의 성분은 제거되어 주파수 오프셋에만 의한 위상 회전을 검출할 수 있다. 그리고, 구한 주파수 오프셋에만 의한 위상 회전을 각 내적값(회전 방향의 부호 부여 값)에서 감산한 값의 절대값을 평균화하는 것에 의해, fD에만 의한 위상 회전의 평균값을 구할 수 있다. 단, 본 발명에 있어서, 주파수 오프셋 성분과 페이딩 변동 성분을 분리하여 검출하는 방법은 상기의 예에 한정되는 의미가 아니라, 다른 방법을 적용하더라도 아무런 문제는 없다.
주파수 오프셋에 기인하는 위상 회전은 측정 시간(수 초 오더)에 대하여 일정하다고 볼 수 있다. 페이딩 변동에 의한 위상 회전은 회전량 및 회전 방향 모두 짧은 구간에서도 일정하지 않기 때문에, 길이 시간의 평균 검출값과 순간의 위상 회전량의 차이가 크고, 잘못된 검출값에 근거하여 위상 회전 보정을 행하든지 해서 채널 추정 정밀도가 열화될 가능성이 있다.
한편, 높은 도플러 주파수 시에는 페이딩 변동에 의한 위상 회전이 동상 가산에 미치는 영향도 무시할 수 없기 때문에, 주파수 오프셋뿐만 아니라 페이딩 변동에 의한 위상 회전도 맞추어 보정한 쪽이, 오히려 양호하다고도 생각된다. 어쨌든, 페이딩 변동에 의한 위상 회전의 보정은 단시간에서의 검출 정밀도에 의존한다.
이와 같이, 주파수 오프셋에 기인하는 위상 회전과 fD에 기인하는 위상 회전을 제각기 검출하여, 양 위상 회전량을 채널 추정에 반영시키는 것에 의해, 길이 시간의 평균 검출값과 순간의 위상 회전량의 차가 큰 경우의 채널 추정 열화를 방지하고, 또한 페이딩에 의한 위상 회전의 동상 가산으로의 영향을 작게 할 수 있다.
주파수 오프셋 검출 회로(2051)에서 구해진 주파수 오프셋 성분은 심볼당 위상 회전 보정 회로(209, 210)와 슬롯당 위상 회전 보정 회로(207)에 출력된다. 즉, 본 발명에 있어서는, 위상 회전 보정으로서, 심볼마다의 보정과, 가중치 가산 전의 슬롯마다의 보정을 이용한다. 따라서, 슬롯 내 처리에 있어서, 심볼 단위로 위상 회전을 보정하고, 또한 슬롯 단위(전후의 슬롯도 이용함)로 위상 회전을 보정한다.
이러한 2 단계의 위상 회전 보정을 행하는 것에 의해, 우선 심볼 단위의 보정에 의해, 각 심볼의 채널 추정값으로부터 주파수 오프셋 성분을 제거하여, 동상 가산에 의한 슬롯 단위의 채널 추정 정밀도를 향상시키고, 다음에, WMSA에서의 복조 슬롯에 대한 전후의 슬롯 간의 주파수 오프셋 성분을 제거함으로써, WMSA에 의한 가중치 가산에 의한 채널 추정 정밀도를 향상시킬 수 있다. 이와 같이, 심볼 레벨 및 슬롯 레벨로 제각기 위상 회전 보정을 행할 수 있기 때문에, 보다 정밀도 양호하게 채널 추정값을 구하는 것이 가능해진다.
또한, 상기한 바와 같이 심볼 단위의 위상 회전 보정과 슬롯 단위의 위상 회전 보정을 행할 때에, 채널 추정을 행하는 처리 단위로서, 심볼 단위로 실행하는 경우와 슬롯 단위로 실행하는 경우를 고려할 수 있다. 심볼 단위로 채널 추정값을 구한 경우에는, 채널 추정을 행할 때에, 심볼 조정을 실행할 필요가 있다.
심볼당 위상 회전 보정 회로(209, 210) 및 슬롯당 위상 회전 보정 회로(207)에서는 각각 이하와 같은 구체적인 연산에 의해 위상 회전 보정값을 구하고 있다.
파일럿 부분의 PL 패턴을 승산하여 데이터 변조 성분을 소거하는 것에 의해 동상에 취한 후의 상관 출력은 하기 수학식 1이다.
심볼당 위상 회전 보정 회로(209, 210)에서 구해지는 심볼 단위의 위상 회전 보정값은 하기 수학식 2에 의해 구해진다.
슬롯당 위상 회전 보정 회로(207)에서 구해지는 슬롯 단위의 위상 회전 보정값은 하기 수학식 3에 의해 구해진다.
심볼당 위상 회전 보정 회로(210)의 위상 회전 보정값 Δθsymbol은승산기(201)로 출력되어, PL 패턴 승산 전의 역확산 신호에 승산된다. 이것에 의해, PL 패턴과의 상관을 취하기 전에 심볼 단위로 위상 회전이 보정된다.
심볼 단위로 위상 회전이 보정된 파일럿 부분의 역확산 신호에 PL 패턴을 승산한 상관 출력 pl(m)은 동상 가산 회로(203)로 출력된다. 동상 가산 회로(203)에서는 이하의 수학식 4에 의해 동상 가산된다.
여기서, m=0∼5로 한다. ch(t, m)는 t 슬롯, m 심볼의 채널 추정값이다. 이 채널 추정값은 가중치 가산(WMSA(Weighted Multi-Symbol Averaging)) 전의 것이다.
다음으로, 동상 가산 후의 채널 추정값은 가중치 가산 회로(204)에 출력된다. 가중치 가산 회로(204)에서는 가중 계수 산출 회로(208)에서 산출된 가중 계수 α 및 슬롯당 위상 회전 보정 회로(207)의 출력인 위상 회전 보정값 Δθslot을 이용하여 WMSA를 행한다. WMSA의 보정에서는 복조할 슬롯을 중심으로 하여 Δθslot의 보정을 행한다.
WMSA는 1번째의 브랜치의 n번째의 슬롯의 m번째 심볼의 채널 추정값을 하기 수학식 5에 나타내는 바와 같이,
라고 하면, 동기 가산 후의 슬롯마다의 채널 추정값은 하기 수학식 6에 나타내는 바와 같이 되고, 또한 전후의 복수 슬롯의 채널 추정값을 이용하는 것에 의해, 하기 수학식 7에 나타내는 바와 같이 된다.
여기서, αi(≤1)는 가중 계수이다.
이 WMSA 기술에 대해서는, 아베다, 안도, 사와바시, 아다치 등의 "DS/CDMA 복수 심볼 가중치 부여 평균화(WMSA) 파일럿 채널의 특성 특성(신학기보 RCS97-163, 1997-11)"에 개시되어 있다. 이 내용을 여기에 포함시켜 둔다.
이 기술을 응용하여 슬롯 단위의 위상 회전 보정에 의한 WMSA를 행하여, 복조 슬롯의 선두 심볼의 채널 추정값을 구하는 경우, 하기 수학식 8에 의해 행한다.
여기서, t=-2, -1, 0, +1, +2의 5 슬롯으로 하지만, 슬롯수는 특별히 한정되지 않는다. W(t)는 WMSA의 가중 계수이다. CH(t, m)는 t 슬롯, m 심볼의 채널 추정값이다. 이 채널 추정값은 WMSA 후의 것이다.
따라서, 심볼마다의 채널 추정값은, 하기 수학식 9에 의해 구해진다.
상기 채널 추정값의 연산에서는 슬롯 간의 보정 후의 WMSA 연산을 하지만, 그 추정값이 상기 수학식 4에서는 슬롯 선두에 맞추어 보정을 행하도록 되어 있다. 따라서, 그대로 WMSA를 실행하면, 구해진 채널 추정값은 슬롯 선두의 것에 상당한다. 이 때문에, 심볼마다의 채널 추정값을 계산하여 동기 검파할 때에는, 그대로 선두의 다음 심볼로부터 위상 회전 보정값 Δθsymbol을 곱해 가면, 각 심볼의 채널 추정값을 구할 수 있다. 즉, 심볼마다의 채널 추정값을 구하는 경우에는, 심볼당 위상 회전 보정 회로(209)에서 구해진 위상 회전 보정값 Δθsymbol을 가중치 가산 회로(204)의 출력에 승산기(206)에 의해 승산한다(심볼 단위 처리).
그러나, 슬롯 단위의 채널 추정값으로 동기 검파할 때에는, 슬롯 중앙(또는 파일럿 심볼 구간의 중앙)의 채널 추정값을 이용하는 것이 좋다고 생각되기 때문에, WMSA 후의 값에 4*Δθsymbol 정도의 값(슬롯 길이가 10의 파일럿 심볼 길이인 경우)을 곱한 값으로 동기 검파하는 것이 바람직하다.
또, 슬롯 평균의 채널 추정값을 이용할지 심볼 단위의 채널 추정값을 이용할지는 적절히 변경할 수 있다. 심볼 단위의 채널 추정값을 이용하는 경우, 채널 추정값이 심볼 단위라는 지시를 심볼당 위상 회전 보정 회로(209)에 입력하고, 심볼당 위상 회전 보정 회로(209)는 그 지시에 따라서 가중치 가산 회로(204)의 출력에 위상 회전 보정값 Δθsymbol을 승산한다. 한편, 슬롯 평균의 채널 추정값을 이용하는 경우, 채널 추정값이 슬롯 평균이라는 취지에 따라서 채널 추정값을 슬롯 중앙값에 맞추는 처리를 행한다.
이와 같이, 변화의 상태가 주파수 오프셋에 기인하는 위상 회전과 페이딩 변동에 기인하는 위상 회전을 제각기 보정하고, 채널 추정에 양 보정을 반영시키기 때문에, 수신 품질을 열화시키는 일없이, 채널 추정 정밀도를 향상시킬 수 있다.
또한, 역확산 신호의 동상 가산 전에서 심볼 단위(슬롯 내 처리)로 위상 회전을 보정하고, 또한 동상 가산 후에 슬롯 단위(슬롯 간 처리)로 위상 회전을 보정하여 채널 추정을 행하는 것에 의해, 채널 추정 정밀도를 향상시킬 수 있다.
또, 본 실시예에 있어서는 심볼 단위의 위상 회전 보정과 슬롯 단위의 위상 회전 보정을 양쪽을 행하여 슬롯 평균의 채널 추정값이나 심볼 단위의 채널 추정값을 구하는 경우에 대해 설명하고 있지만, 본 발명에 있어서는 슬롯 단위의 위상 회전 보정만을 행하여 슬롯 평균의 채널 추정값이나 심볼 단위의 채널 추정값을 구하도록 해도 된다.
(실시예 2)
본 실시예에 있어서는, 주파수 오프셋의 위상 회전 보정과 페이딩 변동의 위상 회전 보정의 전환이나, WMSA에서의 가중 계수의 전환 제어를 행하는 경우에 대하여 설명한다.
도 5는 본 발명의 실시예 2에 따른 채널 추정 회로의 구성을 나타내는 블럭도이다. 또, 도 5에 나타내는 채널 추정 회로에 있어서, 도 3과 동일한 부분에 대해서는 도 3과 동일한 부호를 부여하고 그 상세한 설명은 생략한다.
도 5에 나타내는 채널 추정 회로는 위상 회전 검출 회로(205)의 출력을 전환하는 스위치(401, 402)를 구비하고 있다. 스위치(401)는 주파수 오프셋 성분 검출 회로(2051)에서 검출된 주파수 오프셋 성분의 출력을 제어하고, 스위치(402)는 fD 검출 회로(2052)에서 검출된 fD 검출값의 출력을 제어한다.
위상 회전 보정으로서 고려할 성분은, 실시예 1에서 설명한 바와 같이, 주파수 오프셋 및 페이딩 변동이다. 하고싶고, 전환하는 모드로서는, 위상 회전 보정의 성분으로서, 주파수 오프셋만, 주파수 오프셋과 페이딩 변동의 조합의 2 가지가 있고, 또한, 페이딩 변동에 따른 WMSA의 제어 방법으로서 2 가지가 있다. 즉, 이하에 설명하는 바와 같이, 4개의 모드가 상정된다(도 6 참조).
모드 #1 : 위상 회전 보정은 주파수 오프셋만을 고려한다. 페이딩 변동에 의한 위상 회전의 영향은 남기 때문에, 그 몫은 WMSA의 가중 계수의 전환에 의해 대응한다.
모드 #2 : 위상 회전 보정은 주파수 오프셋 및 페이딩 변동의 양쪽을 고려한다. 단, 페이딩 변동에 있어서의 도플러 주파수의 검출 정밀도나 위상 회전 방향의 변화 속도를 고려하여, 페이딩 변동에 의한 보정은 높은 도플러 주파수의 경우에만, 또는 낮은 도플러 주파수의 경우에만 한정하는 것도 고려된다. 또, 페이딩 변동에 대한 위상 보정이 행하여지고 있는 경우에는, WMSA의 가중 계수의 전환은 실행하지 않고, 평균화하는 슬롯 길이는 고정값으로 한다.
모드 #3 : 위상 회전 보정은 주파수 오프셋 및 페이딩 변동의 양쪽을 고려한다. 단, 페이딩 변동을 고려한 보정은 모드 #2와 마찬가지로 높은 도플러 주파수의 경우에만, 또는 낮은 도플러 주파수의 경우에만 한정하는 것도 고려된다. 이 경우, 페이딩 변동에 대한 위상 보정 후에도 페이딩 변동에 의한 순간적인 위상 회전의 영향은 남는다고 생각하고, 그것에 대해서는 페이딩 변동에 의한 WMSA의 가중 계수의 전환으로 대응한다.
모드 #4 : 페이딩 변동에 있어서의 도플러 주파수에 근거하여 WMSA의 가중 계수의 전환을 행하고, 주파수 오프셋에 의한 위상 회전 보정은 행하지 않는다.
본 실시예에 따른 채널 추정 회로에 있어서는, 모드 정보가 스위치(401, 402)에 입력되어 전환되는 것에 의해, 모드 정보에 따라서 위상 회전 보정을 행한다.
예컨대, 모드 정보가 모드 #1인 경우에는, 스위치(401)는 주파수 오프셋 검출 회로(2051)의 출력인 주파수 오프셋 성분을 심볼당 위상 회전 보정 회로(209, 210) 및 슬롯당 위상 회전 보정 회로(207)에 출력하도록 제어하고, 스위치(402)는 fD 검출 회로(2052)의 출력인 fD 검출값을 출력하지 않도록 제어한다. 또, fD 검출 회로(2052)로부터는 페이딩 변동 성분(fD 검출값)이 가중 계수 산출 회로(208)에 출력된다.
이것에 의해, 위상 회전 보정에 대해서는 주파수 오프셋만을 고려하여, 도플러 주파수(fD 검출값)에 따른 WMSA의 가중 계수의 전환에 의해, 페이딩 변동에 의한 위상 회전의 영향을 억제한다. 즉, 도플러 주파수가 높은 경우(예컨대 fD=200 ㎐ 정도 이상)에, 평균화 시간을 짧게 하고(평균화를 실행하는 전후의 슬롯 수를 적게 하고), 도플러 주파수가 낮은 경우에, 평균화 시간을 길게 한다(평균화를 실행하는 전후의 슬롯 수를 많게 한다).
모드 정보가 모드 #2인 경우에는, 스위치(401)는 주파수 오프셋 검출 회로(2051)의 출력인 주파수 오프셋 성분을 심볼당 위상 회전 보정 회로(209, 210) 및 슬롯당 위상 회전 보정 회로(207)에 출력하도록 제어하고, 스위치(402)는 fD 검출 회로(2052)의 출력인 fD 검출값을 심볼당 위상 회전 보정 회로(209, 210) 및 슬롯당 위상 회전 보정 회로(207)에 출력하도록 제어한다. 또, fD 검출 회로(2052)로부터는 페이딩 변동 성분(fD 검출값)이 가중 계수 산출 회로(208)에 출력된다.
이것에 의해, 위상 회전 보정은 주파수 오프셋 및 페이딩 변동의 양쪽을 고려한다. 이 경우, fD 검출 회로(2052)에서 검출된 도플러 주파수가 높은 경우에만 fD 검출 회로(2052)의 출력인 fD 검출값을 출력하도록 제어해도 되고, 또한 반대로 도플러 주파수가 낮은 경우에만 fD 검출값을 출력하는 등, 조건에 따라 한정하여 제어하도록 해도 좋다. 또, 이 경우, 가중 계수 산출 회로(208)는 모드 정보에 근거하여 WMSA의 가중 계수의 전환은 실행하지 않고, 평균화할 슬롯 길이는 고정값으로 한다.
모드 정보가 모드 #3인 경우에는, 스위치(401)는 주파수 오프셋 검출 회로(2051)의 출력인 주파수 오프셋 성분을 심볼당 위상 회전 보정 회로(209, 210) 및 슬롯당 위상 회전 보정 회로(207)에 출력하도록 제어하고, 스위치(402)는 fD 검출 회로(2052)의 출력인 fD 검출값을 심볼당 위상 회전 보정 회로(209, 210) 및 슬롯당 위상 회전 보정 회로(207)에 출력하도록 제어한다. 또, fD 검출 회로(2052)로부터는 페이딩 변동 성분(fD 검출값)이 가중 계수 산출 회로(208)에 출력된다.
이것에 의해, 위상 회전 보정은 주파수 오프셋 및 페이딩 변동의 양쪽을 고려한다. 모드 #2와 마찬가지로, fD 검출 회로(2052)에서 검출된 도플러 주파수의 조건에 따라 스위치(402)의 ON/OFF 제어를 행하도록 해도 된다. 또한, WMSA의 가중 계수의 전환에 의해, 페이딩 변동에 의한 위상 회전의 영향을 억제한다. 즉, 도플러 주파수가 높은 경우(예컨대, fD=200 ㎐ 정도 이상)에, 평균화 시간을 짧게 하고(평균화를 실행하는 전후의 슬롯 수를 적게 하고), 도플러 주파수가 낮은 경우에, 평균화 시간을 길게 한다(평균화를 실행하는 전후의 슬롯 수를 많게 한다).
모드 정보가 모드 #4인 경우에는, 스위치(401)는 주파수 오프셋 검출 회로(2051)의 출력인 주파수 오프셋 성분을 심볼당 위상 회전 보정 회로(209, 210) 및 슬롯당 위상 회전 보정 회로(207)에 출력하지 않도록 제어하고, 스위치(402)도 fD 검출 회로(2052)의 출력인 fD 검출값을 출력하지 않도록 제어한다. 또, fD 검출 회로(2052)로부터는 페이딩 변동 성분(fD 검출값)이 가중 계수 산출 회로(208)에 출력된다.
이것에 의해, WMSA의 가중 계수의 전환에 의해, 페이딩 변동에 의한 위상 회전의 영향을 억제한다. 즉, 도플러 주파수가 높은 경우(예컨대, fD=200 ㎐ 정도 이상)에, 평균화 시간을 짧게 하고(평균화를 실행하는 전후의 슬롯 수를 적게 하고), 도플러 주파수가 낮은 경우에, 평균화 시간을 길게 한다(평균화를 실행하는 전후의 슬롯 수를 많게 한다).
이와 같이 위상 회전 보정이나 WMSA의 전환의 모드를 적절히 변경하는 것에 의해, 회선 상황에 따라 적절한 채널 추정을 행하는 것이 가능해진다. 특히, 모드#2, 모드 #3에 대해서는, 주파수 오프셋에 의한 위상 회전 성분보다도 페이딩 변동에 의한 위상 회전이 큰 경우, 즉 높은 도플러 주파수 시에는, 페이딩에 의한 위상 회전이, 슬롯 단위의 채널 추정 정밀도나 WMSA에 의해 구하는 채널 추정 정밀도에 미치는 영향도 크기 때문에, 주파수 오프셋뿐만 아니라 페이딩에 의한 위상 회전도 맞추어 보정한 쪽이 양호한 정밀도의 채널 추정값을 구하는 것이 가능하게 되는 것도 고려된다.
상기 실시에 1, 2는 적절히 조합하여 실시하는 것이 가능하다.
또, 본 발명은 상기 실시예에 한정되지 않고, 여러 가지 변경하여 실시하는 것이 가능하다.
본 발명의 채널 추정 장치는, 수신 신호에 포함되는 기지 신호로부터 위상 회전의 주파수 오프셋 성분 및 페이딩 변동 성분을 개별적으로 검출하는 위상 회전 검출부와, 상기 위상 회전의 주파수 오프셋 성분 및 페이딩 변동 성분을 이용하여 채널 추정을 행하는 채널 추정부를 구비하는 구성을 채용한다.
이 구성에 의하면, 수신 품질을 열화시키는 일없이, 채널 추정 정밀도를 향상시킬 수 있다.
본 발명의 채널 추정 장치는, 상기 구성에 있어서, 위상 회전의 주파수 오프셋 성분을 이용하여 슬롯 단위의 위상 회전 보정을 행하는 제 1 위상 회전 보정부를 구비하는 구성을 채용한다.
본 발명의 채널 추정 장치는, 상기 구성에 있어서, 위상 회전의 주파수 오프셋 성분을 이용하여 심볼 단위의 위상 회전 보정을 행하는 제 2 위상 회전 보정부를 구비하는 구성을 채용한다.
이들 구성에 의하면, 심볼 레벨 및/또는 슬롯 레벨로 제각기 위상 회전 보정을 행할 수 있기 때문에, 보다 정밀도 양호하게 채널 추정을 행하는 것이 가능해진다.
본 발명의 채널 추정 장치는, 상기 구성에 있어서, 위상 회전의 페이딩 변동 성분을 이용하여, 채널 추정에 있어서의 슬롯 간의 가중치 가산을 행할 때의 가중 계수를 산출하는 가중 계수 산출부를 구비하는 구성을 채용한다.
이 구성에 의하면, 페이딩의 상관이 높다고 생각되는 복수의 슬롯의 채널 추정값을 이용하여 채널 추정 정밀도를 향상시킬 수 있다.
본 발명의 채널 추정 장치는, 상기 구성에 있어서, 심볼마다의 채널 추정값을 구할 때에, 가중치 가산 후의 출력에, 상기 제 1 위상 회전 보정부에서 구해진 심볼 단위의 위상 회전 보정값을 승산하여 심볼마다의 채널 추정값을 구하는 구성을 채용한다.
본 발명의 채널 추정 장치는, 상기 구성에 있어서, 슬롯 평균의 채널 추정값을 구할 때에, 가중치 가산 후의 출력에 대해, 채널 추정값을 슬롯 중앙값에 맞추는 처리를 행하는 구성을 채용한다.
이들 구성에 의하면, 심볼 단위라도 슬롯 평균이라도 정확히 채널 추정값을 구할 수 있다.
본 발명의 기지국 장치는 상기 구성의 채널 추정 장치를 구비한 것을 특징으로 한다. 이것에 의해, 고정밀도의 채널 추정을 행하여, 높은 수신 성능을 발휘할수 있다.
본 발명의 채널 추정 방법은, 수신 신호에 포함되는 기지 신호로부터 위상 회전의 주파수 오프셋 성분 및 페이딩 변동 성분을 개별적으로 검출하는 위상 회전 검출 공정과, 상기 위상 회전의 주파수 오프셋 성분 및 페이딩 변동 성분을 이용하여 채널 추정을 행하는 채널 추정 공정을 포함한다.
이 방법에 의하면, 수신 품질을 열화시키는 일없이, 채널 추정 정밀도를 향상시킬 수 있다.
본 발명의 채널 추정 방법은, 상기 방법에 있어서, 위상 회전의 주파수 오프셋 성분을 이용하여 심볼 단위의 위상 회전 보정을 행하는 제 1 위상 회전 보정 공정과, 상기 위상 회전의 주파수 오프셋 성분을 이용하여 슬롯 단위의 위상 회전 보정을 행하는 제 2 위상 회전 보정 공정을 포함한다.
이 방법에 의하면, 심볼 레벨 및 슬롯 레벨로 제각기 위상 회전 보정을 행할 수 있기 때문에, 보다 정밀도 양호하게 채널 추정을 행하는 것이 가능해진다.
본 발명의 채널 추정 방법은, 상기 방법에 있어서, 위상 회전의 페이딩 변동 성분을 이용하여, 수신 신호에 있어서의 슬롯 간의 가중치 가산을 행할 때의 가중 계수를 산출하는 가중 계수 산출 공정을 포함한다.
이 방법에 의하면, 페이딩의 상관이 높다고 생각되는 복수의 슬롯의 채널 추정값을 이용하여 채널 추정 정밀도를 향상시킬 수 있다.
이상 설명한 바와 같이 본 발명에 의하면, 수신 신호에 포함되는 기지 신호로부터 위상 회전의 주파수 오프셋 성분 및 페이딩 변동 성분을 개별적으로 검출하고, 위상 회전의 주파수 오프셋 성분 및 페이딩 변동 성분을 이용하여 채널 추정을 행하기 때문에, 수신 품질을 열화시키는 일없이, 채널 추정 정밀도를 향상시킬 수 있다.
본 명세서는 2000년 7월 14일 출원된 일본 특허 출원 제 2000-214434 호에 근거한다. 이 내용을 전부 여기에 포함시켜 둔다.
본 발명은 디지털 무선 통신 시스템, 특히 CDMA 방식에서 사용되는 채널 추정 장치 및 채널 추정 방법에 적용할 수 있다.

Claims (10)

  1. 수신 신호에 포함되는 기지(旣知) 신호로부터 위상 회전의 주파수 오프셋 성분 및 페이딩 변동 성분을 개별적으로 검출하는 위상 회전 검출 수단과,
    상기 위상 회전의 주파수 오프셋 성분 및 페이딩 변동 성분을 이용하여 채널 추정을 행하는 채널 추정 수단
    을 구비하는 채널 추정 장치.
  2. 제 1 항에 있어서,
    위상 회전의 주파수 오프셋 성분을 이용하여 슬롯 단위의 위상 회전 보정을 행하는 제 1 위상 회전 보정 수단을 구비하는 채널 추정 장치.
  3. 제 1 항에 있어서,
    위상 회전의 주파수 오프셋 성분을 이용하여 심볼 단위의 위상 회전 보정을 행하는 제 2 위상 회전 보정 수단을 구비하는 채널 추정 장치.
  4. 제 1 항에 있어서,
    위상 회전의 페이딩 변동 성분을 이용하여, 채널 추정에서의 슬롯 간의 가중치 가산을 행할 때의 가중 계수를 산출하는 가중 계수 산출 수단을 구비하는 채널 추정 장치.
  5. 제 4 항에 있어서,
    심볼마다의 채널 추정값을 구할 때에, 가중치 가산 후의 출력에, 상기 제 2 위상 회전 보정 수단에서 구해진 심볼 단위의 위상 회전 보정값을 승산하여 심볼마다의 채널 추정값을 구하는 채널 추정 장치.
  6. 제 4 항에 있어서,
    슬롯 평균의 채널 추정값을 구할 때에, 가중치 가산 후의 출력에 대하여, 채널 추정값을 슬롯 중앙값에 맞추는 처리를 행하는 채널 추정 장치.
  7. 채널 추정 장치를 구비한 기지국 장치로서,
    상기 채널 추정 장치는,
    수신 신호에 포함되는 기지 신호로부터 위상 회전의 주파수 오프셋 성분 및 페이딩 변동 성분을 개별적으로 검출하는 위상 회전 검출 수단과,
    상기 위상 회전의 주파수 오프셋 성분 및 페이딩 변동 성분을 이용하여 채널 추정을 행하는 채널 추정 수단
    을 구비하는 기지국 장치.
  8. 수신 신호에 포함되는 기지 신호로부터 위상 회전의 주파수 오프셋 성분 및 페이딩 변동 성분을 개별적으로 검출하는 위상 회전 검출 공정과,
    상기 위상 회전의 주파수 오프셋 성분 및 페이딩 변동 성분을 이용하여 채널 추정을 행하는 채널 추정 공정
    을 포함하는 채널 추정 방법.
  9. 제 8 항에 있어서,
    위상 회전의 주파수 오프셋 성분을 이용하여 심볼 단위의 위상 회전 보정을 행하는 제 1 위상 회전 보정 공정과,
    상기 위상 회전의 주파수 오프셋 성분을 이용하여 슬롯 단위의 위상 회전 보정을 행하는 제 2 위상 회전 보정 공정
    을 포함하는 채널 추정 방법.
  10. 제 8 항에 있어서,
    위상 회전의 페이딩 변동 성분을 이용하여, 수신 신호에서의 슬롯 간의 가중치 가산을 행할 때의 가중 계수를 산출하는 가중 계수 산출 공정을 포함하는 채널 추정 방법.
KR1020027003346A 2000-07-14 2001-06-27 채널 추정 장치, 채널 추정 방법 및 기지국 장치 KR20020026270A (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2000214434A JP3544643B2 (ja) 2000-07-14 2000-07-14 チャネル推定装置及びチャネル推定方法
JPJP-P-2000-00214434 2000-07-14
PCT/JP2001/005567 WO2002007403A1 (fr) 2000-07-14 2001-06-27 Systeme et procede de presomption de canaux

Publications (1)

Publication Number Publication Date
KR20020026270A true KR20020026270A (ko) 2002-04-06

Family

ID=18710006

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020027003346A KR20020026270A (ko) 2000-07-14 2001-06-27 채널 추정 장치, 채널 추정 방법 및 기지국 장치

Country Status (7)

Country Link
US (1) US20030016646A1 (ko)
EP (1) EP1209871A1 (ko)
JP (1) JP3544643B2 (ko)
KR (1) KR20020026270A (ko)
CN (1) CN1167235C (ko)
AU (1) AU2001266351A1 (ko)
WO (1) WO2002007403A1 (ko)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3898115B2 (ja) 2002-11-12 2007-03-28 株式会社エヌ・ティ・ティ・ドコモ 受信装置、復調器及び通信方法
CN1294706C (zh) * 2003-11-07 2007-01-10 中国人民解放军理工大学通信工程学院 对于具有输出外信息的编码调制系统的迭代解调解码方法及装置
US7602836B2 (en) 2003-12-01 2009-10-13 Samsung Electronics Co., Ltd Receiver
JP4435585B2 (ja) * 2004-01-23 2010-03-17 東芝エレベータ株式会社 回転検出装置
KR100871210B1 (ko) 2006-06-08 2008-12-01 삼성전자주식회사 직교 주파수 분할 다중화 시스템에서 심벌 타이밍 조절이후 채널추정 및 보정에 관한 방법 및 장치
US7809344B2 (en) * 2006-07-20 2010-10-05 Industrial Technology Research Institute Fractional carrier frequency offset estimator and method of estimating fractional carrier frequency offset between transmitter and receiver
CN101577536B (zh) * 2009-06-17 2012-05-09 北京九方中实电子科技有限责任公司 一种改进的lms算法实现器
US9031122B2 (en) * 2010-01-29 2015-05-12 Qualcomm Incorporated Reducing phase errors on a communication device
US20110194630A1 (en) * 2010-02-10 2011-08-11 Yang Hua-Lung Systems and methods for reporting radio link failure
US9083408B2 (en) 2010-08-31 2015-07-14 Qualcomm Incorporated Implicit and explicit channel sounding for beamforming
EP4170937A1 (en) * 2010-12-10 2023-04-26 Sun Patent Trust Signal generation method and signal generation device
CN102647373B (zh) * 2011-02-18 2015-01-28 瑞昱半导体股份有限公司 校正通信电路中同相/正交信号间的不匹配的方法与装置
KR101828835B1 (ko) * 2012-05-02 2018-02-13 삼성전자주식회사 무선통신 시스템에서 다중 경로 신호 수신 장치 및 방법

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0630070A (ja) * 1992-07-07 1994-02-04 Matsushita Electric Ind Co Ltd 復調装置
WO1998039854A1 (fr) * 1997-03-04 1998-09-11 Mitsubishi Denki Kabushiki Kaisha Recepteur avec fonction de correction du decalage de frequence
JPH1155342A (ja) * 1997-08-06 1999-02-26 Hitachi Ltd 無線通信装置および位相回転量推定方法
JP2000004212A (ja) * 1998-06-12 2000-01-07 Matsushita Electric Ind Co Ltd 回線推定装置及び無線通信装置
JP3492532B2 (ja) * 1998-08-28 2004-02-03 松下電器産業株式会社 通信装置及びピーク電力抑圧方法
JP2000078111A (ja) * 1998-09-02 2000-03-14 Fujitsu Ltd Cdma同期検波用チャネル推定装置
JP2000269919A (ja) * 1999-03-16 2000-09-29 Matsushita Electric Ind Co Ltd Ofdm通信装置
US6590945B1 (en) * 1999-07-13 2003-07-08 Lucent Technologies Inc. Method and apparatus for frequency offset compensation
JP2001077744A (ja) * 1999-09-03 2001-03-23 Fujitsu Ltd 移動通信システムにおける同期検波装置、送受信装置及び干渉除去装置

Also Published As

Publication number Publication date
CN1386353A (zh) 2002-12-18
CN1167235C (zh) 2004-09-15
JP3544643B2 (ja) 2004-07-21
WO2002007403A1 (fr) 2002-01-24
JP2002033780A (ja) 2002-01-31
AU2001266351A1 (en) 2002-01-30
EP1209871A1 (en) 2002-05-29
US20030016646A1 (en) 2003-01-23

Similar Documents

Publication Publication Date Title
US20020181557A1 (en) Communication terminal apparatus and demodulation method
US7428262B2 (en) Channel estimation in a rake receiver of a CDMA communication system
KR100275613B1 (ko) 씨디엠에이 수신 장치
US6950458B2 (en) Method and apparatus for acquiring slot timing and frequency offset correction and storage medium storing control program therefor
JP3924778B2 (ja) 直接スペクトル拡散通信レシーバにおける周波数オフセット推定方法
KR20020043261A (ko) 위상 회전 검출 장치 및 그것을 구비한 무선 기지국 장치,및 위상 회전 검출 방법
EP1499032A1 (en) Sir measurement device and method
JP4710210B2 (ja) オフセット補正方法及び装置
KR20020026270A (ko) 채널 추정 장치, 채널 추정 방법 및 기지국 장치
AU2001234091A1 (en) Method for frequency offset estimation in a direct sequence spread spectrum communications receiver
US7085311B2 (en) Apparatus and method for measuring SIR in CDMA communication system
KR100395384B1 (ko) 간단한 구성을 갖는 수신기의 복조
KR20000071750A (ko) Cdma 수신기
JP3794617B2 (ja) Cdma移動通信方式における移動局のセルサーチ方法、並びに、cdma移動通信システム
KR100445496B1 (ko) 수신 장치, 기지국 장치, 통신 단말 장치 및 수신 방법
JP2000091973A (ja) Rake合成回路
EP1392031B1 (en) Fading frequency estimation apparatus
EP1895693B1 (en) Efficient frame tracking in mobile receivers
JP2002076990A (ja) Cdma受信装置及びcdma受信方法
JP2003318780A (ja) パス補足方法及びこの方法を利用するcdma受信装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
NORF Unpaid initial registration fee