KR20020013733A - 네트워크 및 스타 노드 - Google Patents

네트워크 및 스타 노드 Download PDF

Info

Publication number
KR20020013733A
KR20020013733A KR1020010047862A KR20010047862A KR20020013733A KR 20020013733 A KR20020013733 A KR 20020013733A KR 1020010047862 A KR1020010047862 A KR 1020010047862A KR 20010047862 A KR20010047862 A KR 20010047862A KR 20020013733 A KR20020013733 A KR 20020013733A
Authority
KR
South Korea
Prior art keywords
star
activity
network
node
message
Prior art date
Application number
KR1020010047862A
Other languages
English (en)
Other versions
KR100793451B1 (ko
Inventor
퓨어맨피터
버드볼프강
보에젠헨드릭
헤우츠패트릭윌렘허버트
Original Assignee
롤페스 요하네스 게라투스 알베르투스
코닌클리즈케 필립스 일렉트로닉스 엔.브이.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 롤페스 요하네스 게라투스 알베르투스, 코닌클리즈케 필립스 일렉트로닉스 엔.브이. filed Critical 롤페스 요하네스 게라투스 알베르투스
Publication of KR20020013733A publication Critical patent/KR20020013733A/ko
Application granted granted Critical
Publication of KR100793451B1 publication Critical patent/KR100793451B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L43/00Arrangements for monitoring or testing data switching networks
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/44Star or tree networks

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Small-Scale Networks (AREA)

Abstract

본 발명은 복수개의 네트워크 노드와 하나의 스타 노드(star node)를 포함하는 네트워크에 관한 것으로서, 스타 노드는 적어도 두 네트워크 노드의 직접 접속을 위해 제공된다. 스타 노드는 적어도 하나의 네트워크 노드에 할당된 다수의 스타 인터페이스를 포함하는데, 전술한 다수의 스타 인터페이스는 할당된 네트워크 노드로부터 전송되는 상기 메시지 신호 내의 액티비티(activities)를 검출하고 적어도 하나의 액티비티에 따라 메시지 신호를 할당된 네트워크 노드로부터 다른 스타 인터페이스로 또는 다른 스타 인터페이스로부터 할당된 네트워크 노드로 메세지 신호를 전송하기 위한 각각의 액티비티 검출기를 포함한다.

Description

네트워크 및 스타 노드{ACTIVITY DETECTION IN A STAR NODE WITH A PLURALITY OF COUPLED NETWORK NODES}
본 발명은 복수개의 네트워크 노드를 포함하는 네트워크에 관한 것이다. 그러한 네트워크는 예컨대, 자동차, 항공 기술 공학, 항공 우주 공학, 산업 자동화(가령, 센서 시스템) 및 가사 자동화(예를 들면, 조명 기술, 알람 시스템, 중앙 난방, 온도 제어 등)에서 사용될 수 있다.
자동차 기술을 위한 그러한 네트워크에서는, 가령, 1999년에 간행된 간행물 "Elektronik" 제 14 호의 36 페이지 내지 43 페이지(스테판 폴렌다 박사(Dr. Stefan Polenda), 게오르그 크로이스(Georg Kroiss) 등의)로부터 알려진 TTP 프로토콜(TTP = Time-trigger Protocol)이 사용될 수 있다. 이 프로토콜은 신뢰할 만한 데이터 전송을 가능하게 하고 따라서 안전 관련 장치(가령, 브레이크)를 위한 네트워크에 사용될 수 있다. 전술한 논문에서 버스 시스템은 네트워크 구조로서 언급되고 있다.
본 발명의 목적은 복수개의 네트워크 노드를 포함하는 또 다른 네트워크를제공하는 것이다.
본 발명의 목적은 전문에서 규정된 유형의 네트워크에 의해 달성되고 후속하는 특징적 형상을 갖는다. 네트워크는 복수개의 네트워크 노드와 하나의 스타 노드(star node)를 갖는데, 그 스타 노드는 적어도 두 네트워크 노드의 직접적 접속을 위해 제공되고, 적어도 하나의 네트워크 노드에 할당되고 각각이 할당된 네트워크 노드로부터 오는 메시지 신호의 액티비티를 검출하고 적어도 하나의 액티비티에 의존하여 할당된 네트워크 노드로부터 다른 스타 인터페이스로 또는 다른 스타 인터페이스로부터 할당된 네트워크 노드로 메시지 신호를 전송하기 위한 액티비티 검출기를 포함하는 복수개의 스타 인터페이스를 갖는다.
본 발명은 스타 노드에서 적어도 부분적으로 상호 접속되는 복수개의 네트워크 노드를 포함하는 네트워크에 관한 것이다. 네트워크 노드가 메세지를 보내고자 할 경우, 이 메시지는 스타 노드의 스타 인터페이스로 신호화되어 보내진다. 이 신호화는 네트워크 노드의 메시지 신호 내로 패이드(fade)되는 소정의 액티비티일 수 있는데, 이 액티비티는 메시지에 의해 중첩되는 파일럿 신호(a pilot signal)를 유발한다. 예를 들면, 이 액티비티는 할당된 접속에 대한 스타 인터페이스가 라인의 나머지 레벨과 완전히 구별될 수 있는 레벨의 변화에 의해 달성될 수 있다.
본 발명에 따라, 적어도 하나의 네트워크 노드에 할당된 스타 인터페이스는 할당된 네트워크 노드의 메세지 신호 내의 액티비티를 검출하기 위한 액티비티 검출기를 포함한다. 먼저, 송신 요청은 할당된 스타 인터페이스에서 인식된다. 이 인식은 메시지 신호가 전송되는 라인 상의 신호 액티비티에 반응하고, 송신 노드액티비티를 더 생성하는지 또는 송신 액티비티의 끝에 도달했는지 여부 각각을 지속적으로 검사한다.
액티비티 시퀀스에 따라, 메시지 신호는 할당된 스타 인터페이스를 통해 다른 네트워크 노드로 전송된다. 이를 위해, 가령, 스위치가능 증폭기가 스타 노드 내에서 접속된다. 높은 데이터 레이트와 상호 데이터를 교환하는 많은 네트워크 노드를 갖는 네트워크에서는, 스타 노드가 스타 노드 내의 증폭기의 재구성을 자주 그리고 매우 빨리 수행할 필요가 있다. 이는 각각의 전류 송신 노드에 따라 일어나야 한다.
본 발명으로, 가능한 가장 짧은 구성 시간과 장애에 대한 높은 강인성(robustness)에 대한 요구가 만족되는데, 이 장애는 의도하지 않은 구성을 초래하지 않는다.
도 1은 액티브 스타 노드(an active star node)를 경유하여 접속된 복수개의 네트워크를 포함하는 스타 구조 네트워크,
도 2는 스타 노드 내의 스타 인터페이스의 기본 회로도,
도 3 내지 도 5는 도 2에 도시된 스타 인터페이스에서 발생하는 다양한 신호 파형,
도 6은 스타 인터페이스의 실시예,
도 7은 스타 인터페이스에서 사용되는 액티비티 검출기의 기능도,
도 8, 도 10, 도 12 및 도 15는 액티비티 검출기의 다양한 실시예,
도 9, 도 11 및 도 14는 도 8, 도 10 및 도 12에 도시된 액티비티 검출기 내의 다양한 신호 파형,
도 13은 도 12에 도시된 아날로그 액티비티 검출기의 기능도.
도면의 주요 부분에 대한 부호의 설명
1, 2, 3, 4 : 네트워크 노드
5, 6, 7, 8 : 쌍대동선(twisted pair lines)
9: 액티브 스타 노드 10, 12 : 스위치가능 증폭기
11, 13 : 스위칭 입력단 14, 17 : 액티비티 검출기
15, 16 : 스위치가능 증폭기 18 : 종결 임피던스
19 : 증폭기(15)의 스위치 입력단 21 : AND 게이트(20) 증폭기
22 : 비반전 입력단에 접속된 라인 23 : 데이터 라인
24 : 스위치가능 증폭기(16)의 스위치 입력단
25 : 인버터
26 : 액티비티 검출기(17)의 스위치 입력단
27, 30 : 필터 28 : 에지 검출기
29 : 액티비티 검출 회로 31 : 에지 검출기
32 : 송신 요청 메모리
33 : 노액티비티(no-activity) 검출 회로 34: 링크
35 : 인에이블 제어 회로
37 : 아날로그 액티비티 검출기의 입력단
39, 40, 41, 45, 48 : N 채널 MOS 전계 효과 트랜지스터
38, 42, 43, 46, 47 : P 채널 MOS 전계 효과 트랜지스터
44 : 캐패시터 49 : 전원
50: 아날로그 액티비티 검출기의 출력
51, 52 : 가변 저항 53, 54, 55, 56 : 스위치
57 : 인버터 58 : 공통 노드
59 : P 채널 전계 효과 트랜지스터 60 : 동기 리셋 입력단
본 발명의 전술한 특성 및 다른 특성들은 이하 기술된 실시예로부터 명백해 질 것이고, 이하 기술된 실시예를 참조하여 상세히 기술될 것이다.
본 발명에 따른 네트워크의 실시예의 예는 도 1에 도시된다. 이 네트워크는 예컨대, 액티브 스타 노드(9)를 통한 대칭 신호 전송을 위해 제공되는 쌍대동선(twisted pair lines)(5 내지 8)을 경유하여 상호 접속된 4개의 네트워크 노드(1 내지 4)를 포함한다. 액티브 스타 노드(9)는 라인 쌍(5 내지 8)이 특성 임피던스에 의해 액티브 스타 노드(9) 내에서 종결되고 네트워크 노드(1 내지 4)에의해 전송된 신호가 분석되도록 라인 적응(a line adaptation)을 수행한다. 만일 라인 쌍(5 내지 8)이 액티브 스타 노드(9) 없이 상호 접속된다면, Z0에서 1/3Z0으로의 임피던스 점프로 인해 스타 노드 내의 각각의 라인 쌍은 부정합될 것인데, 이 부정합은 나머지 라인 쌍의 각각의 병렬 결합에 의해 야기될 것이다.
또한, 라인 쌍(5 내지 8)을 대신하여 광 신호 전송에 적합한 광섬유가 사용될 수도 있다. 그 경우에는, 전기-광 또는 광-전기 컨버터가 네트워크 노드(1 내지 4)와 스타 노드(9) 내에 필요할 것이다.
액티브 스타 노드(9)는 각각의 라인 쌍(5 내지 8)을 위해 송신 네트워크 노드로부터 액티브 스타 노드에 접속된 다른 모든 네트워크 노드로의 메시지 전송을 가능하게 하는 스타 인터페이스를 포함한다. 그러한 스타 인터페이스의 기본 회로도가 도 2에 도시되어 있다. 라인 쌍(5 내지 8)은 스위칭 입력단(11)을 갖는 스위치가능 증폭기(제 1 스위칭 요소)(10)의 입력단 및 스위칭 입력단(13)을 갖는 또 다른 스위치가능 증폭기(제 2 스위칭 요소)(12)의 출력단에 접속된다. 스위칭 가능 증폭기(10)의 출력단에서는 신호 rec_data를 얻을 수 있고 그 스위칭 입력단(11)에서는 신호 rec_en을 얻을 수 있다. 증폭기(10)의 출력단에는 액티비티 검출기(14)가 접속되어 있는데, 검출기는 출력 신호 rec_data를 분석한다. 스위치가능 증폭기(12)의 입력단은 입력 신호 drv_data를 수신한다. 그 스위칭 입력단(13)은 신호 drv_en을 수신한다. 또한, 액티비티 검출기(14)가 자신의 수신기 증폭기 및 액티비티 검출을 스위칭 오프하기 위한 스위칭 입력단을 구비한 경우 검출기는 증폭기(10)의 상방에 접속될 수도 있다.
스타 인터페이스의 액티비티 검출기(14)는 신호 내의 소정의 액티비티를 검출하기 위해 사용되는데, 그 신호는 할당된 라인 쌍을 경유하여 할당된 네트워크 노드에 의해 할당된 스타 인터페이스에 인가되고, 장래의 메시지의 전송을 나타낸다. 그러한 액티비티는 예를 들면, 소정의 후속 신호 변화를 갖는 신호에서 신호 레벨의 변화를 의미할 수 있다. 액티비티의 인식 후, 할당된 네트워크 노드로부터 메시지를 수신하는 스타 인터페이스로부터만 메시지를 수신하도록 스타 노드(9) 내의 다른 스타 인터페이스가 스위칭된다. 스타 노드의 이러한 상태는 할당된 네트워크 노드가 자신의 메시지 송신을 완료할 때까지 유지된다. 이를 위해, 메시지가 여전히 전송되고 있는지 여부, 즉 액티비티가 여전히 스위치가능 증폭기(10)의 출력단에서 검출되고 있는지 여부 또는 전송 동작이 종결되었는지(액티비티 없음) 여부에 대한 지속적인 검사가 스타 인터페이스 내에서 이루어진다. 전송의 종결은 라인 상에서의 액티비티가 규정된 시간 주기 동안 검출되지 않을 때 인식된다. 메시지를 동반하는 어떠한 특정 신호도 스타 노드(9)를 제어하기 위해 사용되지 않지만, 전송된 메시지 자체는 액티비티 검출기(14)가 일단 형성된 스타 구성(스위치가능 증폭기(10, 12)의 세팅)을 유지하도록 만든다.
만일 네트워크 노드가 메시지를 전송하고자 한다면, 송신 요청(a send request)이라 지칭되는 소정의 액티비티를 생성해야 한다. 송신 요청을 위한 신호 파형은 예로서 도 3에 도시되어 있다. 이 신호는 3가지 구간 BI, CD 및 MD를 갖는다. BI의 끝 부분과 CD의 시작 부분에서의 레벨 변화에 의해서, 네트워크 노드는메시지를 전송하고자 한다는 것을 나타낸다. 이 레벨 변화는 스타 노드(9)의 할당된 스타 인터페이스와 할당된 스타 인터페이스의 스위치가능 증폭기(12)에 의해 검출되고, 다른 스타 인터페이스의 스위치가능 증폭기(10)는 스위치 오프(switch off)되며, 다른 스타 인터페이스의 스위치가능 증폭기(12)는 오픈(open)된다. 만일 다른 네트워크 노드가 현재 액티브 네트워크 노드의 전송된 신호를 수신할 수 있을 경우, MD(데이터의 전송)는 시작된다. 메시지 전송이 허용되기 전에 전송 네트워크 노드는 스타 노드(9) 내의 스타 인터페이스가 신호 에지(edge)를 검출하고 신호 에지와 장애를 구분하며 따라서 자신의 증폭기뿐만 아니라 다른 스타 인터페이스의 증폭기도 스위칭하기 위해 필요로 하는 시간 CD에 의해 주의를 기울여야 한다. 이 시간 간격 CD는 액티비티 검출의 선택된 구현(선택된 액티비티 검출기(14))뿐만 아니라 네트워크 내의 스타 노드의 수에도 의존한다. 도 1의 스타 노드(9)는 네트워크 노드뿐만 아니라 또 다른 네트워크 노드가 접속되는 적어도 하나의 또 다른 스타 노드에 접속될 수 있다. 그 경우, 송신 요청은 스타 노드(9)로부터 제 2 스타 노드로 전송되고 제 2 스타 노드의 구성 시간은 구간 CD에 속한다. 이는 전송될 메시지가 제 2 스타 노드에 접속된 네트워크 노드에 도달하는 데 필요하다.
전술한 바와 같이, 접속된 네트워크 노드로의 링크 상의 레벨 변화를 검출하는 도 2 에 도시된 스타 인터페이스는 이 이벤트를 스타 노드(9)의 다른 인터페이스로 전송하기 위해 제공된다. 액티비티 검출기(14)에 의해 생성된 제어 신호 act_det는 스위치가능 증폭기(10, 12)를 제어하기 위해 사용된다. 액티비티 검출기(14)는 액티비티가 검출된 후에 제어 신호 act_det를 활성화시킨다. act_det은 메시지가 네트워크를 통해 전달되는 동안 여전히 액티브 상태로 남아있게 된다. 그런 다음, 메시지 내부의 레벨 변화는 액티비티로 해석된다. 이들 변화가 발생하지 않을 경우, 검출기는 메시지의 끝에 도달했다는 것을 검출한다. 메시지의 끝에서 구간 MD 및 BI를 갖는 신호 파형은 도 4의 예에 의해 도시된다. 메시지의 끝은 일정한 레벨(구간 BI)로 형상화된다. 메시지 내의 일정한 레벨(구간 MD)의 최대 시간 간격은 제어 신호 act_det의 스위칭 오프를 초래하여서는 안된다. 액티비티의 끝은 소정의 시간 주기 동안 어떠한 레벨의 변화도 발생하지 않는 시간 간격 직후이고, 따라서 메시지의 끝은 검출된다. 그런 후에 제어 라인 act_det는 비활성화된다. 이 이벤트는 다른 스타 인터페이스로 전송되고 이들 스타 인터페이스의 스위치 온된(switched-on) 증폭기는 스위치 오프된다. 스타 노드는 임의의 네트워크 노드의 새로운 송신 요청에 반응할 수 있고 네트워크 내에 각각의 데이터 경로 구성을 제공할 수 있는 상태로 다시 변한다.
도 5는 노이즈 펄스를 갖는 네트워크 노드의 예에 의해 신호 파형과 액티비티 검출기(14)로부터 생성된 제어 신호 act_det를 도시하고 있다. 시스템에 의해 허용되는 라인 상의 노이즈 펄스의 최대 주기(N)는 송신 요청이 완전히 검출되는 지연에 영향을 미친다. 지연 T(act_det)는 허용 노이즈 펄스 폭보다 항상 크고, 따라서, 두 이벤트 사이의 구분은 가능하게 된다. 이는 액티비티 검출기(14)에 의해 참작된다.
시간 주기 MD(max)는 하나의 메시지에서 두 레벨 면화 사이의 최대 시간 간격을 나타낸다. 이 최대 시간 간격은 선택된 코딩과 데이터 레이트에 의존한다. 시간 간격 MD(max)가 결정될 수 없는 전송 방법은 액티브 스타 네트워크의 제어를 위한 액티비티의 검출을 사용하는 데 적합하지 않다. 예를 들면, NRZ 코딩을 사용하는 전송 방법에 있어서, 어떤 레벨 변화도 결정되지 않은 시간 주기를 나타낼 수 없다.
액티비티 코드(14)가 신뢰할만한 방법으로 전송의 끝을 검출하기 위해 가질 필요가 있는 시간 간격 T(BI)는 메시지 동안의 최대 펄스 폭 MD(max)보다 더 커야 한다. 단지 이 방법으로만 메시지가 전송되는 동안 접속이 끊기지 않는 것이 보장된다.
시간 간격 T(BI)는 부가적인 안전 시간 간격을 포함하도록 결정된다. 이는 메시지 전송의 끝에 대한 잘못된 검출의 가능성을 줄인다. 이 안전 시간 간격은 다양한 시스템의 부정확성(가령, 디지털 에지 검출 동안 에러를 스캐닝 하는 것, 구성 요소 특성의 드리프트 등) 때문에 필요하다.
일반적으로 액티비티 검출의 원리는 임의 유형의 신호 전송, 가령, 단일 라인 전송에도 적용되고, 대칭적 푸시 풀 전송에만 한정되지는 않는다. 결정적 요소는 액티비티 검출기에 인가되는 로직 레벨이다.
스타 인터페이스의 실시예는 도 6에 도시되어 있다. 라인 쌍은 스위치가능 증폭기(15)의 입력단, 또 다른 스위치가능 증폭기(16)의 출력단, 액티비티 검출기(17) 및 종결 임피던스(18)에 접속된다. 종결 임피던스(18)의 값은 웨이브 저항과 일치하고 그에 따라 올바른 라인 종결을 위해 사용된다. 액티비티검출기(17)가 송신 요청을 검출한 때, 액티비티 검출기(17)는 스위치가능 증폭기(15)의 스위치 입력단(19), AND 게이트(20)의 반전 입력단 및 증폭기(21)를 통해 AND 게이트(20)의 비반전 입력단에 접속된 라인(22)에 인가되는 활성화된 제어 신호를 생성한다. 스위치가능 증폭기(15)가 인에이블될 때, 그것은 데이터를 데이터 라인(23)에 인가하여 노드로 전달한다. 또한, 다른 스타 인터페이스로부터의 데이터도 이 데이터 라인에 의해 수신되고 스위치가능 증폭기(16)를 통해 할당된 라인 쌍으로 전송된다. AND 게이트(20)의 비반전 출력단은 스위치가능 증폭기(16)의 스위치 입력단(24) 및 인버터(25)를 통해 액티비티 검출기(17)의 스위치 입력단(26)에 접속된다. 다른 스타 인터페이스로부터 액티비티 검출기의 입력단(26)을 통해 오는 활성화된 제어 신호는 액티비티 검출기를 작동하지 못하게 하기 위해 사용된다.
도 6에 도시된 스타 인터페이스는 유선 OR 조합(라인(22))을 통해 스타 노드(9)의 다른 스타 인터페이스에 접속된다. 증폭기(21)는 도 6에서 오픈 드레인 증폭기로 구현된다. 이 경우, 스타 노드(9)의 스타 인터페이스는 각각의 라인(22, 23)에 접속되고, 그 결과 두 개의 회로 노드가 형성된다. 게다가, 한편으로는 회로 노드(라인(22))에 접속되고, 또 다른 한편으로는 로직 0 레벨에 접속되는 저항이 제공된다. 각각의 스타 인터페이스의 증폭기(21)와 함께, 이 저항은 유선 OR 조합을 형성한다. 유선 OR 조합이 구현되도록 로직 조합이 AND 게이트(20)에 의해 적절히 적합하게 되었을 때 증폭기(21)를 위한 오픈 컬렉터 회로도 가능하다.
액티비티 검출기(14, 17)의 기능적 구조는 도 7로부터 각각 알 수 있다. 도7은 잡음을 제거하기 위한 필터(27), 에지 검출기(28) 및 액티비티 검출 회로(29)를 포함한다. 라인 쌍(5 내지 8) 상으로 오거나 스위치가능 증폭기의 출력단에 제공되는 신호는 노이즈 펄스 제거를 위해 필터(27)에 인가된다. 필터링된 신호는 에지 검출기(28)에 의해 분석된다. 이 에지 검출기는 액티비티 검출 회로(29)에 에지, 즉 에지 또는 레벨 변화를 통지하는데, 그 회로는 송신 요청, 메시지 또는 메시지의 끝이 제공되는지 여부를 결정한다. 송신 요청, 메시지 또는 메시지의 끝이 제공되는지 여부에 따라, 액티비티 검출 회로(29)는 송신 요청이 있을 때는 활성화되는 제어 신호를 생성하고, 메시지가 있을 때는 이 상태를 유지하며, 메시지의 끝이 검출된 후에는 다시 비활성화 된다. 도 7의 기능적 구조는 이하 기술될 실시예의 디지털 예에 용이하게 도시될 수 있다. 또한 기술될 실시예의 아날로그 예로는 도 7의 기능 블록이 아주 명료하게 지정될 수는 없다.
제 1 디지털 액티비티 검출기의 실시예의 예가 도 8에 도시되어 있다. 도 8에 도시되어 있는 모든 스위치 요소는 공통 클럭(clk)을 가질 필요가 있다. 이 클럭 신호의 주파수는 데이터 신호의 충분한 오버샘플링이 보장되도록 선택된다. 데이터 스트림 내의 일정한 레벨의 최단 시간 간격이 TB로 주어진 경우, 스타 노드 내의 클럭 신호 주기는 TB/2를 초과해서는 안 된다. 도 8에 도시된 디지털 회로는 필터(30), 송신 요청 메모리(32)를 구비한 에지 검출기(31)와 액티비티 검출 회로 및 액티비티의 끝을 검출하기 위한 노액티비티(no-activity) 검출 회로(33)를 포함한다.
필터(30)는 단지 라인 쌍 상의 순간 노이즈 펄스에 의해 생성된 에지가 회로내의 로직 다운스트림에 의해 네트워크 노드의 송신 요청으로서 해석되는 것을 막는다. 그러한 필터는 가령, 다운스트림 평가 로직을 갖는 시프트 레지스터(이를테면, 세 개의 샘플 값을 위한)를 포함할 수 있다. 그런 다음, 다운 스트림 평가 로직은 에지 검출기(31)의 일부를 형성한다. 샘플 값은 쉬프트 레지스터를 통과하면서 항상 가장 오래된 값을 새로운 샘플 값이 취해지는 순간 드럽 아웃(dropping out)시킨다. 에지 검출기(31)는 시프트 레지스터 내에 저장된 값을 해석하여 하나의 레벨 변화(하나의 에지)가 전송 네트워크 노드에 의해 실제로 야기되는지 여부를 정할 것이다. 제 2 샘플 값으로부터 제 3 샘플 값으로의 레벨 변화가 발생했을 때, 후속 샘플 값이 이 레벨의 변화를 확인할 때까지 에지는 인식한 것으로서 평가되지 않을 것이다(그런 다음 샘플 값 2와 3은 같은 값을 갖는다.). 제 2 값이 다른 경우, 즉 제 3 샘플 값이 제 1 샘플 값과 같은 값을 가질 경우에만 에지 검출기(31)에 의해 노이즈로 해석되고, 에지 인식은 신호화되지 않는다.
필터(30) 및 에지 검출기(31)는 더 고가의 장비를 형성할 수 있다. 더 많은 샘플 값을 포함함으로써, 노이즈 신호가 액티비티 검출 회로를 활성화 하여 유도하지 않는 신뢰도가 증진될 수 있다. 그러나, 필터(30) 및 에지 검출기(31)는 해석을 위해 무한정 많은 샘플 값을 포함해서는 안 되는데, 이는 그 결과 신호 에지 발생과 제어 신호 활성화 사이의 시간 지연이 증가되기 때문이다.
도 8에 도시된 액티비티 검출기 내의 신호 파형을 도시하는 도 9를 이용하면 클럭(clk) 주파수가 같은 동안 필터에 의해 야기된 지연을 감소시키는 가능성은 다음과 같이 설명된다. 클럭(clk)의 상승 및 하강 에지는 신호 샘플링을 위해 사용된다. 그 결과, 같은 시간 간격 내의 샘플 값의 수는 두 배가 될 수 있다. 입력 신호 rec_data의 레벨 변화의 발생과 에지 검출기(31)의 출력 신호 ED 내의 펄스 발생 사이의 시간 간격은 그 결과 줄어들게 된다. 출력 신호 ED 내의 펄스는 액티비티 검출 회로의 클럭 신호 clk와 동기화되고 하나의 클럭 주기 동안 제공된다.
노이즈 제거용 필터(30)가 아날로그 형태로 구현될 수도 있고 디지털 필터(30)가 업스트림(upstream), 아날로그 필터(로우 패스 필터)에 의해 보상될 수도 있는 것을 알 수 있다.
에지가 에지 검출기(31)에 의해 인식된 경우, 즉, 그 출력 신호 ED가 활성화된 경우, 이 정보는 송신 요청 메모리(32)에 저장된다. 이 메모리는 가령, 동기 세트 입력단을 통해 인가될 수 있다. 송신 요청 메모리(32)의 출력 신호는 제어 신호 act_det인데, 이는 전술한 바와 같이 자신의 스타 인터페이스 뿐 아니라 스타 노드(9)의 다른 스타 인터페이스를 제어하기 위해 사용된다.
송신 요청 메모리는 노액티비티 검출 회로(33)가 액티비티의 끝을 결정하고 그런 다음에 동기 리셋 입력단(60)을 통해 송신 요청 메모리(32)를 리셋할 때까지 제어 신호 act_det를 활성화 상태를 유지한다. 그런 후에, 제어 신호 act_det는 비활성화 된다.
노액티비티 검출 회로(33)는 링크(34)를 통한 송신 요청 메모리에 의한 활성화 후에 또 다른 레벨 변화(액티비티)가 출력 신호에서 발생하는지 여부를 확인한다. 이들 레벨 변화는 전술한 바와 같이 에지 검출기(31)의 출력 신호 내의 펄스에 의해 나타난다. 도 9의 신호 rec_data는 노이즈 N을 포함하는데, 이는 에지 검출기에 의해 그러한 것으로서 인식되고 에지 검출기(31)의 출력 신호 내의 펄스를 유발하지 않는다. 펄스가 주어진 간격 동안 더 이상 발생하지 않을 때만 노액티비티 검출 회로(33)는 그 출력 신호를 활성화시킨다. 그런 다음, 이 출력 신호는 현재 메시지의 끝이 도달되었다는 것을 신호로 보낼 것이고 송신 요청 메모리(32)를 리셋할 것이다.
노액티비티 검출 회로(33)는 트리거된 후에 가변 조밀도(카운트 폭)로 내부 카운트 증가를 개시하는 카운터일 수도 있다. 오버플로우 조건을 낮춤으로써, 시간 간격은 카운터가 자신의 출력 신호를 활성화시키는 시간 경과 후 규정될 수 있다. 또한 카운터는 "경과 시간" 카운터로서 구성될 수 있는데, 이는 사전규정된 최초 카운트에서 시작하고 하한(예를 들면, 0)에 도달했을 때 그에 따라 그 출력 신호를 활성화시킨다.
에지 검출기(31)의 출력 신호 ED는 노액티비티 검출회로(33)가 카운터로서 구현될 때 카운터를 최초 상태로 리셋팅하기 위해 사용된다. 그 결과, 카운터의 "경과 시간" 조건은 에지 검출기(31)의 출력 신호 내의 펄스가 충분히 짧은 간격에서 서로를 따르지 않는 한 만족되지 않을 것이다. 이들 간격은 메시지의 유형 및 데이터 레이트의 유형에 의해 규정된다. 또한, 두 레벨 변화 사이에서 발생하는 코딩된 메시지 내의 가능한 제일 긴 시간 간격의 발생이 카운터가 그 "경과 시간" 카운트에 도달했다는 사실을 유도해서는 안 된다.
따라서, 이 간격의 결정은 메시지 코딩의 유형에 적합하게 되어야 하고 그에 따라 카운터가 구성되어야 한다. 이는 가령, 프로그램 가능 "시간 경과" 카운트또는 시작 카운트 각각을 통해 달성된다. 또한 구성가능 클럭 디바이더에 의해 클럭(clk)을 위한 카운트 폭을 설정하여 카운터에 그에 따른 적합한 카운트 클럭이 제공되도록 하는 것도 가능하다.
노액티비티 검출 회로(33)의 인에이블링은 접속부(34)를 통해 송신 요청 메모리에 의해 달성된다. 전술한 바와 같이, 라인 쌍(5 내지 8) 상의 제 1 에지(송신 요청)는 메시지의 후속 전송을 위해 스타 인터페이스 내의 스위치가능 증폭기를 세팅하기 위해 사용된다. 그러므로, 송신 요청은 실제 메시지보다 소정 시간 간격 전에 만들어져서 스타 노드(9) 내의 증폭기가 스위칭될 수 있고 실제 메시지 전송이 개시되기 전에 하나의 네트워크 노드에서 다른 네트워크 노드로 메시지를 전송하도록 스타 노드 내의 접속 경로가 형성될 수있다. 따라서, 신호 rec_data의 제 1 신호 에지(도 9를 참조. 에지 검출기(31)의 출력 신호 ED 내의 제 1 펄스)와 메시지에 의해 야기된 제 1 신호 에지(도 9 참조. 에지 검출기(31)의 출력 신호 내의 제 2 펄스) 사이에서 소정 시간 간격이 경과할 수 있는데, 이는 노액티비티 검출 회로(33)의 규정된 시간 간격보다 더 트다. 이 경우 노액티비티 회로(33)는 메시지가 송신 네트워크 노드에 의해 시작되기 전에 접속을 다시 종결시킬 것이다. 이는 부가적인 인에이블 제어 회로(35)에 의해 방지질 수 있다. 이는 신호 rec_data 내의 제 2 레벨 변화가 발생할 때까지 노액티비티 검출 회로(33)가 링크(36)(도 10 참조. 인에이블 신호 EN)를 경유하여 인에이블되도록 허용하지 않는다.
도 11은 도 10에 도시된 액티비티 검출기 내의 다양한 신호 파형을 도시하고 있다. 이 도면에서 보는 바와 같이, 노액티비티 검출 회로(33)를 위한 인에이블신호 EN은 데이터 메시지의 제 1 신호 에지가 발생할 때까지 활성화되지 않을 것이다. 따라서, 노액티비티 검출회로는 먼저 메시지의 시작으로부터 액티비티 없이 규정된 간격이 신호 rec_data 내에서 인식될 수 있는지 여부를 검사한다.
아날로그 액티비티 검출기의 또 다른 실시예가 도 12에 도시되어 있다. 아날로그 액티비티 검출기가 스타노드에서 사용될 때, 클럭 소스는 필요하지 않다. 아날로그 액티비티 검출기는 그 입력단(37)에서 신호 rec_data를 수신하는데, 이는 P 채널 MOS 전계 효과 트랜지스터(38)의 게이트 단자와 N 채널 MOS 전계 효과 트랜지스터(39)의 게이트 단자로 유도된다. 트랜지스터(39)의 소스 단자는 그라운드에 접속되고 드레인 단자는 두 개의 N 채널 MOS 전계 효과 트랜지스터(40, 41)의 소스 단자에 접속된다. 트랜지스터(38)의 소스 단자는 전원 VCC에 접속된다. 트랜지스터(38)의 드레인 단자는 두 개의 P 채널 MOS 전계 효과 트랜지스터(42, 43)의 소스 단자에 접속되는데, 그 드레인 단자는 트랜지스터(40, 41)의 드레인 단자, 캐패시터(44)의 단자, N 채널 MOS 전계 효과 트랜지스터(45)의 게이트 단자 및 P 채널 MOS 전계 효과 트랜지스터(46)의 게이트 단자와 공통되는 노드(58)를 갖는다. 트랜지스터(42)의 게이트 단자는 P 채널 MOS 전계 효과 트랜지스터(47)의 게이트 단자와 드레인 단자에 접속되고 N 채널 MOS 전계 효과 트랜지스터(48)의 드레인 단자에 접속된다. 트랜지스터(47)의 소스 단자는 전원 VCC에 접속된다. 트랜지스터(48)의 게이트 단자는 한편으로는 트랜지스터(40)의 게이트 단자에 접속되고, 다른 한편으로는 전원 Vref(49)에 접속된다. 전원(49)의 다른 단자는 트랜지스터(48)의 소스 단자와 마찬가지로 그라운드에 접속된다.
트랜지스터(41, 43)의 게이트 단자와 트랜지스터(45, 46)의 드레인 단자는 제어 신호 act_det를 전달하는 아날로그 액티비티 검출기의 출력단(50)을 형성한다. 트랜지스터(46)의 소스 단자는 전원 VCC에 접속되고 트랜지스터(45)의 소스 단자는 캐패시터(44)의 다른 단자와 마찬가지로 그라운드에 접속된다.
도 12에 도시된 아날로그 액티비티 검출기 내의 트랜지스터의 다양한 기능은 도 13에 도시된 기능도를 이용하여 설명될 수 있다. 가변 저항(51)은 전원(49)과 트랜지스터(42, 47, 48)에 의해 형성되고 가변 저항(52)은 전원(49)과 트랜지스터(40)에 의해 형성된다. 트랜지스터(38)는 스위치(53)를, 트랜지스터(43)는 스위치(54)를, 트랜지스터(51)는 스위치(55)를, 그리고 트랜지스터(39)는 스위치(56)를 각각 나타낸다. 트랜지스터(45, 46)는 인버터(57)를 형성한다.
디지털 액티비티 검출기의 실시예의 예와 대조적으로, 메시지가 전송되지 않을 때 입력단(37)에서는 로우 전압 레벨(로직 "0")이 나타난다. 이러한 제 1 단계 Z1(초기 상태)을 이용하여 로우 전압 레벨(rec_data = 0, act_det = 0)이 입력단(37) 및 출력단(50)에 제공된다. 트랜지스터(38)는 이 단계에서 턴 온(turn on)되고 트랜지스터(39)는 턴 오프(turn off)된다. 또한 출력단(50)이 로우 전압 레벨이기 때문에, 이 단계에서는 트랜지스터(43)가 턴 온되고 트랜지스터(41)는 턴 오프된다. 캐패시터(44)는 트랜지스터(38, 43)를 통해 양의 전원 VCC까지 충전된다. 트랜지스터(41, 43)의 드레인 단자 사이의 노드(58) 상에는 신호 Z2가 제공되는데(도 14 참조), 이 단계에서 하이 전압 레벨을 갖는다.
도 13의 기능도를 참조하면, 제 1 단계 Z1에서, 스위치(53, 54)는 클로즈되고 스위치(55, 56)는 오픈된다. 캐패시터는 스위치(53, 54)를 통해 충전된다.
입력단(37)에서 레벨의 변화가 있는 경우, 즉, 신호가 하이 전압 레벨을 갖는 경우, 트랜지스터(38)는 턴 오픈되고 트랜지스터(39)는 턴 온된다. 그에 따라 일정한 전류가 트래지스터(40)의 드레인 단자를 통해 흐를 것이고, 캐패시터(44)는 방전되게 된다.
제 2 단계 Z2(도 4와 비교)에서는 순간적 노이즈 펄스가 있다. 이는 하이 전압 레벨(로직 "1")이 일시적으로 신호 rec_data 내에서 발생한다는 것을 의미한다. 그러한 노이즈 펄스는 필터에 의해 제거되는데, 이는 캐패시터(44) 및 트랜지스터(40)의 저항에 의해 결정된다. 노이즈 펄스가 아주 순간적일 경우, 노드(58)에서의 전압은 트랜지스터(45, 46)에 의해 형성된 출력단이 상태를 변화시키는, 즉 출력단(신호 act_det)(50)을 하이 신호 레벨로 유도하는 스위칭 임계값에 도달하지 못한다. 결과적으로 출력단(50) 상의 신호는 순간적 노이즈 펄스 발생시 비활성화된다. 순간적인 노이즈 펄스가 끝난 후, 입력단(37)에서의 로우 신호 레벨로 인해 캐패시터(44)가 턴 온 트랜지스터(38, 43)를 통해 매우 급속히 재충전된다.
제 2 단계 Z2에서, 도 13에서의 스위치(53, 55)는 오픈되고 스위치(56)는 클로즈된다. 방전 전류는 캐패시터(44)로부터 저항(52)과 스위치(56)를 통해 그라운드로 흐른다. 캐패시터(44)와 저항(52)은 방전의 시정수를 결정한다.
네트워크 노드가 전송 요청을 생성한 경우(제 3 단계 Z3), 입력단(37)에서의 전압 레벨은 적어도 시간 간격 T(act_det) 길이 동안 하이(high)이다(도 14와 비교되는 반전된 입력 레벨을 고려하면서 도 5 와 비교). 따라서, 트랜지스터(39, 40)를 통한 방전으로 인해, 노드(58)에서의 전압은 트랜지스터(인버터)(45, 46)로의 출력단의 임계값 아래로 떨어진다. 출력(50)은 하이 신호 레벨로 변하는데, 즉, 송신 요청을 나타내는 제어 신호가 활성화되는 것이다. 그 결과, 트랜지스터(43)는 턴 오프되고 트랜지스터(41)는 턴 온된다. 트랜지스터(41, 39)를 통해 캐패시터(44)는 급속히 완전하게 방전된다(ZW의 파형을 참조). 그에 따라, 회로는 안정 상태에 도달하고, 이는 액티비티를 나타낸다.
도 13에 도시된 기능도에서, 제 3 단계 Z3는 다음과 같이 설명된다. 입력단(37)에서의 신호 레벨이 로직 "1"로 변화한 후, 스위치(53)는 오픈되고(스위치(55)는 당분간 오픈 상태로 남아 있음) 스위치(56)는 클로즈된다. 방전 전류는 캐패시터(44)로부터 저항(52) 및 스위치(56)를 통해 그라운드로 흐른다. 인버터(57)에 의해 결정된 스위칭 임계값에 도달한 후, 스위치(54)는 오픈되고 스위치(55)는 클로즈된다. 따라서, 스위치(55, 56)를 통한 그라운드의 증폭된 방전이 존재하게 된다.
실제 메시지의 전송 동안, 입력단(37)에 로우 전압 레벨이 존재하는 시간 간격이 있다. 이들 시간 간격은 메시지의 일부를 형성하고, 그에 따라 입력단(50)에서의 신호 레벨의 변화를 초래해서는 안 된다. 전술한 바와 같이, 노드(37)에서의 로우 입력 레벨은 트랜지스터(38)가 오픈되고 트랜지스터(39)가 클로즈된다. 결과적으로, 캐패시터는 트랜지스터(39, 41)에 의해 형성된 경로를 통해 더 이상 방전될 수 없다. 트랜지스터(38, 42)를 통해 캐패시터(44)는 전원(49)에 따른 일정한 전류로 충전된다(제 4 단계 Z4). 트랜지스터(47, 42)는 제 4 단계에서 트랜지스터(42)를 통하여 흐르는 전류가 제 2 단계 또는 제 3 단계에서 트랜지스터(40)를 통한 캐패시터(44)의 방전을 초래하는 전류 각각보다 더 적도록 치수가 정해지게 된다. 그 결과, 입력단(37)에서의 로우 전압 레벨이 출력단(50)에서의 신호 레벨의 변화를 유도하지 않는 시간 간격으로 주기가 설정될 수 있다. 그러므로, 액티비티 검출기는 로우 전압 레벨을 갖는 시간 간격이 소정의 주기를 초과하지 않는 한 활성화된 상태로 남아 있게 된다.
따라서, 트랜지스터(42)를 통한 캐패시터(44)의 충전 동작은 트랜지스터(40)를 통한 방전 보다 더 느리게 된다. 데이터 전송 동안의 장애는 마치 로우 전압 레벨과 같이 출력단(50)에서의 제어 신호 act_on에 영향을 미치지 않는다. 입력단(50)에서의 후속하는 하이 전압 레벨은 캐패시터(44)가 트랜지스터(41, 39)를 통해 급속히 방전되고 인식 회로가 여전히 안정 상태에 있도록 한다.
또한, 제 4 단계 Z4도 기능도 13을 참조하여 설명될 수 있다. 저항(51)은 입력단에서 하이 레벨로부터 로우 전압 레벨로의 변화 후, 스위치(56)가 오픈되고 스위치(53)가 클로즈된 후, 캐패시터(44)가 전원 VCC에 의해 천천히 충전되도록 선택된다.
입력단(37)에서의 입력 신호 rec_data가 연속적으로 로우 전압 레벨을 계속가져서, 캐패시터(44)의 영구적 충전 동작의 결과로 트랜지스터(44, 45)에 의해 형성된 출력단의 스위칭 임계값이 초과되는 때에만, 출력단(50)에서의 출력 신호가 로우 신호 레벨로 변하게 된다(제 5 단계 Z5). 이는 라인에서 액티비티의 끝이 검출되었음을 의미한다.
도 13에 도시된 기능도에서, 스위칭 임계값이 초과된 후에 제 5 단계에서 스위치(55, 56)는 오픈되고 스위치(53, 54)는 클로즈된다. 그런 다음, 캐패시터(44)는 스위치(53, 54)를 통해 충전된다.
송신 요청 및 데이터 레이트와 코딩에 적절한 메시지 끝의 검출에 대한 신속한 반응에 대한 요구를 만족시키기 위해, 트랜지스터(40, 42)의 저항은 적절히 크기가 정해진다. 검출기의 응답 시간을 결정하는 트랜지스터(40)의 저항(도 13의 저항(52)과 일치함)은 액티비티의 끝으로 간주되는 시간 간격에 대해 표준인 트랜지스터(42)의 저항(도 13의 저항(51)과 일치함)보다 더 작다.
도 12 내에 도시된 전원(49)은 트랜지스터 다이오드 회로에 접속된 기준 전원에 의해 구현될 수 있다.
메시지 내에서 발생하고 일정 레벨 및 턴 오프 요구를 갖는 시간 간격 사이의 차(규정된 길이를 초과하는 액티비티 없는 간격)는 전술한 것과 같은 다양한 트랜지스터의 치수에 의해 보장된다. 그러나, 시간 간격은 전송이 실행되는 데이터 레이트에 의존한다. 그럼에도 불구하고 트랜지스터가 고정 크기를 가질 때, 도 12에 도시된 액티비티 검출기를 융통성 있게 다른 데이터 레이트로 설정하기 위해, 전원(49)은 프로그램으로써 제어가능하도록 구성될 수 있다. 조정가능 충전 전류덕분에 캐패시터(44)의 충전 시정수가 구성될 수 있다. 액티비티 검출 회로를 원하는 데이터 레이트로 프로그래밍하는 것은 전원(49)에서 가령, 기준 전압을 설정하기 위한 부가적인 제어 라인에 의해 구현될 수 있다.
또한, 트랜지스터(47)는 전원으로 대체될 수 있다. 캐패시터(44)는 개별 요소로서 제공될 필요는 없지만, 트랜지스터(45,46)의 입력 캐패시턴스를 형성하는 기생 캐피시턴스에 의해 형성될 수도 있다.
아날로그 액티비티 검출을 위한 또 다른 실시예는 도 15에 도시된다. 도 12와 비교할 때, 회로는 그 소스 단자가 트랜지스터(43)의 드레인 단자에만 접속되고 그 게이트 단자는 트랜지스터(42)의 게이트 단자에만 접속되며 그 드레인 단자는 트랜지스터(41)의 드레인 단자, 트랜지스터(45, 46)의 게이트 단자 및 캐패시터(4)의 단자에만 접속되는 또 다른 P 채널 전계 효과 트랜지스터(59)를 포함한다. 한편, 도 15는 도 12와 비교할 때 트랜지스터(40, 42)의 드레인 단자와 트랜지스터(45, 46)의 게이트 단자 사이에 접속을 갖지 않는다. 트랜지스터(59)는 캐패시터(44)의 충전 동작 동안 시정수를 증가시키는데, 즉, 노드(58)에서의 전위를 증가시키는 데 오랜 시간이 걸린다. 이는 라인 상의 노이즈 펄스에 대한 회로의 면역성을 증가시킨다.
본 발명은 높은 데이터 레이트와 상호 데이터를 교환하는 많은 네트워크 노드를 갖는 네트워크에서 스타 노드가 스타 노드 내의 증폭기의 재구성을 빨리 수행하는 것을 가능하게 하고, 가능한 가장 짧은 구성 시간과 의도하지 않은 구성을 초래하지 않는 장애에 대한 높은 강인성(robustness)에 대한 요구를 만족시킨다.

Claims (8)

  1. 복수개의 네트워크 노드와 하나의 스타 노드(star node)를 포함하는 네트워크에 있어서,
    상기 스타 노드는,
    적어도 두 네트워크 노드의 직접 접속을 위해 제공되고,
    적어도 하나의 네트워크 노드에 할당된 다수의 스타 인터페이스 - 상기 스타 인터페이스는 상기 할당된 네트워크 노드로부터 전송되는 메시지 신호 내의 액티비티(activities)를 검출하고 적어도 하나의 액티비티에 따라 상기 할당된 네트워크 노드로부터 다른 스타 인터페이스로 또는 다른 스타 인터페이스로부터 상기 할당된 노드로 메시지 신호를 전송하기 위한 액티비티 검출기를 포함함 - 를 포함하는
    네트워크.
  2. 제 1 항에 있어서,
    각각의 스타 인터페이스는 제 1 및 제 2 스위칭 요소를 더 포함하고,
    활성화된 상태에서 상기 제 1 스위칭 요소는 메시지를 상기 할당된 네트워크로부터 상기 다른 스타 인터페이스로 전송하며,
    활성화된 상태에서 상기 제 2 스위칭 요소는 메시지를 상기 다른 스타 인터페이스로부터 상기 할당된 네트워크 노드로 전송하고,
    하나의 스타 인터페이스의 상기 액티비티 검출기는 메시지가 상기 할당된 네트워크 노드로부터 발생할 때 상기 제 1 스위칭 요소를 활성화시키고 상기 제 2 스위칭 요소를 비활성화시키며, 메시지가 다른 네트워크 노드로부터 발생할 때 상기 제 1 스위칭 요소를 비활성화시키고 상기 제 2 스위칭 요소를 활성화시키는 것
    을 특징으로 하는 네트워크.
  3. 제 2 항에 있어서,
    상기 액티비티 검출기는
    메시지 신호 내의 에지(edge) 또는 플랭크(flank)를 검출하기 위한 에지 검출기와,
    검출된 플랭크 또는 에지에 기초하여 송신 요청, 메시지 또는 메시지의 끝이 제공되는지 여부를 결정하기 위한 액티비티 검출 회로
    를 포함하는 네트워크.
  4. 제 3 항에 있어서,
    상기 액티비티 검출 회로는 송신 요청 메모리와 노액티비티 검출 회로(a no-activity detection circuit)를 포함하고,
    상기 송신 요청 메모리는 송신 요청을 나타내는 액티비티가 발생할 때 자신의 메모리 내용을 변화시키고, 상기 메모리 내용은 상기 스위칭 요소의 활성화 및 비활성화를 위한 제어 신호를 형성하며,
    상기 노액티비티 검출회로는 액티비티의 발생 없는 소정의 시간 주기 후 상기 송신 요청 메모리를 리셋시키는 것
    을 특징으로 하는 네트워크.
  5. 제 4 항에 있어서,
    상기 액티비티 검출 회로는 상기 송신 요청을 나타내는 또 다른 액티비티 이후 상기 노액티비티 검출 회로를 인에이블시키는 인에이블 제어 신호를 포함하는 것
    을 특징으로 하는 네트워크.
  6. 제 2 항에 있어서,
    상기 액티비티 검출기는
    제 1 및 제 2 스위칭 트랜지스터 - 상기 제 1 또는 제 2 스위칭 트랜지스터는 메시지 신호에 따라 그 중 하나가 클로즈되도록 구성됨 - 를 포함하고,
    적어도 상기 제 1 스위칭 트랜지스터를 통해 충전될 수 있고 상기 제 2 트랜지스터를 통해 방전될 수 있는 캐패시터를 포함하는 것
    을 특징으로 하는 네트워크.
  7. 제 6 항에 있어서,
    상기 액티비티 검출기는
    제 3 및 제 4 스위칭 트랜지스터 - 상기 제 3 또는 제 4 스위칭 트랜지스터는 상기 출력 신호에 따라 그 중 하나가 클로즈되도록 구성됨 - 와,
    상기 제 3 스위칭 트랜지스터와 병렬로 접속된 제 1 가변 저항 및 상기 제 4 스위칭 트랜지스터와 병렬로 접속된 제 2 가변 저항과,
    출력단에 접속된 인버터
    를 포함하고,
    송신 요청을 나타내는 액티비티 동안, 충전된 캐패시터는 상기 제 2 및 제 4 스위칭 트랜지스터를 통해 방전되고, 메시지의 끝에서, 상기 캐패시터는 상기 제 1 및 제 3 스위칭 트랜지스터를 통해 충전되는 것
    을 특징으로 하는 네트워크.
  8. 복수개의 네트워크 노드를 포함하는 네트워크 내의 스타 노드에 있어서,
    적어도 두 네트워크 노드의 직접 접속을 제공하기 위해 배열되고,
    적어도 하나의 네트워크 노드에 할당되는 다수의 스타 인터페이스 - 상기 다수의 스타 인터페이스는 상기 할당된 네트워크 노드로부터 전송되는 상기 메시지 신호 내의 액티비티를 검출하고 적어도 하나의 액티비티에 따라 상기 메시지 신호를 상기 할당된 네트워크 노드로부터 상기 다른 스타 인터페이스로 또는 다른 스타 인터페이스로부터 상기 할당된 네트워크 노드로 전송하기 위한 각각의 액티비티 검출기를 포함함 - 를 포함하는
    스타 노드.
KR1020010047862A 2000-08-10 2001-08-09 네트워크 및 스타 노드 KR100793451B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE10039838A DE10039838A1 (de) 2000-08-10 2000-08-10 Aktivitätsdetektion in einem Sternknoten mit mehreren gekoppelten Netzknoten
DE10039838.3 2000-08-10

Publications (2)

Publication Number Publication Date
KR20020013733A true KR20020013733A (ko) 2002-02-21
KR100793451B1 KR100793451B1 (ko) 2008-01-14

Family

ID=7652495

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020010047862A KR100793451B1 (ko) 2000-08-10 2001-08-09 네트워크 및 스타 노드

Country Status (7)

Country Link
US (1) US7035224B2 (ko)
EP (1) EP1179921B1 (ko)
JP (1) JP2002101117A (ko)
KR (1) KR100793451B1 (ko)
CN (1) CN1227871C (ko)
DE (2) DE10039838A1 (ko)
ES (1) ES2273749T3 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100703688B1 (ko) * 2004-10-18 2007-04-05 삼성전자주식회사 다수의 네트워크 정보를 선택적으로 표시하는 방법 및네트워크 장치

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7870218B2 (en) * 2003-04-09 2011-01-11 Nec Laboratories America, Inc. Peer-to-peer system and method with improved utilization
DE102007050708B4 (de) * 2007-10-22 2009-08-06 Phoenix Contact Gmbh & Co. Kg System zum Betreiben wenigstens eines nicht-sicherheitskritischen und wenigstens eines sicherheitskritischen Prozesses
US20160277208A1 (en) 2015-03-18 2016-09-22 GM Global Technology Operations LLC Vehicle communication system
CN109141389B (zh) * 2018-09-20 2021-03-26 桂林电子科技大学 一种电罗经信号模拟发生器

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4428046A (en) 1980-05-05 1984-01-24 Ncr Corporation Data processing system having a star coupler with contention circuitry
US4663748A (en) * 1984-04-12 1987-05-05 Unisearch Limited Local area network
US4781427A (en) * 1985-09-19 1988-11-01 The Mitre Corporation Active star centered fiber optic local area network
US4700344A (en) * 1986-06-13 1987-10-13 Ncr Corporation Processor overrun circuit
US5434861A (en) * 1989-02-02 1995-07-18 Pritty; David Deterministic timed bus access method
US5073982A (en) * 1989-09-01 1991-12-17 General Electric Company Apparatus for connecting multiple passive stars in a fiber optic network
GB8923351D0 (en) * 1989-10-17 1989-12-06 Stc Plc Multifrequency optical network
US5127067A (en) * 1990-09-10 1992-06-30 Westinghouse Electric Corp. Local area network with star topology and ring protocol
JP2989269B2 (ja) * 1993-11-08 1999-12-13 ブリティッシュ テレコミュニケーションズ パブリック リミテッド コンパニー 光ネットワーク用交差接続
JPH0897782A (ja) * 1994-09-22 1996-04-12 Matsushita Electric Ind Co Ltd 通信回線割付け装置の回線監視方法
US6000003A (en) * 1994-09-29 1999-12-07 Maxim Integrated Products, Inc. Communication circuit having network connection detection capability
AU5550896A (en) * 1995-04-21 1996-11-07 Illinois Institute Of Technology Method and apparatus for distributed queue digital data tran smission employing variable length data slots
US5859837A (en) * 1995-06-07 1999-01-12 Advanced Micro Devices Inc. Flow control method and apparatus for ethernet packet switched hub
US6115032A (en) * 1997-08-11 2000-09-05 Cirrus Logic, Inc. CRT to FPD conversion/protection apparatus and method
JP3566846B2 (ja) * 1997-12-24 2004-09-15 古河電気工業株式会社 多重通信方法
US6198722B1 (en) * 1998-02-27 2001-03-06 National Semiconductor Corp. Flow control method for networks
DE50013628D1 (de) * 1999-09-16 2006-11-30 Philips Intellectual Property Netzwerk mit mehreren Netzknoten und wenigstens einem Sternknoten
DE10016829A1 (de) * 2000-04-06 2001-10-11 Philips Corp Intellectual Pty Auflösung von Medienzugriffskonflikten in Netzwerken mit mehreren Netzknoten und wenigstens einem Sternknoten

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100703688B1 (ko) * 2004-10-18 2007-04-05 삼성전자주식회사 다수의 네트워크 정보를 선택적으로 표시하는 방법 및네트워크 장치

Also Published As

Publication number Publication date
DE50111253D1 (de) 2006-11-30
EP1179921B1 (de) 2006-10-18
CN1338848A (zh) 2002-03-06
US20020048274A1 (en) 2002-04-25
CN1227871C (zh) 2005-11-16
DE10039838A1 (de) 2002-02-21
JP2002101117A (ja) 2002-04-05
ES2273749T3 (es) 2007-05-16
EP1179921A3 (de) 2004-05-19
KR100793451B1 (ko) 2008-01-14
US7035224B2 (en) 2006-04-25
EP1179921A2 (de) 2002-02-13

Similar Documents

Publication Publication Date Title
US5025176A (en) Peak level detection circuit
US5903565A (en) Serial bus system using bitwise arbitration for independently communicating with and controlling individual bus systems
EP0843416B1 (en) Inhibit and status indication apparatus/cicuit
US11469788B2 (en) PS15 base current sampling in synchronous mode
JP2851124B2 (ja) 多重伝送方式
JPH08317018A (ja) デイジタル2導体母線データ通信システム用の故障許容出力段
JP3773956B2 (ja) 差動バスを介してデータを伝送するシステム
EP3657187B1 (en) Fault detection in a low voltage differential signaling (lvds) system
KR100793451B1 (ko) 네트워크 및 스타 노드
US5263049A (en) Method and apparatus for CMOS differential drive having a rapid turn off
US4454383A (en) Asynchronous data transmission method and circuitry
US5315597A (en) Method and means for automatically detecting and correcting a polarlity error in twisted-pair media
US7800406B2 (en) Apparatus, circuit and method of transmitting signal
US6831925B1 (en) Single wire interface with collision detection
US5003556A (en) Squelch circuit
US5878094A (en) Noise detection and delay receiver system
US4680431A (en) Data network interface module with circuitry for disconnecting a module that has lost supply voltage
JPH10163896A (ja) パルス幅検出機能を有する受信スケルチ回路
US5751692A (en) Bus signal detector
JPH03254246A (ja) Lan用伝送システム
CN115792699A (zh) 一种总线故障检测电路
JPH0746210A (ja) 多重伝送システム
JPS61238143A (ja) バス形ネツトワ−ク送信装置
JPS63131214A (ja) クロック断検出回路
JPH0481051A (ja) 受信回路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
N231 Notification of change of applicant
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121226

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20131219

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee