KR200152387Y1 - 클램프신호를 이용한 모니터의 화면 안정화 회로 - Google Patents

클램프신호를 이용한 모니터의 화면 안정화 회로 Download PDF

Info

Publication number
KR200152387Y1
KR200152387Y1 KR2019950035268U KR19950035268U KR200152387Y1 KR 200152387 Y1 KR200152387 Y1 KR 200152387Y1 KR 2019950035268 U KR2019950035268 U KR 2019950035268U KR 19950035268 U KR19950035268 U KR 19950035268U KR 200152387 Y1 KR200152387 Y1 KR 200152387Y1
Authority
KR
South Korea
Prior art keywords
voltage
monitor
transistor
resistor
comparison
Prior art date
Application number
KR2019950035268U
Other languages
English (en)
Other versions
KR970026227U (ko
Inventor
정동원
Original Assignee
구자홍
엘지전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자주식회사 filed Critical 구자홍
Priority to KR2019950035268U priority Critical patent/KR200152387Y1/ko
Publication of KR970026227U publication Critical patent/KR970026227U/ko
Application granted granted Critical
Publication of KR200152387Y1 publication Critical patent/KR200152387Y1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/16Circuitry for reinsertion of dc and slowly varying components of signal; Circuitry for preservation of black or white level
    • H04N5/18Circuitry for reinsertion of dc and slowly varying components of signal; Circuitry for preservation of black or white level by means of "clamp" circuit operated by switching circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Picture Signal Circuits (AREA)

Abstract

본 고안은 모니터의 화면 안정화 회로에 관한 것으로서, 종래에는 마이컴 또는 능동소자로 이루어진 것으로서, 상기 마이컴으로 뮤트(Mute)를 발생시킬 경우, 장치(Device)자체의 처리시간으로 인해 모드절환시 모니터의 화면 디스플레이가 불안정한 상태로 나타나거나, 트랜지스터의 온도 변화에 의한 오동작 발생 가능성을 가지고 있어 모니터의 신뢰성을 떨어뜨리는 문제점이 있었다.
따라서, 본 고안은 상기와 같은 문제점을 해결하기 위해 클램프(CLAMP)신호를 이용하면서 온도 변화에 무관한 비교기를 사용한 뮤트(Mute)회로를 구성시킴으로서, 모드 절환시 안정적인 화면을 디스플레이 시켜 모니터의 신뢰성을 높일수 있는 클램프(CLAMP)신호를 이용한 모니터의 화면 안정화 회로이다.

Description

클램프신호를 이용한 모니터의 화면 안정화 회로
제1도는 종래 모니터의 화면 안정화 회로도.
제2도는 종래 동기 감지부의 파형도.
제3도는 본 고안 클램프 신호를 이용한 모니터의 화면 회로도.
제4도의 (a)-(e)는 노말 동작시의 본 고안 클램프신호를 이용한 모니터의 화면 안정화 회로의 각 출력 파형도.
제5도의 (a)-(e)는 모드절환시의 본 고안 클램프 신호를 이용한 모니터의 화면 안정화 회로의 각 출력 파형도.
* 도면의 주요부분에 대한 부호의 설명
11 : 제1비교부 12 : 제2비교부
본 고안은 모니터의 화면 안정화 회로에 관한 것으로서, 특히 클램프(CLAMP) 신호를 이용하면서 온도 변화에 무관한 비교기를 사용한 뮤트회로를 구성시킴으로써, 모드 절환시 안정적인 모니터의 화면을 디스플레이 시키고자 하는 클램프 신호를 이용한 모니터의 화면 안정화 회로에 관한 것이다.
종래 모니터의 화면 안정화 회로의 구성 및 동작에 대하여 도면 제1도를 참조하여 설명하면 다음과 같다.
먼저, 동기 감지부(1)의 출력단자(a1)는 콘덴서(C1)와 접지저항(R1)을 통해 에미터가 접지된 트랜지스터(Q1)의 베이스 저항(R2)에 접속되고, 상기 트랜지스터(Q1)의 콜렉터는 다이오드(D1)를 통해 전원 전압(Vcc)에 접속됨과 아울러 콘덴서(C2)와 다이오드(D2)의 캐소우드에 접속되며, 상기 다이오드(D2)의 애노우드는 저항(R3)을 통해 상기 전원전압(VCC)에 접속됨과 아울러 트랜지스터(Q2)의 베이스에 접속되고, 상기 트랜지스터(Q2)의 에미터는 콘덴서(C3)를 통해 그라운드와 접속됨과 아울러 다이오드(D3)와 저항(R4)을 통해 전원전압(VCC)에 접속되며, 상기 트랜지스터(Q2)의 콜렉터는 저항(R5)을 통해 트랜지스터(Q3)의 베이스에 접속되며, 상기 트랜지스터(Q3)의 베이스는 저항(R6)과 콘덴서(C4)를 통해 그라운드에 접속되고, 트랜지스터(Q3)의 에미터는 상기 콘덴서(C4)와 저항(R6)의 접속점 및 인가전압(-100V)에 접속되며, 상기 트랜지스터(Q3)의 콜렉터는 브라운관(2)에 접속되어 구성된 것이다.
이와같이 구성된 종래 모니터의 화면 안정화 회로의 동작에 대하여 설명하면 다음과 같다.
먼저, 전원전압(VCC)을 인가하고 트랜지스터(Q3)의 에미터에 인가전압(-100V)을 인가하며, 동기 감지부(1)의 출력단자(a1)에는 동기신호가 있을 경우 저전위 신호가 출력되고, 동기신호가 없을 경우는 고전위 신호를 출력시키도록 미리 설명해 놓는다.
이때, 상기 동기신호가 없어 동기 감지부(1)의 출력단자(a1)에 도면 제2도에서와 같이 일정구간(t1)에서 고전위 신호가 출력되면서 콘덴서(C1)와 저항(R1)에 의해 미분 파형이 만들어지고, 상기 만들어진 미분 파형의 피크치가 저항(R2)을 통해 트랜지스터(Q1)의 베이스에 인가되므로서, 상기 트랜지스터(Q1)가 도통된다.
따라서, 상기 전원전압(VCC)은 저항(R3) 및 다이오드(D2)를 지나므로서, 상기 다이오드(D2)를 도통시키게 된다.
그리고, 상기 전원전압(VCC)은 트랜지스터(Q1)의 콜렉터를 통해 에미터 방향으로 흐르므로서, 트랜지스터(Q2)의 베이스 전위가 상기 트랜지스터(Q1)에미터 전위보다 낮게 되어 피엔피(PNP)트랜지스터의 특성상, 상기 트랜지스터(Q2)도 도통하게 된다.
이때, 상기 트랜지스터(Q2)가 도통됨에 따라 전원전압(VCC)은 저항(R4) 및 다이오드(D3)에 인가되므로서, 상기 트랜지스터(Q2)의 에미터에서 콜렉터 방향으로 전류가 흘러 저항(R5)(R6)을 통해 트랜지스터(Q3)의 에미터인 인가전압(-100V)방향으로 흐르게 된다.
한편, 상기 트랜지스터(Q3)의 베이스에는 저항(R4)(R5)(R6)에 의해 전원 전압(VCC)과 인가전압(-100V)사이의 분압된 전압이 인가되어 상기 트랜지스터(Q3)는 도통상태가 되므로서, 브라운관(2)의 입력단자(G)에 인가 전압(-100V)을 입력시키게 된다.
즉, 상기 브라운관(2)에 높은 그라운드 이하의 전압(-V)이 인가되면 모니터의 화면이 어둡게 되는 특성에 따라 수평 및 수직 동기신호가 없을때에는 상기 모니터의 화면이 어둡게되어 과도상태의 불안한 화면은 사용자의 눈에 보이지 않게 된다.
또한, 도면 제2도의 일정구간(t2)에서와 같이 동일한 수평 및 수직 동기신호가 없을 경우에는 동기 감지부(1)의 출력단자(a1)에 저전위신호가 출력되어 트랜지스터(Q1)(Q2)(Q3)는 모두 오프되므로서, 브라운관(2)에는 아무런 영향을 주지 않게 되면서 상기 브라운관(2)은 수평 및 수직동기신호에 의해 동작하게 되는 것이다.
그러나, 종래 모니터의 화면 안정화 회로는 마이컴 또는 능동소자로 이루어진 것으로서, 상기 마이컴으로 뮤트(Mute)를 발생시킬 경우, 장치(Device)자체의 처리시간으로 인해 모드 절환시 모니터의 화면 디스플레이가 불안정한 상태로 나타나거나, 트랜지스터(Q1)(Q2)의 온도 변화에 의한 오동작 발생 가능성을 가지고 있어 모니터의 신뢰성을 떨어뜨리는 문제점이 있었다.
따라서, 본 고안은 이와같은 문제점을 해결하기 위해 클램프(CLAMP)신호를 이용하면서 온도 변화에 무관한 비교기를 사용한 뮤트(Mute)회로를 구성시킴으로서, 모드 절환시 안정적인 화면을 디스플레이 시켜 모니터의 신뢰성을 높이고자 하는 것이다.
상기 목적 달성을 위한 본 고안 클램프 신호를 이용한 모니터의 화면 안정화 회로의 구성 및 동작에 대하여 첨부된 도면 제3도를 참조하여 설명하면 다음과 같다.
먼저, 동기 프로세서(Sync Processor)로부터 출력되어 플러스(+)단자에 입력되는 클램프(CLAMP)신호(CLP)와 제1전원 전압(B+ 1) 및 저항(R11)(R12)에 의해 발생되어 마이너스(-)단자에 입력되는 제1기준 전압(Vref1)을 비교한 일차 비교전압을 출력시키는 제1비교부(11)와, 상기 제1비교부(11)에서 비교되어 출력된 일차 비교전압의 기울기를 조절시키도록 제2전원 전압(B+ 2)에 연결된 저항(R13) 및 콘덴서(C11)와, 상기 저항(R13) 및 콘덴서(C11)에 의해 기울기가 조절되어 마이너스(-)단자에 입력되는 일차 비교전압과 제1전원 전압(B+ 1) 및 저항(R14)(R15)에 의해 발생되어 플러스(+)단자에 입력되는 제2기준전압(Vref2)을 비교한 이차 비교전압을 출력시키는 제2비교부(12)와, 상기 제2비교부(12)에서 비교되어 출력된 이차 비교 전압이 베이스에 입력됨에 따라 온/오프 동작하는 트랜지스터(Q11)와, 상기 트랜지스터(Q11)의 에미터에 접속된 제3전원 전압(B+ 3)과, 트랜지스터(Q11)의 온/오프 동작에 따라 상기 제3전원 전압(B+ 3)이 베이스에 인가되어 편향 뮤트측을 제어하도록 온/오프 동작하는 트랜지스터(Q12)와, 트랜지스터(Q11)의 온/오프 동작에 따라 스위칭 동작하는 다이오드(D11)와, 상기 다이오드(D11)의 스위칭 동작에 대해 일정단자(G1)측의 인가 전압을 제어하도록 온/오프 동작하는 트랜지스터(Q13)로 구성된 것이다.
상기 미설명 부호 R16∼R21은 저항이다.
이와 같이 구성된 본 고안 클램프 신호를 이용한 모니터의 화면 안정화 회로의 동작에 대하여 설명하면 다음과 같다.
먼저, 제1전원 전압(B+ 1) 및 저항(R11)(R12)에 의해 발생된 제1기준전압(Vref1)을 일정레벨(약1.5∼6V)로 조정시켜 제1비교부(11)의 마이너스(-)단자에 입력시킨 후,
동기 프로세서에서 수평 및 수직 동기신호를 혼합시킨 클램프 신호(CLP)를 제1비교부(11)의 플러스(+)단자에 입력시킨다.
즉, 도면 제4도의 (a)와 같은 클램프신호(CLP)가 제1비교부(11)의 플러스(+)단자에 입력되면서 회로적으로 노말(NORMAL)동작을 할 경우,
상기 제1비교부(11)에서는 단자(+)(-)에 입력된 클램프 신호(CLP) 및 제1기준전압(Verf1)을 비교하여 도면 제4도의 (b)와 같은 일정파형의 일차 비교전압을 출력시키게 된다.
이때, 상기 제1비교부(11)에서 비교되어 출력된 일정파형의 일차 비교전압은 제2전원 전압(B+ 2) 및 저항(R13)과 콘덴서(C11)에 의해 결정된 충전시간(T)과 기울기에 따라 충전 및 방전을 계속하게 되며,
상기 충전시간(T)은
의 식으로 구해지며, 상기 식에서 임의의 전원 전압(B+)은 제1전원전압(B1 +) 및 저항(R14)(R15)에 의해 발생된 제2기준전압(Verf2)보다 낮아야 한다.
따라서, 상기 충전시간(T) 및 기울기에 의해 제1비교부(11)에서 비교되어 출력된 일차 비교전압은 충전 및 방전되면서 제2비교부(12)의 마이너스(-)단자에 입력된다.
이때, 제1전원 전압(B1 +) 및 저항(R14)(R15)에 의해 발생된 제2기준 전압(Verf2)이 상기 제1비교부(11)에서 비교되어 출력된 일차 비교전압보다 높은 상태로 제2비교부(12)의 플러스(+)단자에 입력됨으로서, 상기 제2비교부(12)에서는 입력된 제2기준전압(Verf2) 및 일차 비교전압을 비교시킨후 저항(R16)을 통해 트랜지스터(Q11)의 베이스에 인가시키게 된다.
여기서, 상기 제1 및 제2 비교부(11)(12)의 출력은 오픈 콜렉터(Open Collctor)형으로써 트랜지스터(Q11)의 에미터에 연결된 제3전원 전압(B+ 3)에 따라 도면 제4도의 (c)와 같이 일정파형의 이차 비교전압을 출력시키게 된다.
그러므로, 상기 트랜지스터(Q11)의 콜렉터에 흐르는 전압은 도면 제4도의 (d)와 같이 0이 되면서 트랜지스터(Q12)(Q13)는 오프동작하게 되고, 상기 트랜지스터(Q13)의 콜렉터에 연결된 저항(R20)(R21)에 인가되는 인가전압(-100V)을 제어하므로서, 일정단자(G1)측에서는 도면 제4도의 (e)와 같이 제어된 일정전압(약-20V)이 흐르게 된다.
한편, 도면 제5도의 (a)와 같은 클램프 신호(CLP)가 제1비교부(11)의 플러스(+)단자에 입력되면서 회로적으로 모드절환 동작을 수행할 경우,
상기 제1비교부(11)에서는 단자(+)(-)에 입력된 클램프 신호(CLP) 및 제1기준전압(Vref)을 비교하면서 저항(R13) 및 콘덴서(C11)에 연결된 제2전원전압(B+ 2)의 일정값까지 충전되는 도면 제5도의 (b)와 같은 일정파형의 일차 비교전압을 제2비교부(12)의 마이너스 단자(-)에 출력시키게 된다.
이때, 상기 제2비교부(12)의 플러스 단자(+)에는 제1전원전압(B+ 1) 및 저항(R14)(R15)에 의해 발생된 제2기준전압(Verf2)이 입려되므로, 상기 제2비교부(12)에서는 제2기준전압(Verf) 및 일차 비교전압을 비교시킨후 저항(R16)을 통해 트랜지스터(Q11)의 베이스에 인가시키게 된다.
여기서, 상기 제2비교부(12)의 출력은 오픈 콜렉터형인 트랜지스터(Q11)의 에미터에 연결된 제3전원전압(B+ 3)에 따라 도면 제5도의 (b)에 도시된 바와 같이 제2기준전압(Verf2)보다 높은 지점(동작지점)에서 도면 제5도의 (c)와 같이 로우(Low)인 일정파형의 이차 비교전압을 상기 트랜지스터(Q11)의 베이스에 출력시키게 된다.
그러므로, 상기 트랜지스터(Q11)는 입력된 로우의 이차 비교전압에 의해 온 동작하게 되므로서, 상기 트랜지스터(Q11)의 콜렉터에는 도면 제5도의 (d)와 같이 제3전원전압(B+ 3)이 흐르게 되면서 다이오드(D11)를 도통시키게 된다.
즉, 상기 다이오드(D11)가 스위칭 동작하여 도통되면, 상기 흐르는 제3전원전압(B+ 3)은 트랜지스터(Q13)의 베이스에 인가되고, 이에따라 상기 트랜지스터(Q13)은 온동작을 실시하게 된다.
이때, 상기 트랜지스터(Q13)의 콜렉터에 연결된 저항(R20)(R21)에 인가되는 인가전압(-100V)을 순간적으로 낮게 제어시킴으로서, 일정단자(G1)측에서는 도면 제5도의 (e)와 같이 되어 모니터의 화면을 어둡게 한다.
또한, 상기 트랜지스터(Q11)의 콜렉터에 흐르는 제3전원전압(B+ 3)에 의해 저항(R17)이 베이스에 연결된 트랜지스터(Q12)도 온동작을 하게 된다.
따라서, 상기 트랜지스터(Q12)의 온동작에 따라 제1전원전압(B+ 1) 및 저항 (R18)이 에미터에 연결된 편향 뮤트측은 동작을 정지하게 됨으로서, 모드절환시에 모니터의 화면을 어둡게 시킬뿐만 아니라 편향뮤트측을 동작정지시켜 안정된 화면을 디스플레이 시킬수 있도록 한 것이다.
이상에서 설명한 바와 같이 본 고안은 클램프(CLAMP)신호를 이용하면서 온도 변화에 무관한 비교기를 사용한 뮤트(Mute)회로를 구성시킴으로서, 모드 절환시 안정적인 화면을 디스플레이 시켜 모니터의 신뢰성을 높일수 있는 효과가 있는 것이다.

Claims (1)

  1. 동기 프로세서로부터 출력되어 플러스(+)단자에 입력되는 클램프 신호(CLP)와 제1전원 전압(B+ 1) 및 저항(R11)(R12)에 의해 발생되어 마이너스(-)단자에 입력되는 제1기준 전압(Vref1)을 비교한 일차 비교전압을 출력시키는 제1비교부(11)와, 상기 제1비교부(11)에서 비교출력된 일차 비교전압의 기울기를 조절시키도록 제2전원 전압(B+ 2)에 연결된 저항(R13) 및 콘덴서(C11)와, 상기 저항(R13) 및 콘덴서(C11)에 의해 기울기가 조절되어 마이너스(-)단자에 입력되는 일차 비교전압과 제1전원 전압(B+ 1), 저항(R14), 저항(R15)에 의해 발생되어 플러스(+)단자에 입력되는 제2기준전압(Vref2)을 비교한 이차 비교전압을 출력시키는 제2비교부(12)와, 상기 제2비교부(12)에서 비교되어 출력된 이차 비교 전압이 베이스에 입력됨에 따라 온/오프 동작하는 트랜지스터(Q11)의 온/오프 동작에 따라 스위칭 동작하는 다이오드(D11)와, 상기 다이오드(D11)의 스위칭 동작에 대해 일정단자(G1)측의 인가전압을 제어하도록 온/오프 동작하는 트랜지스터(Q13)로 구성된 것을 특징으로 하는 클램프(CLAMP) 신호를 이용한 모니터의 화면 안정화 회로.
KR2019950035268U 1995-11-23 1995-11-23 클램프신호를 이용한 모니터의 화면 안정화 회로 KR200152387Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019950035268U KR200152387Y1 (ko) 1995-11-23 1995-11-23 클램프신호를 이용한 모니터의 화면 안정화 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019950035268U KR200152387Y1 (ko) 1995-11-23 1995-11-23 클램프신호를 이용한 모니터의 화면 안정화 회로

Publications (2)

Publication Number Publication Date
KR970026227U KR970026227U (ko) 1997-06-20
KR200152387Y1 true KR200152387Y1 (ko) 1999-07-15

Family

ID=19430076

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019950035268U KR200152387Y1 (ko) 1995-11-23 1995-11-23 클램프신호를 이용한 모니터의 화면 안정화 회로

Country Status (1)

Country Link
KR (1) KR200152387Y1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7095633B2 (en) 2003-10-01 2006-08-22 Samsung Electronics Co., Ltd. Power supply system of display apparatus and control method thereof

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7095633B2 (en) 2003-10-01 2006-08-22 Samsung Electronics Co., Ltd. Power supply system of display apparatus and control method thereof

Also Published As

Publication number Publication date
KR970026227U (ko) 1997-06-20

Similar Documents

Publication Publication Date Title
EP0419093B1 (en) Current sensing circuit
EP0580923A1 (en) Circuit for detecting voltage variations in relation to a set value, for devices comprising errors amplifiers
US7342407B2 (en) Temperature compensation circuit and testing apparatus
US4338646A (en) Current limiting circuit
US4081700A (en) Touch control switch circuit with compensation for power supply line fluctuations
US4402029A (en) Protective circuit for output transformer-less circuit
US7064945B2 (en) Capacitive load driving circuit and liquid crystal display
KR950004679A (ko) 용장 배터리 공급에 대한 전력 조정
US5995166A (en) Clamp circuit for clamping a video signal and a circuit for superimposing composite video signals
US6204646B1 (en) Power supply device
KR200152387Y1 (ko) 클램프신호를 이용한 모니터의 화면 안정화 회로
US5477185A (en) IC amplifier with saturation detection
US6407725B1 (en) Apparatus for detecting over current in plasma display panel
US4184087A (en) Window discriminator or voltage range sensor
KR910007544B1 (ko) 자동 휘도 제한 회로
US6204699B1 (en) Voltage detection circuit
KR0146357B1 (ko) 발진기를 포함한 동기 회로
KR0177175B1 (ko) 적분기용 비교기회로
US5148055A (en) Holding circuit for providing a large time constant by using a base current to charge the capacitor
KR100344762B1 (ko) 전원전압의 저전압레벨 검출회로
KR100431336B1 (ko) 히스테리시스형전압감시회로
KR930011180B1 (ko) 전원전압 검출회로
SU1338110A1 (ru) Видеоусилитель
KR920004332Y1 (ko) 전원 출력단의 전압 보호회로
JPH1048268A (ja) ピーク検波回路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
LAPS Lapse due to unpaid annual fee