KR20010099582A - Memory module having connector pins and system board having the same - Google Patents
Memory module having connector pins and system board having the same Download PDFInfo
- Publication number
- KR20010099582A KR20010099582A KR1020000047147A KR20000047147A KR20010099582A KR 20010099582 A KR20010099582 A KR 20010099582A KR 1020000047147 A KR1020000047147 A KR 1020000047147A KR 20000047147 A KR20000047147 A KR 20000047147A KR 20010099582 A KR20010099582 A KR 20010099582A
- Authority
- KR
- South Korea
- Prior art keywords
- memory module
- memory
- connector pins
- pins
- system board
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/02—Disposition of storage elements, e.g. in the form of a matrix array
- G11C5/04—Supports for storage elements, e.g. memory modules; Mounting or fixing of storage elements on such supports
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/16—Handling requests for interconnection or transfer for access to memory bus
- G06F13/1668—Details of memory controller
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/06—Arrangements for interconnecting storage elements electrically, e.g. by wiring
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/14—Structural association of two or more printed circuits
- H05K1/142—Arrangements of planar printed circuit boards in the same plane, e.g. auxiliary printed circuit insert mounted in a main printed circuit
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/10—Details of components or other objects attached to or integrated in a printed circuit board
- H05K2201/10007—Types of components
- H05K2201/10159—Memory
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Coupling Device And Connection With Printed Circuit (AREA)
Abstract
본 발명은 컨넥터핀들을 구비하는 메모리 모듈 및 이 메모리 모듈을 포함하는 시스템 보드에 대하여 기술된다. 메모리 모듈은 메모리 칩들, 콘택핀들 및 콘넥터핀들을 포함한다. 인쇄회로기판 상에 배열되는 다수개의 메모리 칩들은 버스라인을 통하여 전기적으로 연결된다. 버스라인은 메모리 모듈 상의 복수개의 콘택핀들과 컨넥터핀들을 통하여 외부 신호라인과 연결된다. 컨넥터핀들은 배열되는 메모리 칩들의 양측 부분에 위치하고 지그재그형으로 교차하여 배치되고 이웃하는 메모리 모듈의 컨넥터핀들과 연결된다. 그리고, 본 발명의 메모리 모듈을 포함하는 시스템 보드에서 메모리 모듈들이 길이방향으로 인접하여 배치된다. 메모리 모듈 내 컨넥터핀들은 이웃한 모듈의 컨넥터핀들과 연결된다. 따라서, 본 발명은 메모리 모듈의 크기를 크게 하지 않으면서 넓은 밴드위스를 갖는 메모리 모듈을 구현할 수 있으며, 이 메모리 모듈을 포함함으로써 신호 전송속도를 저하시키지 않는 시스템 보드를 제공할 수 있다.The present invention is directed to a memory module having connector pins and a system board including the memory module. The memory module includes memory chips, contact pins and connector pins. A plurality of memory chips arranged on a printed circuit board are electrically connected through bus lines. The bus line is connected to an external signal line through a plurality of contact pins and connector pins on the memory module. The connector pins are located at both sides of the memory chips to be arranged, are arranged in a zigzag cross-section, and are connected to the connector pins of neighboring memory modules. In the system board including the memory module of the present invention, the memory modules are disposed adjacent to each other in the longitudinal direction. The connector pins in the memory module are connected to the connector pins of neighboring modules. Accordingly, the present invention can implement a memory module having a wide band whisker without increasing the size of the memory module, and by including the memory module can provide a system board that does not reduce the signal transmission speed.
Description
본 발명은 메모리 모듈 및 이를 포함하는 시스템 보드에 관한 것으로서, 특히 시리얼 버스 구조를 갖는 시스템 보드에서 신호전송과 메모리 확장에 효과적인 메모리 모듈에 관한 것이다.The present invention relates to a memory module and a system board including the same, and more particularly, to a memory module effective for signal transmission and memory expansion in a system board having a serial bus structure.
최근 시스템은 고속 동작을 위하여 시스템 보드 상에 여러 능동 장치들을 장착하고 이들 간의 상호 동작은 시스템버스를 통하여 이루어진다. 시스템버스는 제어버스, 주소버스 그리고 데이터버스들로 나뉘어져 있으며, 이에 연결되는 마이크로 콘트롤러, 메모리 모듈 및 입출력 장치들이 쟁탈적으로 버스 사용을 요구하면서 동작한다. 특히, 메모리 모듈은 그 내부적으로 시리얼 버스 구조를 채용하여 고속동작을 실현하고 있는 데, 메모리 콘트롤러에 의하여 제어된다.In recent years, the system is equipped with a number of active devices on the system board for high speed operation and the interaction between them is performed through the system bus. The system bus is divided into a control bus, an address bus and a data bus, and the microcontroller, memory modules and input / output devices connected to the bus operate in a demanding manner. In particular, the memory module employs a serial bus structure internally to realize high speed operation, which is controlled by the memory controller.
도 1은 종래의 시리얼 버스 구조를 갖는 시스템 보드를 나타내는 도면이다. 이를 참조하면, 시스템 보드(10)는 메모리 콘트롤러(11)와 연결되는 다수개의 메모리 모듈들(12,14,16)을 포함하고, 메모리 모듈들(12,14,16)이 순차적으로 연결되는 시리얼 버스 구조로 설계되어 있다. 즉, 메모리 콘트롤러(11)로부터 출력되는 신호는 버스라인을 통하여 제1 소켓(13)에 꽂힌 제1 메모리 모듈(12)로 전송되고, 제1 메모리 모듈(12)의 출력은 다시 제1 소켓(13)을 통하여 인접한 제2 메모리 모듈(14)로 전송된다. 제2 메모리 모듈(14)로 입력되는 신호와 제2 메모리 모듈(14)에서 출력되는 신호는 제2 소켓(15)을 통하여 전달되고, 제2 메모리 모듈(14)의 출력신호는 이웃한 제3 메모리 모듈(16)로 전송된다. 제3 메모리 모듈(16)의 출력은 제3 소켓(13)을 통하여 출력되어 터미네이션저항(Rterm)에 연결된다. 터미네이션저항(Rterm)은 터미네이션전압(Vterm)에 연결되어 버스라인을 마감처리한다.1 is a diagram illustrating a system board having a conventional serial bus structure. Referring to this, the system board 10 includes a plurality of memory modules 12, 14, and 16 connected to the memory controller 11, and a serial to which the memory modules 12, 14, and 16 are sequentially connected. It is designed as a bus structure. That is, the signal output from the memory controller 11 is transmitted to the first memory module 12 plugged into the first socket 13 through the bus line, and the output of the first memory module 12 is again transmitted to the first socket ( 13 is transmitted to the adjacent second memory module 14. The signal input to the second memory module 14 and the signal output from the second memory module 14 are transmitted through the second socket 15, and the output signal of the second memory module 14 is adjacent to the third Transmitted to the memory module 16. The output of the third memory module 16 is output through the third socket 13 and connected to the termination resistor Rterm. Termination resistor (Rterm) is connected to the termination voltage (Vterm) to finish the bus line.
그런데, 도 1에서 각각의 메모리 모듈(12,14,16)로 입력 또는 출력되는 신호들은 소켓(13,15,17)과 만나는 부위 즉, 메모리 모듈(12,14,16)의 하단부에 배치되는 콘택핀들을 통하여 입출력된다. 시스템의 성능향상 또는 메모리 확장을 위하여 단위 시간당 전송되는 입출력 데이터량을 일컫는 소위 밴드위스(bandwidth)를 크게 하는 경우에, 이들 메모리 모듈들(12,14,16)로 전송되는 신호 라인들의 수도 증가하게 된다. 통상적으로 메모리 모듈의 크기는 콘택핀들의 수에 의하여 한정된다. 그러므로, 증가되는 신호 라인들과 연결되는 메모리 모듈 콘택핀들의 수도 증가하게 되어 메모리 모듈의 크기가 커지는 문제점이 생긴다.However, in FIG. 1, signals input or output to each of the memory modules 12, 14, and 16 are disposed at a portion that meets the sockets 13, 15, and 17, that is, at a lower end of the memory modules 12, 14, and 16. Input and output via contact pins. In order to increase the performance of the system or to increase the so-called bandwidth, which is referred to as the amount of input / output data transmitted per unit time, to increase memory, the number of signal lines transmitted to these memory modules 12, 14, and 16 is increased. do. Typically, the size of the memory module is limited by the number of contact pins. Therefore, the number of memory module contact pins connected to the increasing signal lines increases, thereby causing a problem that the size of the memory module increases.
그리고, 메모리 모듈(12,14,16) 및 소켓(13,15,17)의 크기가 커짐에 따라 시스템 보드(10) 자체의 크기도 커지게 된다. 그리하여 시스템 보드(10) 상에 배치되는 신호 라인의 길이가 길어져서 신호 전송속도가 느려지게 된다. 이를 보완하기 위하여, 시스템 보드(10)의 신호 라인 상에 버퍼(buffer)(미도시)나 리피터(repeater)(미도시)를 추가하여 신호 품질 저하를 막게 되는 데, 이는 시스템의 비용을 증가시키게 된다.As the sizes of the memory modules 12, 14, 16 and the sockets 13, 15, and 17 increase, the size of the system board 10 itself also increases. Thus, the length of the signal line arranged on the system board 10 is long, so that the signal transmission speed is slowed. To compensate for this, a buffer (not shown) or repeater (not shown) is added on the signal line of the system board 10 to prevent signal degradation, which increases the cost of the system. do.
따라서, 메모리 모듈의 크기를 크게 하지 않으면서 넓은 밴드위스를 갖는 메모리 모듈이 필요하다. 그리고, 신호 전송속도를 저하시키지 않는 시스템 보드가 요구된다.Accordingly, there is a need for a memory module having a wide bandwidth without increasing the size of the memory module. There is a need for a system board that does not lower the signal transmission speed.
본 발명의 목적은 메모리 모듈의 크기를 크게 하지 않으면서 넓은 밴드위스를 갖는 메모리 모듈을 제공하는 것이다.An object of the present invention is to provide a memory module having a wide band whiskey without increasing the size of the memory module.
본 발명의 다른 목적은 신호 전송속도를 저하시키지 않는 시스템 보드를 제공하는 것이다.Another object of the present invention is to provide a system board which does not reduce the signal transmission speed.
본 발명의 상세한 설명에서 사용되는 도면을 보다 충분히 이해하기 위하여, 각 도면의 간단한 설명이 제공된다.In order to more fully understand the drawings used in the detailed description of the invention, a brief description of each drawing is provided.
도 1은 종래의 시리얼 버스 구조를 갖는 시스템 보드를 나타내는 도면이다.1 is a diagram illustrating a system board having a conventional serial bus structure.
도 2는 본 발명의 일실시예에 따른 메모리 모듈을 나타내는 도면이다.2 is a diagram illustrating a memory module according to an exemplary embodiment of the present invention.
도 3은 도 2의 메모리 모듈을 채용한 시스템 보드를 나타내는 도면이다.3 is a diagram illustrating a system board employing the memory module of FIG. 2.
도 4는 도 3의 시스템 보드를 입체적으로 나타내는 도면이다.4 is a diagram three-dimensionally showing the system board of FIG.
상기 목적을 달성하기 위하여 본 발명의 메모리 모듈은 인쇄회로기판과, 인쇄회로기판 상에 배열되는 다수개의 메모리 칩들과, 인쇄회로기판의 소정의 영역에메모리 칩들과 전기적으로 연결되는 복수개의 콘택핀들과, 메모리 칩들이 배열되는 영역의 양측으로 메모리 칩들과 전기적으로 연결되는 컨넥터핀들을 구비한다. 바람직하기로, 콘택핀들은 메모리 모듈이 꽂히는 소켓과 만나는 부위에 배치되고 컨넥터핀들은 지그재그형으로 교차하여 배치된다.In order to achieve the above object, the memory module of the present invention includes a printed circuit board, a plurality of memory chips arranged on the printed circuit board, a plurality of contact pins electrically connected to the memory chips in a predetermined area of the printed circuit board, And connector pins electrically connected to the memory chips on both sides of the region where the memory chips are arranged. Preferably, the contact pins are disposed at a location where they meet the socket into which the memory module is inserted, and the connector pins are arranged crosswise in a zigzag shape.
상기 다른 목적을 달성하기 위한 본 발명의 시스템 보드는 메모리 콘트롤러와, 메모리 콘트롤러와 연결되는 다수개의 버스 라인들과, 버스 라인들이 컨넥터핀들을 통하여 연결되는 제1 메모리 모듈과, 제1 메모리 모듈의 길이방향에 인접하여 배치되고 제1 메모리 모듈의 컨넥터핀들을 통하여 출력되는 버스라인들이 컨넥터핀들로 입력되는 제2 메모리 모듈을 구비한다.According to another aspect of the present invention, a system board includes a memory controller, a plurality of bus lines connected to the memory controller, a first memory module to which bus lines are connected through connector pins, and a length of the first memory module. And a second memory module disposed adjacent to the direction and outputted through the connector pins of the first memory module to the connector pins.
바람직하기로, 메모리 모듈들은 인쇄회로기판과, 인쇄회로기판 상에 배열되는 다수개의 메모리 칩들과, 외부적으로 버스라인과 연결되고 내부적으로 메모리 칩들과 전기적으로 연결되며 인쇄회로기판의 소정의 영역에 배치되는 복수개의 콘택핀들과, 메모리 칩들이 배열되는 영역의 양측으로 메모리 칩들과 전기적으로 연결되는 컨넥터핀들을 구비한다. 메모리 모듈 내 컨넥터핀들이 배치되는 양측 중 한측은 메모리 모듈로 입력되는 입력신호들에 연결되는 입력컨넥터핀부이고, 다른 한측은 메모리 모듈에서 출력되는 출력신호들에 연결되는 출력컨넥터핀부이다. 그리하여, 메모리 모듈의 출력컨넥터핀부는 인접한 상기 메모리 모듈의 입력컨넥터핀부와 연결된다. 콘택핀들은 메모리 모듈이 꽂히는 소켓과 만나는 부위에 배치되고 컨넥터핀들은 지그재그형으로 교차하여 배치된다.Preferably, the memory modules include a printed circuit board, a plurality of memory chips arranged on the printed circuit board, an externally connected bus line, an internally electrically connected memory chip, and a predetermined area of the printed circuit board. A plurality of contact pins disposed and connector pins electrically connected to the memory chips on both sides of the region in which the memory chips are arranged. One side of both sides where the connector pins are arranged in the memory module is an input connector pin part connected to input signals input to the memory module, and the other side is an output connector pin part connected to output signals output from the memory module. Thus, the output connector pin portion of the memory module is connected to the input connector pin portion of the memory module adjacent thereto. The contact pins are arranged at the location where the memory module is inserted into the socket and the connector pins are arranged in a zigzag cross.
이와 같은 본 발명의 메모리 모듈은 메모리 모듈 콘택핀들 이외에 추가로 컨넥터핀들을 이용하기 때문에 메모리 모듈의 크기를 줄일 수 있다. 본 발명의 메모리 모듈을 포함하는 시스템 보드는 인접한 메모리 모듈들은 컨넥터핀들끼리 최단 거리로 연결되기 때문에 신호 라인의 부하와 도달거리를 줄여 신호 전송속도를 향상시킨다. 또한, 시스템 보드 상에 배치되는 신호 라인들이 줄어들어 시스템 보드 내에 다른 신호 라인들을 위한 배선 공간을 확보하게 되고, 시스템 보드 자체의 면적을 줄일 수도 있다.Since the memory module of the present invention uses connector pins in addition to the memory module contact pins, the size of the memory module can be reduced. In the system board including the memory module of the present invention, the adjacent memory modules are connected at the shortest distance between the connector pins, thereby reducing the load and the reach of the signal line, thereby improving the signal transmission speed. In addition, the signal lines disposed on the system board is reduced to secure wiring space for other signal lines in the system board, and may reduce the area of the system board itself.
이하, 첨부한 도면을 참조하여 본 발명의 바람직한 실시예를 설명함으로써, 본 발명을 상세히 설명한다. 각 도면에 대하여, 동일한 참조부호는 동일한 부재임을 나타낸다.Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the accompanying drawings. For each figure, like reference numerals denote like elements.
도 2는 본 발명의 일실시예에 따른 메모리 모듈을 나타내는 도면이다. 도 2(a)는 메모리 모듈(20)의 앞면을 나타내는 것으로, 일반적인 메모리 모듈과 마찬가지로 다수개의 메모리 칩들(21,22,23,24)이 장착되고 그 하단부에 메모리 모듈 콘택핀들(25)이 배치된다. 메모리 모듈(20) 내에는 다수개의 메모리 칩들(21,22,23,24) 이외에 로직 칩들을 포함할 수도 있는 데, 본 명세서에서는 기술상의 편의를 위하여 메모리 칩들 만을 포함하는 것에 대하여 기술된다.2 is a diagram illustrating a memory module according to an exemplary embodiment of the present invention. FIG. 2A illustrates a front surface of the memory module 20. Like the general memory module, a plurality of memory chips 21, 22, 23, and 24 are mounted, and memory module contact pins 25 are disposed at a lower end thereof. do. The memory module 20 may include logic chips in addition to the plurality of memory chips 21, 22, 23, and 24, which is described in this specification for the purpose of technical convenience.
도 2(b)는 메모리 모듈(20)의 뒷면을 나타낸다. 메모리 모듈(20)의 뒷면에는 앞면에 부착된 메모리 칩들(21,22,23,24)과 메모리 모듈 콘택핀들(25)이 차지하는 부위를 제외한 메모리 모듈(20)의 양측 부분에 다수개의 컨넥터핀들(connector pins)(26,27)이 배치된다.2B illustrates a rear side of the memory module 20. The rear surface of the memory module 20 includes a plurality of connector pins on both sides of the memory module 20 except for the portions occupied by the memory chips 21, 22, 23, and 24 attached to the front surface and the memory module contact pins 25. connector pins) (26, 27) are arranged.
메모리 모듈(20)로 입출력되는 신호들은 종래의 방식인 메모리 모듈(20)의하단부의 핀들을 통해 전송되는 것 이외에 양측의 컨넥터핀들(26,27)을 통하여도 전송된다. 그리하여 넓은 밴드위스를 갖는 메모리 모듈을 설계하게 함에 있어서 추가되는 버스 라인들은 컨넥터핀들(26,27)을 통하여 외부 버스 라인과 연결된다. 따라서, 메모리 모듈(20)은 종래의 메모리 모듈(도 1, 12,14,16)과는 달리 메모리 모듈 하단부의 핀 수를 증가시키지 않으면서 넓은 밴드위스를 갖게 된다.Signals input and output to the memory module 20 are transmitted through the connector pins 26 and 27 on both sides in addition to the pins of the lower end of the memory module 20 according to the conventional method. Thus, in designing a memory module having a wide bandwidth, additional bus lines are connected to external bus lines through connector pins 26 and 27. Therefore, unlike the conventional memory modules (FIGS. 1, 12, 14, and 16), the memory module 20 has a wide band whistle without increasing the number of pins at the bottom of the memory module.
도 3은 도 2의 메모리 모듈을 채용한 시스템 보드를 나타내는 도면이다. 이를 참조하면, 시스템 보드(30)는 메모리 콘트롤러(31)와 연결되는 다수개의 메모리 모듈들(40,50,60,70)을 포함하고, 각 메모리 모듈들(40,50,60,70)은 일렬로 배치되어 있다. 즉, 제1 및 제2 메모리 모듈들(40,50)의 길이방향으로 제1 메모리 모듈(40)에 바로 인접하여 제2 메모리 모듈(50)이 배치되고, 제 3 및 제4 메모리 모듈들(60,70)의 길이방향으로 제3 메모리 모듈(60)에 바로 인접하여 제4 메모리 모듈(70)이 배치된다. 제1 버스 라인(BUS1) 및 제2 버스 라인(BUS2)은 메모리 모듈 콘택핀들(43,53,63,73)을 통하여 메모리 콘트롤러(31)와 메모리 모듈들(40,50,60,70)을 연결되는 통상의 신호 라인들 이외에 추가되는 신호 라인들을 나타낸다.3 is a diagram illustrating a system board employing the memory module of FIG. 2. Referring to this, the system board 30 includes a plurality of memory modules 40, 50, 60, and 70 connected to the memory controller 31, and each of the memory modules 40, 50, 60, and 70 is provided. It is arranged in a line. That is, the second memory module 50 is disposed directly adjacent to the first memory module 40 in the longitudinal direction of the first and second memory modules 40 and 50, and the third and fourth memory modules ( The fourth memory module 70 is disposed immediately adjacent to the third memory module 60 in the length direction of the 60, 70. The first bus line BUS1 and the second bus line BUS2 connect the memory controller 31 and the memory modules 40, 50, 60, and 70 through the memory module contact pins 43, 53, 63, and 73. Signal lines added in addition to the normal signal lines to be connected are shown.
제1 버스 라인(BUS1)의 신호는 제1 메모리 모듈(40)의 입력컨넥터핀부(41)로 입력되고 제1 메모리 모듈(40) 내부를 통과하여 제1 메모리 모듈(40)의 출력컨넥터핀부(42)로 출력된다. 제1 메모리 모듈(40)의 출력컨넥터핀부(42)의 출력 신호는 제2 메모리 모듈(50)의 입력컨넥터핀부(51)로 입력되고 제2 메모리 모듈(50) 내부를 통과하여 제2 메모리 모듈(50)의 출력컨넥터핀부(52)로 출력된다. 제2 메모리모듈(50)의 출력컨넥터핀부(52)의 출력 신호는 시스템 보드(30) 상의 종단저항(Rterm)에 연결되어 소정의 전압레벨을 갖는다.The signal of the first bus line BUS1 is input to the input connector pin part 41 of the first memory module 40, passes through the first memory module 40, and outputs the output connector pin part of the first memory module 40 ( 42). The output signal of the output connector pin part 42 of the first memory module 40 is input to the input connector pin part 51 of the second memory module 50 and passes through the second memory module 50 so as to pass through the second memory module 50. It is output to the output connector pin 52 of (50). The output signal of the output connector pin portion 52 of the second memory module 50 is connected to the termination resistor Rterm on the system board 30 to have a predetermined voltage level.
제3 및 제4 메모리 모듈들(60,70)도 제1 및 제2 메모리 모듈들(40,50)과 거의 동일하게 연결되어 있다. 여기에서, 제3 메모리 모듈(60)의 출력컨넥터핀부(62)와 제4 메모리 모듈(70)의 입력컨넥터핀부(71)을 구체적으로 살펴보면, 출력컨넥터핀부(62) 내의 핀들은 입력컨넥터핀부(71) 내의 핀들과 최단거리로 연결되어 있다. 이는 버스 라인들(BUS1,BUS2)의 부하를 줄이는 것으로써, 종래의 시리얼 버스 구조(도 1)에서 신호 라인의 길이 증가로 인해 생기던 신호 전송속도의 저하를 줄이게 되는 잇점이 있다.The third and fourth memory modules 60 and 70 are also connected in substantially the same manner as the first and second memory modules 40 and 50. Herein, referring to the output connector pin part 62 of the third memory module 60 and the input connector pin part 71 of the fourth memory module 70 in detail, the pins in the output connector pin part 62 are the input connector pin part ( It is connected to the pins in 71) at the shortest distance. This reduces the load on the bus lines BUS1 and BUS2, thereby reducing the degradation of the signal transmission rate caused by the increase in the signal line length in the conventional serial bus structure (FIG. 1).
도 3의 시스템 보드(30)는 기존의 메모리 모듈 핀들을 통하여 연결되던 신호 라인들을 메모리 모듈들(40,50,60,70) 내부의 컨넥터핀부를 통하여 연결시킬 수도 있다. 그리하여 메모리 모듈 핀들의 수를 줄일 수 있게 되어, 종래의 메모리 모듈 핀 수에 의하여 한정되던 메모리 모듈(40,50,60,70)의 크기를 줄일 수 있다. 따라서, 시스템 보드(30) 상에 배치되는 신호 라인들이 줄어들어 시스템 보드(30)는 다른 신호 라인들을 위한 배선 공간을 확보하게 된다. 또한 시스템 보드(30) 자체의 면적을 줄일 수도 있게 된다.The system board 30 of FIG. 3 may connect signal lines connected through existing memory module pins through connector pin parts of the memory modules 40, 50, 60, and 70. Thus, the number of memory module pins can be reduced, thereby reducing the size of the memory modules 40, 50, 60, and 70, which are limited by the conventional memory module pin numbers. Therefore, the signal lines disposed on the system board 30 are reduced so that the system board 30 reserves wiring space for other signal lines. In addition, the area of the system board 30 itself may be reduced.
도 4는 도 3의 시스템 보드를 입체적으로 나타내는 도면이다. 시스템 보드(100)에는 메모리 콘트롤러(102), 제1 메모리 모듈(104) 및 제2 메모리 모듈(106)이 버스라인들(120)을 통하여 서로 연결되어 있다. 제1 메모리 모듈(104)과 제2 메모리 모듈(106)은 종방향으로 즉, 제1 메모리 모듈(104)의 길이방향으로 인접하여 하나의 소켓(105)에 꽂혀있다. 본 실시예에서는 제1 및 제2 메모리 모듈들이 하나의 소켓에 꽂혀 있는 것으로 기술되고 있으나, 하나의 소켓 이외에 종방향으로 연결된 다수개의 소켓들을 배치하고 이들 각각에 꽂히는 메모리 모듈들을 다수개 포함할 수도 있다. 제1 메모리 모듈(104)와 제2 메모리 모듈(106)은 앞서 설명한 도 2의 메모리 모듈과 거의 동일하다.4 is a diagram three-dimensionally showing the system board of FIG. The memory controller 102, the first memory module 104, and the second memory module 106 are connected to each other through the bus lines 120 in the system board 100. The first memory module 104 and the second memory module 106 are inserted into one socket 105 adjacent in the longitudinal direction, that is, in the longitudinal direction of the first memory module 104. In the present exemplary embodiment, the first and second memory modules are described as being plugged into one socket. However, in addition to one socket, the first and second memory modules may include a plurality of memory modules arranged in a longitudinal direction and inserted into each socket. . The first memory module 104 and the second memory module 106 are substantially the same as the memory module of FIG. 2 described above.
메모리 콘트롤러(102)와 연결되는 버스라인(102)은 제1 메모리 모듈(104)의 입력컨넥터핀들(107a)로 입력되고 메모리 칩들을 통하여 출력컨넥터핀들(107b)로 출력된다. 제1 메모리 모듈(104)의 출력컨넥터핀들(107b)은 제2 메모리 모듈(106)의 입력컨넥터핀들(107a)과 연결된다. 제2 메모리 모듈(106)의 입력컨넥터핀들(107a)과 연결된 버스라인들은 메모리 칩들을 통하여 출력컨넥터핀들(107b)로 출력되고 터미네이션저항(Rterm)을 통하여 터미네이션전압(Vterm)과 연결된다.The bus line 102 connected to the memory controller 102 is input to the input connector pins 107a of the first memory module 104 and output to the output connector pins 107b through the memory chips. The output connector pins 107b of the first memory module 104 are connected to the input connector pins 107a of the second memory module 106. The bus lines connected to the input connector pins 107a of the second memory module 106 are output to the output connector pins 107b through the memory chips and are connected to the termination voltage Vterm through the termination resistor Rterm.
본 발명은 도면에 도시된 일 실시예를 참고로 설명되었으나 이는 예시적인 것에 불과하며, 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 등록청구범위의 기술적 사상에 의해 정해져야 할 것이다.Although the present invention has been described with reference to one embodiment shown in the drawings, this is merely exemplary, and those skilled in the art will understand that various modifications and equivalent other embodiments are possible therefrom. Therefore, the true technical protection scope of the present invention will be defined by the technical spirit of the appended claims.
상술한 본 발명의 메모리 모듈은 메모리 모듈 콘택핀들 이외에 컨넥터핀들을 이용하여 외부 신호라인들과 연결되기 때문에, 메모리 모듈의 크기를 크게 하지 않는다. 그리고, 본 발명의 메모리 모듈을 포함하는 시스템 보드는 인접한 메모리 모듈들은 컨넥터핀들끼리 최단 거리로 연결되기 때문에 신호 라인의 부하를 줄여 신호 전송속도를 향상시킨다. 또한, 시스템 보드 상에 배치되는 신호 라인들이 줄어들어 시스템 보드 내에 다른 신호 라인들을 위한 배선 공간을 확보하게 되고, 시스템 보드 자체의 면적을 줄일 수도 있다.Since the memory module of the present invention is connected to external signal lines using connector pins in addition to the memory module contact pins, the memory module does not increase the size of the memory module. In addition, the system board including the memory module of the present invention improves the signal transmission speed by reducing the load on the signal line since adjacent memory modules are connected at the shortest distance between the connector pins. In addition, the signal lines disposed on the system board is reduced to secure wiring space for other signal lines in the system board, and may reduce the area of the system board itself.
Claims (9)
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW090108508A TW523658B (en) | 2000-04-29 | 2001-04-10 | Memory modules having conductors at edges thereof and configured to conduct signals to and from the memory modules via the respective edges |
JP2001126584A JP4097906B2 (en) | 2000-04-29 | 2001-04-24 | Memory module and system board including the same |
US09/845,550 US6585525B2 (en) | 2000-04-29 | 2001-04-30 | Memory modules having conductors at edges thereof and configured to conduct signals to or from the memory modules via the respective edges |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020000023105 | 2000-04-29 | ||
KR20000023105 | 2000-04-29 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20010099582A true KR20010099582A (en) | 2001-11-09 |
KR100370237B1 KR100370237B1 (en) | 2003-01-29 |
Family
ID=19667715
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR10-2000-0047147A KR100370237B1 (en) | 2000-04-29 | 2000-08-16 | Memory module having connector pins and system board having the same |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100370237B1 (en) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100686011B1 (en) * | 2004-11-29 | 2007-02-23 | 엘지전자 주식회사 | Download System of Setting Information for Audio-Visual Equipment Using Wireless Signal and Method Thereof |
KR100818621B1 (en) * | 2006-08-11 | 2008-04-01 | 삼성전자주식회사 | Memory Module, Socket for Memory Module and Main Board Having The Same |
KR100833601B1 (en) * | 2007-03-07 | 2008-05-30 | 삼성전자주식회사 | Semiconductor memory system and memory module |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07153534A (en) * | 1993-07-06 | 1995-06-16 | Hitachi Maxell Ltd | Circuit board connecting device |
JPH08314800A (en) * | 1995-05-17 | 1996-11-29 | Melco:Kk | Module for memory module connection |
JP2959542B2 (en) * | 1997-11-28 | 1999-10-06 | 日本電気株式会社 | Semiconductor device |
KR100460070B1 (en) * | 1997-12-30 | 2005-08-05 | 주식회사 하이닉스반도체 | Memory modules |
KR100290445B1 (en) * | 1998-09-03 | 2001-06-01 | 윤종용 | Memory module and socket for same |
-
2000
- 2000-08-16 KR KR10-2000-0047147A patent/KR100370237B1/en not_active IP Right Cessation
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100686011B1 (en) * | 2004-11-29 | 2007-02-23 | 엘지전자 주식회사 | Download System of Setting Information for Audio-Visual Equipment Using Wireless Signal and Method Thereof |
KR100818621B1 (en) * | 2006-08-11 | 2008-04-01 | 삼성전자주식회사 | Memory Module, Socket for Memory Module and Main Board Having The Same |
KR100833601B1 (en) * | 2007-03-07 | 2008-05-30 | 삼성전자주식회사 | Semiconductor memory system and memory module |
Also Published As
Publication number | Publication date |
---|---|
KR100370237B1 (en) | 2003-01-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3685736B2 (en) | Memory system | |
US6628538B2 (en) | Memory module including module data wirings available as a memory access data bus | |
KR100340285B1 (en) | Memory module having series-connected printed circuit boards | |
US6545875B1 (en) | Multiple channel modules and bus systems using same | |
US6519173B2 (en) | Memory system | |
KR100351053B1 (en) | Memory Module having termination resistors and system board having multi-channel structure including the same | |
US20110299316A1 (en) | Memory module, method and memory system having the memory module | |
US7778042B2 (en) | Memory system having point-to-point (PTP) and point-to-two-point (PTTP) links between devices | |
KR20010102156A (en) | High capacity memory module with built-in high-speed bus terminations | |
JP4097906B2 (en) | Memory module and system board including the same | |
KR100335501B1 (en) | Memory modules with improved data bus performance | |
US7016212B2 (en) | Memory module and memory system suitable for high speed operation | |
JP4943136B2 (en) | Memory system that can change the configuration of memory modules | |
KR100370237B1 (en) | Memory module having connector pins and system board having the same | |
KR100564570B1 (en) | Memory module having a path for transmitting high-speed data and a path for transmitting low-speed data and memory system having the Memory module | |
KR100539237B1 (en) | Termination providing apparatus and memory system using the same | |
US20030146434A1 (en) | Semiconductor memory device | |
JP4695361B2 (en) | Stacked memory module and memory system | |
KR20060088753A (en) | Printed circuit board of dual in-line memory module and dual in-line memory module using the same | |
JPH07261892A (en) | Memory equipped with fast operation memory module | |
JP2002312087A (en) | Bus system, printed wiring board and electronic device | |
JP2001285317A (en) | Communication system |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20090102 Year of fee payment: 7 |
|
LAPS | Lapse due to unpaid annual fee |