KR20010076333A - 영상 신호용의 감마 보정 회로 및 감마 보정 회로를포함하는 디스플레이 장치 - Google Patents

영상 신호용의 감마 보정 회로 및 감마 보정 회로를포함하는 디스플레이 장치 Download PDF

Info

Publication number
KR20010076333A
KR20010076333A KR1020010002846A KR20010002846A KR20010076333A KR 20010076333 A KR20010076333 A KR 20010076333A KR 1020010002846 A KR1020010002846 A KR 1020010002846A KR 20010002846 A KR20010002846 A KR 20010002846A KR 20010076333 A KR20010076333 A KR 20010076333A
Authority
KR
South Korea
Prior art keywords
circuit
signal
transistor
terminal
gamma correction
Prior art date
Application number
KR1020010002846A
Other languages
English (en)
Inventor
아리미즈아키라
Original Assignee
이데이 노부유끼
소니 가부시끼 가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이데이 노부유끼, 소니 가부시끼 가이샤 filed Critical 이데이 노부유끼
Publication of KR20010076333A publication Critical patent/KR20010076333A/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/20Circuitry for controlling amplitude response
    • H04N5/202Gamma control

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Picture Signal Circuits (AREA)
  • Processing Of Color Television Signals (AREA)
  • Transforming Electric Information Into Light Information (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

감마 보정 회로는 본 신호 처리 회로 및 보정 신호 생성 회로를 포함한다. 본 신호 처리 회로는 영상신호(RGB 신호 : 3원색 신호) Si를 입력하고, 도시하지 않은 소정의 전압과 출력 저항에 따라 신호를 생성한다. 또한, 보정 신호 생성 회로는 복수의 병렬 접속된 전류차동증폭기를 포함하며, 상기 영상신호가 입력되어 각 출력이 상기 본 신호 처리 회로의 신호 생성에 가산되는 구성이다. 이러한 본 신호 처리에 감마 보정 신호가 가산된 영상신호 So는 예를 들면 컴퓨터 디스플레이 시스템에서는 전치증폭기에 공급된다.

Description

영상 신호용의 감마 보정 회로 및 감마 보정 회로를 포함하는 디스플레이 장치 {GAMMA CORRECTION CIRCUIT FOR IMAGING SIGNAL AND DISPLAY APPARATUS INCLUDING SUCH GAMMA CORRECTION CIRCUIT}
본 발명은 브라운관의 발광 특성을 보정하는 감마 보정 회로, 특히 컴퓨터 디스플레이 장치 등 고해상도가 요구되는 영상신호의 감마 보정을 행하는 감마 보정 회로에 관한 것이다.
감마 보정 회로는 브라운관의 발광 특성을 보정하여 브라운관으로 인가하는 전압에 대해 선형적인 휘도 변화를 주는 것이다. 종래에는 감마 보정 회로가 영상신호 주파수의 문제로 인하여 TV 세트에는 탑재되어 있었으나, 신호 주파수가 높은 컴퓨터 디스플레이에는 탑재되지 않았다.
그러나, 최근 들어 컴퓨터 디스플레이 상에 화상 데이터를 비추는 경우가 많아졌다. 또한, 컬러프린터의 보급이 시작되어 컬러프린터와 색조를 맞추는 것이 중요해지고 있다. 이러한 관점으로부터 컴퓨터 디스플레이 상에서 화상을 선명하게 하는 요구가 높아져서 컴퓨터 디스플레이에도 감마 보정 회로를 탑재하는 경향으로 가고 있다.
즉, 영상신호(RGB 신호)는 컴퓨터 디스플레이의 음극선관에 신호증폭회로를 통해 공급되는 데, 그 신호 증폭 회로의 전단에 감마 보정 회로를 설치한다. 이에 따라 컴퓨터 디스플레이로 전달되는 영상신호에 대해 감마 보정이 행해진다.
종래의 감마 보정 회로는 본 신호 처리용의 차동증폭기에 보정신호 생성용 차동증폭기를 복수로 병렬 접속한 구성이었다. 각종의 다른 이득 특성을 갖도록 한 각각의 보정신호 생성용 차동증폭기의 출력은 본 신호 처리회로의 출력 저항에 서로 더해지는 형태를 취하고 있다. 즉, 본 신호 처리회로의 차동증폭기의 출력 저항은 보정신호 생성용 차동증폭기의 출력 저항과 공통으로 사용된다.
이러한 구성에 따르면, 감마 보정의 보정신호의 크기를 바꾸는 경우에 크게 두 가지 방법이 있다. 그 하나는 보정신호 생성용 차동증폭기 각각에 대해 그 증폭률을 조정하는 저항소자의 저항값을 변경하는 것이다. 또 하나는 본 신호 처리회로의 출력 저항의 저항값을 변경하는 것이다.
그러나, 이들 방법에서는 본 신호의 출력 레벨도 변화한다. 더욱이 보정신호 생성용 차동증폭기의 동적 입력 범위가 변화하며 보정 포인트(변곡점)가 바뀌는 등의 불편함이 생긴다. 결국, 상황에 따라 보정 신호의 레벨을 제어할 수 없다.
전술한 바와 같이, 감마 보정에 대해 그 보정량을 조정하도록 되면 보정 포인트나 주파수 특성에 영향을 미치지 않을 수 없다. 즉, 감마 보정량의 제어를 하는 것은 불가능하였다.
본 발명은 이러한 사정을 감안하여 이루어진 것으로 보정 포인트나 주파수 특성에 영향을 미치지 않으면서 감마 보정량의 제어를 가능하게 하는 감마 보정 회로 및 이러한 감마 보정 회로를 포함하는 디스플레이 장치를 제공하도록 하는 것이다.
본 발명의 제1 양태에 따르면, 음극선관의 휘도 특성을 보정하는 감마 보정 회로가 제공된다. 이 감마 보정 회로는 입력되는 상기 영상신호가 소정의 전압과 출력 저항에 따라 신호 생성되는 본 신호 처리 회로와, 상기 영상신호가 입력되어 각 출력이 상기 본신호처리회로의 신호 생성에 가산되는 상호 병렬 접속된 복수의 전류차동증폭기로 구성된 보정 신호 생성 회로를 구비하며, 이 보정 신호 생성 회로는 상호 병렬 접속된 복수의 전류차동증폭기를 포함하는 것을 특징으로 한다.
본 발명의 제1 양태에 따르면, 보정 신호 생성 회로는 복수의 전류차동증폭기로 구성되기 때문에, 감마 보정 신호의 보정량은 각 전류차동증폭기의 동작과 관련된 전류비를 변경하여 조정될 수 있다. 그 결과, 보정 포인트나 주파수 특성에 영향을 미치는 출력 저항의 비를 변경하지 않고 감마 보정량을 제어할 수 있는 감마 보정 회로를 제공할 수 있다.
본 발명의 제2 양태에 따르면, 입력 영상 신호를 공급받는 감마 보정 회로와, 상기 감마 보정 회로로부터의 감마 보정 출력 영상 신호를 증폭하는 증폭기와, 상기 증폭기로부터의 출력 신호를 공급받는 전자총을 포함하는 디스플레이 장치를 제공한다. 이 장치에서 상기 감마 보정 회로는, 입력되는 상기 영상신호가 소정 전압과 출력 저항에 따라 신호 생성되는 본 신호 처리 회로와, 상기 영상신호가 입력되어 각 출력이 상기 본 신호 처리 회로의 신호 생성에 가산되도록 보정 신호를 생성하는 보정 신호 생성 회로를 구비하며, 상기 보정 신호 생성 회로는 상호 병렬 접속된 복수의 전류차동증폭기를 포함하는 것을 특징으로 한다.
본 발명의 제2 양태에 따르면, 디스플레이 장치는 복수의 전류차동증폭기로 구성되는 보정 신호 생성 회로의 감마 보정 회로 보정 신호를 포함하기 때문에, 감마 보정 신호의 보정량은 각 전류차동증폭기의 동작과 관련된 전류비를 변경하여 조정될 수 있다. 그 결과, 보정 포인트나 주파수 특성에 영향을 미치는 본 신호 처리 회로의 출력 저항의 비를 변경하지 않고 감마 보정량을 제어할 수 있는 디스플레이 장치를 제공할 수 있다.
도 1은 본 발명의 일 실시예에 따른 감마 보정 회로의 구성을 나타내는 회로 블록도,
도 2는 도 1의 감마 보정 회로를 컴퓨터 디스플레이 시스템에 적용한 예를 나타내는 회로 블록도,
도 3은 도 1이나 도 2에 적용되는 감마 보정 회로의 구성을 나타내는 회로도,
도 4는 도 3의 회로에서 보정신호 생성회로 중의 전류차동증폭기 각각을 구성하는 개개의 전류차동증폭기의 일례를 나타내는 회로도.
도 1은 본 발명의 일 실시예에 따른 감마 보정 회로의 구성을 나타내는 회로 블록도이다. 감마 보정 회로(101)는 본 신호 처리 회로(11) 및 보정 신호 생성 회로(12)를 포함한다. 본 신호 처리 회로(11)는 영상신호(RGB 신호 : 3원색신호) Si를 입력하고, 도시하지 않은 소정의 전압과 출력 저항에 따라 신호를 생성한다. 또한, 보정 신호 생성 회로(12)는 복수의 병렬 접속된 전류차동증폭기(13 내지 15)를 포함하며, 상기 영상신호가 입력되어 각 출력이 상기 본 신호 처리 회로(11)의 신호 생성에 가산되는 구성이다. 이러한 본 신호 처리에 감마 보정 신호가 가산된 영상신호 So는 예를 들면 컴퓨터 디스플레이 시스템에서는 전치증폭기(17)에 공급된다.
도 2는 도 1의 감마 보정 회로(101)를 컴퓨터 디스플레이 시스템에 적용한 예를 나타내는 회로 블록도이다. 시스템 중의 표시장치 CRT는 나타내지는 않았지만 R, G, B 각 색의 캐소드를 갖춘 전자총이나 캐소트로부터 방출된 전자빔을 수평, 수직 방향으로 변경하기 위한 편향 요크 등을 구비하고 있다. 표시장치 CRT는 영상신호 처리계로부터의 출력 신호와 편향 처리계로부터의 출력 신호에 기초하여 생성된 전자빔을 형광면(도시되지 않음)에 조사하여 영상을 표시한다.
영상신호 처리계에 있어서, 전치증폭기(102) 및 주증폭기(103)는 영상신호(RGB 신호)에 대해 콘트라스트 제어(백과 흑의 명암 제어)나 브라이트 제어(화면의 밝기 제어) 등을 행한다.
편향 처리계에 있어서, 동기신호 입력에는 수평동기신호 및 수직동기신호가 있다. 이들 신호에 기초하여 편향 처리 회로(104)가 기능하여 표시장치 CRT의 편향 요크에 의한 자계의 발생을 제어한다. 이에 따라 전자총에서 방출된 전자빔을 수평, 수직 방향으로 편향시킨다. 마이컴(105)은 상기 동기 신호에 대응한 컨트롤데이터를 전치증폭기(102)에 공급한다.
본 발명에 따른 감마 보정 회로(101)는 영상신호 처리계에서 전치증폭기(102)의 전단(前段)에 설치되어 영상신호(RGB 신호)에 대해 감마 보정 처리를 행한다. 즉, 감마 보정 회로(101)에서 출력된 신호는 전치증폭기로써 증폭 출력되며, 또한 주증폭기로써 증폭된다. 나타내지는 않았지만, 감마 보정 회로(101), 전치증폭기(102), 주증폭기(103)는 각각 R, G, B의 각 색신호마다 별도로 회로가 설치되어 있다. 또한, 나타내지는 않았지만 감마 보정 회로(101)는 전치증폭기(102)에 내장되어 있는 형태이어도 된다.
도 3은 도 1 또는 도 2에 적용되는 감마 보정 회로(101)의 구성을 나타내는 회로도이다. 본 신호 처리 회로(11)는 트랜지스터 Qa, Qb, 저항 소자 R, 정전류원 Ia, Ib 및 출력저항 Ro를 포함하는 차동증폭기로 구성되어 있다.
도 3에서는 트랜지스터 Qa의 에미터와 트랜지스터 Qb의 에미터는 저항 소자 R을 통해 상호 접속되어 있다. 트랜지스터 Qa의 에미터는 정전류원 Ia를 통해 접지되어 있다. 트랜지스터 Qb의 에미터는 정전류원 Ib(정전류원 Ia와 동일)를 통해 접지되어 있다. 트랜지스터 Qa의 베이스에는 영상신호 Si(R, G, B 각 신호 중 하나)가 입력된다. 트랜지스터 Qb의 베이스에는 이 본 신호 처리 회로(11)의 차동증폭기의 기준 전압을 생성하는 정전압원 V에 접속되어 있다. 트랜지스터 Q1의 콜렉터는 전원전압 Vcc에 접속되어 있다. 트랜지스터 Q2의 콜렉터는 출력저항 Ro를 통해 전원전압 Vcc에 접속되어 있다.
또한, 보정신호 생성회로(12)는 전술한 바와 같이 병렬 접속된 전류차동증폭기로 구성되어 있다. 전류차동증폭기(13 내지 15) 각각의 입력 노드 NDi1 내지 NDi3에는 본 신호 처리 회로(11)로 입력되는 영상신호와 동일한 영상신호 Si가 공급된다. 전류차동증폭기(13 내지 15) 각각의 출력 노드 NDo1 내지 NDo3은 출력단자 OUT에 접속되어 있다. 이 출력단자 OUT은 본 신호 처리 회로(11)의 출력단과 공통으로 출력 저항 Ro의 일단과 트랜지스터 Qb의 접속점에 접속되어 있다. 즉, 출력단자 OUT에는 감마 보정 신호가 가산된 영상신호 So가 출력된다.
전술한 구성에 따르면, 전류차동증폭기(13 내지 15) 각각의 동작에 관한 전류비를 변화시킴으로써 보정 신호의 크기를 제어할 수 있다. 따라서, 보정 포인트(변곡점)나 주파수 특성에 영향을 미칠 것 같은 출력 저항에 관한 비를 변경(예를 들면 Ro의 변경이나 증폭기(13 내지 15)의 증폭도를 결정하는 저항의 변경)하지 않아도 전류비로 이득만을 제어할 수 있다.
도 4는 도 3의 회로에서 보정신호 생성회로 중의 전류차동증폭기(13 내지 15) 각각을 구성하는 개개의 전류차동증폭기의 일례를 나타내는 회로도이다. 즉, 여기서는 전류차동증폭기(13 내지 15)의 회로 구성은 동일하다.
전류차동증폭기(13 내지 15) 각각은 트랜지스터 Q1, Q2, 저항 소자 Rin, 정전류원 I1 및 다이오드 D1, D2를 포함하는 차동회로(21)와, 이 차동회로(21)의 출력을 전류로 반영하는 트랜지스터 Q3, Q4, 정전류원 I2 및 트랜지스터 Q5 내지 Q10으로 이루어지는 전류출력회로(22)로 구성되어 있다.
이 차동회로(21)에서는 트랜지스터 Q1의 에미터와 트랜지스터 Q2의 에미터가 저항소자 Rin을 통해 상호 접속되어 있다. 트랜지스터 Q1의 에미터는 정전류원 I1을 통해 접지되어 있다. 트랜지스터 Q2의 에미터는 정전류원 I1을 통해 접지되어 있다. 트랜지스터 Q1의 베이스는 입력 노드 NDi로서 영상신호 Si(본 신호 처리 회로(11)에 대한 입력신호와 동일)가 입력된다. 트랜지스터 Q2의 베이스는 이 차동회로(21)에 대한 기준 전압을 생성하는 정전압원 Vref에 접속되어 있다.
트랜지스터 Q1의 콜렉터는 다이오드 D1의 캐소드에 접속되어 있다. 다이오드 D1의 애노드는 전원전압 Vcc에 접속되어 있다. 트랜지스터 Q2의 콜렉터는 다이오드 D2의 캐소드에 접속되어 있다. 다이오드 D2의 애노드는 전원전압 Vcc에 접속되어 있다.
또한, 트랜지스터 Q1의 콜렉터는 전류출력회로(22)의 입력용 트랜지스터 Q3의 베이스에 접속되며, 트랜지스터 Q2의 콜렉터는 전류출력회로(22)의 입력용 트랜지스터 Q4의 베이스에 접속되어 있다.
이 전류출력회로(22)에서는 각 베이스에 차동회로(21)의 출력이 공급되는 트랜지스터 Q3, Q4의 에미터가 각각 정전류원 I2를 통해 접지되어 있다. 트랜지스터 Q3의 콜렉터는 트랜지스터 Q5, Q6로 이루어지는 커런트 미러 회로의 입력에 접속되어 있다. 즉, 트랜지스터 Q3의 콜렉터는 공통 베이스의 트랜지스터 Q5, Q6에서 트랜지스터 Q6의 베이스-콜렉터 단락점에 접속되어 있다. 트랜지스터 Q4의 콜렉터는 트랜지스터 Q7, Q8로 이루어지는 커런트 미러 회로의 입력에 접속되어 있다. 즉, 트랜지스터 Q4의 콜렉터는 공통 베이스의 트랜지스터 Q7, Q8에서 트랜지스터 Q7의 베이스-콜렉터 단락점에 접속되어 있다. 트랜지스터 Q5 내지 Q8의 각 에미터는 전원전압 Vcc에 접속되어 있다.
트랜지스터 Q5의 콜렉터(Q5, Q6 커런트 미러 출력)는 트랜지스터 Q9, Q10으로 이루어지는 커런트 미러 회로의 입력에 접속되어 있다. 즉, 트랜지스터 Q5의 콜렉터는 공통 베이스의 트랜지스터 Q9, Q10에서 트랜지스터 Q9의 베이스-콜렉터 단락점에 접속되어 있다. 트랜지스터 Q9, Q10의 각 에미터는 접지되어 있다.
트랜지스터 Q8의 콜렉터(Q5, Q6 커런트 미러 출력)는 위 트랜지스터 Q10의 콜렉터(Q9, Q10 커런트 미러 출력)에 접속되는 동시에 출력 노드 NDo에 접속된다. 즉, 도 3에 나타낸 본 신호 처리 회로(11)의 출력저항 Ro(감마 보정 회로의 출력저항)의 일단과 접속된다. 여기서는 편의상 이 본 신호 처리 회로(11)의 출력저항 Ro를 나타낸다.
위의 전류차동증폭기(21, 22)의 증폭 동작을 도 4 중의 부호를 전류값이나 저항값으로 해서 다음 식에 나타낸다. 입력 노드 NDi의 영상입력신호전압을 ΔVin, 출력 노드 NDo의 출력전압을 ΔIout으로 해서 컨덕턴스 gm은,
gm = ΔIout / ΔVin = {I2/I1} ·{1/Rin} …(1)
출력저항 Ro에 의한 전압출력을 ΔV로 해서,
ΔV = {I2/I1} ·{Ro/Rin} ·ΔVin …(2)
이 식 (2)에 따르면, 전류차동증폭기는 저항비만이 아니라 전류비로도 이득을 변화시킬 수 있는 것을 알 수 있다. 즉, 감마 보정 회로의 출력저항 Ro를 본 신호 처리 회로(11) 및 보정신호 생성회로(12)의 공통 출력 부하로서 사용하여도(이 출력저항 Ro에 흐르는 전류로 보정 신호의 덧셈 연산을 행함) 보정 신호는 조정 가능하다. 결국, 각 전류차동증폭기(13 내지 15) 각각의 I1, I2의 비{I2/I1}를 변화시킴으로써 보정 신호의 크기를 제어할 수 있도록 된다.
또한, 감마 보정 시 보정 곡선의 변곡점은 각 전류차동증폭기(13 내지 15) 각각의 입력 동적 범위(도 4 중의 Rin/I1)로 결정된다. 따라서, I2의 값을 변화시킴으로써 이득만을 제어할 수 있다. 이에 따라 보정 포인트(변곡점)나 주파수 특성에 영향을 미치지 않고 감마 보정량의 제어가 가능하도록 된다.
전술한 실시예에 따르면, 보정신호 생성회로를 전류차동증폭기(트랜스-컨덕턴스 증폭기)로 구성함으로써 감마 보정량을 제어할 수 있도록 된다. 이에 따라 예를 들면 컴퓨터 디스플레이 세트를 갖춘 사용자의 기호에 따라 화질을 제어한다. 또는 컴퓨터 디스플레이와 각종 컬러 프린터의 색을 맞추는 매칭이 이루어지는 등 자유도가 향상된다.
또한, 이 보정신호 생성회로에 의한 보정 신호의 크기의 제어는 R, G, B의 각 채널 공통으로 해도 되며, 각 채널마다 별도로 해도 된다. 또한, 보정신호 생성회로 내에서 병렬로 접속된 전류차동증폭기의 개수를 증가시킴으로써 복수 포인트의 중간 휘도를 보정 제어할 수 있다. 또한, 본 발명은 컴퓨터 디스플레이에 한하지 않으며 어떠한 특성의 브라운관에서도 감마 보정의 제어를 용이하게 실현할 수 있도록 된다.
본 발명은 몇 가지의 실시예를 참고로 개시되었지만, 이것은 단지 본 발명을 예시하는 것으로서 이들 실시예에 본 발명이 제한되는 것은 아니다. 이 분야의 숙련된 기술자들은 특별히 여기에 개시하지는 않았지만 본 발명에 대해 여러 가지 다양한 변경이 가능하며 이들 역시 본 발명의 사상 및 범위 내에 있음을 인식할 것이다.

Claims (16)

  1. 음극선관의 휘도 특성을 보정하는 감마 보정 회로로서,
    입력되는 상기 영상신호가 소정 전압과 출력 저항에 따라 신호 생성되는 본 신호 처리 회로와,
    상기 영상신호가 입력되어 각 출력이 상기 본 신호 처리 회로의 신호 생성에 가산되도록 보정 신호를 생성하는 보정 신호 생성 회로
    를 구비하며,
    상기 보정 신호 생성 회로는 상호 병렬 접속된 복수의 전류차동증폭기를 포함하는 것을 특징으로 하는 감마 보정 회로.
  2. 제1항에 있어서,
    상기 출력 저항은 상기 본 신호 처리 회로 및 보정 신호 생성 회로에 대해 공통 출력 부하의 기능을 하는 것을 특징으로 하는 감마 보정 회로.
  3. 제1항에 있어서,
    상기 입력 영상 신호는 컬러 R, G, B 신호를 포함하는 것을 특징으로 하는 감마 보정 회로.
  4. 제1항에 있어서,
    상기 본 신호 처리 회로는 상기 입력 영상 신호를 공급받는 제어 단자를 구비한 제1 트랜지스터 및 상기 소정 전압을 공급받는 제어 단자를 구비한 제2 트랜지스터를 포함하며,
    상기 제1 트랜지스터의 제1 단자 및 상기 제2 트랜지스터의 제1단자는 제1 저항 소자를 통해 상호 공통 접속되고, 또 제1 전류원에 접속되며,
    상기 제2 트랜지스터의 제2 단자는 제2 저항 소자를 통해 전원에 접속되며,
    상기 제2 트랜지스터의 상기 제2 단자는 또 상기 전류차동증폭기의 출력 단자에 접속되는 것을 특징으로 하는 감마 보정 회로.
  5. 제1항에 있어서,
    상기 전류차동증폭기의 각각은 상기 입력 영상 신호를 공급받는 제어 단자를 구비한 제3 트랜지스터 및 제2 소정 전압을 공급받는 제어 단자를 구비한 제4 트랜지스터를 포함하며,
    상기 제3 트랜지스터의 제1 단자 및 상기 제4 트랜지스터의 제1단자는 제3 저항 소자를 통해 상호 공통 접속되고, 또 제2 전류원에 접속되며,
    상기 제3 및 제4 트랜지스터의 제2 단자는 차동 증폭 회로의 제어 단자에 각각 접속되며,
    상기 차동 증폭 회로의 각각의 제1 단자는 제3 전류원에 공통 접속되며,
    상기 차동 증폭 회로의 각각의 제1 단자는 상기 차동 증폭 회로의 제2 단자 중의 한 단자에 접속되어 있는 커런트 미러 회로를 통해 상기 본 신호 처리 회로로부터의 상기 출력 신호에 접속되는 것을 특징으로 하는 감마 보정 회로.
  6. 제4항에 있어서,
    상기 전류차동증폭기의 각각은 상기 입력 영상 신호를 공급받는 제어 단자를 구비한 제3 트랜지스터 및 제2 소정 전압을 공급받는 제어 단자를 구비한 제4 트랜지스터를 포함하며,
    상기 제3 트랜지스터의 제1 단자 및 상기 제4 트랜지스터의 제1단자는 제3 저항 소자를 통해 상호 공통 접속되고, 또 제2 전류원에 접속되며,
    상기 제3 및 제4 트랜지스터의 제2 단자는 차동 증폭 회로의 제어 단자에 각각 접속되며,
    상기 차동 증폭 회로의 각각의 제1 단자는 제3 전류원에 공통 접속되며,
    상기 차동 증폭 회로의 각각의 제1 단자는 상기 차동 증폭 회로의 제2 단자 중의 한 단자에 접속되어 있는 커런트 미러 회로를 통해 상기 본 신호 처리 회로로부터의 상기 출력 신호에 접속되는 것을 특징으로 하는 감마 보정 회로.
  7. 제5항에 있어서,
    상기 감마 보정 회로의 감마 보정 출력 영상 신호는 상기 제2 전류원 및 제3 전류원의 전류값의 비에 따라 제어되는 것을 특징으로 하는 감마 보정 회로.
  8. 제6항에 있어서,
    상기 감마 보정 회로의 감마 보정 출력 신호는 상기 제2 전류원 및 제3 전류원의 전류값의 비에 따라 제어되는 것을 특징으로 하는 감마 보정 회로.
  9. 입력 영상 신호를 공급받는 감마 보정 회로와,
    상기 감마 보정 회로로부터의 감마 보정 출력 영상 신호를 증폭하는 증폭기와,
    상기 증폭기로부터의 출력 신호를 공급받는 전자총
    을 포함하며,
    상기 감마 보정 회로는,
    음극선관의 휘도 특성을 보정하는 감마 보정 회로로서,
    입력되는 상기 영상신호가 소정 전압과 출력 저항에 따라 신호 생성되는 본 신호 처리 회로와,
    상기 영상신호가 입력되어 각 출력이 상기 본 신호 처리 회로의 신호 생성에 가산되도록 보정 신호를 생성하는 보정 신호 생성 회로
    를 구비하며,
    상기 보정 신호 생성 회로는 상호 병렬 접속된 복수의 전류차동증폭기를 포함하는 것을 특징으로 하는 디스플레이 장치.
  10. 제9항에 있어서,
    상기 출력 저항은 상기 본 신호 처리 회로 및 보정 신호 생성 회로에 대해공통 출력 부하의 기능을 하는 것을 특징으로 하는 디스플레이 장치.
  11. 제9항에 있어서,
    상기 입력 영상 신호는 컬러 R, G, B 신호를 포함하는 것을 특징으로 하는 디스플레이 장치.
  12. 제9항에 있어서,
    상기 본 신호 처리 회로는 상기 입력 영상 신호를 공급받는 제어 단자를 구비한 제1 트랜지스터 및 상기 소정 전압을 공급받는 제어 단자를 구비한 제2 트랜지스터를 포함하며,
    상기 제1 트랜지스터의 제1 단자 및 상기 제2 트랜지스터의 제1단자는 제1 저항 소자를 통해 상호 공통 접속되고, 또 제1 전류원에 접속되며,
    상기 제2 트랜지스터의 제2 단자는 제2 저항 소자를 통해 전원에 접속되며,
    상기 제2 트랜지스터의 상기 제2 단자는 또 상기 보정 신호 생성 회로의 출력 단자에 접속되는 것을 특징으로 하는 디스플레이 장치.
  13. 제9항에 있어서,
    상기 전류차동증폭기의 각각은 상기 입력 영상 신호를 공급받는 제어 단자를 구비한 제3 트랜지스터 및 제2 소정 전압을 공급받는 제어 단자를 구비한 제4 트랜지스터를 포함하며,
    상기 제3 트랜지스터의 제1 단자 및 상기 제4 트랜지스터의 제1단자는 제3 저항 소자를 통해 상호 공통 접속되고, 또 제2 전류원에 접속되며,
    상기 제3 및 제4 트랜지스터의 제2 단자는 차동 증폭 회로의 제어 단자에 각각 접속되며,
    상기 차동 증폭 회로의 각각의 제1 단자는 제3 전류원에 공통 접속되며,
    상기 차동 증폭 회로의 각각의 제1 단자는 상기 차동 증폭 회로의 제2 단자 중의 한 단자에 접속되어 있는 커런트 미러 회로를 통해 상기 본 신호 처리 회로로부터의 상기 출력 신호에 접속되는 것을 특징으로 하는 디스플레이 장치.
  14. 제12항에 있어서,
    상기 전류차동증폭기의 각각은 상기 입력 영상 신호를 공급받는 제어 단자를 구비한 제3 트랜지스터 및 제2 소정 전압을 공급받는 제어 단자를 구비한 제4 트랜지스터를 포함하며,
    상기 제3 트랜지스터의 제1 단자 및 상기 제4 트랜지스터의 제1단자는 제3 저항 소자를 통해 상호 공통 접속되고, 또 제2 전류원에 접속되며,
    상기 제3 및 제4 트랜지스터의 제2 단자는 차동 증폭 회로의 제어 단자에 각각 접속되며,
    상기 차동 증폭 회로의 각각의 제1 단자는 제3 전류원에 공통 접속되며,
    상기 차동 증폭 회로의 각각의 제1 단자는 상기 차동 증폭 회로의 제2 단자 중의 한 단자에 접속되어 있는 커런트 미러 회로를 통해 상기 본 신호 처리 회로로부터의 상기 출력 신호에 접속되는 것을 특징으로 하는 디스플레이 장치.
  15. 제13항에 있어서,
    상기 감마 보정 회로의 감마 보정 출력 신호는 상기 제2 전류원 및 제3 전류원의 전류값의 비에 따라 제어되는 것을 특징으로 하는 디스플레이 장치.
  16. 제14항에 있어서,
    상기 감마 보정 회로의 감마 보정 출력 신호는 상기 제2 전류원 및 제3 전류원의 전류값의 비에 따라 제어되는 것을 특징으로 하는 디스플레이 장치.
KR1020010002846A 2000-01-19 2001-01-18 영상 신호용의 감마 보정 회로 및 감마 보정 회로를포함하는 디스플레이 장치 KR20010076333A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2000010560A JP2001202048A (ja) 2000-01-19 2000-01-19 ガンマ補正回路
JP2000-10560 2000-01-19

Publications (1)

Publication Number Publication Date
KR20010076333A true KR20010076333A (ko) 2001-08-11

Family

ID=18538565

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020010002846A KR20010076333A (ko) 2000-01-19 2001-01-18 영상 신호용의 감마 보정 회로 및 감마 보정 회로를포함하는 디스플레이 장치

Country Status (4)

Country Link
US (1) US20010008429A1 (ko)
JP (1) JP2001202048A (ko)
KR (1) KR20010076333A (ko)
TW (1) TW515198B (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3763397B2 (ja) * 2000-03-24 2006-04-05 シャープ株式会社 画像処理装置、画像表示装置、パーソナルコンピュータ、画像処理方法
US7679686B2 (en) * 2004-12-30 2010-03-16 E. I. Du Pont De Nemours And Company Electronic device comprising a gamma correction unit, a process for using the electronic device, and a data processing system readable medium
JP2009033580A (ja) 2007-07-30 2009-02-12 Sanyo Electric Co Ltd ガンマ補正回路

Also Published As

Publication number Publication date
US20010008429A1 (en) 2001-07-19
JP2001202048A (ja) 2001-07-27
TW515198B (en) 2002-12-21

Similar Documents

Publication Publication Date Title
JPS6359310B2 (ko)
US6535255B2 (en) Illumination intensity correcting circuit
US6577285B1 (en) Gamma corrector and image display device using the same
EP0086958B1 (en) A gamma correction circuit
KR20010076333A (ko) 영상 신호용의 감마 보정 회로 및 감마 보정 회로를포함하는 디스플레이 장치
JP2000134507A5 (ko)
KR100397907B1 (ko) 표시 장치
US6541927B2 (en) Color cathode ray tube and adjusting method
US6246448B1 (en) Purity adjustment device for video display appliance
KR980013287A (ko) 영상기기에서의 휘도신호 감마보정장치
KR100588140B1 (ko) 영상표시기기의 포커스전압 안정화회로
KR100588139B1 (ko) 영상표시기기의 포커스 전압 자동조절방법 및 자동조절장치
US6605898B2 (en) CRT device with improved resolution
JP2971104B2 (ja) 投写型画像表示装置
KR920007327Y1 (ko) 음극선관 구동장치
KR200158597Y1 (ko) 비디오 뮤트 회로
JP4169980B2 (ja) 受像管装置
KR100447188B1 (ko) 디스플레이 장치의 감마 보정 장치
KR960015834B1 (ko) 다화면 컬러텔레비전의 화면일그러짐보정회로
JPH0229096A (ja) 自動ホワイトバランス回路
KR19980055109A (ko) 영상표시기기의 화면출력 안정화 회로
KR20000013569U (ko) 프로젝션 텔레비젼의 휘도신호 증폭회로
JP2002132200A (ja) Crt表示装置
JPH0685572A (ja) 利得制御型増幅回路及び原色信号増幅装置
JPH066819A (ja) ディスプレイ装置のドライブ回路

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid