KR20010073683A - 플라즈마 디스플레이 패널의 구동 장치 및 방법 - Google Patents

플라즈마 디스플레이 패널의 구동 장치 및 방법 Download PDF

Info

Publication number
KR20010073683A
KR20010073683A KR1020000002461A KR20000002461A KR20010073683A KR 20010073683 A KR20010073683 A KR 20010073683A KR 1020000002461 A KR1020000002461 A KR 1020000002461A KR 20000002461 A KR20000002461 A KR 20000002461A KR 20010073683 A KR20010073683 A KR 20010073683A
Authority
KR
South Korea
Prior art keywords
scan
discharge
priming
lines
address
Prior art date
Application number
KR1020000002461A
Other languages
English (en)
Other versions
KR100359017B1 (ko
Inventor
김환유
Original Assignee
구자홍
엘지전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자주식회사 filed Critical 구자홍
Priority to KR1020000002461A priority Critical patent/KR100359017B1/ko
Publication of KR20010073683A publication Critical patent/KR20010073683A/ko
Application granted granted Critical
Publication of KR100359017B1 publication Critical patent/KR100359017B1/ko

Links

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B01PHYSICAL OR CHEMICAL PROCESSES OR APPARATUS IN GENERAL
    • B01DSEPARATION
    • B01D21/00Separation of suspended solid particles from liquids by sedimentation
    • B01D21/0012Settling tanks making use of filters, e.g. by floating layers of particulate material
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B01PHYSICAL OR CHEMICAL PROCESSES OR APPARATUS IN GENERAL
    • B01DSEPARATION
    • B01D21/00Separation of suspended solid particles from liquids by sedimentation
    • B01D21/02Settling tanks with single outlets for the separated liquid

Landscapes

  • Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

본 발명은 고속 구동을 가능하게 하는 플라즈마 디스플레이 패널의 구동 방법 및 장치에 관한 것이다.
본 발명에 따른 PDP 구동방법은 주사라인들을 적어도 2개 이상의 블록으로 분리하여 순차적으로 어드레스함과 아울러 그 블록별로 어드레스 전에 프라이밍방전이 발생되게 하는 것을 특징으로 한다.
본 발명에 의하면 방절셀들을 적어도 2개 이상의 블록으로 구분하여 싱글스캔하는 경우 그 블록별로 어드레스방전전에 프라이밍방전이 발생되게 하여 후속의 어드레스방전에 도움의 주는 벽전하를 충분히 형성함으로써 주사펄스를 짧게 인가할 수 있으므로 고속 어드레싱이 가능하게 된다.

Description

플라즈마 디스플레이 패널의 구동 장치 및 방법{Apparatus and Method for Driving Plasma Display Panel}
본 발명은 플라즈마 디스플레이 패널의 구동 방법에 관한 것으로, 특히 고속 구동을 가능하게 하는 플라즈마 디스플레이 패널의 구동 장치 및 방법에 관한 것이다.
최근, 평판 디스플레이 장치로서 대형패널의 제작이 용이한 플라즈마 디스플레이 패널(이하 "PDP"라 함)이 주목받고 있다. PDP로는 도 1에 도시된 바와 같이 3전극을 구비하고 교류전압에 의해 구동되는 3전극 교류 면방전형 PDP가 대표적이다.
도 1을 참조하면, 3전극 교류 면방전형 PDP의 방전셀은 상부기판(10) 상에 형성되어진 주사/유지전극(12Y) 및 공통유지전극(12Z)과, 하부기판(18) 상에 형성되어진 어드레스전극(20X)을 구비한다. 주사/유지전극(12Y)과 공통유지전극(12Z)이 나란하게 형성된 상부기판(10)에는 상부 유전층(14)과 보호막(16)이 적층된다. 상부 유전층(14)에는 플라즈마 방전시 발생된 벽전하가 축적된다. 보호막(16)은 플라즈마 방전시 발생된 스퍼터링에 의한 상부 유전층(14)의 손상을 방지함과 아울러 2차 전자의 방출 효율을 높이게 된다. 보호막(16)으로는 통상 산화마그네슘(MgO)이 이용된다. 어드레스전극(20X)이 형성된 하부기판(18) 상에는 하부 유전층(22), 격벽(24)이 형성되며, 하부 유전층(22)과 격벽(24) 표면에는 형광체(26)가 도포된다. 어드레스전극(20X)은 주사/유지전극(12Y) 및 공통유지전극(12Z)과 교차되는 방향으로 형성된다. 격벽(24)은 어드레스전극(20)과 나란하게 형성되어 방전에 의해 생성된 자외선 및 가시광이 인접한 방전셀에 누설되는 것을 방지한다. 형광체(26)는 플라즈마 방전시 발생된 자외선에 의해 여기되어 적색, 녹색 또는 청색 중 어느 하나의 가시광선을 발생하게 된다. 상/하판과 격벽 사이에 마련된 방전공간에는 가스방전을 위한 불활성 가스가 주입된다.
도 2를 참조하면, 3전극 교류 면방전형 PDP의 구동장치는 m×n 개의 방전셀들(1)이 주사/유지 전극라인들(Y1 내지 Ym), 공통유지 전극라인들(Z1 내지 Zm) 및 어드레스 전극라인들(X1 내지 Xn)의 교차부에 매트릭스 형태로 배치된 PDP(30)와, 주사/유지 전극라인들(Y1 내지 Ym)을 구동하기 위한 주사/유지 구동부(32)와, 공통유지 전극라인들(Z1 내지 Zm)을 구동하기 위한 공통유지 구동부(34)와, 기수번째 어드레스전극라인들(X1, X3, …, Xn-3, Xn-1)과 우수 번째 어드레스전극라인들(X2, X4, …, Xm-2, Xm)로 분할 구동하기 위한 제1 및 제2 어드레스 구동부(36A,36B)를 구비한다. 주사/유지 구동부(32)와 공통유지 구동부(34)는 도 3에 도시된 바와 같이 주사/유지 전극라인들(Y1 내지 Ym)과 공통유지 전극라인들(Z1 내지 Zm)에 공통적으로 라이팅펄스(RPy, RPz)를 공급하여 모든 방전셀들에서 방전이 발생되게 함으로써 모든 방전셀들을 초기화하게 된다. 이러한 리셋기간에 이어 주사/유지 구동부(32)는 주사/유지 전극라인들(Y1 내지 Ym)에 순차적으로 주사펄스(SP)를 공급함과 아울러 제1 및 제2 어드레스구동부(36A, 36B)는 그 주사펄스(SP)에 동기되는 데이터펄스(DP)를 어드레스전극라인들(X1 내지 Xn)에 공급함으로써 선택적인 어드레스방전이 발생되게 한다. 이러한 어드레스방전기간에 이어 주사/유지 구동부(32)와 공통유지 구동부(34)는 주사/유지 전극라인들(Y1 내지 Ym)과 공통유지 전극라인들(Z1 내지 Zm)에 교번적으로 유지펄스(SUSP)를 교번적으로 공급함으로써 상기 어드레스방전이 발생된 방전셀들에서 방전이 소정의 기간동안 유지되게 한다.
이러한 3전극 교류 면방전형 PDP는 상기 리셋기간과 어드레스기간 및 방전유지기간을 가지는 다수개의 서브필드로 분리되어 구동되고, 각 서브필드기간에는 비디오 데이터의 가중치에 비례시킨 횟수의 발광이 진행됨으로써 계조표시가 행해지게 된다. 실례로, 8비트의 비디오 데이터를 이용하여 256 계조로 화상이 표시되는 경우 각 방전셀(1)에서의 1 프레임 표시 기간(예를 들면, 1/60초=약 16.7msec)은 도 4에 도시된 바와 같이 8개의 서브 필드(SF1 내지 SF8)로 분할하게 된다. 각 서브 필드(SF1 내지 SF8)에서 리셋 기간 및 어드레스 기간은 동일하게 할당되는 반면에 반면에 방전유지기간에는 1:2:4:8:…:128의 비율로 가중치를 부여하여 할당되게 된다. 이러한 서브필드 구동방법에서는 휘도에 기여하지 않는 리셋기간과 어드레스기간이 차지하는 시간에 의해 방전유지기간이 그 만큼 줄어들게 되므로 휘도가 낮은 문제점이 있다. 예를 들어, 480 개의 주사라인을 싱글스캔(single scan) 하는 경우 한 프레임 내에서 필요한 어드레스 기간은 1라인 주사시간(즉, 주사펄스의 폭)×480 주사라인×8 서브필드를 필요로 하게 된다. 확실한 어드레스 방전을 위해 3μs 정도의 펄스폭을 가지는 주사펄스를 사용하는 경우 어드레스기간으로는 총 11.52ms가 소요되고 리셋기간까지 포함한다면 13ms 이상이 소요되므로 한 프레임 내에서 방전유지기간에 할당될 수 있는 시간은 16.67ms-13ms로 절대적으로 부족하여 휘도가 낮은 문제점이 있다. 나아가, 주사라인 수가 늘어나는 고해상도의 PDP에 종래의 PDP 구동방법을 이용하는 경우 어드레스기간의 증가에 의해 방전유지기간이 더욱 부족하게 되어 디스플레이 자체가 불가능해지게 된다. 여기서, 어드레스기간의 단축을 위해 주사펄스의 폭의 줄이는 방법을 고려할 수 있으나 주사펄스의 폭을 2.5μs 이하로 줄이는 경우 PDP 고유의 특성인 방전 지연 현상에 의해 오방전이 발생할 우려가 있다.
이러한 PDP의 문제점을 해결하기 위하여, 고속 어드레싱으로 어드레스기간을 줄이기 위한 방법들이 제안되고 있다. 종래의 고속 어드레싱 방법들 중 패널을 상하로 분할하여 더블스캔함으로써 어드레스 기간을 1/2로 단축하는 방법이 있다. 그러나, 이 화면분할 구동방법에서는 주사/유지 전극라인들 및 어드레스 전극라인들을 상하로 분할하여 구동해야 하므로 구동 드라이버 IC의 수가 두배로 증가함으로써 PDP의 제조 원가가 상승되는 단점이 있다.
따라서, 본 발명의 목적은 고속 어드레싱이 가능하게 하는 PDP의 구동장치 및 방법을 제공하는 것이다.
도 1은 종래의 3전극 교류 면방전 플라즈마 디스플레이 패널의 방전셀 구조를 도시한 사시도.
도 2는 도 1에 도시된 방전셀들을 포함하는 플라즈마 디스플레이 패널의 구동장치를 나타낸 도면.
도 3은 통상의 서브필드 구동방법을 설명하기 위한 한 프레임 구성도.
도 4는 종래의 플라즈마 디스플레이 패널 구동방법에서의 구동파형도.
도 5는 본 발명의 실시예에 따른 플라즈마 디스플레이 패널의 구동장치를 나타낸 도면.
도 6은 도 5에 도시된 플라즈마 디스플레이 패널 구동장치의 구동파형도.
도 7은 본 발명의 다른 실시예에 따른 플라즈마 디스플레이 패널의 구동장치를 나타낸 도면.
도 8은 도 7에 도시된 플라즈마 디스플레이 패널 구동장치의 구동파형도.
< 도면의 주요 부분에 대한 부호의 설명 >
10 : 상부기판 12Y : 주사/유지 전극
12Z : 공통 유지전극 14 : 상부 유전층
16 : 보호막 18 : 하부기판
20X : 어드레스전극 22 : 하부 유전층
24 : 격벽 26 : 형광체
1 : 방전셀 30, 40, 50 : PDP
32 : 주사/유지 구동부 34, 60 : 공통유지 구동부
36A: 제1 어드레스 구동부 36B : 제2 어드레스 구동부
42, 52 : 제1 주사/유지 구동부 44, 54 : 제2 주사/유지 구동부
46 : 제1 유지구동부 48 : 제2 유지구동부
56 : 제1 프라이밍 구동부 58 : 제2 프라이밍 구동부
상기 목적을 달성하기 위하여, 본 발명에 따른 PDP 구동방법은 주사라인들을 적어도 2개 이상의 블록으로 분리하여 순차적으로 어드레스함과 아울러 그 블록별로 어드레스 전에 프라이밍방전이 발생되게 하는 것을 특징으로 한다.
본 발명에 따른 PDP 구동장치는 주사/유지 전극라인과 공통유지 전극라인을 포함하고 임의의 주사순서로 주사되는 다수의 주사라인들을 구비하는 플라즈마 디스플레이 패널의 구동장치에서, 주사/유지 전극라인들을 적어도 2개 이상의 블록으로 분리하여 순차적으로 주사펄스를 공급함과 아울러 그 블록별로 주사펄스를 공급하기 전에 프라이밍방전을 위한 프라이밍펄스를 동시에 공급하는 주사/유지 구동수단과, 공통유지전극들을 적어도 2개 이상의 블록으로 분리하여 그 블록별로 상기 프라이밍 방전을 위한 프라이밍펄스를 동시에 공급하는 공통유지구동수단을 구비하는 것을 특징으로 한다.
본 발명에 따른 PDP 구동장치는 주사/유지 전극라인을 포함하고 임의의 주사순서로 주사되는 다수의 주사라인들과, 상기 두개의 주사라인에 걸쳐 배치된 프라이밍 전극라인을 구비하는 플라즈마 디스플레이 패널의 구동장치에서, 상기 주사/유지 전극라인들을 적어도 2개 이상의 블록으로 분리하여 순차적으로 주사펄스를 공급함과 아울러 그 블록별로 주사펄스를 공급하기 전에 프라이밍방전을 위한 프라이밍펄스를 동시에 공급하는 주사/유지 구동수단과, 상기 프라이밍 전극라인들을 적어도 2개 이상의 블록으로 분리하여 그 블록별로 상기 프라이밍 방전을 위한 프라이밍펄스를 동시에 공급하는 프라이밍구동수단을 구비하는 것을 특징으로 한다.
상기 목적 외에 본 발명의 다른 목적 및 특징들은 첨부도면을 참조한 실시 예들에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하, 본 발명의 바람직한 실시예들을 도 5 내지 도 8을 참조하여 상세히 설명하기로 한다.
도 5는 본 발명의 실시예에 따른 PDP 구동장치를 나타낸 것이고, 도 6은 본 발명의 실시예에 따른 구동방법에 의해 도 5에 도시된 PDP에 공급되는 구동파형을 나타낸 것이다. 도 5에 도시된 PDP 구동장치는 통상의 3전극 구조를 가지는 PDP(40)와, PDP(40)의 주사/유지 전극라인들(Ya, Yb)을 상하로 분리하여 구동하기 위한 제1 및 제2 주사/유지 구동부(42, 44)와, PDP(40)의 유지 전극라인들(Za, Zb)을 상하로 분리하여 구동하기 위한 제1 및 제2 유지 구동부(46, 48)를 구비한다. 그리고, PDP 구동장치는 PDP(40)의 어드레스 전극라인들(X)을 구동하기 위한 도시하지 않은 어드레스 구동부를 더 구비한다. 제1 및 제2 유지 구동부(46, 48)는 도 6에 도시된 바와 같이 리셋기간에서 유지 전극라인들(Za, Zb)에 소거펄스(EP)를 동시에 인가하여 이전 서브필드기간에서 발생된 방전을 소거하게 된다. 그 다음, 제1 및 제2 주사/유지 구동부(42, 44)는 도 6에 도시된 바와 같이 주사/유지 전극라인들(Ya, Yb)에 웨버(Weber) 펄스(WP)를 동시에 인가하여 방전셀들 전체에서 리셋방전이 발생되게 함으로써 방전셀들 전체를 초기화하게 된다. 이러한 리셋기간 후 제1 주사/유지 구동부(42)와 제1 유지구동부(46)는 상부의 주사/유지 전극라인(Ya)과 유지전극라인들(Za)에 프라이밍펄스(PPy1, PPy2, PPz)를 공급하여 어드레스 방전에 이용되어질 벽전하를 형성하기 위한 프라이밍방전들이 발생되게 한다. 이 프라이밍 방전들에 의해 형성되어진 벽전하는 다음의 어드레스 방전전압에 부가되어 어드레스방전이 용이하게 발생되게 함으로써 어드레스 방전시 종래보다 짧은 폭을 가지는 주사펄스(SP)를 사용할 수 있게 된다. 프라이밍방전들이 발생된 후 제1 주사/유지 구동부(42)는 상부의 주사/유지 전극라인(Ya)에 순차적으로 주사펄스(SP)를 공급하고 도시하지 않은 어드레스구동부는 어드레스 전극라인들(X)에 데이터펄스를 공급함으로써 선택적인 어드레스방전이 발생되게 한다. 상부 어드레싱후 유지방전이 개시되기 전까지 제1 주사/유지 구동부(42)와 제1 유지구동부(46)는 상부의 주사/유지 전극라인들(Ya) 및 유지 전극라인들(Za)에 일정한 직류전압을 공통적으로 인가하여 어드레스방전에 의해 형성되어진 벽전하들이 소멸되지 않고 유지되게 한다. 상부 어드레싱이 종료되면 제2 주사/유지 구동부(44)와 제2 유지구동부(48)는 상기 제1 주사/유지 구동부(42)와 제1 유지구동부(46)와 동일하게 하부의 주사/유지 전극라인들(Yb)과 유지전극라인들(Zb)을 구동함으로써 전술한 바와 같이 프라이밍방전, 어드레스방전이 발생되게 한다. 그리고, 하부 어드레싱후 유지방전이 개시되기 전까지 하부의 주사/유지 전극라인들(Yb) 및 유지 전극라인들(Zb)에 일정한 직류전압을 인가하여 어드레스방전에 의해 형성되어진 벽전하들이 소멸되지 않고 유지되게 한다. 이러한 어드레스기간 후 제1 및 제2 주사/유지 구동부(42, 44)와 제1 및 제2 유지구동부(46, 48)는 주사/유지 전극라인들(Ya, Yb)과 유지 전극라인들(Za, Zb)에 유지펄스(SUSPy, SUSPz)를 교번적으로 인가함으로써 상기 어드레스방전이 발생된 방전셀들에서 방전이 소정의 기간동안 유지되게 한다.
그리고, 상기 어드레스기간에서 주사펄스(SP)의 폭을 짧게 설정하여 어드레스가 불안정할 경우 안정화방전이 추가적으로 발생되게 함으로써 어드레싱을 안정화시키게 된다. 상세히 하면, 상부 어드레싱 후 도 6에 도시된 바와 같이 제1 주사/유지 구동부(42)에서 상부 주사/유지 전극라인들(Ya)에 안정화펄스(SAPy)를 동시에 인가하고, 제1 유지 구동부(46)에서 상부의 유지 전극라인들(Za)에 안정화펄스(SAPz)를 동시에 인가하여 안정화방전을 순차적으로 발생시킴으로써 불안정한 어드레스싱을 안정화시키게 된다. 하부 어드레싱 후 제2 주사/유지 구동부(44)와 제2 유지구동부(48)도 상기와 동일하게 하부의 방전셀들에서 안정화방전이 발생되게 한다.
도 7은 본 발명의 다른 실시예에 따른 PDP 구동장치를 나타낸 것이고, 도 8은 본 발명의 실시예에 따른 구동방법에 의해 도 7에 도시된 PDP에 공급되는 구동파형을 나타낸 것이다. 도 7에 도시된 PDP 구동장치는 4전극 구조를 가지는 PDP(50)와, PDP(50)의 주사/유지 전극라인들(Ya, Yb)을 상하로 분리하여 구동하기위한 제1 및 제2 주사/유지 구동부(52, 54)와, PDP(40)의 프라이밍 전극라인들(Pa, Pb)을 상하로 분리하여 구동하기 위한 제1 및 제2 프라이밍 구동부(56, 58)와, 공통유지 전극라인들(Z)을 구동하기 위한 공통유지 구동부(60)를 구비한다. 그리고, PDP 구동장치는 PDP(50)의 어드레스 전극라인들(X)을 구동하기 위한 도시하지 않은 어드레스 구동부를 더 구비한다. PDP(50)에서는 로우 방향으로 형성되어진 n개의 주사/유지 전극라인들(Ya, Yb) 및 n/2개의 공통유지 전극라인들(Z), n/2+1개의 프라이밍 전극라인들(Pa, Pb)과 칼럼방향으로 형성되어진 어드레스 전극라인들(X)의 교차부에 방전셀들이 형성되게 된다. 주사/유지 전극라인(Ya, Yb)은 주사라인마다 배치되고, 프라이밍 전극라인(Pa, Pb)은 두 주사라인에 걸쳐 배치된다. 이에 따라, 프라이밍 전극라인(Pa, Pb)은 상하로 인접한 주사라인의 주사/유지 전극라인(Ya, Yb)과 동시에 보조방전을 발생하게 된다. 공통유지 전극라인(Z)도 상기 프라이밍 전극라인(Pa, Pb)과 교번적으로 두 주사라인에 걸쳐 배치되어 상하로 인접한 주사라인의 주사/유지 전극라인(Ya, Yb)과 동시에 유지방전을 발생하게 된다. 도시하지 않은 어드레스구동부는 도 8에 도시된 바와 같이 리셋기간에서 어드레스 전극라인들(X)에 소거펄스(EP)를 동시에 인가하여 이전 서브필드기간에서 발생된 방전이 소거되게 한다. 그 다음, 제1 및 제2 주사/유지 구동부(52, 54)는 주사/유지 전극라인들(Ya, Yb)에 웨버(Weber) 펄스(WP)를 동시에 인가하여 방전셀들 전체에서 리셋방전이 발생되게 함으로써 방전셀들 전체를 초기화하게 된다. 이러한 리셋기간 후 제1 주사/유지 구동부(52)와 제1 프라이밍 구동부(56)는 상부의 주사/유지 전극라인(Ya)과 프라이밍 전극라인들(Pa)에 프라이밍펄스(PPp1, PPp2,PPy)를 공급하여 어드레스 방전에 이용되어질 벽전하를 형성하기 위한 프라이밍방전들이 발생되게 한다. 이 프라이밍 방전들에 의해 형성되어진 벽전하는 다음의 어드레스 방전전압에 부가되어 어드레스방전이 용이하게 발생되게 함으로써 어드레스 방전시 종래보다 짧은 폭을 가지는 주사펄스(SP)를 사용할 수 있게 된다. 프라이밍방전들이 발생된 후 제1 주사/유지 구동부(52)는 상부의 주사/유지 전극라인(Ya)에 순차적으로 주사펄스(SP)를 공급하고 도시하지 않은 어드레스구동부는 어드레스 전극라인들(X)에 데이터펄스를 공급함으로써 선택적인 어드레스방전이 발생되게 한다. 상부 어드레싱이 종료되면 제2 주사/유지 구동부(54)와 제2 프라이밍 구동부(58)는 상기 제1 주사/유지 구동부(52)와 제1 프라이밍 구동부(56)와 동일하게 하부의 주사/유지 전극라인들(Yb)과 프라이밍 전극라인들(Pb)을 구동함으로써 전술한 바와 같이 프라이밍방전, 어드레스방전이 발생되게 한다. 이러한 어드레스기간 후 제1 및 제2 주사/유지 구동부(42, 44)와 공통유지 구동부(60)는 주사/유지 전극라인들(Ya, Yb)과 공통유지 전극라인들(Z)에 유지펄스(SUSPy, SUSPz)를 교번적으로 인가함으로써 상기 어드레스방전이 발생된 방전셀들에서 방전이 소정의 기간동안 유지되게 한다.
그리고, 이러한 방전유지기간에서 추가적으로 제1 및 제2 프라이밍 구동부(56, 58)에서 상기 공통유지 전극라인들(Z)에 공급되는 유지펄스(SUSPz)에 동기되는 보조펄스(AP)를 프라이밍 전극라인들(Pa, Pb)에 공급함으로써 발광량을 증대시켜 휘도를 향상시킬 수 있게 된다.
아울러, 상기 어드레스기간에서 주사펄스(SP)의 폭을 짧게 설정하여 어드레스가 불안정할 경우 주사/유지 전극라인(Y)과 프라이밍 전극라인(P) 사이에서 1∼2회의 안정화방전이 추가적으로 발생되게 함으로써 어드레싱을 안정화시키게 된다.
한편, 상기에서는 방전셀들을 상하로 분리하여 싱글스캔으로 어드레스하는 경우만을 예로 들어 설명하였지만 다수개의 블록으로 분리하여 싱글스캔으로 어드레스하는 경우에도 어드레스기간을 단축시킬 수 있게 된다.
상술한 바와 같이, 본 발명에 따른 PDP 구동장치 및 방법에 의하면 방절셀들을 적어도 2개 이상의 블록으로 구분하여 싱글스캔하는 경우 그 블록별로 어드레스방전전에 프라이밍방전이 발생되게 하여 후속의 어드레스방전에 도움의 주는 벽전하를 충분히 형성함으로써 주사펄스를 짧게 인가할 수 있으므로 고속 어드레싱이 가능하게 한다. 이에 따라, 본 발명에 따른 PDP 구동방법에 의하면 주사선수가 증가되는 고해상도 PDP에서도 싱글스캔으로 고속구동이 가능하게 되므로 종래의 화면분할방식에 비하여 제조원가를 절감할 수 있게 된다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여 져야만 할 것이다.

Claims (7)

  1. 방전에 의해 화상을 표시하는 방전셀들을 포함하고 임의의 주사순서로 주사되는 다수의 주사라인들을 구비하는 플라즈마 디스플레이 패널의 구동방법에 있어서,
    상기 주사라인들을 적어도 2개 이상의 블록으로 분리하여 순차적으로 어드레스함과 아울러 그 블록별로 어드레스 전에 프라이밍방전이 발생되게 하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  2. 제 1 항에 있어서,
    상기 프라이밍 방전은
    상기 주사라인 각각에 포함되는 주사/유지 전극과 공통유지 전극 사이에서 상기 블록별로 발생하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  3. 제 2 항에 있어서,
    상기 어드레스 후 유지방전이 전체의 주사라인에서 동시에 발생되기 전까지 상기 주사/유지 전극과 상기 공통유지 전극에 동일한 소정의 직류전압을 인가하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  4. 제 1 항에 있어서,
    상기 프라이밍 방전은
    상기 주사라인 각각에 포함되는 주사/유지 전극과 두개의 주사라인에 걸쳐 포함되어진 프라이밍 전극 사이에서 상기 블록별로 발생하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  5. 제 1 항에 있어서,
    상기 블록별로 어드레스후 그 어드레스를 안정화하기 위한 안정화방전이 더 발생되게 하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  6. 주사/유지 전극라인과 공통유지 전극라인을 포함하고 임의의 주사순서로 주사되는 다수의 주사라인들을 구비하는 플라즈마 디스플레이 패널의 구동장치에 있어서,
    상기 주사/유지 전극라인들을 적어도 2개 이상의 블록으로 분리하여 순차적으로 주사펄스를 공급함과 아울러 그 블록별로 주사펄스를 공급하기 전에 프라이밍방전을 위한 프라이밍펄스를 동시에 공급하는 주사/유지 구동수단과,
    상기 공통유지전극들을 적어도 2개 이상의 블록으로 분리하여 그 블록별로 상기 프라이밍 방전을 위한 프라이밍펄스를 동시에 공급하는 공통유지구동수단을 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  7. 주사/유지 전극라인을 포함하고 임의의 주사순서로 주사되는 다수의 주사라인들과, 상기 두개의 주사라인에 걸쳐 배치된 프라이밍 전극라인을 구비하는 플라즈마 디스플레이 패널의 구동장치에 있어서,
    상기 주사/유지 전극라인들을 적어도 2개 이상의 블록으로 분리하여 순차적으로 주사펄스를 공급함과 아울러 그 블록별로 주사펄스를 공급하기 전에 프라이밍방전을 위한 프라이밍펄스를 동시에 공급하는 주사/유지 구동수단과,
    상기 프라이밍 전극라인들을 적어도 2개 이상의 블록으로 분리하여 그 블록별로 상기 프라이밍 방전을 위한 프라이밍펄스를 동시에 공급하는 프라이밍구동수단을 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
KR1020000002461A 2000-01-19 2000-01-19 플라즈마 디스플레이 패널의 구동 방법 KR100359017B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020000002461A KR100359017B1 (ko) 2000-01-19 2000-01-19 플라즈마 디스플레이 패널의 구동 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020000002461A KR100359017B1 (ko) 2000-01-19 2000-01-19 플라즈마 디스플레이 패널의 구동 방법

Publications (2)

Publication Number Publication Date
KR20010073683A true KR20010073683A (ko) 2001-08-01
KR100359017B1 KR100359017B1 (ko) 2002-10-31

Family

ID=19639730

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020000002461A KR100359017B1 (ko) 2000-01-19 2000-01-19 플라즈마 디스플레이 패널의 구동 방법

Country Status (1)

Country Link
KR (1) KR100359017B1 (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100472367B1 (ko) * 2002-04-04 2005-03-08 엘지전자 주식회사 플라즈마 디스플레이 패널 및 그 구동방법
KR100508930B1 (ko) * 2003-10-01 2005-08-17 삼성에스디아이 주식회사 플라즈마 디스플레이 패널 장치 및 구동 방법
KR100816202B1 (ko) 2006-11-27 2008-03-21 삼성에스디아이 주식회사 플라즈마 디스플레이 장치 및 그 구동 방법

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100472367B1 (ko) * 2002-04-04 2005-03-08 엘지전자 주식회사 플라즈마 디스플레이 패널 및 그 구동방법
KR100508930B1 (ko) * 2003-10-01 2005-08-17 삼성에스디아이 주식회사 플라즈마 디스플레이 패널 장치 및 구동 방법
KR100816202B1 (ko) 2006-11-27 2008-03-21 삼성에스디아이 주식회사 플라즈마 디스플레이 장치 및 그 구동 방법
US8085219B2 (en) 2006-11-27 2011-12-27 Samsung Sdi Co., Ltd. Plasma display device and driving method thereof

Also Published As

Publication number Publication date
KR100359017B1 (ko) 2002-10-31

Similar Documents

Publication Publication Date Title
KR100341313B1 (ko) 플라즈마 디스플레이 패널과 구동장치 및 방법
KR100751931B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100330033B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
KR100359017B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
JP2003345300A (ja) プラズマディスプレイパネルの駆動装置及び駆動方法
KR100359021B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100336606B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
JP2001166734A (ja) プラズマディスプレイパネルの駆動方法
KR100359016B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100468412B1 (ko) 플라즈마 디스플레이 패널의 구동장치 및 방법
KR100481215B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100456146B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100323972B1 (ko) 플라즈마 디스플레이 패널 및 그의 구동방법
KR100579332B1 (ko) 플라즈마 디스플레이 패널의 전극구조
KR100373534B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100359570B1 (ko) 플라즈마 디스플레이 패널
KR100667109B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100336609B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100359572B1 (ko) 플라즈마 디스플레이 패널
KR100764760B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100373529B1 (ko) 플라즈마 디스플레이 패널 및 그구동방법
KR100482341B1 (ko) 플라즈마 디스플레이 패널의 구동장치
KR100364398B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR20020004767A (ko) 5전극 플라즈마 디스플레이 패널의 구동방법
KR100349030B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
N231 Notification of change of applicant
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080926

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee