KR20010045653A - 에이티엠 교환 시스템의 아이피씨 통신 장애 복구 방법 - Google Patents
에이티엠 교환 시스템의 아이피씨 통신 장애 복구 방법 Download PDFInfo
- Publication number
- KR20010045653A KR20010045653A KR1019990048997A KR19990048997A KR20010045653A KR 20010045653 A KR20010045653 A KR 20010045653A KR 1019990048997 A KR1019990048997 A KR 1019990048997A KR 19990048997 A KR19990048997 A KR 19990048997A KR 20010045653 A KR20010045653 A KR 20010045653A
- Authority
- KR
- South Korea
- Prior art keywords
- ipc
- board
- ipc board
- dpram
- initialization
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L41/00—Arrangements for maintenance, administration or management of data switching networks, e.g. of packet switching networks
- H04L41/06—Management of faults, events, alarms or notifications
- H04L41/0654—Management of faults, events, alarms or notifications using network fault recovery
- H04L41/0659—Management of faults, events, alarms or notifications using network fault recovery by isolating or reconfiguring faulty entities
- H04L41/0661—Management of faults, events, alarms or notifications using network fault recovery by isolating or reconfiguring faulty entities by reconfiguring faulty entities
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/54—Store-and-forward switching systems
- H04L12/56—Packet switching systems
- H04L12/5601—Transfer mode dependent, e.g. ATM
- H04L2012/5625—Operations, administration and maintenance [OAM]
- H04L2012/5627—Fault tolerance and recovery
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
Abstract
본 발명은 ATM(Asynchronous Transfer Mode) 교환 시스템의 IPC(Inter Processor Communication) 통신 장애 복구 방법에 관한 것으로, 특히 IPC 보드에 장애가 발생하는 경우 해당 IPC 보드에 대한 초기화를 수행하여 이중화 절체를 수행하지 않고도 해당 IPC 보드 장애에 따른 IPC 통신 장애를 복구할 수 있도록 한 ATM 교환 시스템의 IPC 통신 장애 복구 방법에 관한 것이다.
종래에는 IPC 보드에 장애가 발생하여 IPC 통신을 정상적으로 수행하지 못하게 되면, 메인 프로세서의 이중화 절체를 수행하여 해당 IPC 통신을 복구하므로, 해당 이중화 절체로 인한 IPC 통신 복구 시간이 길어지고, 이로 인해 다량의 IPC 메시지를 유실하게 되는 문제점이 있었다.
본 발명은 ATM 교환 시스템에서 IPC 보드에 장애가 발생하는 경우 이중화 절체를 바로 수행하지 않고, 해당 IPC 보드에 대한 초기화만을 수행하여 이를 복구할 수 있도록 함으로써, 해당 이중화 절체를 통한 IPC 통신 복구에 비해 신속한 복구가 가능할 뿐 만 아니라, 해당 IPC 보드 장애에 따른 IPC 통신 장애를 신속하게 복구함으로써, 해당 IPC 보드 장애에 따른 IPC 메시지 손실을 최소화할 수 있게 되며, 이로 인해 안정적인 시스템 운영이 가능해 진다.
Description
본 발명은 ATM(Asynchronous Transfer Mode) 교환 시스템의 IPC(Inter Processor Communication) 통신 장애 복구 방법에 관한 것으로, 특히 IPC 보드에 장애가 발생하는 경우 해당 IPC 보드에 대한 초기화를 수행하여 이중화 절체를 수행하지 않고도 해당 IPC 보드 장애에 따른 IPC 통신 장애를 복구할 수 있도록 한 ATM 교환 시스템의 IPC 통신 장애 복구 방법에 관한 것이다.
일반적으로, 비동기 전송 모드(Asynchronous Transfer Mode ; 이하, 'ATM'이라 칭함)라 함은 광대역 종합 정보 통신망의 핵심이 되는 전송/교환 기술로서, 비동기식 시분할 다중화 방식에 의거한 패킷형 전달 모드이다.
여기서, ATM의 정보 전달의 기본 단위는 셀(cell)로, ATM은 모든 정보를 5바이트의 헤더와 48바이트의 정보 필드로 이루어진 53바이트의 고정길이 셀로 취급하되, 해당 헤더에는 셀이 속하는 연결을 식별하기 위한 VCI(Virtual Channel Identifier)/VPI(Virtual Path Identifier), 또한 폭주시 셀의 폐기 여부를 표시하는 CLP(Cell Loss Priority), 망 제어 정보를 구별하기 위한 PT(Payload Type), 헤더 오류 검출/제어를 위한 HEC(Header Error Control) 등이 포함된다.
이상에서 살펴본 바와 같은 비동기 전송 모드를 이용한 종래의 ATM 교환 시스템은 가입자의 증가와, 가입자의 증가로 인한 호 처리 효율의 향상을 위해 다수의 랙(Rack)을 구비하며, 각 랙에는 다수의 메인 프로세서를 수용하도록 되어 있다.
해당 랙에 구비되는 각 메인 프로세서는 다른 메인 프로세서와 IPC 통신을 수행하기 위해 쪽보드 형태의 IPC 보드를 포함하고 있으며, 이를 위한 ATM 교환 시스템의 IPC 통신 처리 구조는 첨부된 도면 도 1에 도시된 바와 같이, 메인 프로세서(11a, 11b)와, IPC 보드(11-1a, 11-1b)와, 셀 다중화/역다중화 보드(12a, 12b) 및 ATM 스위치(13a, 13b)를 구비하여 이루지는데, 해당 메인 프로세서(11a, 11b)는 운용 보전 프로세서나 호 처리 프로세서를 의미하며, 해당 IPC 보드(11-1a, 11-1b)는 메인 프로세서간 IPC 통신을 위해 셀 다중화/역다중화 보드(12a, 12b)와 소정 전송속도(100bps)로 정합하고, 해당 셀 다중화/역다중화 보드(12a, 12b)는 ATM 스위치(13a, 13b)와 정합한다.
그리고, 해당 ATM 교환 시스템의 IPC 통신 처리 구조 즉, 메인 프로세서(11a, 11b)와 셀 다중화/역다중화 보드(12a, 12b) 및 ATM 스위치(13a, 13b)는 이중화되어 있으며, 해당 이중화 기능은 보드 이상 등의 원인으로 장애가 발생하는 경우 이를 상대측 메인 프로세서로 절체하여 계속적으로 안정된 IPC 통신을 수행하도록 함으로써, 안정된 서비스를 보장하기 위한 것이다.
이때, 해당 메인 프로세서(11a, 11b)와 IPC 보드(11-1a, 11-1b)는 해당 IPC 보드(11-1a, 11-1b)내의 DPRAM(Dual Port Random Access Memory ; 도면에 도시되어 있지 않음)을 이용하여 양방으로 통신을 수행한다.
그런데, 종래 ATM 교환 시스템에서는 액티브 측의 메인 프로세서(11a)가 다른 메인 프로세서와 IPC 통신을 수행하는 경우 해당 IPC 보드(11-1a)에 버스 에러가 발생하여 버그(Bug) 상태로 빠지거나, 해당 IPC 보드(11-1a) 불량이거나, IPC 링크에 장애가 발생하게 되면, 해당 액티브 측의 메인 프로세서(11a)는 자신이 갖고 있는 IPC 통신 처리 관련 정보를 스탠바이 측의 메인 프로세서(11b)로 전송한 후, 이중화 절체를 수행하여 IPC 통신을 진행할 수 있도록 한다.
이때, 해당 ATM 교환 시스템에서 이중화 절체에 따른 메인 프로세서 및 IPC 보드의 초기화 동작을 첨부된 도면 도 2를 참조하여 설명하면 다음과 같다.
먼저, 액티브 측의 메인 프로세서(11a)는 IPC 보드(11-1a)의 장애가 발생하는 경우 자신이 갖고 있는 IPC 통신 처리 관련 정보를 스탠바이 측의 메인 프로세서(11b)로 전송한 후(스텝 S21, S22), 자신을 스탠바이 상태로 천이하게 된다.
이에, 스탠바이 측의 메인 프로세서(11b)는 자신을 액티브 상태로 천이하여 이중화 절체를 수행한 후(스텝 S23), 해당 IPC 통신을 위해 IPC 보드(11-1b)로 초기화 명령을 내린 후(스텝 S24), 해당 IPC 보드(11-1b)로부터 초기화 완료 응답이 수신되기를 기다린다.
이때, 해당 IPC 보드(11-1b)로부터 초기화 완료 응답이 수신되면(스텝 S25),해당 액티브 상태로 천이한 메인 프로세서(11b)는 IPC 보드(11-1a) 장애로 인해 중지되었던 IPC 통신 장애가 복구되었으므로, 해당 IPC 통신을 재수행하게 된다(스텝 S26).
전술한 바와 같이, 종래 ATM 교환 시스템에서는 IPC 통신을 수행하는 경우 IPC 보드의 완전 불량이나 버스 에러 등으로 인해 해당 IPC 보드에 장애가 발생하여 IPC 통신을 정상적으로 수행하지 못하게 되면, 메인 프로세서의 이중화 절체를 수행하여 해당 IPC 통신을 수행하게 되는데, 이때, 해당 메인 프로세서의 이중화 절체는 현재 액티브 상태의 메인 프로세서에서 갖고 있는 IPC 통신 처리 관련 정보를 스탠바이 상태의 메인 프로세서로 전송하여 액비트 상태로 절체시킨 후, 해당 메인 프로세서의 IPC 보드를 초기화시켜 해당되는 IPC 통신을 수행하도록 함으로써, 해당 이중화 절체에 따른 IPC 통신 복구 시간이 길어지고, 이로 인해 다량의 IPC 메시지를 유실하게 되는 문제점이 있었다.
본 발명은 전술한 바와 같은 문제점을 해결하기 위한 것으로 그 목적은, ATM 교환 시스템에서 IPC 보드에 장애가 발생하는 경우 이중화 절체를 바로 수행하지 않고, 해당 IPC 보드에 대한 초기화만을 수행하여 이를 복구할 수 있도록 함으로써, 해당 이중화 절체를 통한 IPC 통신 복구에 비해 신속한 복구가 가능하도록 하는데 있다.
본 발명의 다른 목적은, IPC 보드 장애에 따른 IPC 통신 장애를 신속하게 복구함으로써, 해당 IPC 보드 장애에 따른 IPC 메시지 손실을 최소화함과 동시에 이로 인한 안정적인 시스템 운영이 가능하도록 하는데 있다.
도 1은 종래 ATM 교환 시스템의 IPC 통신 처리 구조를 도시한 도면.
도 2는 종래의 ATM 교환 시스템에서 이중화 절체에 따른 초기화 동작 순서도.
도 3은 도 1에 있어, 본 발명을 구현하기 위한 메인 프로세서 및 IPC 보드의 상세한 처리 구조를 도시한 도면.
도 4는 본 발명에 따른 ATM 교환 시스템의 IPC 통신 장애 복구 동작 순서도.
* 도면의 주요 부분에 대한 부호의 설명 *
11a, 11b : 메인 프로세서 11-1a, 11-1b : IPC 보드
11-2a : IPC 처리부 11-3a : DPRAM
11-4a : 카운터 12a, 12b : 셀 다중화/역다중화 보드
13a, 13b : ATM 스위치
상술한 바와 같은 목적을 해결하기 위한 본 발명의 특징은, 다른 메인 프로세서와 IPC 통신을 수행하기 위해 IPC 보드의 DPRAM을 통해 데이터를 송수신하는 ATM 교환 시스템에 있어서, 상기 DPRAM에 수신되는 데이터에 대한 수신 카운트 값을 주기적으로 기록하는 과정과; 상기 수신 카운트 값을 주기적으로 판독하여 상기 IPC 보드가 정상 상태인지를 확인하는 과정과; IPC 보드에 장애가 발생한 경우 상기 IPC 보드에 대한 초기화를 수행하여 IPC 보드 장애에 따른 IPC 통신 장애 복구 및 재수행하게 하는 과정을 포함하되, 상기 IPC 보드가 정상 상태인지를 확인하는 과정은, 상기 DPRAM에서 판독한 수신 카운트 값이 갱신되는 경우 상기 IPC 보드가 정상 상태인 것으로 인식하고, 상기 수신 카운트 값이 리셋되는 경우 상기 IPC 보드에 장애가 발생한 것으로 인식하는 것을 특징으로 한다.
그리고, 상기 IPC 보드에 대한 초기화를 수행하여 IPC 통신 장애 복구 및 재수행하게 하는 과정은, 상기 IPC 보드로 초기화 명령을 내려 초기화를 수행하게 하는 단계와; 상기 IPC 보드가 정상적으로 초기화되었는지를 확인하는 단계와; IPC 보드가 정상적으로 초기화된 경우 상기 IPC 보드 장애에 따른 IPC 통신 장애를 복구하여 DPRAM을 통한 IPC 통신을 재수행하는 단계를 포함하는 것을 특징으로 한다.
나아가, 상기 IPC 보드가 정상적으로 초기화되었는지를 확인하는 단계에서, IPC 보드가 정상적으로 초기화되지 않은 경우 초기화 수행 횟수를 소정 횟수와 비교하는 단계와; 초기화 수행 횟수가 소정 횟수보다 작은 경우 상기 IPC 보드에 대한 초기화를 재수행한 후, IPC 보드가 정상적으로 초기화되었는지를 확인하는 단계를 포함하는 것을 특징으로 하되, 상기 초기화 수행 횟수를 소정 횟수와 비교하는 단계에서, 초기화 수행 횟수가 소정 횟수와 동일한 경우 이중화 절체를 수행하여 상기 IPC 보드 장애에 따른 IPC 통신 장애를 복구하게 하는 것을 특징으로 한다.
이하, 본 발명에 따른 실시예를 첨부한 도면을 참조하여 상세하게 설명하면 다음과 같다.
본 발명은 ATM 교환 시스템에서 IPC 보드에 장애가 발생하는 경우 이중화 절체를 바로 수행하지 않고, 장애가 발생한 IPC 보드에 대한 초기화를 수행하여, 해당 IPC 보드 장애에 따른 IPC 통신 장애를 복구할 수 있도록 하기 위한 것으로, 이를 위한 해당 ATM 교환 시스템의 IPC 통신 처리 구조는 도 1에 도시된 종래의 구조와 동일하므로, 동일한 도면 부호를 사용하고 그 설명을 생략하기로 한다.
그리고, 본 발명을 구현하기 위한 메인 프로세서 및 IPC 보드의 상세한 처리 구조를 도 1에 도시된 액티브 측을 기준으로 설명하면 첨부한 도면 도 3에 도시한 같이, 해당 메인 프로세서(11a)는 IPC 메시지에 대한 수신 카운트 값을 주기적으로 판독(RD)하여 IPC 보드(11-1a)의 정상 여부를 확인하기 위한 IPC 처리부(11-2a)를 포함하며, 해당 IPC 보드(11-1a)는 메인 프로세서(11a)와 통신을 수행하기 위한 소정 데이터를 일시 저장하되, 해당 데이터에 대한 수신 카운트 값을 저장하는 DPRAM(11-3a)을 포함한다.
이때, 해당 DPRAM(11-3a)의 소정 영역에 IPC 통신을 수행하기 위한 데이터에 대한 수신 카운트 값을 기록(WR)하는 기능은 해당 IPC 보드(11-1a)의 카운터(11-4a)에 의해 주기적으로 수행되며, 해당 DPRAM(11-3a)에 저장된 수신 카운트 값은 IPC 보드(11-1a)에 장애가 발생하는 경우 리셋(reset)되어 '0'의 값이 저장된다.
이와 같이 구성된 본 발명에 따른 ATM 교환 시스템에서는 액티브 측의 메인 프로세서(11a)에 포함되는 IPC 보드(11-1a)에 장애가 발생하는 경우 해당 메인 프로세서(11a)의 이중화 절체를 수행하지 않은 상태에서 장애가 발생한 IPC 보드(11-1a)에 대한 초기화를 다시 수행하여 일시적인 에러에 의한 IPC 보드(11-1a) 장애시의 이중화 절체를 방지함과 동시에 해당 IPC 보드(11-1a) 장애에 따른 IPC 통신 장애를 복구하게 되는데, 이를 위한 해당 ATM 교환 시스템의 IPC 통신 장애 복구 동작을 첨부한 도면 도 4를 참조하여 상세하게 설명하면 다음과 같다.
먼저, 액티브 측의 메인 프로세서(11a)는 IPC 보드(11-1a)와 셀 다중화/역다중화 보드(12a) 및 ATM 스위치(13a)를 통해 다른 메인 프로세서와 IPC 통신을 수행하게 되는데, 이때, 해당 메인 프로세서(11a)는 IPC 보드(11-1a)의 DPRAM(11-3a)을 통해 IPC 통신을 수행하기 위한 데이터를 송수신하게 되며(스텝 S41), 해당 IPC 보드(11-1a)의 카운터(11-4a)는 DPRAM(11-3a)에 수신되는 데이터에 대한 수신 카운트를 수행한 후, 해당되는 수신 카운트 값을 해당 DPRAM(11-3a)의 소정 영역에 기록하게 된다(스텝 S42).
그리고, 해당 메인 프로세서(11a)의 IPC 처리부(11-2a)는 IPC 보드(11-1a)의 DPRAM(11-3a)에 기록된 수신 카운트 값을 판독하여(스텝 S43), 해당 IPC 보드(11-1a)가 정상 상태인지를 확인하게 된다(스텝 S44). 즉, 해당 IPC 처리부(11-2a)는 DPRAM(11-3a)에 기록된 수신 카운트 값이 계속적으로 갱신되고 있는지를 확인하여, 해당 수신 카운트 값이 계속적으로 갱신되는 경우에는 IPC 보드(11-1a)가 정상 상태인 것으로 인식하고, 해당 수신 카운트 값이 '0'으로 리셋되는 경우에는 IPC 보드(11-1a)에 장애가 발생한 것으로 인식하게 된다.
한편, 스텝 S44에서 해당 IPC 보드(11-1a)가 정상 상태인 것으로 확인되는 경우 즉, DPRAM(11-3a)에 기록된 수신 카운트 값이 계속적으로 갱신되는 경우 해당 IPC 처리부(11-2a)는 스텝 S43의 DPRAM(11-3a)에 기록된 수신 카운트 값을 판독하는 동작을 반복 수행하게 된다.
하지만, 스텝 S44에서 해당 IPC 보드(11-1a)에 장애가 발생한 것으로 확인되는 경우 즉, DPRAM(11-3a)에 기록된 수신 카운트 값이 '0'으로 리셋된 경우 해당 IPC 처리부(11-2a)는 장애가 발생한 것으로 확인된 IPC 보드(11-1a)로 초기화 명령을 내려 해당 IPC 보드(11-1a)에 대한 초기화를 수행하게 된다(스텝 S45).
이후, 해당 IPC 처리부11-2a)는 IPC 보드(11-1a)의 DPRAM(11-3a)에 기록된 수신 카운트 값을 다시 판독하여, 해당 IPC 보드(11-1a)가 정상적으로 초기화되었는지를 확인하게 되는데(스텝 S46), 이때, 해당 IPC 보드(11-1a)는 메인 프로세서(11a)의 IPC 처리부(11-2a)에 의한 초기화 명령에 따라 자체적으로 보드 초기화를 수행하게 되며, 정상적으로 초기화가 수행된 경우 DPRAM(11-3a)을 통해 메인 프로세서(11a)와 IPC 통신을 수행하기 위한 데이터를 송수신하게 되며, 해당 IPC 보드(11-1a)의 카운터(11-4a)는 DPRAM(11-3a)에 수신되는 데이터에 대한 수신 카운트를 수행하여 해당 DPRAM(11-3a)의 소정 영역에 기록하게 된다.
한편, 스텝 S46에서 IPC 보드(11-1a)가 정상적으로 초기화된 경우 즉, DPRAM(11-3a)에 기록된 수신 카운트 값이 갱신되는 경우 해당 메인 프로세서(11a)는 IPC 보드(11-1a)의 장애가 복구되었으므로 이중화 절체를 수행하지 않은 상태에서 해당 IPC 보드(11-1a) 장애에 따른 IPC 통신 장애를 복구하여 해당 DPRAM(11-3a)을 통한 IPC 통신을 재수행할 수 있게 되며(스텝 S47), 이에 따라, 해당 IPC 처리부(11-2a)는 스텝 S43의 DPRAM(113-a)에 기록된 수신 카운트 값을 판독하는 과정으로 귀환하여 반복 동작을 수행하게 된다.
그런데, 스텝 S46에서 IPC 보드(11-1a)가 정상적으로 초기화되지 않은 경우 즉, DPRAM(11-3a)에 기록된 수신 카운트 값이 '0'으로 리셋된 상태를 계속적으로 유지하고 있는 경우 해당 IPC 처리부(11-2a)는 IPC 보드(11-1a)에 대한 초기화 수행 횟수를 소정 횟수(바람직하게는 3회)와 비교하여(스텝 S48), 해당 IPC 보드(11-1a)가 완전 불량인지 즉, 초기화 명령만으로 장애 복구가 되지 않는지를 확인하게 된다.
이때, 해당 IPC 보드(11-1a)가 완전 불량이 아닌 경우 즉, IPC 보드(11-1a)에 대한 초기화 수행 횟수가 소정 횟수보다 작은 경우 해당 IPC 처리부(11-2a)는 스텝 S45로 귀환하여 IPC 보드(11-1a)로 초기화 명령을 다시 내려 해당 IPC 보드(11-1a)에 대한 초기화를 다시 수행하게 된다.
그런데, 스텝 S48에서 해당 IPC 보드(11-1a)가 완전 불량인 경우에는 종래의 IPC 보드 장애시 IPC 통신 복구 방법과 같이 프로세서 이중화 절체를 수행하여 IPC 보드 장애에 따른 IPC 통신 장애를 복구하게 된다(스텝 S49).
상술한 바와 같이, 본 발명에서는 IPC 보드에 장애가 발생하는 경우 이중화 절체를 바로 수행하지 않고, 해당 IPC 보드에 대한 초기화만을 수행하여 이를 복구할 수 있도록 함으로써, 해당 이중화 절체를 통한 IPC 통신 복구에 비해 신속한 복구가 가능해 지며, 해당 IPC 보드 장애시의 이중화 절체에 따른 IPC 통신의 중단으로 인한 IPC 메시지 손실을 최소화할 수 있게 된다.
또한, 본 발명에 따른 실시예는 상술한 것으로 한정되지 않고, 본 발명과 관련하여 통상의 지식을 가진자에게 자명한 범위내에서 여러 가지의 대안, 수정 및 변경하여 실시할 수 있다.
이상과 같이, 본 발명은 ATM 교환 시스템에서 IPC 보드에 장애가 발생하는 경우 이중화 절체를 바로 수행하지 않고, 해당 IPC 보드에 대한 초기화만을 수행하여 이를 복구할 수 있도록 함으로써, 해당 이중화 절체를 통한 IPC 통신 복구에 비해 신속한 복구가 가능해 진다.
그리고, 본 발명은 IPC 보드 장애에 따른 IPC 통신 장애를 신속하게 복구함으로써, 해당 IPC 보드 장애에 따른 IPC 메시지 손실을 최소화할 수 있게 되며, 이로 인해 안정적인 시스템 운영이 가능해 진다.
Claims (5)
- 다른 메인 프로세서와 IPC 통신을 수행하기 위해 IPC 보드의 DPRAM을 통해 데이터를 송수신하는 ATM 교환 시스템에 있어서,상기 DPRAM에 수신되는 데이터에 대한 수신 카운트 값을 주기적으로 기록하는 과정과; 상기 수신 카운트 값을 주기적으로 판독하여 상기 IPC 보드가 정상 상태인지를 확인하는 과정과; IPC 보드에 장애가 발생한 경우 상기 IPC 보드에 대한 초기화를 수행하여 IPC 보드 장애에 따른 IPC 통신 장애 복구 및 재수행하게 하는 과정을 포함하는 것을 특징으로 하는 에이티엠 교환 시스템의 아이피씨 통신 장애 복구 방법.
- 제 1항에 있어서,상기 IPC 보드가 정상 상태인지를 확인하는 과정은, 상기 DPRAM에서 판독한 수신 카운트 값이 갱신되는 경우 상기 IPC 보드가 정상 상태인 것으로 인식하고, 상기 수신 카운트 값이 리셋되는 경우 상기 IPC 보드에 장애가 발생한 것으로 인식하는 것을 특징으로 하는 에이티엠 교환 시스템의 아이피씨 통신 장애 복구 방법.
- 제 1항에 있어서,상기 IPC 보드에 대한 초기화를 수행하여 IPC 통신 장애 복구 및 재수행하게 하는 과정은, 상기 IPC 보드로 초기화 명령을 내려 초기화를 수행하게 하는 단계와; 상기 IPC 보드가 정상적으로 초기화되었는지를 확인하는 단계와; IPC 보드가 정상적으로 초기화된 경우 상기 IPC 보드 장애에 따른 IPC 통신 장애를 복구하여 DPRAM을 통한 IPC 통신을 재수행하는 단계를 포함하는 것을 특징으로 하는 에이티엠 교환 시스템의 아이피씨 통신 장애 복구 방법.
- 제 3항에 있어서,상기 IPC 보드가 정상적으로 초기화되었는지를 확인하는 단계에서, IPC 보드가 정상적으로 초기화되지 않은 경우 초기화 수행 횟수를 소정 횟수와 비교하는 단계와; 초기화 수행 횟수가 소정 횟수보다 작은 경우 상기 IPC 보드에 대한 초기화를 재수행한 후, IPC 보드가 정상적으로 초기화되었는지를 확인하는 단계를 포함하는 것을 특징으로 하는 에이티엠 교환 시스템의 아이피씨 통신 장애 복구 방법.
- 제 4항에 있어서,상기 초기화 수행 횟수를 소정 횟수와 비교하는 단계에서, 초기화 수행 횟수가 소정 횟수와 동일한 경우 이중화 절체를 수행하여 상기 IPC 보드 장애에 따른 IPC 통신 장애를 복구하게 하는 것을 특징으로 하는 에이티엠 교환 시스템의 아이피씨 통신 장애 복구 방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019990048997A KR20010045653A (ko) | 1999-11-05 | 1999-11-05 | 에이티엠 교환 시스템의 아이피씨 통신 장애 복구 방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019990048997A KR20010045653A (ko) | 1999-11-05 | 1999-11-05 | 에이티엠 교환 시스템의 아이피씨 통신 장애 복구 방법 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR20010045653A true KR20010045653A (ko) | 2001-06-05 |
Family
ID=19618857
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019990048997A KR20010045653A (ko) | 1999-11-05 | 1999-11-05 | 에이티엠 교환 시스템의 아이피씨 통신 장애 복구 방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR20010045653A (ko) |
-
1999
- 1999-11-05 KR KR1019990048997A patent/KR20010045653A/ko not_active Application Discontinuation
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3649580B2 (ja) | 分散コンピュータ・システムのエラーを報告するシステム | |
KR20070033866A (ko) | 정보 처리 장치, 통신 부하 분산 방법 및 통신 부하 분산프로그램을 기록한 기록 매체 | |
JP2007026437A (ja) | ソフトウェア更新方法及びシステム | |
JP2009246524A (ja) | 信号伝送装置 | |
JP3101604B2 (ja) | 分散コンピュータ・システムのエラーを報告する方法 | |
KR100216370B1 (ko) | Atm 스위치 보드의 이중화 장치 및 방법 | |
US6914878B1 (en) | Fault detection in multi-plane switch | |
JP5692860B2 (ja) | 伝送装置及びインタフェース装置 | |
US7054263B1 (en) | Synchronous change of switchplane | |
JP3196999B2 (ja) | Atm通信網および加入者交換機 | |
KR20010045653A (ko) | 에이티엠 교환 시스템의 아이피씨 통신 장애 복구 방법 | |
KR100405840B1 (ko) | 비동기전송모드 교환기의 보드이중화 장치 및 그 제어방법 | |
JP3168945B2 (ja) | Atm伝送回線切替方式 | |
US7586855B1 (en) | System and method to detect non-native storage components to manage configuration in a communications network | |
JP3036527B2 (ja) | Atm警報マスキング方法及びその装置 | |
KR100465939B1 (ko) | 에이티엠 망에서의 트래픽 제어 장치 및 방법 | |
JP3990077B2 (ja) | ループ式通信方法および装置 | |
KR19980061785A (ko) | Atm 교환기에서 망관리보드의 이중화회로 | |
JP2002252632A (ja) | Atm伝送装置、及びその冗長伝送系の切替方法 | |
JPH1065696A (ja) | 通信ネットワークおよび障害通知方法 | |
JPH1084354A (ja) | Atm交換機の二重化制御方法 | |
JPH04222138A (ja) | 切替方法 | |
JP2980401B2 (ja) | 系間通話路切り替え方式 | |
JPH1165867A (ja) | 負荷分散形システムにおけるシステム二重化方法 | |
JP2768762B2 (ja) | 交換機 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
WITN | Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid |