KR20010004031A - method of strengthening jointing strength of solder ball of semiconductor package - Google Patents

method of strengthening jointing strength of solder ball of semiconductor package Download PDF

Info

Publication number
KR20010004031A
KR20010004031A KR1019990024616A KR19990024616A KR20010004031A KR 20010004031 A KR20010004031 A KR 20010004031A KR 1019990024616 A KR1019990024616 A KR 1019990024616A KR 19990024616 A KR19990024616 A KR 19990024616A KR 20010004031 A KR20010004031 A KR 20010004031A
Authority
KR
South Korea
Prior art keywords
solder ball
package
insulating material
solder
strengthening
Prior art date
Application number
KR1019990024616A
Other languages
Korean (ko)
Other versions
KR100333383B1 (en
Inventor
문종태
윤승욱
Original Assignee
김영환
현대전자산업 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김영환, 현대전자산업 주식회사 filed Critical 김영환
Priority to KR1019990024616A priority Critical patent/KR100333383B1/en
Publication of KR20010004031A publication Critical patent/KR20010004031A/en
Application granted granted Critical
Publication of KR100333383B1 publication Critical patent/KR100333383B1/en

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/11Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Wire Bonding (AREA)

Abstract

PURPOSE: A method for enhancing the junction strength of a solder ball of a semiconductor package is provided to prevent the solder ball from cracking by coating insulation material between solder balls. CONSTITUTION: A package(10) is loaded on a rotating table. Then, an insulation material(30) containing a reinforcement agent is coated between solder balls(11). The height of the insulation material(30) is less than 1/4 as compared with the height of the solder ball(11) in such a manner that the insulation material(30) does not make contact with s semiconductor substrate(20) when the solder ball(11) is mounted on the semiconductor substrate(20). The insulation material(30) is one selected from a group consisting of silica, nitride alumina, carbonate silicon and aluminum oxide film.

Description

반도체 패키지의 솔더 볼 접합 강도 강화 방법{method of strengthening jointing strength of solder ball of semiconductor package}Method of strengthening jointing strength of solder ball of semiconductor package

본 발명은 반도체 패키지의 솔더 볼 접합 강도 강화 방법에 관한 것으로서, 보다 구체적으로는 패키지의 밑면에 격자 형상으로 배열되어 기판에 실장되는 솔더 볼의 접합 강도를 강화하는 방법에 관한 것이다.The present invention relates to a method for reinforcing solder ball bonding strength of a semiconductor package, and more particularly, to a method for reinforcing bonding strength of solder balls arranged in a lattice shape on a bottom surface of a package and mounted on a substrate.

패키지의 한 예로서, 가장 범용으로 사용되고 있는 에스오제이(SOJ:Small Outline J-lead) 타입이 있고, 특수한 경우에 사용하는 지프(ZIP: Zigzag Inline Package) 타입이 있으며, 또 규격화되고 있는 메모리 카드(memory card)에 적합하도록 구성된 티에스오피(TSOP: Thin Small Outline Package) 타입 등이 있다.An example of a package is a small outline J-lead (SOJ) type that is most commonly used, and a Zigzag Inline Package (ZIP) type that is used in a special case. There is a Thin Small Outline Package (TSOP) type that is configured to be suitable for a memory card.

이러한 패키지 제조 방법을 개략적으로 설명하면 다음과 같다.The manufacturing method of such a package is briefly described as follows.

먼저, 웨이퍼를 스크라이빙 라인을 따라 절단하는 소잉(sawing) 공정을 진행하여 개개의 반도체 칩으로 분리한 다음, 리드 프레임의 인너 리드를 각 반도체 칩에 부착하는 다이 어태치 공정을 진행한다.First, a sawing process of cutting a wafer along a scribing line is performed to separate the semiconductor chips into individual semiconductor chips, and then a die attach process of attaching the inner lead of the lead frame to each semiconductor chip is performed.

이후 일정 온도에서 일정시간 동안 큐어링(curing)을 실시한 후, 반도체 칩의 패드와 리드 프레임의 인너 리드를 금속 와이어로 상호 연결시켜 전기적으로 연결시키는 와이어 본딩 공정을 수행한다.After curing at a predetermined temperature for a predetermined time, a wire bonding process is performed in which the pads of the semiconductor chip and the inner lead of the lead frame are interconnected with metal wires to be electrically connected to each other.

와이어 본딩이 끝나면, 봉지제를 사용하여 반도체 칩을 몰딩하는 몰딩 공정을 수행한다. 이와 같이 반도체 칩을 몰딩해야만, 외부의 열적, 기계적 충격으로 부터 반도체 칩을 보호할 수가 있는 것이다.After the wire bonding is finished, a molding process of molding a semiconductor chip using an encapsulant is performed. Only by molding the semiconductor chip in this way, can the semiconductor chip be protected from external thermal and mechanical shocks.

상기와 같은 몰딩 공정이 완료된 후에는 아우터 리드을 도금하는 플래팅 공정, 아우터 리드를 지지하고 있는 댐바를 절단하는 트림 공정, 및 기판에 실장이 용이하도록 아우터 리드를 소정 형태로 절곡 형성하는 포밍 공정을 진행하여, 패키지를 제조한다.After the molding process is completed, a plating process for plating the outer lead, a trimming process for cutting the dam bar supporting the outer lead, and a forming process for bending the outer lead into a predetermined shape to facilitate mounting on the substrate are performed. To prepare the package.

이러한 공정으로 제작되는 일반적인 패키지에 대해, 패키지의 경박화를 위해 제시된 볼 그리드 어레이 패키지는 기판에 실장하기 위해서 수 개의 솔더 볼이 그의 밑면에 어레이식으로 배열된다.For a typical package fabricated by this process, the ball grid array package presented for thinning the package has several solder balls arranged in an array on its underside for mounting on a substrate.

볼 그리드 어레이 패키지의 구조를 보다 구체적으로 설명하면 다음과 같다.The structure of the ball grid array package will be described in more detail as follows.

반도체 칩의 패드에 범프가 형성되어 있고, 구리 재질의 금속 패턴이 형성된 패턴 테이프가 범프에 열압착에 의해 부착되어 전기적으로 연결된다. 전체가 봉지제로 몰딩되고, 패턴 테이프의 밑면에 형성된 볼 랜드에 솔더 볼이 부착된 구조로 이루어져 있다.A bump is formed on the pad of the semiconductor chip, and a pattern tape on which a copper metal pattern is formed is attached to the bump by thermocompression and electrically connected thereto. The whole is molded with an encapsulant, and has a structure in which solder balls are attached to ball lands formed on the underside of the pattern tape.

이와 같이, 볼 그리드 어레이 패키지는 외부 접속 단자로서 솔더 볼이 사용되고 있다. 그런데, 패키지 크기가 점차 경박단소화되어 감에 따라 솔더 볼의 직경이 0.76㎜에서 0.5㎜ 이하로 줄어들고 있는 추세이다. 이러한 작은 크기의 솔더 볼이 이용되는 볼 그리드 어레이 패키지가 안고 있는 가장 큰 문제점은 기판의 종류에 따라 정도 차이는 있지만, 대체로 솔더 볼의 접합 강도가 매우 취약하다는 것이다. 이를 보완하기 위해, 종래에는 다음과 같은 3가지 방법이 사용되었다.In this manner, solder balls are used as the external connection terminals in the ball grid array package. However, as the package size gradually decreases in size, the diameter of the solder balls is decreasing from 0.76 mm to 0.5 mm or less. The biggest problem with a ball grid array package using such a small size solder ball is that the bonding strength of the solder ball is very weak, although it varies depending on the type of substrate. In order to compensate for this, the following three methods have been used.

첫 번째로 응력 완충재를 사용하는 방법이다. 열팽창계수 차이가 큰 패키지와 기판간에 위치하는 솔더 볼은 열적 응력 차이에 의해 접속 부위가 파단되는 경우가 많다. 열적 응력을 완화시키기 위해서, 세라믹과 같이 응력 완충 기능을 갖는 응력 완충재를 솔더 볼과 기판 사이에 개재시켰다. 그러나, 응력 완충재를 사용하는 방법은, 응력 완충재를 형성하기 위한 공정이 추가되므로 패키지 제조 비용이 상승되는 문제가 있다.Firstly, the stress buffer is used. In the solder balls located between the package and the substrate having a large difference in coefficient of thermal expansion, the connection site is often broken by the difference in thermal stress. In order to relieve thermal stress, a stress buffer having a stress buffer function such as ceramic was interposed between the solder ball and the substrate. However, the method of using the stress buffer has a problem in that the manufacturing cost of the package is increased because a process for forming the stress buffer is added.

두 번째로 희생 솔더 볼을 사용하는 방법이다. 한 패키지에는 대략 100개 정도의 솔더 볼이 사용되는데, 외곽에 배치된 솔더 볼에 열팽창계수 차이로 인해 전단 응력이 더욱 심하게 인가된다. 즉, 각 솔더 볼에 발생되는 크랙은 최외곽으로부터 중앙을 향해 진행된다. 이를 방지하기 위해, 최외곽에 희생 솔더 볼을 형성하였다. 그러나, 희생 솔더 볼은 시그널용 솔더 볼보다 크기가 크기 때문에, 솔더 볼 형성 공정이 2회로 늘어난다는 단점이 있고, 또한 희생 솔더 볼 마운트를 위한 볼 랜드를 패키지 밑면에 시그널용 볼 랜드와는 다른 형상으로 형성해야만 하는 문제도 있다.The second method is to use sacrificial solder balls. About 100 solder balls are used in one package, and the shear stress is applied more severely due to the difference in coefficient of thermal expansion. That is, the crack which generate | occur | produces in each solder ball progresses toward the center from the outermost. To prevent this, a sacrificial solder ball was formed at the outermost side. However, since the sacrificial solder balls are larger than the signal solder balls, there is a disadvantage in that the solder ball forming process is increased two times, and the ball lands for the sacrificial solder ball mounts are different from the signal ball lands on the bottom of the package. There is also a problem that must be formed.

세 번째는 언더필링(underfilling) 방법인데, 도 1에 언더필링 방법으로 솔더 볼이 기판에 실장된 상태가 도시되어 있다. 도시된 바와 같이, 반도체 칩(1)의 밑면에 배열된 솔더 볼(2)을 기판(3)에 실장한 후, 기판(3)과 반도체 칩(1) 사이 전체를 에폭시 성분의 절연 물질로 언더필링한다. 그러나, 이러한 방법은 반도체 칩이나 기판에 불량이 발생될 경우, 기판으로부터 반도체 칩을 분리하는 것이 불가능하기 때문에, 모듈 전체를 폐기처분해야만 하는 문제점이 있다. 또한, 종래의 절연 물질에는 열전도 물질이 포함되어 있지 않기 때문에, 솔더 볼에서 발생되는 고열이 외부로 발산되는 효율이 저하되어, 반도체 칩의 특성을 저하시키게 된다. 특히, 절연 물질을 언더필링한 후, 절연 물질이 경화되기까지 수 시간이 소요되어 생산성이 저하된다는 또 다른 문제점이 있다.The third is an underfilling method, in which a solder ball is mounted on a substrate by an underfilling method in FIG. 1. As shown, after mounting the solder ball 2 arranged on the bottom surface of the semiconductor chip 1 on the substrate 3, the entire area between the substrate 3 and the semiconductor chip 1 under the epoxy material insulating material Peel. However, this method has a problem in that the entire module must be disposed of, since it is impossible to separate the semiconductor chip from the substrate when a defect occurs in the semiconductor chip or the substrate. In addition, since the conventional insulating material does not contain a thermally conductive material, the efficiency of dissipating high heat generated in the solder balls to the outside decreases, thereby deteriorating the characteristics of the semiconductor chip. In particular, after underfilling the insulating material, there is another problem that it takes several hours to harden the insulating material, thereby lowering the productivity.

한편, 상기된 3가지 방법들은 모두 일반적인 패키지에 적용할 수 있는 방법이고, 최근 패키지 개발 방향인 웨이퍼 레벨 패키지에는 전혀 적용할 수가 없어서, 새로운 대처 방안의 제시가 절실히 요구되었다.On the other hand, the above three methods are all applicable to the general package, and can not be applied to the wafer-level package, which is the direction of recent package development, it is urgently required to propose a new countermeasure.

본 발명은 상기된 종래의 3가지 방법들이 안고 있는 제반 문제점을 해소하여 솔더 볼의 접합 강도를 강화함과 아울러 웨이퍼 레벨 패키지에도 적용가능한 반도체 패키지의 솔더 볼 접합 강도 강화 방법을 제공하는데 목적이 있다.An object of the present invention is to provide a method for enhancing solder ball bonding strength of a semiconductor package that can be applied to a wafer level package as well as to enhance solder ball bonding strength by solving all the problems of the three conventional methods described above.

도 1은 종래의 솔더 볼 접합 강도 강화 방법의 한 예를 설명하기 위한 도면.1 is a view for explaining an example of a conventional method for strengthening solder ball joint strength.

도 2 내지 도 4는 본 발명에서 제시되는 강화재가 첨가된 절연 물질을 도포하는 3가지 방법을 설명하기 위한 도면.2 to 4 are views for explaining three methods of applying the insulating material to which the reinforcing material is presented in the present invention.

도 5 내지 도 7은 본 발명에 따른 방법이 적용되어 기판에 실장된 패키지를 내열성 테스트후 촬영한 사진.5 to 7 are photographs taken after a heat resistance test of a package mounted on a substrate to which the method according to the present invention is applied.

- 도면의 주요 부분에 대한 부호의 설명 -Description of symbols for the main parts of the drawings

10 ; 패키지 11 ; 솔더 볼10; Package 11; Solder ball

20 ; 기판 30 ; 강화재가 첨가된 절연 물질20; Substrate 30; Insulation Material with Reinforcement

40 ; 노즐 50 ; 나이프40; Nozzle 50; knife

60 ; 마스크 61 ; 개구부60; Mask 61; Opening

상기와 같은 목적을 달성하기 위하여, 본 발명에 따른 솔더 볼의 접합 강도 방법은 다음과 같다.In order to achieve the above object, the bonding strength method of the solder ball according to the present invention is as follows.

복수개의 솔더 볼이 배열된 패키지의 한 면에 에폭시 성분에 열전도율이 우수한 강화재가 첨가된 절연 물질을 솔더 볼 높이의 1/4 이하의 높이로 도포한다. 강화재의 재질은 실리카, 질화 알루미나, 탄화 실리콘 및 알루미늄 산화막으로 구성된 그룹으로부터 선택되는 하나 또는 그 이상으로서, 절연물질의 중량 대비 20% 이상을 첨가한다.On one side of a package in which a plurality of solder balls are arranged, an insulating material including an epoxy component and a reinforcing material having excellent thermal conductivity is applied to a height of 1/4 or less of the solder ball height. The material of the reinforcing material is one or more selected from the group consisting of silica, alumina nitride, silicon carbide, and aluminum oxide film, and adds 20% or more to the weight of the insulating material.

강화재가 첨가된 절연 물질을 도포하는 방법으로는 다음과 같은 3가지가 있다. 먼저, 패키지를 회전시키면서 패키지의 솔더 볼 배열면에 절연 물질을 스핀 코팅하는 방법이 있다. 또한, 각 솔더 볼 사이마다 개구부를 갖는 마스크를 패키지의 솔더 볼 배열면에 배치하고, 노즐로부터 절연 물질을 마스크 표면에 도포해서, 각 개구부 사이로 절연 물질을 진입시키는 방법이 있다. 그리고, 상기 마스크 표면에 먼저 절연 물질을 도포한 후, 나이프로 절연 물질을 긁으므로써, 각 개구부를 통해 절연 물질이 진입되도록 하는 스크린 프린트 방법이 있다.There are three ways to apply the insulation material to which the reinforcing material is added. First, there is a method of spin coating an insulating material on the solder ball arrangement surface of the package while rotating the package. In addition, there is a method in which a mask having an opening between each solder balls is disposed on the solder ball arrangement surface of the package, and an insulating material is applied to the mask surface from the nozzle to allow the insulating material to enter between the openings. There is a screen printing method in which an insulating material is first applied to the mask surface, and then the insulating material is introduced through each opening by scratching the insulating material with a knife.

상기된 본 발명의 구성에 의하면, 솔더 볼 배열면에 강화재가 첨가된 절연 물질이 도포되므로써, 솔더 볼의 접합 강도가 강화됨과 아울러 솔더 볼에서 발생되는 열이 강화재에 의해 용이하게 발산될 수가 있다.According to the configuration of the present invention described above, by applying the insulating material to which the reinforcing material is added to the solder ball arrangement surface, the bonding strength of the solder ball is strengthened, and heat generated in the solder ball can be easily dissipated by the reinforcing material.

이하, 본 발명의 바람직한 실시예를 첨부도면에 의거하여 설명한다.Best Mode for Carrying Out the Invention Preferred embodiments of the present invention will now be described based on the accompanying drawings.

본 발명에 따른 솔더 볼의 접합 강도 강화 방법은 에폭시 성분의 절연 물질을 패키지의 본딩 패드 배열면에 도포한다는 점에서는 전술된 종래 기술인 언더필링과 유사하지만, 절연 물질의 성분에서 큰 차이가 있다.The method of strengthening the bond strength of the solder ball according to the present invention is similar to the above-described prior art underfilling in that the insulating material of the epoxy component is applied to the bonding pad arrangement surface of the package, but there is a big difference in the component of the insulating material.

본 발명에서 제시되는 절연 물질은 에폭시 성분에 강화재가 첨가된다. 에폭시 성분에는 반도체 칩 표면과의 접착력을 강화함과 아울러 각 솔더 볼 측면에 필렛을 용이하게 형성하는 여러 첨가제가 포함된다. 강화재는 반도체 칩에서 발생되는 고열을 외부로 발산하기 위한 열전도율이 우수한 재질로서, 실리카, 질화 알루미나, 탄화 실리콘 및 알루미늄 산화막으로 구성된 그룹으로부터 선택되는 하나 또는 그 이상으로 이루어진다. 특히, 강화재를 절연물질의 중량 대비 20% 이상을 첨가한다.Insulation materials proposed in the present invention are added with reinforcing material to the epoxy component. Epoxy components include a variety of additives that enhance adhesion to the surface of the semiconductor chip and facilitate the formation of fillets on each solder ball side. The reinforcing material is a material having excellent thermal conductivity for dissipating high heat generated from a semiconductor chip to the outside, and is made of one or more selected from the group consisting of silica, alumina nitride, silicon carbide, and aluminum oxide film. In particular, the reinforcing material is added at least 20% by weight of the insulating material.

이러한 성분으로 이루어진 절연 물질을 패키지의 솔더 볼 배열면에 도포하는 방법 3가지를 도 2 내지 도 4를 참고로 하여 설명한다.Three methods of applying an insulating material composed of such components to the solder ball arrangement surface of the package will be described with reference to FIGS. 2 to 4.

먼저, 도 2에 도시된 방법은 스핀 코팅이다. 즉, 패키지(10)를 회전 테이블상에 올려놓고, 패키지(10)를 회전시키면서 강화재가 첨가된 절연 물질(30)을 패키지(10)의 솔더 볼 배열면에 스핀 코팅하는데, 그 높이는 솔더 볼(11) 높이의 1/4 이하가 되도록 한다. 그 이유는, 도 2에서와 같이, 솔더 볼(11)을 기판(20)에 실장할 때, 기판(20)에 실장되는 솔더 볼(11) 부분에 절연 물질(30)이 묻지 않도록 하기 위함이다.First, the method shown in FIG. 2 is spin coating. That is, the package 10 is placed on a rotating table, and the coating material is spin coated onto the solder ball arrangement surface of the package 10 while the package 10 is rotated, and the height of the package 10 is rotated. 11) It should be less than 1/4 of the height. The reason for this is to prevent the insulating material 30 from adhering to the portion of the solder ball 11 mounted on the substrate 20 when the solder ball 11 is mounted on the substrate 20 as shown in FIG. 2. .

도 3에 도시된 방법은 노즐을 이용한 도포이다. 즉, 노즐(40)로부터 강화재가 첨가된 절연 물질(30)을 솔더 볼(11) 높이의 1/4 이하 높이로 도포한다. 이때, 전술된 바대로, 솔더 볼(11)의 표면에는 절연 물질(30)이 묻지 않아야 하므로, 도 4에 도시된 마스크(60)를 이용하는 것이 바람직하다. 마스크(60)에는 각 솔더 볼(11) 사이에 위치하는 개구부(61)가 형성되어 있어서, 마스크(60)상에 노즐(40)로부터 절연 물질(30)을 도포하면, 각 개구부(61) 사이를 통해서 절연 물질(30)이 진입하게 된다. 따라서, 절연 물질(30)은 각 솔더 볼(11) 사이에만 도포된다.The method shown in FIG. 3 is an application using a nozzle. That is, the insulating material 30 to which the reinforcing material is added from the nozzle 40 is applied to a height of 1/4 or less of the height of the solder balls 11. At this time, as described above, since the insulating material 30 should not be buried on the surface of the solder ball 11, it is preferable to use the mask 60 shown in FIG. The mask 60 is provided with an opening 61 positioned between the solder balls 11. When the insulating material 30 is applied from the nozzle 40 on the mask 60, the openings 61 are formed between the openings 61. Through the insulating material 30 enters. Thus, insulating material 30 is applied only between each solder ball 11.

마지막, 도 4에 도시된 방법은 스크린 프린트이다. 이 방법에도 도 3에서 사용되었던 마스크(60)가 사용된다. 즉, 마스크(60)상에 미리 절연 물질(30)을 도포하고, 나이프(50)로 절연 물질(30)을 긁게 되면, 각 개구부(61) 사이로 절연 물질(30)이 진입하게 된다.Finally, the method shown in FIG. 4 is screen print. The mask 60 used in FIG. 3 is also used in this method. That is, when the insulating material 30 is coated on the mask 60 in advance and the insulating material 30 is scratched by the knife 50, the insulating material 30 enters between the openings 61.

상기된 방법들중 어떠한 방법을 채택하던 간에, 본 발명에 따른 도포 방법이 적용되면, 절연 물질이 패키지와 기판 사이 전체에 걸쳐 도포되지 않으므로, 기판으로부터 패키지를 손쉽게 분리할 수가 있게 된다. 따라서, 전체 모듈을 폐기처분하지 않아도 된다.Regardless of any of the methods described above, when the application method according to the present invention is applied, the insulating material is not applied throughout the package and the substrate, so that the package can be easily separated from the substrate. Therefore, it is not necessary to dispose of the whole module.

한편, 본 실시예에서는 패키지 상태에서 강화재가 첨가된 절연 물질을 도포하는 것으로 예시하였으나, 웨이퍼 상태에서 상기된 각 공정을 실시할 수 있음은 물론이다. 즉, 복수개의 반도체 칩이 구성되고, 각 반도체 칩에 솔더 볼이 형성된 웨이퍼 표면에 상기된 3가지 방법들중 어느 한 가지 방법을 채택하여, 강화재가 첨가된 절연 물질을 각 솔더 볼 사이에만 손쉽게 도포할 수 있다.On the other hand, in the present embodiment is illustrated as coating the insulating material to which the reinforcing material is added in the package state, it is a matter of course that each of the above-described process can be performed in the wafer state. That is, a plurality of semiconductor chips are formed, and any one of the three methods described above is adopted on the wafer surface on which solder balls are formed on each semiconductor chip, so that an insulating material to which reinforcing material is added is easily applied only between the solder balls. can do.

또한, 본 실시예에서는 솔더 볼을 기판에 실장하기 전에, 절연 물질을 솔더 볼 사이에 도포하는 것으로 예시하였다. 그러나, 솔더 볼을 기판에 실장한 후, 전술된 언더필링 방식과 동일하게 본 발명에 따른 강화재가 첨가된 절연 물질을 도포할 수도 있다. 다만, 이러한 방법을 사용하게 되면, 패키지나 기판에 불량이 발생되면, 모듈 전체를 폐기처분해야만 하는 단점은 여전히 있지만, 종래의 언더필링 방법에 비해서 열발산 특성은 매우 우수해진다.In addition, in this embodiment, the insulating material is applied between the solder balls before mounting the solder balls on the substrate. However, after mounting the solder ball on the substrate, it is also possible to apply the insulating material to which the reinforcing material according to the present invention is added in the same way as the underfilling method described above. However, if such a method is used, if a defect occurs in the package or the substrate, there is still a disadvantage that the entire module must be disposed of, but the heat dissipation characteristics are much better than the conventional underfilling method.

이러한 우수한 효과는 도 5 내지 도 7로 첨부된 사진들에 의해 명확히 증명된다. 도 5 내지 도 7은 본 발명에 따른 강화재가 첨가된 절연 물질을 각 솔더 볼 사이에 도포한 후, 이 솔더 볼을 기판에 실장한 상태에서 -65∼150℃ 사이에서 내열성 테스트를 500회 이상 실시한 후, 촬영한 사진이다.This excellent effect is clearly demonstrated by the pictures attached to FIGS. 5 to 7. 5 to 7 are applied to the insulating material to which the reinforcing material according to the present invention is added between each solder ball, and then subjected to a heat resistance test at least 500 times between -65 to 150 ° C in a state where the solder ball is mounted on a substrate. After that, the picture was taken.

도 5 및 도 7에서, 3개의 솔더 볼(11) 사이에 강화재가 첨가된 절연 물질(30)이 도포된 상태가 도시되어 있다. 도 6에서는 상기 조건으로 내열성 테스트를 실시한 후에도 솔더 볼(11)에 크랙이 발생되지 않았다는 사실을 명확히 보여주고 있다.5 and 7, the state in which the insulating material 30 to which the reinforcing material is added is applied between the three solder balls 11. 6 clearly shows that no crack was generated in the solder ball 11 even after the heat resistance test was performed under the above conditions.

이상에서 설명한 바와 같이 본 발명에 의하면, 강화재가 첨가된 절연 물질을 각 솔더 볼 사이에 도포하므로써, 기판에 실장된 솔더 볼에 균열이 발생되는 현상이 억제된다. 특히, 강화재는 열전도율이 우수한 재질이므로, 솔더 볼에 인가되는 열을 외부로 방출하는 효과가 향상된다.As described above, according to the present invention, a phenomenon in which cracks occur in solder balls mounted on a substrate is suppressed by applying an insulating material to which a reinforcing material is added between the solder balls. In particular, since the reinforcing material is a material having excellent thermal conductivity, the effect of dissipating heat applied to the solder ball to the outside is improved.

한편, 본 발명에 따른 방법은 웨이퍼 레벨 패키지에 적용하기가 용이하므로, 본 발명의 방법은 웨이퍼 레벨 패키지가 안고 있는 최대 현안인 솔더 볼의 접합 강도 취약을 해결하는 획기적인 발명이다.On the other hand, since the method according to the present invention is easy to apply to a wafer level package, the method of the present invention is a revolutionary invention that solves the weakness of the bonding strength of solder balls, which is the biggest problem faced by the wafer level package.

이상에서는 본 발명에 의한 솔더 볼의 접합 강도 강화 방법을 실시하기 위한 바람직한 실시예에 대하여 도시하고 또한 설명하였으나, 본 발명은 상기한 실시예에 한정되지 않고, 이하 청구범위에서 청구하는 본 발명의 요지를 벗어남이 없이 당해 발명이 속하는 분야에서 통상의 지식을 가진자라면 누구든지 다양한 변경 실시가 가능할 것이다.In the above, although the preferred embodiment for carrying out the method of strengthening the bonding strength of the solder ball according to the present invention has been illustrated and described, the present invention is not limited to the above-described embodiment, and the gist of the present invention as claimed in the following claims. Various changes can be made by those skilled in the art without departing from the scope of the present invention.

Claims (6)

패키지에 형성되어 기판에 실장되는 솔더 볼의 접합 강도를 강화하는 방법으로서,As a method of strengthening the bonding strength of the solder ball formed in the package and mounted on the substrate, 상기 패키지의 솔더 볼 배열면에 열전도성 강화재가 첨가된 절연 물질을 솔더 볼 높이의 1/4 이하 높이로 도포하는 것을 특징으로 하는 반도체 패키지의 솔더 볼 접합 강도 강화 방법.A method of strengthening solder ball joint strength of a semiconductor package according to claim 1, wherein an insulating material having a thermally conductive reinforcing material added to the solder ball arrangement surface of the package is applied to a height of 1/4 or less of the solder ball height. 제 1 항에 있어서, 상기 절연 물질은 에폭시 성분에 실리카, 질화 알루미나, 탄화 실리콘 및 알루미늄 산화막으로 구성된 그룹으로부터 선택되는 하나 또는 그 이상으로 이루어진 열전도성 강화재가 첨가된 것을 특징으로 하는 반도체 패키지의 솔더 볼 접합 강도 강화 방법.The solder ball of the semiconductor package according to claim 1, wherein the insulating material is added with one or more thermally conductive reinforcing members selected from the group consisting of silica, alumina nitride, silicon carbide, and aluminum oxide film. How to Strengthen Bonding Strength. 제 2 항에 있어서, 상기 강화재를 절연물질의 중량 대비 20% 이상을 첨가하는 것을 특징으로 하는 반도체 패키지의 솔더 볼 접합 강도 강화 방법.3. The method of claim 2, wherein the reinforcing material is added at least 20% of the weight of the insulating material. 제 1 항에 있어서, 상기 절연 물질을 패키지를 회전시키면서 스핀 코팅하는 것을 특징으로 하는 반도체 패키지의 솔더 볼 접합 강도 강화 방법.The method of claim 1, wherein the insulating material is spin coated while the package is rotated. 제 1 항에 있어서, 상기 패키지의 솔더 볼 배열면상에, 각 솔더 볼 사이에 개구부가 형성된 마스크를 배치하고, 상기 마스크로 노즐을 통해서 절연 물질을 도포하여, 상기 각 개구부 사이로 절연 물질을 진입시켜 각 솔더 볼 사이에 도포하는 것을 특징으로 하는 반도체 패키지의 솔더 볼 접합 강도 강화 방법.According to claim 1, On the solder ball arrangement surface of the package, a mask having an opening formed between each solder ball is disposed, the insulating material is applied through the nozzle with the mask, the insulating material is introduced between each opening to The method of strengthening the solder ball joint strength of a semiconductor package, which is applied between solder balls. 제 1 항에 있어서, 상기 패키지의 솔더 볼 배열면 상에, 각 솔더 볼 사이에 개구부가 형성된 마스크를 배치하고, 상기 절연 물질을 마스크 표면에 먼저 도포한 후, 나이프로 상기 절연 물질을 긁어서 각 개구부 사이로 진입시켜 각 솔더 볼 사이에 도포하는 것을 특징으로 하는 반도체 패키지의 솔더 볼 접합 강도 강화 방법.According to claim 1, On the solder ball arrangement surface of the package, a mask with an opening formed between each solder ball is disposed, the insulating material is first applied to the mask surface, and then the opening is scratched with a knife to each opening A method of reinforcing solder ball joint strength of a semiconductor package, characterized in that the coating is applied between the solder balls by entering the gap between them.
KR1019990024616A 1999-06-28 1999-06-28 method of strengthening jointing strength of solder ball of semiconductor package KR100333383B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019990024616A KR100333383B1 (en) 1999-06-28 1999-06-28 method of strengthening jointing strength of solder ball of semiconductor package

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990024616A KR100333383B1 (en) 1999-06-28 1999-06-28 method of strengthening jointing strength of solder ball of semiconductor package

Publications (2)

Publication Number Publication Date
KR20010004031A true KR20010004031A (en) 2001-01-15
KR100333383B1 KR100333383B1 (en) 2002-04-18

Family

ID=19595842

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990024616A KR100333383B1 (en) 1999-06-28 1999-06-28 method of strengthening jointing strength of solder ball of semiconductor package

Country Status (1)

Country Link
KR (1) KR100333383B1 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101054294B1 (en) 2008-04-14 2011-08-08 홍익대학교 산학협력단 A flip chip package having a bump / pad connection locally enclosed by an adhesive and a method of manufacturing the same

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3394696B2 (en) * 1997-10-16 2003-04-07 松下電器産業株式会社 Semiconductor device and manufacturing method thereof

Also Published As

Publication number Publication date
KR100333383B1 (en) 2002-04-18

Similar Documents

Publication Publication Date Title
US6927096B2 (en) Method of manufacturing a semiconductor device
US6353267B1 (en) Semiconductor device having first and second sealing resins
JP3619773B2 (en) Manufacturing method of semiconductor device
US7888179B2 (en) Semiconductor device including a semiconductor chip which is mounted spaning a plurality of wiring boards and manufacturing method thereof
KR960012647B1 (en) Semiconductor device and manufacture method
US20100301468A1 (en) Semiconductor device and method of manufacturing the same
KR100333383B1 (en) method of strengthening jointing strength of solder ball of semiconductor package
JP4506168B2 (en) Semiconductor device and its mounting structure
JPH04370958A (en) Semiconductor substrate, semiconductor integrated circuit device using same and manufacture of semiconductor substrate
JPH07335680A (en) Circuit board, its manufacture, wire bonding method for semiconductor device and sealing method for the same device
KR20010002843A (en) mole type wafer level package
JPH0316783B2 (en)
JPS61230344A (en) Resin-sealed semiconductor device
JPS6019658B2 (en) Semiconductor device mounting structure
JPS60100443A (en) Structure for mounting semiconductor device
JPS62154769A (en) Semiconductor device
JPH1187572A (en) Resin sealed semiconductor device and production thereof
JP2001060641A (en) Semiconductor device and method of manufacturing the same
KR100290785B1 (en) Method for fabricating chip size package
JPH0870087A (en) Lead frame
KR100321149B1 (en) chip size package
JPH08279585A (en) Lead frame and its semiconductor device
JP4179702B2 (en) Manufacturing method of semiconductor device
JPH02202042A (en) Resin-sealed semiconductor device
JP2002373953A (en) Method for manufacturing hermetically sealed ic package

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20100325

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee