KR20000056067A - Method for forming semiconductor device antenna pattern for monitoring plasma damage - Google Patents

Method for forming semiconductor device antenna pattern for monitoring plasma damage Download PDF

Info

Publication number
KR20000056067A
KR20000056067A KR1019990005092A KR19990005092A KR20000056067A KR 20000056067 A KR20000056067 A KR 20000056067A KR 1019990005092 A KR1019990005092 A KR 1019990005092A KR 19990005092 A KR19990005092 A KR 19990005092A KR 20000056067 A KR20000056067 A KR 20000056067A
Authority
KR
South Korea
Prior art keywords
semiconductor device
antenna pattern
antenna
forming
plasma damage
Prior art date
Application number
KR1019990005092A
Other languages
Korean (ko)
Inventor
이석하
김영광
Original Assignee
윤종용
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자 주식회사 filed Critical 윤종용
Priority to KR1019990005092A priority Critical patent/KR20000056067A/en
Publication of KR20000056067A publication Critical patent/KR20000056067A/en

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L22/00Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
    • H01L22/30Structural arrangements specially adapted for testing or measuring during manufacture or treatment, or specially adapted for reliability measurements
    • H01L22/32Additional lead-in metallisation on a device or substrate, e.g. additional pads or pad portions, lines in the scribe line, sacrificed conductors

Abstract

PURPOSE: A method for forming an antenna pattern of a semiconductor device for monitoring plasma damage is to effectively perform the analysis of the characteristics while fabricating a TEG(Test element group) for analyzing a plasma damage. CONSTITUTION: A method for forming an antenna pattern of a semiconductor device for monitoring plasma damage comprises the steps of: forming an active region(20) of gate oxide in a semiconductor substrate; forming a source and a drain in the semiconductor substrate; forming a connection part(22) connected to the source and drain; and forming an antenna pattern having a charging path(26) and a gate(21) of polysilicon in a radial shape with respect to the connection part. A semiconductor device such as a transistor or a capacitor is placed at the center of antenna pattern or between the antenna patterns.

Description

플라즈마 데미지 모니터를 위한 반도체 소자의 안테나 패턴형성방법 {Method for forming semiconductor device antenna pattern for monitoring plasma damage}Method for forming semiconductor device antenna pattern for monitoring plasma damage

본 발명은 플라즈마 데미지 분석방법에 관한 것으로, 보다 상세하게는 플라즈마 데미지를 효과적으로 분석할 수 있도록 안테나 패턴을 배치(layout)시키는 플라즈마 데미지 모니터를 위한 반도체 소자의 안테나 패턴형성방법에 관한 것이다.The present invention relates to a plasma damage analysis method, and more particularly, to a method of forming an antenna pattern of a semiconductor device for a plasma damage monitor for laying out an antenna pattern so as to effectively analyze plasma damage.

현재, 반도체 소자의 고집적화는 포토 리소그래피(photo-lithography) 기술의 발전에 의해 진보되어 왔다. 상기 포토 리소그래피 공정는 마스크(mask)상의 기하학적 모양의 패턴을 반도체 웨이퍼 표면을 덮고 있는 감광물질, 즉 레지스터의 얇은 층에 옮기는 과정이다.At present, high integration of semiconductor devices has been advanced by the development of photo-lithography technology. The photolithography process is a process of transferring a geometric pattern on a mask to a thin layer of photoresist, that is, a resistor, covering a semiconductor wafer surface.

또한, 상기 고집적화는 에칭(etching) 공정, 예를 들면 플라즈마(plasma) 공정, RIE(reactive ion etching) 공정 등의 발전에 의해 진보되어 왔다. 상기 에칭 공정에서는 부유(floating)된 게이트에 게이트 절연막의 결함(defect)을 유발하는 전하(charge)가 축적되게 되어 게이트 절연막의 기능이 심각하게 저하되고 있다. 따라서, 상기 전하의 축적에 의해 반도체 소자의 신뢰성과 특성 저하의 원인이 되었다.In addition, the high integration has been advanced by the development of an etching process, such as a plasma process, a reactive ion etching (RIE) process, and the like. In the etching process, charges, which cause defects in the gate insulating film, are accumulated in the floating gate, which seriously degrades the function of the gate insulating film. Therefore, the accumulation of the above charges causes a decrease in the reliability and characteristics of the semiconductor device.

한편, 고집적 반도체 소자 및 고속 반도체 소자를 제조하기 위해서는 다중 금속층(multi-metal layer) 형성 공정이 필요하게 되고, 이러한 경우 플라즈마 공정이 적용되게 되어 플라즈마 공정의 사용이 점차적으로 증가하고 있다. 상기 다중 금속층 형성 공정은 5층 또는 6 층의 금속층을 형성하는 공정이다.Meanwhile, in order to manufacture a highly integrated semiconductor device and a high-speed semiconductor device, a multi-metal layer forming process is required, and in this case, a plasma process is applied, so that the use of the plasma process is gradually increasing. The multiple metal layer forming step is a step of forming a five or six metal layer.

이와 같이, 반도체 소자의 집적도가 증가할수록 소자 회로의 선폭이 좁아지게 되고, 이에 의해 상기 좁은 선폭을 식각하기 위해서는 고밀도의 플라즈마 에칭, 즉 HDP(high density plasma) 에칭을 사용하게 된다.As such, as the degree of integration of the semiconductor device increases, the line width of the device circuit becomes narrower. Accordingly, in order to etch the narrow line width, high density plasma etching, that is, high density plasma (HDP) etching is used.

상기한 바와 같이, 고밀도의 플라즈마가 사용되게 되어 반도체 소자의 게이트와 기판(substrate)간에 강한 전기장이 형성됨으로써 게이트 절연막에 심각한 전하 데미지(charging damage)가 발생하고 있다. 이와 같은, 고밀도 플라즈마 공정상에서 유발되는 데미지로서, 소자내의 회로에서는 게이트 절연막에 데미지가 발생하게 되어 임계전압(Vth)의 시프트, 서브 임계 기울기(sub threshold slope), 금속 콘덕턴스(Gm), 드레인전류(Idsat)의 감쇄(degradation), 게이트 절연막 콘덕턴스(Gox)의 수명 단축 등이 발생함으로써 반도체 소자의 오동작이 발생하는 결정적인 요소로 작용하고 있다.As described above, high-density plasma is used to form a strong electric field between the gate and the substrate of the semiconductor device, thereby causing serious charge damage to the gate insulating film. As the damage caused in the high-density plasma process, damage occurs in the gate insulating film in the circuit in the device to shift the threshold voltage (Vth), the sub-threshold slope, the metal conductance (Gm), and the drain current. The degradation of (Idsat) and the shortening of the lifetime of the gate insulating film conductance (Gox) occur, thereby acting as a decisive factor in the malfunction of the semiconductor device.

이와 같은 플라즈마 데미지의 정량적 분석방법은 안데나 패턴을 반도체 소자, 예를 들면 트랜지스터(캐패시터), 즉 MOS 트랜지스터의 게이트에 부가하여 MOS 트랜지스터의 전하 감쇄를 가속시킴과 더불어 MOS 트랜지스터의 특성 변화를 측정함으로써 가능하다. 일반적으로, 플라즈마 공정에서는 상기 안테나 패턴이 공정시 유발되는 전하를 모으는 더듬이 역할을 수행하기 때문에 안테나로 칭하고 있다.This quantitative analysis method of plasma damage is by adding an Andena pattern to a semiconductor device, for example a transistor (capacitor), i. It is possible. In general, in the plasma process, the antenna pattern is referred to as an antenna because it serves as an antenna for collecting charges generated during the process.

도 1은 종래 반도체 소자의 플라즈마 데미지의 측정에 사용되는 스네이크 형태의 안테나 패턴이고, 도 2는 빗 형태 안테나 패턴이다.FIG. 1 is a snake pattern antenna pattern used for measuring plasma damage of a conventional semiconductor device, and FIG. 2 is a comb antenna pattern.

도 1에 있어서, 도면중 참조부호 10은 게이트 절연막, 예를 들면 게이트 산화물(gate oxide)이 형성된 액티브영역이고, 11은 게이트와 안테나 패턴을 구성하는 폴리층(poly layer)이다. 그리고, 12는 소스와 드레인으로부터 배선을 연결하기 위한 연결부이고, 13은 안테나 패턴에서 최장(longest) 즉 가장 긴 전하 통로(charging path)이다. 도 2에 있어서, 도면중 참조부호 15는 안테나 패턴에서 가장 긴 전하 통로이다. 도시된 바와 같이, 상기 빗 형태 안테나의 전하 통로는 스네이크 형태 안테나의 전하 통로 보다 짧다.In FIG. 1, reference numeral 10 in the drawing denotes an active region in which a gate insulating film, for example, gate oxide, is formed, and 11 denotes a poly layer constituting a gate and an antenna pattern. 12 is a connection for connecting wires from a source and a drain, and 13 is a longest, longest charging path in the antenna pattern. In Fig. 2, reference numeral 15 in the figure is the longest charge path in the antenna pattern. As shown, the charge path of the comb antenna is shorter than that of the snake antenna.

도 3a는 도 1과 도 2에 도시된 스네이크 형태 안테나와 빗 형태 안테나의 임계전압(Vth) 변화를 나타낸 그래프이고, 도 3b는 포화 전류(saturation current) 변화를 나타낸 그래프이다.FIG. 3A is a graph illustrating a change in threshold voltage (Vth) of the snake-shaped antenna and the comb-shaped antenna shown in FIGS. 1 and 2, and FIG. 3B is a graph illustrating a change in saturation current.

도 3a에 있어서, 두 종류의 안테나의 임계전압과 기준 MOS 트랜지스터의 임계전압의 비교시 안테나 비율(antenna ratio)이 각 1000으로 일치되고, 층(layer)은 폴리 안테나이다. 도시된 바와 같이, 상기 스네이크 형태 안테나의 임계전압이 빗 형태 안테나의 임계전압 보다 작게 감쇄되어 스네이크 형태 안테나의 효과가 작음을 알 수 있다. 도 3b에 있어서, 도시된 바와 같이 상기 스네이크 형태 안테나의 포화 전류가 빗 형태 안테나 보다 작게 감쇄되어 스네이크 형태 안테나의 효과가 작음을 알 수 있다.In FIG. 3A, when comparing the threshold voltages of the two types of antennas with the threshold voltages of the reference MOS transistors, the antenna ratio is equal to 1000, and the layer is a poly antenna. As shown, the threshold voltage of the snake antenna is attenuated less than the threshold voltage of the comb antenna it can be seen that the effect of the snake antenna is small. In FIG. 3B, it can be seen that the saturation current of the snake-type antenna is attenuated smaller than that of the comb-shaped antenna, as shown in FIG. 3B.

한편, 상기한 바와 같이 안테나 비율을 1000으로 고정시킨 테스트 패턴(test pattern)에서 기준 MOS 트랜지스터와 비교할 때, 스네이크 형태 안테나에서는 미세한 네거티브 전하 트랩(negative charge trap), 즉 포지티브 시프트(positive shift)가 발생하였고, 빗 형태 안테나에서는 게이트 절연막내에 더 많은 포지티브 전하 트랩(positive charge trap), 즉 네거티브 시프트(negative shift)가 발생하였다. 또한, 포화 전류도 빗 형태 안테나가 스네이크 형태 안테나 보다 작고, 이는 스네이크 형태 안테나가 빗 형태 안테나 보다 비효율적임을 나타낸다.On the other hand, when compared to the reference MOS transistor in a test pattern in which the antenna ratio is fixed to 1000 as described above, a small negative charge trap, that is, a positive shift occurs in the snake-type antenna. In the comb-type antenna, more positive charge traps, that is, negative shifts, are generated in the gate insulating layer. In addition, the saturation current is also smaller than the comb-shaped antenna comb antenna, indicating that the snake-shaped antenna is less efficient than the comb-shaped antenna.

상기한 바와 같이, 정량적 분석에 사용되는 안테나 패턴으로서는 스네이크 형태(snake type)와 빗 형태(comb type) 안테나가 많이 사용되고 있지만, 이들 안테나의 재질이 폴리인 경우 저항 값이 금속에 비해 상당히 크게 되어 전하의 분포에 의해 안테나 내에서 전압강하가 발생함으로써 전하 축적시 전하 축적의 기능이 저하되는 문제점이 있었다.As described above, snake-type and comb-type antennas are frequently used as antenna patterns for quantitative analysis. However, when the materials of these antennas are poly, the resistance value is considerably larger than that of metal. Due to the voltage drop in the antenna due to the distribution of, there was a problem that the function of charge accumulation during charge accumulation is reduced.

이에 본 발명은 상기한 사정을 고려하여 이루어진 것으로, 플라즈마 데미지를 분석하는 TEG(test element group)의 제작시에 특성분석을 효과적으로 수행할 수 있도록 안테나 패턴을 배치시키는 플라즈마 데미지 모니터를 위한 반도체 소자의 안테나 패턴형성방법을 제공하고자 함에 그 목적이 있다.Accordingly, the present invention has been made in consideration of the above circumstances, and an antenna of a semiconductor device for a plasma damage monitor in which an antenna pattern is arranged to effectively perform characterization when fabricating a test element group (TEG) for analyzing plasma damage. The purpose is to provide a pattern forming method.

도 1은 종래 반도체 소자의 플라즈마 데미지의 측정에 사용되는 스네이크 형태의 안테나 패턴을 나타낸 도면,1 is a diagram showing a snake pattern antenna pattern used for measuring plasma damage of a conventional semiconductor device;

도 2는 종래 반도체 소자의 플라즈마 데미지의 측정에 사용되는 빗 형태 안테나 패턴을 나타낸 도면,2 is a view showing a comb-shaped antenna pattern used for measuring plasma damage of a conventional semiconductor device;

도 3a는 도 1과 도 2에 도시된 스네이크 형태 안테나와 빗 형태 안테나의 임계전압(Vth) 변화를 나타낸 그래프,3A is a graph illustrating a change in threshold voltage (Vth) of the snake-shaped antenna and the comb-shaped antenna shown in FIGS. 1 and 2;

도 3b는 도 1과 도 2에 도시된 스네이크 형태 안테나와 빗 형태 안테나의 포화 전류(saturation current) 변화를 나타낸 그래프,3B is a graph illustrating a change in saturation current of the snake-shaped antenna and the comb-shaped antenna illustrated in FIGS. 1 and 2;

도 4는 본 발명에 따른 플라즈마 데미지 모니터를 위한 반도체 소자의 안테나 패턴의 제 1 실시예를 나타낸 도면,4 is a view showing a first embodiment of an antenna pattern of a semiconductor device for a plasma damage monitor according to the present invention;

도 5a는 도 4에 도시된 A-A'선의 횡단면도,Figure 5a is a cross-sectional view of the line AA 'shown in Figure 4,

도 5b는 도 4에 도시된 B-B'선의 종단면도,5B is a longitudinal cross-sectional view of the line B-B ′ shown in FIG. 4;

도 6은 본 발명에 따른 플라즈마 데미지 모니터를 위한 반도체 소자의 안테나 패턴의 제 2 실시예를 나타낸 도면,6 is a view showing a second embodiment of an antenna pattern of a semiconductor device for a plasma damage monitor according to the present invention;

도 7은 본 발명에 따른 플라즈마 데미지 모니터를 위한 반도체 소자의 안테나 패턴의 제 3 실시예를 나타낸 도면,7 is a view showing a third embodiment of an antenna pattern of a semiconductor device for a plasma damage monitor according to the present invention;

도 8은 본 발명에 따른 플라즈마 데미지 모니터를 위한 반도체 소자의 안테나 패턴의 제 4 실시예를 나타낸 도면이다.8 is a view showing a fourth embodiment of an antenna pattern of a semiconductor device for a plasma damage monitor according to the present invention.

*도면의 주요 부분에 대한 부호의 설명** Description of the symbols for the main parts of the drawings *

10,20: 액티브영역 11,21: 폴리층(poly layer)10,20: active region 11,21: poly layer

12,22: 연결부12,22: connection

13,15,26,33,34: 최장(longest) 전하 통로(charging path)13,15,26,33,34: longest charging path

27: 필드 산화물 영역(field oxide region)27: field oxide region

28: 스페이서(spacer)28: spacer

29: 하부층과 금속 배선의 분리를 위한 절연막29: insulating film for separating the lower layer and the metal wiring

30: 배선용 금속층 31: 트랜지스터의 소스(드레인)30: wiring metal layer 31: source of transistor (drain)

32: 트랜지스터의 드레인(소스) 35: 최단(shortest) 전하 통로32: drain (source) of transistor 35: shortest charge path

상기한 목적을 달성하기 위한 본 발명에 따른 플라즈마 데미지 모니터를 위한 반도체 소자의 안테나 패턴형성방법은 다음과 같다. 먼저, 제 1 단계에서는 반도체 소자의 게이트 절연막의 액티브영역을 형성하고, 제 2 단계에서는 상기 액티브영역에 상기 반도체 소자의 소스와 드레인이 형성되게 된다. 그리고, 제 3 단계에서는 상기 반도체 소자의 소스와 드레인으로부터 배선을 연결하는 연결부를 형성하고, 제 4 단계에서는 상기 연결부를 중심으로 방사형으로 폴리층인 게이트와 안테나 패턴을 형성하게 된다.An antenna pattern forming method of a semiconductor device for a plasma damage monitor according to the present invention for achieving the above object is as follows. First, an active region of a gate insulating layer of a semiconductor device is formed in a first step, and a source and a drain of the semiconductor device are formed in the active area in a second step. In the third step, a connection part for connecting wires is formed from a source and a drain of the semiconductor device, and in the fourth step, a gate and an antenna pattern, which is a poly layer, is formed radially around the connection part.

상기와 같이 구성된 본 발명은, 안테나 끝단에서 반도체 소자 즉 트랜지스터까지의 거리가 최소화되는 형태의 안테나 패턴을 설계하고, 안테나 패턴의 중앙에 반도체 소자를 위치시키게 된다. 그리고, 상기 반도체 소자 주변에 방사형 안테나 패턴을 배치하여 상호 결합시킴으로써 패턴의 에칭시 보다 많은 전하가 짧은 통로를 찾아 소자의 게이트단으로 이동하게 되어 산화물의 감쇄 효율을 극대화시키게 된다.According to the present invention configured as described above, the antenna pattern is designed to minimize the distance from the antenna end to the semiconductor element, that is, the transistor, and to place the semiconductor element in the center of the antenna pattern. In addition, by arranging and radiating a radial antenna pattern around the semiconductor device, a plurality of charges move to the gate end of the device in order to maximize attenuation efficiency of the oxide by finding a shorter path when the pattern is etched.

이하, 도면을 참조하여 본 발명에 따른 플라즈마 데미지 모니터를 위한 반도체 소자의 안테나 패턴형성방법에 대해 상세히 설명한다.Hereinafter, an antenna pattern forming method of a semiconductor device for a plasma damage monitor according to the present invention will be described in detail with reference to the accompanying drawings.

도 4는 본 발명에 따른 플라즈마 데미지 모니터를 위한 반도체 소자의 안테나 패턴의 제 1 실시예를 나타낸 도면이다.4 is a diagram illustrating a first embodiment of an antenna pattern of a semiconductor device for a plasma damage monitor according to the present invention.

도 4에 있어서, 도면중 참조부호 20은 게이트 절연막, 예를 들면 게이트 산화물(gate oxide)이 형성된 액티브영역이고, 21은 게이트와 안테나 패턴을 구성하는 폴리층(poly layer)이다. 그리고, 22는 소스와 드레인으로부터 배선을 연결하기 위한 연결부이고, 26은 안테나 패턴에서 가장 긴 전하 통로(charging path)이다.In FIG. 4, reference numeral 20 in the drawing denotes an active region in which a gate insulating film, for example, gate oxide, is formed, and 21 denotes a poly layer constituting a gate and an antenna pattern. 22 is a connection for connecting wires from a source and a drain, and 26 is a longest charging path in the antenna pattern.

도 5a는 도 4에 도시된 A-A'선의 횡단면도이고, 도 5b는 도 4에 도시된 B-B'선의 종단면도이다. 도 5a와 도 5b에 있어서, 도면중 참조부호 27은 반도체 소자, 예를 들면 트랜지스터, 캐패시터 등의 고립을 위한 필드 산화물 영역(field oxide region)이고, 28은 LDD(lightly doped drain)를 형성하는 스페이서(spacer)이다. 그리고, 29는 하부층과 금속 배선의 분리를 위한 절연막이고, 30은 배선용 금속층이다.FIG. 5A is a cross-sectional view of the line AA ′ shown in FIG. 4, and FIG. 5B is a longitudinal cross-sectional view of the line B-B ′ shown in FIG. 4. 5A and 5B, reference numeral 27 in the drawings denotes a field oxide region for isolation of a semiconductor device, for example, a transistor, a capacitor, and the like, and 28 denotes a spacer for forming a lightly doped drain (LDD). (spacer). 29 is an insulating film for separating the lower layer and the metal wiring, and 30 is a wiring metal layer.

도 6은 본 발명에 따른 플라즈마 데미지 모니터를 위한 반도체 소자의 안테나 패턴의 제 2 실시예를 나타낸 도면이다. 도 6에 있어서, 도면중 참조부호 31은 트랜지스터의 소스(드레인)이고, 32는 트랜지스터의 드레인(소스)이다. 도시된 바와 같이, 반도체 소자 즉 트랜지스터의 중앙에 +자형 MOSFET 소자가 배치되어 전하 통로가 더욱 감소될 수 있다.6 is a view showing a second embodiment of an antenna pattern of a semiconductor device for a plasma damage monitor according to the present invention. In Fig. 6, reference numeral 31 in the figure denotes a source (drain) of the transistor, and 32 indicates a drain (source) of the transistor. As shown, the + -shaped MOSFET device is disposed in the center of the semiconductor device, that is, the transistor, so that the charge path can be further reduced.

도 7은 본 발명에 따른 플라즈마 데미지 모니터를 위한 반도체 소자의 안테나 패턴의 제 3 실시예를 나타낸 도면이다. 도 7에 있어서, 도면중 참조부호 33은 안테나 패턴에서 가장 긴 전하 통로이다. 도시된 바와 같이, 안테나 패턴이 방사형으로 연결되어 전하 통로가 최소화되는 형태이다.7 is a view showing a third embodiment of the antenna pattern of the semiconductor device for the plasma damage monitor according to the present invention. In Fig. 7, reference numeral 33 in the figure is the longest charge path in the antenna pattern. As shown, the antenna pattern is radially connected to minimize the charge path.

도 8은 본 발명에 따른 플라즈마 데미지 모니터를 위한 반도체 소자의 안테나 패턴의 제 4 실시예를 나타낸 도면이다. 도 8에 있어서, 도면중 참조부호 34는 안테나 패턴에서 가장 긴 전하 통로이고, 35는 가장 짧은 전하 통로이다.8 is a view showing a fourth embodiment of an antenna pattern of a semiconductor device for a plasma damage monitor according to the present invention. In Fig. 8, reference numeral 34 in the figure denotes the longest charge path in the antenna pattern, and 35 is the shortest charge path.

상기한 바와 같이, 반도체 소자, 예를 들면 트랜지스터, 캐패시터 등에서의 플라즈마 데미지를 효과적으로 보기 위해 상기 반도체 소자의 주위로 안테나 패턴을 형성하게 된다. 또한, 상기 소자는 상기 안테나 패턴의 사이에 형성될 수 있고, 상기 제 1 내지 제 4 실시예에 나타낸 바와 같이 안테나 패턴은 방사형으로 형성될 수 있다.As described above, an antenna pattern is formed around the semiconductor element in order to effectively see plasma damage in the semiconductor element, for example, a transistor, a capacitor, or the like. In addition, the element may be formed between the antenna patterns, and as shown in the first to fourth embodiments, the antenna pattern may be formed radially.

다음은 종래 안테나 패턴, 즉 스네이크 형태 안테나 패턴과 빗 형태 안테나 패턴과 본 발명의 실시예에 따른 안테나 패턴의 전하 통로를 비교한 표 1이다.The following is Table 1 comparing the charge path of the conventional antenna pattern, that is, the snake-shaped antenna pattern, the comb-shaped antenna pattern and the antenna pattern according to the embodiment of the present invention.

상기 표 1에 나타낸 바와 같이 제 1 및 제 2 실시예에서 전하 통로가 상당히 감소되는 것을 알 수 있다.As shown in Table 1, it can be seen that the charge paths are significantly reduced in the first and second embodiments.

한편, 본 발명은 상기한 특정 실시예에 한정되는 것이 아니라 본원의 요지와 범주를 벗어나지 않는 범위내에서 여러 가지로 변형 및 수정하여 실시할 수 있는 것이다.On the other hand, the present invention is not limited to the above-described specific embodiments and can be carried out by variously modified and modified within the scope and spirit of the present application.

상기한 본 발명에 따른 플라즈마 데미지 모니터를 위한 반도체 소자의 안테나 패턴형성방법에 의하면, 안테나 끝단에서 반도체 소자 즉 MOSFET 소자까지의 거리가 최소화되는 형태의 안테나 패턴을 설계할 수 있다. 따라서, 안테나 패턴의 중앙에 MOSFET 소자를 위치시키고 주변에 방사형 안테나 패턴을 배치시켜 상호 결합시킴으로써 패턴의 에칭시 보다 많은 전하가 짧은 통로를 찾아 반도체 소자의 게이트단으로 이동하게 되어 산화물의 감쇄 효율을 극대화시킨다.According to the antenna pattern formation method of a semiconductor device for a plasma damage monitor according to the present invention, it is possible to design an antenna pattern of the type in which the distance from the antenna end to the semiconductor device, that is, the MOSFET device is minimized. Therefore, by placing the MOSFET element in the center of the antenna pattern and arranging the radial antenna pattern around each other, the MOSFET is moved to the gate end of the semiconductor element by finding a shorter path of charge when etching the pattern, thereby maximizing oxide attenuation efficiency. Let's do it.

Claims (4)

반도체 소자의 게이트 절연막의 액티브영역을 형성하는 단계와;Forming an active region of the gate insulating film of the semiconductor device; 상기 액티브영역에 상기 반도체 소자의 소스와 드레인이 형성되는 단계;Forming a source and a drain of the semiconductor device in the active region; 상기 반도체 소자의 소스와 드레인으로부터 배선을 연결하는 연결부를 형성하는 단계 및;Forming a connection portion connecting wires from a source and a drain of the semiconductor device; 상기 연결부를 중심으로 방사형으로 폴리층인 게이트와 안테나 패턴을 형성하는 단계로 이루어진 것을 특징으로 하는 플라즈마 데미지 모니터를 위한 반도체 소자의 안테나 패턴형성방법.And forming a gate and an antenna pattern that are radially poly-layered around the connection part. 제 1 항에 있어서,The method of claim 1, 상기 반도체 소자가 상기 안테나 패턴의 중앙 또는 상기 안테나 패턴간에 배치되는 것을 특징으로 하는 플라즈마 데미지 모니터를 위한 반도체 소자의 안테나 패턴형성방법.And the semiconductor device is disposed in the center of the antenna pattern or between the antenna patterns. 제 1 항에 있어서,The method of claim 1, 상기 안테나 패턴이 폴리층 이외에, 금속, 접촉 호올(contact hole), 비아(via) 등에 적용되는 것을 특징으로 하는 플라즈마 데미지 모니터를 위한 반도체 소자의 안테나 패턴형성방법.The antenna pattern forming method of a semiconductor device for a plasma damage monitor, characterized in that the antenna pattern is applied to a metal, a contact hole, vias, etc., in addition to the poly layer. 제 1 항에 있어서,The method of claim 1, 상기 반도체 소자는 트랜지스터 또는 캐패시터로 구성되는 것을 특징으로 하는 플라즈마 데미지 모니터를 위한 반도체 소자의 안테나 패턴형성방법.The semiconductor device is an antenna pattern forming method of a semiconductor device for a plasma damage monitor, characterized in that consisting of a transistor or a capacitor.
KR1019990005092A 1999-02-12 1999-02-12 Method for forming semiconductor device antenna pattern for monitoring plasma damage KR20000056067A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019990005092A KR20000056067A (en) 1999-02-12 1999-02-12 Method for forming semiconductor device antenna pattern for monitoring plasma damage

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990005092A KR20000056067A (en) 1999-02-12 1999-02-12 Method for forming semiconductor device antenna pattern for monitoring plasma damage

Publications (1)

Publication Number Publication Date
KR20000056067A true KR20000056067A (en) 2000-09-15

Family

ID=19574288

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990005092A KR20000056067A (en) 1999-02-12 1999-02-12 Method for forming semiconductor device antenna pattern for monitoring plasma damage

Country Status (1)

Country Link
KR (1) KR20000056067A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100847840B1 (en) * 2007-05-16 2008-07-23 주식회사 동부하이텍 Method of measuring plasma damage
US7851864B2 (en) 2007-07-18 2010-12-14 Samsung Electronics Co., Ltd. Test structure of a semiconductor device and semiconductor device
US10224253B2 (en) 2015-06-25 2019-03-05 Samsung Display Co., Ltd. Display device

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100847840B1 (en) * 2007-05-16 2008-07-23 주식회사 동부하이텍 Method of measuring plasma damage
US7851864B2 (en) 2007-07-18 2010-12-14 Samsung Electronics Co., Ltd. Test structure of a semiconductor device and semiconductor device
US10224253B2 (en) 2015-06-25 2019-03-05 Samsung Display Co., Ltd. Display device
US11011438B2 (en) 2015-06-25 2021-05-18 Samsung Display Co., Ltd. Display device

Similar Documents

Publication Publication Date Title
US20220352072A1 (en) Standard-cell layout structure with horn power and smart metal cut
US6909147B2 (en) Multi-height FinFETS
US7656183B2 (en) Method to extract gate to source/drain and overlap capacitances and test key structure therefor
US6512269B1 (en) High-voltage high-speed SOI MOSFET
US6586765B2 (en) Wafer-level antenna effect detection pattern for VLSI
US6967363B1 (en) Lateral diode with multiple spacers
CN102737975B (en) Layouts of poly cut openings overlapping active regions
US9286425B2 (en) Method, structure and design structure for customizing history effects of SOI circuits
US7964467B2 (en) Method, structure and design structure for customizing history effects of soi circuits
US9349852B2 (en) Method, structure and design structure for customizing history effects of SOI circuits
KR20000056067A (en) Method for forming semiconductor device antenna pattern for monitoring plasma damage
KR0142118B1 (en) Manufacturing mehtod of semiconductor device
US9911665B2 (en) Integrated circuits, methods of forming the same, and methods of determining gate dielectric layer electrical thickness in integrated circuits
KR100597463B1 (en) Test pattern for plasma induced damage and fabrication method thereof
KR100575613B1 (en) Preventing method of gate oxide damage in a semiconductor device
US11476279B2 (en) Devices with staggered body contacts
US6188233B1 (en) Method for determining proximity effects on electrical characteristics of semiconductor devices
KR20090013881A (en) Test wafer, method for fabricating the same and measuring method for plasma damage
KR100336559B1 (en) Semiconductor device and fabricating method thereof
US9472570B2 (en) Diode biased body contacted transistor
CN116230772A (en) MOSFET structure and manufacturing method thereof
CN114551403A (en) Detection structure, forming method thereof and detection method
KR100259581B1 (en) Test pattern
CN117438318A (en) Semiconductor device and preparation method thereof
CN117334693A (en) Semiconductor preparation method, semiconductor structure and chip

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination