KR20000046231A - 두 개의 파일럿 신호를 이용한 전력 증폭기의 피드포워드 선형화 방법 및 그 회로 - Google Patents

두 개의 파일럿 신호를 이용한 전력 증폭기의 피드포워드 선형화 방법 및 그 회로 Download PDF

Info

Publication number
KR20000046231A
KR20000046231A KR1019980062908A KR19980062908A KR20000046231A KR 20000046231 A KR20000046231 A KR 20000046231A KR 1019980062908 A KR1019980062908 A KR 1019980062908A KR 19980062908 A KR19980062908 A KR 19980062908A KR 20000046231 A KR20000046231 A KR 20000046231A
Authority
KR
South Korea
Prior art keywords
signal
pilot
coupler
phase
power amplifier
Prior art date
Application number
KR1019980062908A
Other languages
English (en)
Inventor
강원우
Original Assignee
서평원
엘지정보통신 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 서평원, 엘지정보통신 주식회사 filed Critical 서평원
Priority to KR1019980062908A priority Critical patent/KR20000046231A/ko
Publication of KR20000046231A publication Critical patent/KR20000046231A/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/02Transmitters
    • H04B1/04Circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/02Transmitters
    • H04B1/04Circuits
    • H04B2001/0408Circuits with power amplifiers
    • H04B2001/0441Circuits with power amplifiers with linearisation using feed-forward

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Amplifiers (AREA)

Abstract

본 발명은 두 개의 파일럿 신호를 이용한 전력 증폭기의 피드포워드 선형화 방법 및 그 회로에 관한 것으로, 종래에 파일럿 신호를 하나만 사용하는 경우, 파일럿 신호는 정확히 제거되지만 전송대역에서의 왜곡 신호는 큰 값의 제거 오차가 생기는 문제점이 있다.
이에 본 발명은 파일럿 신호를 이용한 전력 증폭기의 피드포워드 선형화 방법에 있어서, 전송대역의 아래쪽 파일럿을 사용하여 메인 증폭기의 신호왜곡정도를 검출하는 제 1 단계와, 전송대역의 윗쪽 파일럿을 사용하여 메인 증폭기의 신호왜곡정도를 검출하는 제 2 단계와, 상기 제 1 단계와 제 2 단계를 번갈아 가면 수행하되 전송대역 아래쪽 파일럿 신호의 위상차와 전송대역 윗쪽 파일럿 신호의 위상차가 크기는 같고 위상은 반대가 되도록 위상을 조절하여 전송대역 내에서의 왜곡을 줄이는 제 3 단계를 수행하는 것을 특징으로 한다.
이에 따라, 전력증폭기의 선형화를 위한 제어를 하는 경우 지연시간 불일치로 인해 발생되는 위상오차를 줄여 왜곡신호를 크게 제거하므로서 전력증폭기의 선형성을 개선한다.

Description

두 개의 파일럿 신호를 이용한 전력 증폭기의 피드포워드 선형화 방법 및 그 회로
본 발명은 두 개의 파일럿 신호를 이용한 전력 증폭기의 피드 포워드 선형화 방법 및 그 회로에 관한 것으로, 특히 넓은 대역에 걸쳐 높은 선형성이 요구되는 전력증폭기의 선형화를 위해 전송신호 대역 상하에 스위칭 파일럿 신호를 번갈아 가면서 추가하는 두 개의 파일럿 신호를 이용한 전력 증폭기의 피드 포워드 선형화 방법 및 그 회로에 관한 것이다.
도 1 에는 종래 전력 증폭기의 피드 포워드 선형화 회로의 구성도가 도시된다.
도시된 바와 같이 종래의 전력 증폭기의 피드 포워드 선형화 회로는 크게 입력된 신호에서 전송신호만을 제거하는 신호제거 루프와 왜곡을 제거하는 왜곡제거루프로 이루어진다.
상기 신호제거루프는 입력 신호(1)의 전송시간을 지연시키는 제 1 손실 지연 라인(lossy delay line)(2)과, 상기 입력된 신호를 커플링하는 제 1 커플러(3)와, 상기 제 1 커플러(3)에 의해 커플링된 신호를 위상과 크기를 제어하는 제 1 벡터 모듈레이터(4)와, 상기 제 1 벡터 모듈레이터(4)에 의해 위상과 크기가 제어된 신호의 전력을 증폭하는 메인 증폭기(5)와, 상기 메인 증폭기(5)의 출력에 추가되는 파일럿을 발생시키는 파일럿 발생기(6)와, 상기 파일럿 발생기(6)로부터 발생된 파일럿을 상기 메인 증폭기(5)의 출력에 커플링하는 제 2 커플러(7)와, 상기 메인 증폭기(6)의 출력에 파일럿이 커플링된 신호를 커플링하는 제 3 커플러(8)와, 상기 제 3 커플러(8)의 커플링된 신호의 전력과 상기 제 1 손실 지연 라인(2)의 지연된 신호의 전력을 합성하는 전력합성기(9)와 상기 전력합성기(9)의 출력신호를 커플링하는 제 4 커플러(10)와, 상기 제 4 커플러(10)에 의해 커플링된 아날로그 신호인 전력의 크기 및 위상 신호를 받아서 디지털로 변환한 수 그 정보를 분석한 후 그 정보에 따른 제어신호를 아날로그 신호로 변환하여 상기 제 1 벡터 모듈레이터(4)로 출력하는 제 1 어댑티브 제어기(Adaptive Control)(11)로 구성된다.
상기 왜곡제거루프는 상기 메인 증폭기(5)의 출력신호에 파일럿이 추가된 신호를 지연시키는 제 2 손실 지연 라인(12)과, 상기 제 2 손실 지연 라인(12)의 출력신호를 커플링하는 제 5 커플러(13)와, 상기 전력합성기(9)로부터 출력되는 신호의 위상과 크기를 제어하는 제 2 벡터 모듈레이터(14)와 상기 제 2 벡터 모듈레이터(14)에 의해 위상과 크기가 제어된 신호를 증폭하는 Aux 증폭기(15)와, 상기 Aux 증폭기(15)의 출력신호를 커플링하는 제 6 커플러(16)와, 상기 제 5 커플러(13)에 의해 커플링된 신호(Qa)와 상기 제 6 커플러(16)에 의해 커플링된 신호(Qr)의 아날로그 신호인 전력의 크기 및 위상 신호를 받아서 디지털로 변환하여 그 정보를 분석한 후 그 정보에 따라 제어신호를 아날로그신호로 변환하여 상기 제 2 벡터 모듈레이터(14)를 제어하는 제 2 어댑티브 제어기(17)와, 상기 제 2 손실 지연 라인(12)의 출력신호에 상기 Aux 증폭기(15)의 출력신호를 커플링하여 출력하는 제 7 커플러(18)로 구성된다.
상기 신호 제거루프에서는 상기 제 1 벡터 모듈레이터(4)와 메인 증폭기(5)와 전력합성기(9)에 이르기까지 하나의 경로(경로A)를 형성하고, 제 1 손실 지연 라인(2)과 전력 합성기(9)에 이르기까지 또 하나의 경로(경로B)를 형성하게 된다.
상기 왜곡 제거 루프에서도 메인 증폭기(5)의 출력단으로부터 제 2 손실 지연 라인(12)을 거쳐 제 5 커플러(13)에 이르는 하나의 경로(경로1)와, 상기 메인 증폭기(5)의 출력단으로부터 전력합성기(9)와 제 2 벡터 모듈레이터(14)와 Aux 증폭기(15)를 거쳐 제 6 커플러(16)에 이르는 또 하나의 경로(경로2)를 형성하게 된다.
상기와 같이 구성된 종래의 동작은 다음과 같다.
신호제거루프의 경로A로 입력된 입력 신호의 일부가 제 1 커플러(3)에 의해 커플링되어 메인 증폭기(5)로 입력되어 증폭된다. 제 2 커플러(7)에 의해 상기 파일럿 발생기(6)에서 생성된 파일럿 신호가 입력된다. 이 신호의 일부는 제 3 커플러(8)에 의해 커플링되어 전력합성기(9)로 들어간다. 신호제거루프 경로B로 입력된 입력 신호는 경로B에서의 시간만큼 제 1 손실 지연 라인(2)에서 지연된 후 전력 합성기(9)로 들어간다. 전력합성기(9)를 거친 신호의 일부는 제 4 커플러(10)에서 커플링되어 제 1 어댑티브 제어기(11)로 입력된다. 제 1 어댑티브 제어기(11)에서는 커플링된 신호의 전력을 검출하여 디지털 신호로 변환한 후, 검출된 신호의 전력이 최소가 되도록 상기 제 1 벡터 모듈레이터(4)의 위상과 크기를 변화시킨다. 이렇게 함으로써 전력합성기(9)의 출력 신호는 전송신호성분만이 제거된 신호가 나온다.
왜곡제거루프의 경로2를 따라 제 2 벡터 모듈레이터(14)와 Aux 증폭기(15)를 거친 왜곡 신호의 일부는 제 6 커플러(16)에서 커플링되어 제 2 어댑티브 제어기(17)로 입력되고, 나머지는 제 7 커플러(18)로 들어간다. 왜곡제거루프 경로 1에서는 경로2의 지연 시간만큼 제 2 손실 지연 라인(12)에서 지연된 신호의 일부가 제 5 커플러(13)에서 커플링되어 제 2 어댑티브 제어기(17)로 입력되고, 나머지는 제 7 커플러(18)로 들어간다. 제 7 커플러(18)에서 왜곡제거루프 경로1과 경로2를 통과한 신호가 합해진 후 출력신호(19)가 된다. 제 2 어댑티브 제어기(17)에서는 입력된 신호 Qr, Qa 중 파일럿 신호의 위상과 크기를 검출하여, Qr 과 Qa 각각의 파일럿 신호의 위상은 180도 차이나고, 크기는 동일하도록 제 2 벡터 모듈레이터(14)에 위상과 크기를 제어하는 신호를 내보낸다. 이렇게 제 2 벡터 모듈레이터(14)를 제어함으로써 출력 신호의 왜곡을 제거할 수 있게 된다.
도 2 에는 종래의 피드 포워드 선형화 회로에 의한 전송대역에서 경로 지연에 따른 위상차의 관계가 도시된다.
도시된 바와 같이 전송 대역이 큰 신호의 경우 두 신호 Qr과 Qa경로의 지연시간을 완전히 일치시키기는 사실상 불가능하다. 이로 인해 파일럿 신호를 하나만 사용하는 경우, 파일럿 신호는 정확히 제거되지만 전송대역에서의 왜곡 신호는 큰 값의 제거 오차가 생기는 문제점이 있다.
본 발명은 상기 문제점을 해결하기 위해 안출된 것으로, 두 개의 파일럿 신호를 이용하여 각각 전송대역의 아래 대역과 위쪽 대역에 번갈아 가면서 추가되도록 전송주파수 대역 양쪽에 파일럿을 스위칭 하여 제어함으로써, 위상 검출 오차를 상쇄시키고 지연시간 오차를 상쇄시켜 전송 신호대역 내에서의 오차를 크게 줄일 수 있는 두 개의 파일럿 신호를 이용한 전력 증폭기의 피드 포워드 선형화 방법 및 그 장치를 제공하는 것을 그 목적으로 한다.
상기 목적을 달성하기 위한 본 발명에 의한 두 개의 파일럿 신호를 이용한 전력 증폭기의 피드 포워드 선형화 방법은 파일럿 신호를 이용한 전력 증폭기의 피드 포워드 선형화 방법에 있어서, 전송대역의 아래쪽 파일럿을 사용하여 메인 증폭기의 신호왜곡정도를 검출하는 제 1 단계와, 전송대역의 윗쪽 파일럿을 사용하여 메인 증폭기의 신호왜곡정도를 검출하는 제 2 단계와, 상기 제 1 단계와 제 2 단계를 번갈아 가면 수행하되 전송대역 아래쪽 파일럿 신호의 위상차와 전송대역 윗쪽 파일럿 신호의 위상차가 크기는 같고 위상은 반대가 되도록 위상을 조절하여 전송대역 내에서의 왜곡을 줄이는 제 3 단계를 수행하는 것을 특징으로 한다.
상기 목적을 달성하는 두 개의 파일럿 신호를 이용한 전력 증폭기의 피드 포워드 선형화 회로는 파일럿 신호를 이용한 전력 증폭기의 피드 포워드 선형화 회로에 있어서, 전송대역 아래쪽 파일럿 신호의 위상차와 전송대역 윗쪽 파일럿 신호의 위상차가 크기는 같고 위상은 반대가 되도록 위상을 조절하도록 전송대역의 아래쪽 파일럿과 전송대역의 윗쪽 파일럿을 번갈아 가면서 발생시키는 파일럿 스위칭 발생회로를 더 포함하여 구성된 것을 특징으로 한다.
도 1 은 종래 전력 증폭기의 피드 포워드 선형화 회로의 구성도,
도 2 는 종래 전력 증폭기의 피드 포워드 선형화 회로에 의한 전송대역에서 경로 지연에 따른 위상차의 그래프,
도 3 은 본 발명에 따른 전력 증폭기의 피드 포워드 선형화 회로의 구성도,
도 4 는 본 발명에 의한 전력 증폭기의 피드 포워드 선형화 회로에 의한 전송대역에서 경로 지연에 따른 위상차의 그래프,
도 5 는 본 발명에 의한 두 개의 파일럿 신호를 이용한 전력 증폭기의 피드 포워드 선형화 방법의 흐름도.
* 도면의 주요 부분에 대한 부호의 설명 *
1 : 입력신호 2 : 제 1 손실 지연 라인
3 : 제 1 커플러 4 : 제 1 벡터 모듈레이터
5 : 메인 증폭기 6 : 파일럿 발생기
7 : 제 2 커플러 8 : 제 3 커플러
9 : 전력합성기 10 : 제 4 커플러
11 : 제 1 어댑티브 제어기 12 : 제 2 손실 지연 라인
13 : 제 5 커플러 14 : 제 2 벡터 모듈레이터
15 : Aux 증폭기 16 : 제 6 커플러
17 : 제 2 어댑티브 제어기 18 : 제 7 커플러
19 : 출력신호 20 : PLL 회로
21 : 스위치
이하 첨부한 도면을 참조로 하여 본 발명을 상세히 설명한다.
도 3 에는 본 발명에 의한 피드 포워드 선형화 회로가 도시된다.
도시된 바와 같이 본 발명의 전력 증폭기의 피드 포워드 선형화 회로는 크게 파일럿 발생 스위칭 회로와, 입력된 신호에서 전송신호만을 제거하는 신호제거 루프회로와, 왜곡을 제거하는 왜곡제거 루프회로로 이루어진다.
상기 파일럿 발생 스위칭 회로는 전압에 따라 서로 다른 두 개의 파일럿을 발생하는 파일럿 발생기(6)와, 전송대역의 아래 파일럿과 위쪽의 파일럿을 번갈아 가면서 발생하도록 주파수를 선택하는 스위치(20)와, 상기 스위치의 스위칭 작용에 의거하여 정확한 위상과 주파수를 발생시키기 위한 PLL회로(21)로 구성된다.
상기 신호제거 루프회로는 입력 신호(1)의 전송시간을 지연시키는 제 1 손실 지연 라인(lossy delay line)(2)과, 상기 입력된 신호를 커플링하는 제 1 커플러(3)와, 상기 제 1 커플러(3)에 의해 커플링된 신호를 위상과 크기를 제어하는 제 1 벡터 모듈레이터(4)와, 상기 제 1 벡터 모듈레이터(4)에 의해 위상과 크기가 제어된 신호의 전력을 증폭하는 메인 증폭기(5)와, 상기 파일럿 발생기(6)로부터 발생된 파일럿을 상기 메인 증폭기(5)의 출력에 커플링하는 제 2 커플러(7)와, 상기 메인 증폭기(6)의 출력에 파일럿이 커플링된 신호를 커플링하는 제 3 커플러(8)와, 상기 제 3 커플러(8)의 커플링된 신호의 전력과 상기 제 1 손실 지연 라인(2)의 지연된 신호의 전력을 합성하는 전력합성기(9)와 상기 전력합성기(9)의 출력신호를 커플링하는 제 4 커플러(10)와, 상기 제 4 커플러(10)에 의해 커플링된 아날로그 신호인 전력의 크기 및 위상 신호를 받아서 디지털로 변환한 수 그 정보를 분석한 후 그 정보에 따른 제어신호를 아날로그 신호로 변환하여 상기 제 1 벡터 모듈레이터(4)로 출력하는 제 1 어댑티브 제어기(Adaptive Control)(11)로 구성된다.
상기 왜곡제거 루프회로는 상기 메인 증폭기(5)의 출력신호에 파일럿이 추가된 신호를 지연시키는 제 2 손실 지연 라인(12)과, 상기 제 2 손실 지연 라인(12)의 출력신호를 커플링하는 제 5 커플러(13)와, 상기 전력합성기(9)로부터 출력되는 신호의 위상과 크기를 제어하는 제 2 벡터 모듈레이터(14)와 상기 제 2 벡터 모듈레이터(14)에 의해 위상과 크기가 제어된 신호를 증폭하는 Aux 증폭기(15)와, 상기 Aux 증폭기(15)의 출력신호를 커플링하는 제 6 커플러(16)와, 상기 제 5 커플러(13)에 의해 커플링된 신호(Qa)와 상기 제 6 커플러(16)에 의해 커플링된 신호(Qr)의 아날로그 신호인 전력의 크기 및 위상 신호를 받아서 디지털로 변환하여 그 정보를 분석한 후 그 정보에 따라 제어신호를 아날로그신호로 변환하여 상기 제 2 벡터 모듈레이터(14)를 제어하는 제 2 어댑티브 제어기(17)와, 상기 제 2 손실 지연 라인(12)의 출력신호에 상기 Aux 증폭기(15)의 출력신호를 커플링하여 출력하는 제 7 커플러(18)로 구성된다.
상기 신호제거 루프회로에서는 상기 제 1 벡터 모듈레이터(4)와 메인 증폭기(5)와 전력합성기(9)에 이르기까지 하나의 경로(경로A)를 형성하고, 제 1 손실 지연 라인(2)과 전력 합성기(9)에 이르기까지 또 하나의 경로(경로B)를 형성하게 된다.
상기 왜곡 제거 루프에서도 메인 증폭기(5)의 출력단으로부터 제 2 손실 지연 라인(12)을 거쳐 제 5 커플러(13)에 이르는 하나의 경로(경로1)와, 상기 메인 증폭기(5)의 출력단으로부터 전력합성기(9)와 제 2 벡터 모듈레이터(14)와 Aux 증폭기(15)를 거쳐 제 6 커플러(16)에 이르는 또 하나의 경로(경로2)를 형성하게 된다.
상기와 같이 구성된 본 발명의 동작은 다음과 같다.
먼저 입력 신호는 제 1 커플러(3)에 의해 메인 증폭기(5)로 입력되는 신호와 신호제거루프에서 기준 신호로 사용될 신호로 나누어진다. 메인 증폭기(5)를 통과하여 왜곡성분을 포함하고 있는 신호에 상기 PLL회로(21) 및 파일럿 발생기(6)에서 생성된 파일럿 신호가 제 2 커플러(7)에 의해 전송 신호 대역 아래쪽에 입력되도록 스위치(20)에 의해 선택되어진다. 이렇게 만들어진 신호는 제 3 커플러(8)에 의해 커플링되어 전송신호만을 제거하기 위해 전력합성기(9)로 입력된다. 마찬가지로 신호제거루프의 경로A만큼 지연된 왜곡되지 않은 입력 신호도 경로B를 거쳐 전력합성기(9)로 입력된다. 여기서 신호제거루프의 경로A와 경로B를 통과한 신호가 합해지며 그 신호의 일부가 제 4 커플러(10)에서 커플링되어 제 1 어댑티브 제어기(11)에 입력된다. 제 1 어댑티브 제어기(11)에서는 입력된 신호의 전력을 검출하여 그 크기가 최소가 되도록 이득과 위상 제어 신호를 제 1 벡터 모듈레이터(4)로 보내 위상과 크기를 제어한다. 이렇게 함으로써 신호제거 루프회로에서 전송 신호 성분만을 크게 제거할 수 있다.
전송신호성분이 크게 감소되어 왜곡성분을 주로 가진 이 신호는 제 2 벡터 모듈레이터(14)를 지나 Aux 증폭기(15)에서 선형 증폭된 후 신호의 일부는 제 6 커플러(16)에 의해 제 2 어댑티브 제어기(17)로 입력되며, 나머지는 제 7 커플러(18)로 들어간다. 그리고 메인 증폭기(5)에서 나와 제 2, 3 커플러(7,8)를 거친 신호는 왜곡제거루프 경로2의 지연시간만큼 지연시간을 주기 위한 제 2 손실 지연선(12)을 지나 일부는 제 5 커플러(13)에 의해 제 2 어댑티브 제어기(17)로 입력되며, 나머지는 제 7 커플러(18)로 들어간다. 제 7 커플러(18)에서 왜곡제거루프의 경로 1과 경로 2를 거쳐 나온 신호가 합해지는데, 이 때 각 경로에서 나온 왜곡신호의 크기는 동일하게 위상은 180도 차가 나도록 조정되어야 왜곡이 제거된다. 제 2 어댑티브 제어기(17)에서 입력된 각각의 Qa와 Qr중 파일럿 신호만이 검출되어 그 크기와 위상이 비교되어, 위상은 180도차로 하고 크기는 동일하도록 제 2 벡터 모듈레이터(14)의 위상과 크기를 제어한다.
위와 같은 절차를 전송신호 대역 위쪽에 파일럿이 추가되는 경우에도 행하도록 한다. 전송신호대역 윗쪽, 아래쪽에 대해 상술한 제어를 반복하면 지연시간차에 의해 위상 제어 성분이 계속 변할 것이다. 그래서 제 2 어댑티브 제어기(17)에서 검출된 대역 아래쪽 파일럿 신호의 위상차와 대역 위쪽 파일럿 신호의 위상차가 크기는 같고, 위상은 반대가 되도록 제 2 어댑티브 제어기(17)에서 신호처리 과정을 거친다. 이렇게 함으로서 대역내 넓은 주파수 대역에서 큰 값의 왜곡제거를 할 수 있다.
상기와 같이 동작하는 본 발명의 피드 포워드 선형화 회로에 의해 두 파일럿 신호를 검출하여 제어신호를 만들어내는 방법은 다음의 각 단계를 수행한다.
우선 전송대역의 아래쪽 파일럿을 사용하여 메인 증폭기의 신호왜곡정도를 검출하는 제 1 단계를 수행한다.
그 다음, 전송대역의 윗쪽 파일럿을 사용하여 메인 증폭기의 신호왜곡정도를 검출하는 제 2 단계를 수행한다.
상기 제 1 단계와 제 2 단계를 번갈아 가면 수행하되 전송대역 아래쪽 파일럿 신호의 위상차와 전송대역 윗쪽 파일럿 신호의 위상차가 크기는 같고 위상은 반대가 되도록 위상을 조절하여 전송대역내에서의 왜곡을 줄이는 제 3 단계를 수행한다.
도 5 에는 상술한 바를 나타낸 상세한 흐름도가 도시된다.
먼저 스위치(21)로 아래쪽 파일럿을 선택하도록 신호를 보낸다(S1). 경로 1과 경로 2를 거친 파일럿 신호의 크기는 같게 위상은 180도가 되도록 상기 제 2 벡터 모듈레이터(14)에 제어신호를 보낸다(S2). 초기에는 위쪽 파일럿을 선택하고 차후에는 아래쪽, 위쪽 파일럿을 교대로 선택하도록 스위치(21)를 제어한다(S3). 경로 1과 경로 2를 거친 파일럿 신호의 크기와 위상 및 위상차(θcount)를 벡터 값으로 보유한다(S4). 경로 1과 경로 2를 거친 파일럿 신호의 크기가 같도록 제 2 벡터 모듈레이터(14)를 제어한다(S5). 다음은 Case 1인 경우와 Case 2인 경우로 나누어 Case 2인 경우에는 θcount+1이 θcount에 비해 위상은 180도차, 크기는 1/2이 되도록 벡터 모듈레이터를 제어한다(S6). θcount와 θcount+1의 차를 구하여 그 절대치가 적정치(Tolerance)보다 작은가의 여부를 판별하여 작은 경우에는 Case 1이라 하고 그렇지 않은 경우에는 Case 2라고 한다(S7). 다시 상기 S3, S4, S5의 각 과정을 수행한 후 Case2 인 경우에 한하여 상기 S6 과정을 수행한다. 상기의 각 과정을 반복하여 수행하게 되면 도 4에 도시된 바와 같이 경로 1과 경로 2의 신호는 전송대역의 상하에서 비슷한 위상차를 가지게 된다.
이상에서 설명한 본 발명은 전술한 실시예 및 첨부된 도면에 의해 한정된 것이 아니고, 본 발명의 기술적 사상을 벗어나지 않는 범위내에서 여러가지 치환, 변환 및 변경이 가능한 것이 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에게 명백할 것이다.
상술한 바와 같이 본 발명에 의하여 전력증폭기의 선형화를 위한 제어를 하는 경우 지연시간 불일치로 인해 발생되는 위상오차를 줄여 왜곡신호를 크게 제거하므로서 전력증폭기의 선형성을 개선한다. 특히 광대역이 요구되는 전력증폭기의 경우 하나의 고정 파일럿을 이용하여 제어하면 위상 검출 오차로 인한 제거 오차 및 지연시간 오차로 인한 위상 제어 오차가 더욱 커지므로 선형화 특성이 나빠지나, 전송주파수 대역 양쪽에 파일럿을 스위칭 하여 제어하면 위상 검출 오차를 상쇄시킬 수 있고, 또한 지연시간 오차도 상쇄시킬 수 있으므로 전송 신호대역내에서의 오차를 크게 줄일 수 있는 효과를 제공한다.

Claims (2)

  1. 파일럿 신호를 이용한 전력 증폭기의 피드 포워드 선형화 방법에 있어서,
    전송대역의 아래쪽 파일럿을 사용하여 메인 증폭기의 신호왜곡정도를 검출하는 제 1 단계와;
    전송대역의 윗쪽 파일럿을 사용하여 메인 증폭기의 신호왜곡정도를 검출하는 제 2 단계와;
    상기 제 1 단계와 제 2 단계를 번갈아 가면 수행하되 전송대역 아래쪽 파일럿 신호의 위상차와 전송대역 윗쪽 파일럿 신호의 위상차가 크기는 같고 위상은 반대가 되도록 위상을 조절하여 전송대역내에서의 왜곡을 줄이는 제 3 단계를 수행하는 것을 특징으로 하는 두 개의 파일럿 신호를 이용한 전력 증폭기의 피드 포워드 선형화 방법.
  2. 파일럿 신호를 이용한 전력 증폭기의 피드 포워드 선형화 회로에 있어서,
    전송대역 아래쪽 파일럿 신호의 위상차와 전송대역 윗쪽 파일럿 신호의 위상차가 크기는 같고 위상은 반대가 되도록 위상을 조절하도록 전송대역의 아래쪽 파일럿과 전송대역의 윗쪽 파일럿을 번갈아 가면서 발생시키는 파일럿 스위칭 발생회로를 더 포함하여 구성된 것을 특징으로 하는 두 개의 파일럿 신호를 이용한 전력 증폭기의 피드 포워드 선형화 회로.
KR1019980062908A 1998-12-31 1998-12-31 두 개의 파일럿 신호를 이용한 전력 증폭기의 피드포워드 선형화 방법 및 그 회로 KR20000046231A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019980062908A KR20000046231A (ko) 1998-12-31 1998-12-31 두 개의 파일럿 신호를 이용한 전력 증폭기의 피드포워드 선형화 방법 및 그 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019980062908A KR20000046231A (ko) 1998-12-31 1998-12-31 두 개의 파일럿 신호를 이용한 전력 증폭기의 피드포워드 선형화 방법 및 그 회로

Publications (1)

Publication Number Publication Date
KR20000046231A true KR20000046231A (ko) 2000-07-25

Family

ID=19569523

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980062908A KR20000046231A (ko) 1998-12-31 1998-12-31 두 개의 파일럿 신호를 이용한 전력 증폭기의 피드포워드 선형화 방법 및 그 회로

Country Status (1)

Country Link
KR (1) KR20000046231A (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040017166A (ko) * 2002-08-20 2004-02-26 알에프코어 주식회사 알에프 선형 전력 증폭기
KR100421622B1 (ko) * 2002-01-22 2004-03-11 세원텔레텍 주식회사 전력증폭기의 피드포워드 선형화 방법 및 장치
KR20040033982A (ko) * 2002-10-16 2004-04-28 (주)알에프 인터내셔날 피드포워드 선형증폭기의 최적 제어장치

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100421622B1 (ko) * 2002-01-22 2004-03-11 세원텔레텍 주식회사 전력증폭기의 피드포워드 선형화 방법 및 장치
KR20040017166A (ko) * 2002-08-20 2004-02-26 알에프코어 주식회사 알에프 선형 전력 증폭기
KR20040033982A (ko) * 2002-10-16 2004-04-28 (주)알에프 인터내셔날 피드포워드 선형증폭기의 최적 제어장치

Similar Documents

Publication Publication Date Title
JP4236814B2 (ja) ディジタル相互変調制御フィード・フォワード増幅器
CA2072251C (en) Feed forward distortion minimization circuit
US5789976A (en) Digital adaptive control of feedforward amplifier using frequency domain cancellation
US5691668A (en) Feedforward amplifier
US6242979B1 (en) Linearization using parallel cancellation in linear power amplifier
JPH03198407A (ja) 線形増幅器
JPH0537263A (ja) 定振幅波合成形増幅器
US6081156A (en) Method and apparatus for amplifying feedforward linear power using pilot tone hopping
US6211734B1 (en) Active distortion signal generating circuit for a line-distortion type power amplifier
US5396189A (en) Adaptive feedback system
JPH11298258A (ja) 入力信号増幅方法及びフィードフォワード回路
GB2107540A (en) Feedforward amplifiers
KR100425385B1 (ko) 왜곡 감소 방법 및 왜곡 감소 시스템
KR20000046231A (ko) 두 개의 파일럿 신호를 이용한 전력 증폭기의 피드포워드 선형화 방법 및 그 회로
JP2000114884A (ja) パイロットレス・フィ―ド・フォワ―ド歪み低減システム
CA2254229C (en) Improved pilot detection for a control system that reduces distortion produced by electrical circuits
KR100371531B1 (ko) 에러 피드백을 이용한 피드포워드 선형 전력 증폭기
KR100639238B1 (ko) 선형 전력 증폭기의 멀티 증폭 장치 및 그 방법
KR100349411B1 (ko) 피드포워드 선형화 장치의 적응제어 장치
KR0148454B1 (ko) 선형증폭기
EP0980137A1 (en) Synchronous pilot detection technique for a control system that reduces distortion produced by electrical circuits
JP2002151972A (ja) 歪み補償電力増幅器
JPH06244647A (ja) 増幅器の非線形歪補償制御回路
KR0171024B1 (ko) 피드포워드 방식의 선형화회로
JP2002271149A (ja) フィードフォワード歪補償増幅器

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination