KR20000025225A - 트렐리스 복호를 사용하는 복호기에서의 경로 메트릭의 통계치를 이용한 복잡도 감소 방법 - Google Patents
트렐리스 복호를 사용하는 복호기에서의 경로 메트릭의 통계치를 이용한 복잡도 감소 방법 Download PDFInfo
- Publication number
- KR20000025225A KR20000025225A KR1019980042217A KR19980042217A KR20000025225A KR 20000025225 A KR20000025225 A KR 20000025225A KR 1019980042217 A KR1019980042217 A KR 1019980042217A KR 19980042217 A KR19980042217 A KR 19980042217A KR 20000025225 A KR20000025225 A KR 20000025225A
- Authority
- KR
- South Korea
- Prior art keywords
- paths
- path
- level
- path metric
- reliability
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 46
- 230000009467 reduction Effects 0.000 claims description 13
- 238000004364 calculation method Methods 0.000 abstract description 3
- 238000010586 diagram Methods 0.000 description 11
- 230000015654 memory Effects 0.000 description 8
- 238000011946 reduction process Methods 0.000 description 7
- 230000008569 process Effects 0.000 description 4
- 230000007704 transition Effects 0.000 description 3
- 238000007476 Maximum Likelihood Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000013459 approach Methods 0.000 description 1
- 230000008901 benefit Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/65—Purpose and implementation aspects
- H03M13/6502—Reduction of hardware complexity or efficient processing
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/37—Decoding methods or techniques, not specific to the particular type of coding provided for in groups H03M13/03 - H03M13/35
- H03M13/39—Sequence estimation, i.e. using statistical methods for the reconstruction of the original codes
- H03M13/41—Sequence estimation, i.e. using statistical methods for the reconstruction of the original codes using the Viterbi algorithm or Viterbi processors
Landscapes
- Physics & Mathematics (AREA)
- Probability & Statistics with Applications (AREA)
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Error Detection And Correction (AREA)
Abstract
Description
Claims (6)
- 트렐리스 복호를 사용하는 복호기에 적용되는 복잡도 감소 방법에 있어서,트렐리스의 레벨 및 플레그를 초기화시킨 후에, 현재 레벨에서 수신된 비트의 신뢰도를 결정하는 제 1 단계;수신비트의 신뢰도에 따라 고려해야 할 경로를 결정하고, 결정된 경로에 대한 정보를 계산하여 저장하는 제 2 단계; 및총 경로수가 유지하고자 하는 최대 경로수보다 큰 경우에 대해, 현재 레벨에서 상기 결정된 경로 정보를 이용해 경로 메트릭의 통계치와 기준 경로 메트릭을 구하여 경로수를 감소시키고, 다음 레벨로 이동하는 제 3 단계를 포함하여 이루어진 복잡도 감소 방법.
- 제 1 항에 있어서,상기 제 2 단계는,수신비트의 신뢰도에 따라 고려해야 할 경로를 결정하기 위해, 플래그가 0이고 신뢰도가 가장 낮은 값인지를 검사하는 제 4 단계;상기 제 4 단계의 검사결과, 플래그가 0이고 수신신호의 신뢰도가 최소값이면, 모든 가능한 경우를 다 고려하기 위해 경로를 확장한 후에, 모든 경로들에 대한 정보를 계산하여 저장하는 제 5 단계;상기 제 4 단계의 검사결과, 플래그가 1이거나 수신비트의 신뢰도가 최소값보다 크면, 가장 가능성이 높은 경로들을 유지시키고 다른 경로들을 제거시킨 후에, 가장 가능성이 높은 경로들에 대한 정보를 계산하여 저장하는 제 6 단계;트렐리스 전체의 현재 레벨에서 총 경로수가 유지하고자 하는 최대 경로수보다 큰지를 분석하는 제 7 단계;상기 제 7 단계의 분석결과, 총 경로수가 유지하고자 하는 최대 경로수보다 크지 않으면, 총 경로수가 0보다 큰지를 판단하는 제 8 단계;상기 제 8 단계의 판단결과, 총 경로수가 0보다 크지 않으면, 레벨을 0으로 하고 플래그를 1로 세팅한 후에, 현재 레벨에서 수신된 신호에 대한 연판정 정보를 검사하여 신뢰도를 측정하는 제 9 단계; 및상기 제 8 단계의 판단결과, 총 경로수가 0보다 크면, 다음 레벨로 이동하여 다음 레벨에서 수신된 신호에 대한 연판정 정보를 검사하여 신뢰도를 측정하는 제 10 단계를 포함하여 이루어진 복잡도 감소 방법.
- 제 1 항 또는 제 2 항에 있어서,상기 제 3 단계는,트렐리스 전체의 현재 레벨에서 총 경로수가 유지하고자 하는 최대 경로수보다 큰 경우에 대해, 경로 메트릭의 통계치(즉, 현재 레벨에서 확장된 모든 경로수, 경로 메트릭의 평균값 및 표준편차값)를 구하는 제 11 단계;상기 경로 메트릭의 통계치를 이용하여 상기 복호기에서 유지하고자 하는 최대 경로수와 상기 복호기에서 유지하고자 하는 최대 경로수에 대한 현재 레벨에서 확장된 모든 경로수의 비를 구하고, 기준 경로 메트릭을 구하는 제 12 단계; 및상기 기준 경로 메트릭보다 큰 경로 메트릭을 가진 경로들을 제외시킨 후에, 다음 레벨로 이동하는 제 13 단계를 포함하여 이루어진 복잡도 감소 방법.
- 제 3 항에 있어서,상기 제 12 단계의 기준 경로 메트릭값을 구하는 과정은,상기 경로 메트릭의 통계치를 이용하여 하기의 수학식에 의해 기준 경로 메트릭을 구하는 것을 특징으로 하는 복잡도 감소 방법.(단, A는 각 레벨에서 최대 유지하고자 하는 경로의 수, Si는 i번째 레벨에서의 총 경로의 수, mPmi는 i번째 레벨에서의 경로 메트릭의 평균, σPmi는 i번째 레벨에서의 경로 메트릭의 표준 편차값, Pmri는 i번째 레벨에서의 기준경로 메트릭임)
- 제 4 항에 있어서,상기 제 11 단계의 경로 메트릭의 통계치는,경로 메트릭 값을 기준으로 하여 소정의 경로를 선정 또는 검색하고자 할 때 이용되는 것을 특징으로 하는 복잡도 감소 방법.
- 프로세서를 구비한 복호기에,트렐리스의 레벨 및 플레그를 초기화시킨 후에, 현재 레벨에서 수신된 비트의 신뢰도를 결정하는 기능;수신비트의 신뢰도에 따라 고려해야 할 경로를 결정하고, 결정된 경로에 대한 정보를 계산하여 저장하는 기능; 및총 경로수가 유지하고자 하는 최대 경로수보다 큰 경우에 대해, 현재 레벨에서 상기 결정된 경로 정보를 이용해 경로 메트릭의 통계치와 기준 경로 메트릭을 구하여 경로수를 감소시키고, 다음 레벨로 이동하는 기능을 실현시키기 위한 프로그램을 기록한 컴퓨터로 읽을 수 있는 기록매체.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019980042217A KR100277685B1 (ko) | 1998-10-09 | 1998-10-09 | 트렐리스 복호를 사용하는 복호기에서의 경로 메트릭의 통계치를 이용한 복잡도 감소 방법 |
US09/203,786 US6483881B1 (en) | 1998-10-09 | 1998-12-02 | Method of reducing complexity using statistics of path metrics in a trellis decoder |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019980042217A KR100277685B1 (ko) | 1998-10-09 | 1998-10-09 | 트렐리스 복호를 사용하는 복호기에서의 경로 메트릭의 통계치를 이용한 복잡도 감소 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20000025225A true KR20000025225A (ko) | 2000-05-06 |
KR100277685B1 KR100277685B1 (ko) | 2001-01-15 |
Family
ID=19553471
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019980042217A KR100277685B1 (ko) | 1998-10-09 | 1998-10-09 | 트렐리스 복호를 사용하는 복호기에서의 경로 메트릭의 통계치를 이용한 복잡도 감소 방법 |
Country Status (2)
Country | Link |
---|---|
US (1) | US6483881B1 (ko) |
KR (1) | KR100277685B1 (ko) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100681122B1 (ko) * | 1999-12-31 | 2007-02-08 | 주식회사 케이티 | 디지털 통신시스템의 비터비 디코딩 장치에서의 최적의디스카딩 임계치의 결정 방법 |
KR100681123B1 (ko) * | 1999-12-31 | 2007-02-08 | 주식회사 케이티 | 디지털 통신시스템의 성능향상을 위한 비터비 디코딩장치에서의 디스카딩 임계치의 변동 방법 |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100318912B1 (ko) * | 1999-04-28 | 2002-01-04 | 윤종용 | 이동통신시스템에서 구성복호기의 상태값 정규화 장치 및 방법 |
WO2001028148A1 (en) * | 1999-10-11 | 2001-04-19 | Nokia Networks Oy | A method for identifying bad frames |
JP3612563B2 (ja) * | 2001-09-07 | 2005-01-19 | 独立行政法人情報通信研究機構 | マルチモードブロック符号化変調復調方法 |
US7194047B2 (en) * | 2002-09-20 | 2007-03-20 | Ati Technologies Inc. | Receiver for robust data extension for 8VSB signaling |
US7359464B2 (en) * | 2003-12-31 | 2008-04-15 | Intel Corporation | Trellis decoder and method of decoding |
JP4217261B2 (ja) * | 2004-05-14 | 2009-01-28 | パナソニック株式会社 | Acs回路 |
CN113824452B (zh) * | 2021-11-23 | 2022-04-12 | 南京创芯慧联技术有限公司 | 基于网格图的译码方法、分量译码器和信道译码器 |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5208816A (en) * | 1989-08-18 | 1993-05-04 | At&T Bell Laboratories | Generalized viterbi decoding algorithms |
US5151904A (en) * | 1990-09-27 | 1992-09-29 | The Titan Corporation | Reconfigurable, multi-user viterbi decoder |
US5502735A (en) * | 1991-07-16 | 1996-03-26 | Nokia Mobile Phones (U.K.) Limited | Maximum likelihood sequence detector |
US5588028A (en) | 1993-02-02 | 1996-12-24 | U.S. Robotics | Simplified trellis decoder |
US5651032A (en) | 1993-11-04 | 1997-07-22 | Kabushiki Kaisha Toshiba | Apparatus and method for trellis decoder |
US5586128A (en) * | 1994-11-17 | 1996-12-17 | Ericsson Ge Mobile Communications Inc. | System for decoding digital data using a variable decision depth |
US5774500A (en) * | 1995-12-08 | 1998-06-30 | Board Of Trustees, The Leland Stanford Jr., University | Multi-channel trellis shaper |
US5781569A (en) | 1996-10-28 | 1998-07-14 | Lsi Logic Corporation | Differential trellis decoding for convolutional codes |
EP0848524A1 (fr) * | 1996-12-10 | 1998-06-17 | Koninklijke Philips Electronics N.V. | MAQ à codage perforé en trellis, avec décodage itératif |
US5970104A (en) * | 1997-03-19 | 1999-10-19 | Cadence Design Systems, Inc. | Method and apparatus for generating branch metrics and branch indices for convolutional code Viterbi decoders |
JP3464121B2 (ja) * | 1997-06-11 | 2003-11-05 | 沖電気工業株式会社 | ビタビ復号方法及びビタビ復号装置 |
JP3343201B2 (ja) * | 1997-06-12 | 2002-11-11 | 株式会社日立製作所 | 復号回路および情報処理装置 |
US6205186B1 (en) * | 1997-09-03 | 2001-03-20 | Qualcomm Incorporated | Decoding with partial state information on a convolutionally encoded channel |
US6539052B1 (en) * | 1997-11-03 | 2003-03-25 | Harris Corporation | System for accelerating the reconfiguration of a transceiver and method therefor |
US6222889B1 (en) * | 1998-02-04 | 2001-04-24 | Analog Devices, Inc. | Trellis decoder with soft decision outputs |
-
1998
- 1998-10-09 KR KR1019980042217A patent/KR100277685B1/ko not_active IP Right Cessation
- 1998-12-02 US US09/203,786 patent/US6483881B1/en not_active Expired - Fee Related
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100681122B1 (ko) * | 1999-12-31 | 2007-02-08 | 주식회사 케이티 | 디지털 통신시스템의 비터비 디코딩 장치에서의 최적의디스카딩 임계치의 결정 방법 |
KR100681123B1 (ko) * | 1999-12-31 | 2007-02-08 | 주식회사 케이티 | 디지털 통신시스템의 성능향상을 위한 비터비 디코딩장치에서의 디스카딩 임계치의 변동 방법 |
Also Published As
Publication number | Publication date |
---|---|
KR100277685B1 (ko) | 2001-01-15 |
US6483881B1 (en) | 2002-11-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
RU2179367C2 (ru) | Оптимальный декодер программируемых выходных данных для решетчатых кодов с конечной последовательностью битов | |
US5537444A (en) | Extended list output and soft symbol output viterbi algorithms | |
US6891484B2 (en) | Method of decoding a variable-length codeword sequence | |
US5802116A (en) | Soft decision Viterbi decoding with large constraint lengths | |
KR100203722B1 (ko) | 코드화된 정보 시퀀스 처리 방법 | |
EP1156588B1 (en) | Method and apparatus for maximum a posteriori probability decoding | |
US7480852B2 (en) | Method and system for improving decoding efficiency in wireless receivers | |
KR100277685B1 (ko) | 트렐리스 복호를 사용하는 복호기에서의 경로 메트릭의 통계치를 이용한 복잡도 감소 방법 | |
US6460160B1 (en) | Chase iteration processing for decoding input data | |
KR100853139B1 (ko) | 전송 포맷 검출 장치 및 방법 | |
JP5438150B2 (ja) | 通信システムでの復号化のための装置及び方法 | |
JP3756525B2 (ja) | 固定長デシジョンウィンドウを使用するデータ信号の復号方法 | |
RU2214679C2 (ru) | Способ квантования для итеративного декодера в системе связи | |
US20080109710A1 (en) | Viterbi decoding method | |
US6614858B1 (en) | Limiting range of extrinsic information for iterative decoding | |
US7716554B2 (en) | System and method for blind transport format detection with cyclic redundancy check | |
US7500173B2 (en) | Method of decoding a data word | |
US6996765B2 (en) | Turbo decoder prolog reduction | |
CN102291198A (zh) | 信道译码方法和装置 | |
US7263653B2 (en) | Algorithm for a memory-based Viterbi decoder | |
JPH0410773B2 (ko) | ||
KR100564757B1 (ko) | 저전력 비터비 복호기 및 역추적 방법 | |
KR100811376B1 (ko) | 통신시스템에서의 부호화 및 복호화 방법 | |
Geldmacher et al. | Syndrome based block decoding of convolutional codes | |
US7032165B2 (en) | ACS unit in a decoder |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 19981009 |
|
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 19981009 Comment text: Request for Examination of Application |
|
PG1501 | Laying open of application | ||
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20000930 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20001012 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20001013 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20031001 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20041001 Start annual number: 5 End annual number: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20051004 Start annual number: 6 End annual number: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 20061002 Start annual number: 7 End annual number: 7 |
|
PR1001 | Payment of annual fee |
Payment date: 20070919 Start annual number: 8 End annual number: 8 |
|
PR1001 | Payment of annual fee |
Payment date: 20081001 Start annual number: 9 End annual number: 9 |
|
PR1001 | Payment of annual fee |
Payment date: 20091001 Start annual number: 10 End annual number: 10 |
|
PR1001 | Payment of annual fee |
Payment date: 20100928 Start annual number: 11 End annual number: 11 |
|
PR1001 | Payment of annual fee |
Payment date: 20111007 Start annual number: 12 End annual number: 12 |
|
FPAY | Annual fee payment |
Payment date: 20121008 Year of fee payment: 13 |
|
PR1001 | Payment of annual fee |
Payment date: 20121008 Start annual number: 13 End annual number: 13 |
|
FPAY | Annual fee payment |
Payment date: 20131004 Year of fee payment: 14 |
|
PR1001 | Payment of annual fee |
Payment date: 20131004 Start annual number: 14 End annual number: 14 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |
Termination category: Default of registration fee Termination date: 20150909 |