KR20000013226A - 고주파를 이용한 플라즈마 디스플레이 패널 및 그의 구동 방법 - Google Patents

고주파를 이용한 플라즈마 디스플레이 패널 및 그의 구동 방법 Download PDF

Info

Publication number
KR20000013226A
KR20000013226A KR1019980031962A KR19980031962A KR20000013226A KR 20000013226 A KR20000013226 A KR 20000013226A KR 1019980031962 A KR1019980031962 A KR 1019980031962A KR 19980031962 A KR19980031962 A KR 19980031962A KR 20000013226 A KR20000013226 A KR 20000013226A
Authority
KR
South Korea
Prior art keywords
discharge
high frequency
sustain
electrode
voltage
Prior art date
Application number
KR1019980031962A
Other languages
English (en)
Other versions
KR100285629B1 (ko
Inventor
유은호
Original Assignee
구자홍
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자 주식회사 filed Critical 구자홍
Priority to KR1019980031962A priority Critical patent/KR100285629B1/ko
Publication of KR20000013226A publication Critical patent/KR20000013226A/ko
Application granted granted Critical
Publication of KR100285629B1 publication Critical patent/KR100285629B1/ko

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 고주파 전압을 이용한 PDP의 구동을 간단하게 할 수 있는 고주파를 이용한 PDP 및 그 구동 방법에 관한 것이다.
본 발명의 고주파를 이용한 PDP는 고주파 펄스가 인가되는 서스테인 전극과,서스테인 전극과 대향하게 배치되며 고주파 펄스에 의한 고주파 방전을 일으켜 유지시키기 위한 바이어스 전압이 인가되는 서스테인 바이어스 전극과, 서스테인전극이 배치되는 제1 기판과, 서스테인 바이어스 전극이 배치되는 제2 기판과, 제1 및 제2 기판 사이에 형성되어 예비방전을 위한 보조방전공간과 상기 고주파 방전을 위한 주방전공간을 마련하는 격벽과, 제2 기판 상에 상기 서스테인 바이어스 전극과 나란하게 배치된 주사전극과, 격벽의 일측부에 상기 서스테인 전극과 교차하도록 배치된 어드레스전극을 구비하는 것을 특징으로 한다.
본 발명에 의하면, 4전극 구조를 이용하여 고주파 방전과 어드레싱 방전에 이용되는 전극들을 분리하여 구동함으로써 PDP의 구동제어가 간단해질 뿐만 아니라 고주파 방전에 의한 간섭 및 EMI(Electromagnetic Interference) 노이즈 문제를 해결할 수 있게 된다.

Description

고주파를 이용한 플라즈마 디스플레이 패널 및 그의 구동 방법(Plasma Display Panel Using High Frequency and its Driving Method)
본 발명은 플라즈마 디스플레이 장치에 관한 것으로, 특히 고주파 전압을 이용한 PDP의 구동을 간단하게 할 수 있는 PDP 및 그 구동 방법에 관한 것이다.
최근들어, 대형 평판 표시장치의 필요에 따라 대면적의 평판 디스플레이 패널의 제작이 용이한 플라즈마 디스플레이 패널(Plasma Display Panel; 이하, PDP라 한다)에 대한 연구가 활발히 진행되고 있다. PDP는 통상 가스방전 현상을 이용하는 것으로 가스방전시 발생하는 진공자외선이 형광체를 여기시켜 발생하는 가시광을 이용하여 문자 또는 그래픽(Graphic)을 표시하고 있다.
도 1을 참조하면, 통상적으로 많이 사용되고 있는 3전극 교류(AC) 방식의 PDP에 구성된 방전셀의 구조가 도시되어 있다.
도 1에 도시된 PDP의 방전셀은 화상의 표시면인 상부기판(10)과, 격벽(14)에 의해 상부기판(10)과 평행하게 배치된 하부기판(12)을 구비한다. 격벽(14)은 셀 간의 전기적, 광학적 간섭이 차단되도록 셀 내부에 방전공간(21)을 마련함과 아울러 상판(10)과 하판(12)을 지지하는 역할을 한다. 상부기판(10) 상에는 서스테인전극쌍(16), 즉 주사 및 서스테인전극과 서스테인전극이 나란하게 배치된다. 하부기판(12) 상에는 서스테인전극쌍(16)과 방전을 일으키기 위한 어드레스 전극(22)이 배치되게 된다. 그리고, 서스테인전극쌍(16)이 배치된 상부기판(10) 상에는 전하축적을 위한 유전체층(18)이 평탄하게 형성되어 있고, 이 유전체층(18) 표면에는 보호막(20)이 형성되어 있다. 이 보호막(20)은 플라즈마 입자들의 스퍼터링 현상으로부터 유전체층(18)을 보호하여 수명을 연장시켜 줄 뿐만 아니라 2차전자의 방출 효율을 높여주고 산화물 오염으로 인한 내화 금속의 방전 특성 변화를 줄여주는 역할을 하는 것으로서 주로 산화마그네슘(MgO) 막이 이용되고 있다. 어드레스 전극(22)이 배치된 하부기판(12) 상에는 고유색의 가시광선을 발생하기 위한 형광체층(24)이 도포되어 있다. 이 형광체층(24)은 가스방전시 발생되는 짧은 파장의 진공 자외선(Vacuum Ultraviolet;VUV)에 의해 여기되어 적, 녹, 청(R, G, B)의 가시광을 발생하게 된다. 그리고, 방전셀의 내부에 마련된 방전공간(21)에는 방전가스가 충진되어진다.
이러한 구성을 갖는 방전셀은 어드레스전극(22)과 서스테인전극(16) 사이의 어드레스 방전에 의해 선택된 후 서스테인전극들(16) 사이의 계속적인 서스테인방전에 의해 발생된 진공 자외선이 형광체(24)를 여기시켜 가시광을 방출함으로써 PDP는 원하는 화상을 표시할 수 있게 된다. 이때, 서스테인방전 횟수를 조절하여 영상 표시에 필요한 단계적인 밝기, 즉 그레이 스케일(Gray Scale)을 구현하게 된다. 이에 따라, 서스테인방전 횟수는 PDP의 휘도 및 방전효율을 결정하는 중요한 요소가 되고 있다. 이 서스테인 방전을 위해 서스테인 전극들(16)에는 보통 듀티비(Duty ration)가 1인 스텝펄스가 주기적으로 인가되고 이때 주파수는 보통 200∼300kHz 정도이고 펄스폭은 10∼20㎲정도이다. 이 경우, 서스테인방전은 서스테인펄스당 극히 짧은 순간에 1번씩만 발생하게 된다. 그리고, 서스테인방전에 의해 발생된 하전입자들은 두 서스테인 전극간에 형성된 방전경로를 전극의 극성에 따라 이동함으로써 셀의 방전공간 내부에는 벽전하가 형성되고 이 벽전하에 의해 방전공간 내의 방전전압이 감소하면서 방전이 멈추게 된다. 이와 같이, 기존의 서스테인펄스에 의한 서스테인 방전은 펄스마다 짧은 순간에 1번씩만 발생하고 그외의 대부분 시간은 벽전하 형성 및 다음 방전을 위한 준비단계로 소비됨으로써 PDP의 방전 효율은 낮을 수밖에 없었다.
이러한 PDP의 낮은 방전효율 문제를 해결하고자 최근에는 고주파 전압을 이용한 고주파 방전이 대두되게 되었다. 고주파 방전은 통상 수십 MHz 내지 수백 MHz 대의 고주파 펄스에 의해 연속적으로 발생함으로써 전자가 두 전극사이에서 진동운동을 하면서 방전공간내의 방전가스를 연속적으로 이온화 및 여기시키게 된다. 이에 따라, 거의 대부분의 방전시간동안 연속적인 방전이 일어남으로써 진공 자외선의 발생량이 증가하여 휘도 및 방전효율이 증대되는 효과를 얻을 수 있게 된다. 이때, 고주파 방전에 의한 PDP의 방전효율은 전극들 간의 거리가 긴 방전관에서 나타나는 양광주(Positive Column)와 같은 물리적인 효과를 갖게 된다.
또한, 고주파 방전에서 전극간의 거리(r)와 주파수(f)와의 관계는 다음 수학식과 같이 반비례 관계를 갖고 있다.
여기서, r은 전극간의 거리, m은 전자의 질량, ω는 진동수(ω=2πf), vm은 충돌수를 나타낸다. 이는 전극간의 거리(r)에 따라 고주파 파형의 주파수(f)를 조절하여 원하는 고주파 방전을 얻을 수 있음을 나타낸다. 다시 말하여, 전극간의 거리(r)가 먼 경우 주파수를 낮추고 반면에 전극간의 거리(r)가 가까운 경우 주파수를 높여 원하는 고주파 방전을 얻을 수 있게 된다.
그런데, 종래의 3전극 구조의 PDP에 고주파 방전을 적용하는 경우 선택적인 라이팅 및 소거 방전을 위한 구동전압과 고주파 방전을 위한 바이어스 전압이 하나의 전극, 즉 주사 및 서스테인 전극에 과중되게 되므로써 구동제어가 복잡해질 뿐만 아니라 고주파 방전에 의한 간섭 및 EMI(Electromagnetic Interference) 노이즈가 발생되는 문제점이 있다. 이에 따라, 고주파 방전에 적합에 새로운 PDP의 구조가 요구되고 있다.
따라서, 본 발명의 목적은 4전극 구조를 이용함으로써 고주파 방전에 적합한 PDP와 그 구동방법을 제공하는 것이다.
본 발명의 다른 목적은 예비방전을 이용하여 고주파펄스의 전압을 낮춤으로써 소비전력을 줄일 수 있는 PDP와 그 구동방법을 제공하는 것이다.
도 1은 통상적인 교류방식의 PDP 셀의 구조를 나타내는 단면도.
도 2는 본 발명의 실시 예에 따른 PDP 방전셀의 구조를 나타내는 단면도.
도 3은 본 발명의 실시 예른 PDP 구동방법을 설명하기 위한 전압 파형도.
도 4는 본 발명의 실시 예에 따른 PDP의 전극배치도.
도 5는 도 4에 도시된 PDP를 구동하는 방법을 설명하기 위한 전압 파형도.
도 6은 본 발명에 따른 PDP 구동방법의 계조 구현방법을 설명하기 위한 도면.
<도면의 주요부분에 대한 부호의 간단한 설명>
10, 26 : 상부기판 12, 28 : 하부기판
14, 30 : 격벽 16, 32 : 서스테인전극
18, 42 : 유전체층 20 : 보호층
22, 40 : 어드레스전극 24, 42 : 형광체
34 : 서스테인 바이어스 전극 36 : 저항층
38 : 주사전극 21 : 방전공간
41A : 보조방전공간 41B : 주방전공간
44 : 방전셀
상기 목적을 달성하기 위하여, 본 발명에 따른 고주파를 이용한 PDP는 고주파 펄스가 인가되는 서스테인 전극과,서스테인 전극과 대향하게 배치되며 고주파 펄스에 의한 고주파 방전을 일으켜 유지시키기 위한 바이어스 전압이 인가되는 서스테인 바이어스 전극과, 서스테인전극이 배치되는 제1 기판과, 서스테인 바이어스 전극이 배치되는 제2 기판과, 제1 및 제2 기판 사이에 형성되어 예비방전을 위한 보조방전공간과 상기 고주파 방전을 위한 주방전공간을 마련하는 격벽과, 제2 기판 상에 상기 서스테인 바이어스 전극과 나란하게 배치된 주사전극과, 격벽의 일측부에 상기 서스테인 전극과 교차하도록 배치된 어드레스전극을 구비하는 것을 특징으로 한다.
또한, 본 발명에 따른 고주파를 이용한 PDP는 각 칼럼라인에 대응하도록 배열된 어드레스 전극라인들과, 각 로오라인에 대응하도록 배열되며 고주파 펄스가 인가되는 서스테인 전극라인들과, 서스테인 전극라인들과 대향하게 배열되며 고주파 펄스에 의한 고주파 방전을 일으켜 유지시키기 위한 바이어스 전압이 인가되는 서스테인 바이어스 전극라인들과, 서스테인 바이어스 전극라인들과 나란하게 배열된 주사 전극라인들과, 어드레스 전극라인들과 서스테인 전극라인들 및 서스테인 바이어스 전극라인들, 그리고 주사 전극라인들의 교차지점마다 형성되며 예비방전을 위한 보조방전공간과 고주파방전을 위한 주방전공간이 마련된 방전셀들을 구비하는 것을 특징으로 한다.
본 발명에 따른 PDP 구동방법은 영상데이터에 따라 보조방전공간에서 발생되는 예비방전이 로오라인 단위로 순차적으로 발생하는 제1 단계와, 예비방전이 발생한 방전셀들의 주방전공간에서 고주파방전이 동시에 발생하여 연속적으로 유지시키는 제2 단계와, 고주파 전압 범위 이외의 소거전압을 인가하여 의해 고주파방전을 소거하는 제3 단계를 포함하는 것을 특징으로 한다.
상기 목적 외에 본 발명의 다른 목적 및 이점들은 첨부 도면을 참조한 본 발명의 바람직한 실시예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
도 2는 본 발명의 실시 예에 따른 PDP의 방전셀 구조를 도시한 것으로서, 도 2에 도시된 PDP의 방전셀은 상부기판(26) 상에 형성된 서스테인 전극(32)과 하부기판(28) 상에 형성된 서스테인 바이어스 전극(34) 및 주사 전극(38)과, 격벽(30)의 하반부에 형성된 어스레스 전극(40)과, 격벽(30)에 의해 마련된 보조방전공간(41A)과 주방전공간(41B)을 구비한다.
도 2에 도시된 PDP의 방전셀에서 상부기판(26)과 하부기판(28)은 서로 평행하게 배치되어 있다. 화상의 표시면인 상부기판(26) 상에는 고주파 전압이 인가되는 서스테인 전극(32)이 투명전극(ITO) 형태의 판전극 또는 그물 형태로 형성되어 있다. 하부기판(28) 상에는 고주파 방전을 위한 바이어스 전압이 인가되는 서스테인 바이어스 전극(34)이 서스테인 전극(32)과 동일한 형태로 형성되어 있다. 서스테인 바이어스 전극(34) 상에는 주사펄스가 주로 인가되는 주사전극(38)이 서스테인 바이어스 전극(34)과 평행하게 형성되어 있다. 이 주사전극(38)에는 저항층(36)을 통해 돌출된 돌출부(38A)가 형성되어 있다. 또한, 서스테인 바이어스 전극(34)과 주사전극(38)은 사이에는 전기적으로 절연시키기 위한 절연층(도시하지 않음)이 더 형성되게 된다. 상부기판(26)가 하부기판(28) 사이에는 인접한 셀과의 광학적 간섭이 배제된 방전공간(41)을 마련하기 위한 격벽(30)이 수직방향으로 형성되어 있다. 특히, 격벽(30)은 예비방전을 위한 보조방전공간(41A)과 고주파방전을 위한 주방전공간(41B)을 마련하게끔 2단 이상의 구조로 형성된다. 이 경우, 예비방전에 의해 보조방전공간(41A)에 생성된 하전입자들을 고주파 방전시 주방전공간(41B)으로 그대로 이동시켜 활용함으로써 고주파펄스의 전압을 낯출 수 있게 된다. 또한, 예비방전시 보조방전공간(41A)에서 발생된 빛은 밖으로 새어나오지 않도록 격벽(30)의 단차부들에 의해 차단된다. 이러한 격벽(30)의 하반부측에 위치한 단차부에는 데이터 신호가 인가되는 어드레스 전극(40)이 격벽(30)과 평행하게 형성된다. 그리고, 격벽(30)의 상반부측에는 고주파 방전시 발생되는 진공자외선에 의해 고유색의 가시광을 방출하기 위한 형광체(42)가 도포되어 있다.
도 3을 참조하면, 도 2에 도시된 방전셀(44)의 각 전극에 인가되는 전압파형이 도시되어 있다.
도 3에 있어서, 서스테인전극(32)에만 고주파 파형이 인가되고 있는 a 구간에서는 방전공간(41)에 하전입자가 생성되어 있지 않기 때문에 방전이 일어나지 않고 또한 빛이 발광하지 않는다. 이어서, 어드레스전극(40)에 양의 데이터펄스가 공급되고 이와 동기되어 주사전극(38)에 음의 주사펄스가 공급되는 b 구간은 예비방전 기간으로서 어드레스전극(40)과 주사전극(38) 간에 방전개시전압 이상의 전압차가 발생하여 예비방전이 일어남으로써 하전입자가 발생하게 된다. 이때 발생한 하전입자는 주사전극(38)의 전압이 다시 증가됨에 따라 주방전공간(41B)으로 빠져나가지 못하고 보조방전공간(41A) 내에서만 머물게 된다. 그리고, 보조방전공간(41A)내의 하전입자들은 어드레싱이 완료되는 예비방전기간, 즉 b 구간동안 소멸되지 않고 미소하게 유지되게 된다. 그 다음, 고주파방전기간인 c 구간에서 주사전극(38)에 인가되는 전압을 낮추어, 즉 음의 서스테인펄스가 인가되어 보조방전공간(41A) 내에 머물러있던 하전입자들이 주방전공간(41A) 쪽으로 이동되게 된다. 동시에, 서스테인 바이어스 전극(34)에 바이어스 전압(Vc)이 공급됨으로써 서스테인전극(32)에 공급되는 고주파펄스에 의해 고주파 방전이 개시되게 된다. 이때, 서스테인 바이어스 전극(34)에 공급되는 바이어스 전압(Vc)은 고주파 펄스의 센터전압(Vc) 전압과 일치시키는 것이 바람직하다. 그리고, 고주파 방전시 예비방전시 발생된 하전입자들을 이용함으로써 고주파 펄스의 전압을 낮출 수 있게 된다. 이어서, 서스테인전극(32)과 서스테인 바이어스 전극(34) 간에 연속적으로 인가되는 고주파 펄스에 의해 고주파 방전이 연속적으로 일어남으로써 이온은 움직이지 못하고 전자만이 상기 두 전극(32, 34) 사이에서 진동운동을 하게 된다. 이때, 전자는 두 전극(32, 34) 까지는 끌려가지 않는다. 이러한, 고주파 방전에 의해 전자가 방전 공간내를 진동운동하면서 방전가스를 연속적으로 이온화 및 여기시키고, 여기된 원자 및 분자가 기저상태로 천이하면서 진공 자외선을 방출하여 형광체를 발광시키게 된다. 따라서, 서스테인 바이어스 전극(32)에 공급되는 바이어스 전압의 폭을 조정하면 빛이 발광되는 시간을 조절할 수 있게 되므로 밝기 조절이 가능하게 된다. 그리고, 주사전극(38)에 인가되는 서스테인펄스의 폭 또한 상기 바이어스 전압의 폭과 동일하게 설정되게 된다. 그 다음, d 구간은 소거기간으로서 서스테인 바이어스 전극(34)에 서스테인전극(44)에 걸리는 고주파 전압 범위 외의 전압이 인가됨으로써 전자는 진동폭이 작아지면서 서스테인 바이어스 전극(32) 쪽으로 끌려가 하전입자가 소멸하게 됨으로써 방전은 멈추게 되고 또한 빛이 밖으로 나오지 않게 된다.
도 4는 PDP의 전극배치도를 도시한 것으로서, 도 3에 도시된 PDP는 상부기판에 배치된 서스테인 전극라인들(Z)과, 하부기판에 배치된 서스테인 바이어스 전극라인들(SB) 및 주사 전극라인들(Y1, Y2, Y3, …)과, 격벽을 따라 배치된 어드레스 전극라인들(X1, X2, X3, …)들과, 상기 전극들의 교차부마다 형성된 방전셀들(44)을 구비한다.
도 4의 PDP에서 어드레스 전극라인들(X1, X2, X3, …)은 각 칼럼라인(Column Line)에 대응하게끔 배치되고 서스테인 바이어스 전극라인들(SB)과 주사 전극라인들(Y1, Y2, Y3, …) 및 서스테인 전극라인들(Z)은 각 로오라인(Row Line)에 대응하게끔 배치된다. 이 어드레스 전극라인들(X1, X2, X3, …)과 서스테인 바이어스 전극라인들(SB), 주사 전극라인들(Y1, Y2, Y3, …) 및 서스테인 전극라인들(Z)의 교자지점마다 방전셀(44)이 마련됨으로써 방전셀들(44)은 매트릭스 형태로 배열되게 된다. 여기서, 어드레스 전극라인들(X1, X2, X3, …)은 데이터입력에 사용되고, 주사 전극라인들(Y1, Y2, Y3, …)은 화면을 주사하는데, 그리고 서스테인 바이어스 전극라인들(SB)과 서스테인 전극라인들(Z)은 고주파 방전을 유지시키는데 사용된다. 이때 , 어드레스 전극라인들(X1, X2, X3, …)과 주사 전극라인들(Y1, Y2, Y3, …)은 개별적으로 구동되는 반면에 서스테인 바이어스 전극라인들(SB)과 서스테인 전극라인들(Z)은 공통적으로 접속되어 동시에 구동되게 된다.
도 5를 참조하면, 도 4에 도시된 PDP에서 로오라인을 순차적으로 구동하기 위한 전압파형도가 도시되어 있다. 도 5에 있어서, PDP 구동방법은 주사라인 단위로 전체의 방전셀들을 어드레싱 한 후 동시에 고주파 방전을 일으키고 그 고주파 방전을 유지시키게 된다.
상세히 하면, 임의의 시점에서 어드레스 전극라인들(X1, X2, X3, …)에는 각 화소데이터의 1비트에 해당하는 데이터펄스들이 수평주기, 즉 로오라인 단위로 인가된다. 그리고, 주사 전극라인들(Y1 Y2, Y3, …)에는 어드레스 전극라인들(X1, X2, X3, …)에 인가되는 데이터펄스와 동기화된 주사펄스가 로오라인 단위로 순차적으로 공급된다. 이에 따라, 도 4에 도시된 PDP의 방전셀들(44)은 로오라인을 따라가면서 예비방전이 발생함으로써 순차적으로 어드레싱되게 된다. 그리고, 이 어드레싱 기간에 생성된 하전입자들은 전체의 어드레싱이 완료되는 시점까지 소멸되지 않고 보조방전공간에서 미소하게 유지되게 된다. 이와 같이 어드레싱 기간에서 선택된 셀들의 보조방전공간에 형성된 하전입자들은 그 다음 주사 전극라인들(Y1 Y2, Y3, …)에 공통적으로 인가되는 서스테인 펄스에 의해 주방전공간내로 이동되게 된다. 동시에 서스테인 바이어스 전극라인들(SB)에 공통적으로 공급되는 바이어스 전압과, 서스테인 전극라인들(Z)에 공통적으로 공급되는 고주파 펄스에 의해 고주파 방전을 연속적으로 일으키고 상기 서스테인 펄스의 폭 만큼 발광을 유지하게 된다. 그리고, 서스테인 바이어스 전극라인들(SB)에 공통적으로 고주파 전압 범위 외의 전압이 인가되어 하전입자가 소멸하게 됨으로써 방전은 멈추게 된다.
도 6을 참조하면, 본 발명의 실시 예에 따른 PDP 구동방법에 의해 한 프레임분 화상의 계조를 표현하는 방법이 도시되어 있다.
일반적으로, PDP는 화상의 계조를 표현하기 위하여 한 프레임을 영상데이터의 비트수와 같은 개수의 서브필드(Sub-field; SF)로 시분할하고 각 서브필드마다 서스테인기간을 다르게 조절하여 서스테인기간에 비례하는 계조값을 결정하고 그 계조값들을 조합함으로써 한 프레임의 계조를 구현하고 있다. 이와 비슷하게, 본 발명의 PDP 구동방법도 도 6에 도시된 바와 같이 한 프레임은 8비트 데이터에 대응하여 8개의 서브필드(SF1, SF2, …, SF8)로 구성되고 각 서브필드마다 Y 서스테인 전극라인(Y)에 인가되는 서스테인 펄스의 폭을 가변함으로써 계조를 구현하게 된다. 이때, 각 서브필드는 2진 형태의 데이터가 로오라인 단위로 순차적으로 어드레싱되는 어드레싱기간과, 동시에 고주파 방전을 일으켜 고주파 방전을 연속적으로 유지시키는 서스테인기간으로 구성된다. 그리고, 서스테인기간에는 고주파 방전을 소거하기 위한 소거기간이 더 포함된다.
상술한 바와 같이, 본 발명에 따른 고주파를 이용한 PDP 및 그 구동방법에 의하면, PDP는 4전극 구조로서 고주파 방전과 어드레싱 방전에 이용되는 전극들을 분리하여 구동함으로써 PDP의 구동제어가 간단해질 뿐만 아니라 고주파 방전에 의한 간섭 및 EMI(Electromagnetic Interference) 노이즈 문제를 해결할 수 있게 된다. 또한, 예비방전에 의해 생성된 하전입자들을 고주파 방전시 활용하여 고주파 펄스의 전압을 낮출 수 있으므로 소비전력이 절감시킬 수 있게 된다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.

Claims (18)

  1. 플라즈마 디스플레이 패널에 매트릭스 형태로 배열된 방전셀에 있어서,
    고주파 펄스가 인가되는 서스테인 전극과,
    상기 서스테인 전극과 대향하게 배치되며 상기 고주파 펄스에 의한 고주파 방전을 일으키기 위한 바이어스 전압이 인가되는 서스테인 바이어스 전극과,
    상기 서스테인전극이 배치되는 제1 기판과,
    상기 서스테인 바이어스 전극이 배치되는 제2 기판과,
    상기 제1 및 제2 기판 사이에 형성되어 예비방전을 위한 보조방전공간과 상기 고주파 방전을 위한 주방전공간을 마련하는 격벽과,
    상기 제2 기판 상에 상기 서스테인 바이어스 전극과 나란하게 배치된 주사전극과,
    상기 격벽의 일측부에 상기 서스테인 전극과 교차하도록 배치된 어드레스전극을 구비하는 것을 특징으로 하는 고주파를 이용한 플라즈마 디스플레이 패널.
  2. 제 1 항에 있어서,
    상기 서스테인 바이어스 전극과 주사전극 사이에 형성된 절연층과,
    상기 격벽 중 상기 주방전공간을 마련하는 부위에 도포된 형광체층을 더 구비하고,
    상기 보조방전공간 및 주방전공간에는 가스방전을 위한 가스들이 충진되는 것을 특징으로 하는 고주파를 이용한 플라즈마 디스플레이 패널.
  3. 제 2 항에 있어서,
    상기 주사전극은 저항층을 통해 돌출된 돌출부를 포함하는 것을 특징으로 하는 고주파를 이용한 플라즈마 디스플레이 패널.
  4. 제 1 항에 있어서,
    상기 격벽은
    상기 어드레스 전극과 주사전극에 의해 발생된 예비방전시 방출된 빛이 외부로 빠져나가는 것을 방지할 수 있게끔 복수개의 단차부들을 구비하여 상기 보조방전공간을 마련하는 것을 특징으로 하는 고주파를 이용한 플라즈마 디스플레이 패널.
  5. 제 1 항에 있어서,
    상기 어드레스전극에 인가되는 데이터 펄스와 상기 제2 서스테인전극에 인가되는 주사 펄스에 의해 예비방전이 일어나고,
    상기 주사전극에 인가되는 서스테인펄스와 상기 서스테인 바이어스 전극에 인가되는 바이어스 전압과 상기 서스테인 전극에 인가되는 고주파 펄스에 의한 고주파 방전이 발생하여 상기 바이어스 전압의 길이만큼 연속적으로 유지되는 것을 특징으로 하는 고주파를 이용한 플라즈마 디스플레이 패널.
  6. 제 5 항에 있어서,
    상기 서스테인 바이어스 전극에는 상기 고주파 방전을 중지시키기 위하여 상기 고주파 전압 이외의 전압이 임의의 시간동안 인가되는 것을 특징으로 하는 고주파를 이용한 플라즈마 디스플레이 패널.
  7. 제 5 항에 있어서,
    상기 바이어스 전압은 상기 고주파 펄스의 센터전압으로 일정한 것을 특징으로 하는 고주파를 이용한 플라즈마 디스플레이 패널.
  8. 각 칼럼라인에 대응하도록 배열된 어드레스 전극라인들과,
    각 로오라인에 대응하도록 배열되며 고주파 펄스가 인가되는 서스테인 전극라인들과,
    상기 서스테인 전극라인들과 대향하게 배열되며 상기 고주파 펄스에 의한 고주파 방전을 일으켜 유지시키기 위한 바이어스 전압이 인가되는 서스테인 바이어스 전극라인들과,
    상기 서스테인 바이어스 전극라인들과 나란하게 배열된 주사 전극라인들과,
    상기 어드레스 전극라인들과 서스테인 전극라인들 및 서스테인 바이어스 전극라인들, 그리고 주사 전극라인들의 교차지점마다 형성되며 예비방전을 위한 보조방전공간과 상기 고주파방전을 위한 주방전공간이 마련된 방전셀들을 구비하는 것을 특징으로 하는 고주파를 이용한 플라즈마 디스플레이 패널.
  9. 제 8 항에 있어서,
    상기 어드레스 전극라인들에 인가되는 데이터 펄스와 상기 주사 전극라인들에 인가되는 주사펄스에 의한 예비방전이 상기 로오라인 단위로 순차적으로 발생하고,
    상기 예비방전이 발생한 방전셀들에서 상기 바이어스 전압과 상기 고주파 펄스에 의한 고주파 방전이 동시에 발생하여 상기 바이어스 전압의 길이만큼 연속적으로 유지되는 것을 특징으로 하는 고주파를 이용한 플라즈마 디스플레이 패널.
  10. 제 8 항에 있어서,
    상기 보조방전공간은 예비방전시 빛의 방출이 차단되게끔 상기 방전셀의 내부에 형성된 격벽의 단차부들에 의해 마련된 것을 특징으로 하는 고주파를 이용한 플라즈마 디스플레이 패널.
  11. 제 8 항에 있어서,
    상기 주사 전극라인들에는 상기 예비방전시 생성된 하전입자들을 상기 주방전공간쪽으로 이동시키기위한 서스테인펄스가 상기 바이어스 전압과 동기화되어 인가되는 것을 특징으로 하는 고주파를 이용한 플라즈마 디스플레이 패널.
  12. 제 8 항에 있어서,
    상기 서스테인 바이어스 전극에는 상기 고주파 방전을 중지시키기 위하여 상기 고주파 전압 이외의 전압이 임의의 시간동안 인가되는 것을 특징으로 하는 고주파를 이용한 플라즈마 디스플레이 패널.
  13. 제 8 항에 있어서,
    상기 바이어스 전압의 길이를 가변시켜 상기 고주파 방전에 의한 밝기를 조절하는 것을 특징으로 하는 고주파를 이용한 플라즈마 디스플레이 패널.
  14. 보조방전공간과 주방전공간이 마련된 방전셀들이 매트릭스 형태로 배열된 플라즈마 디스플레이 패널을 구동하는 방법에 있어서,
    영상데이터에 따라 상기 보조방전공간에서 발생되는 예비방전이 로오라인 단위로 순차적으로 발생하는 제1 단계와,
    상기 예비방전이 발생한 방전셀들의 주방전공간에서 고주파방전이 동시에 발생하여 연속적으로 유지시키는 제2 단계와,
    상기 고주파 전압 범위 이외의 소거전압을 인가하여 의해 상기 고주파방전을 소거하는 제3 단계를 포함하는 것을 특징으로 하는 고주파를 이용한 플라즈마 디스플레이 패널 구동방법.
  15. 제 14 항에 있어서,
    상기 예비방전은 어드레스 전극에 인가되는 데이터 펄스와 주사전극에 인가되는 주사펄스에 의해 발생되고,
    상기 고주파 방전은 서스테인전극에 인가되는 고주파펄스와 서스테인 바이어스 전극에 인가되는 바이어스 전압에 의해 발생하여 상기 바이어스 전압의 길이만큼 유지되고,
    상기 서스테인 바이어스 전극에 상기 소거전압을 임의의 시간만큼 인가하여 상기 고주파 방전을 중지시키는 것을 특징으로 하는 고주파를 이용한 플라즈마 디스플레이 패널 구동방법.
  16. 제 15 항에 있어서,
    상기 2단계에서
    상기 예비방전시 생성된 하전입자들을 상기 주방전공간쪽으로 이동시키기위하여 상기 주사전극에 상기 바이어스 전압과 동기화된 서스테인펄스를 인가하는 것을 특징으로 하는 고주파를 이용한 플라즈마 디스플레이 패널 구동방법.
  17. 제 15 항에 있어서,
    상기 서스테인펄스의 길이를 가변시켜 상기 고주파 방전에 의한 밝기를 조절하는 것을 특징으로 하는 고주파를 이용한 플라즈마 디스플레이 패널 구동방법.
  18. 제 15 항에 있어서,
    상기 바이어스 전압은 상기 고주파 펄스의 센터전압으로 일정한 것을 특징으로 하는 고주파를 이용한 플라즈마 디스플레이 패널 구동방법.
KR1019980031962A 1998-08-06 1998-08-06 고주파를 이용한 플라즈마 디스플레이 패널 및 그의 구동 방법 KR100285629B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019980031962A KR100285629B1 (ko) 1998-08-06 1998-08-06 고주파를 이용한 플라즈마 디스플레이 패널 및 그의 구동 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019980031962A KR100285629B1 (ko) 1998-08-06 1998-08-06 고주파를 이용한 플라즈마 디스플레이 패널 및 그의 구동 방법

Publications (2)

Publication Number Publication Date
KR20000013226A true KR20000013226A (ko) 2000-03-06
KR100285629B1 KR100285629B1 (ko) 2001-04-02

Family

ID=19546557

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980031962A KR100285629B1 (ko) 1998-08-06 1998-08-06 고주파를 이용한 플라즈마 디스플레이 패널 및 그의 구동 방법

Country Status (1)

Country Link
KR (1) KR100285629B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040088701A (ko) * 2003-04-10 2004-10-20 엘지전자 주식회사 플라즈마 디스플레이 패널과 그 구동방법 및 장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040088701A (ko) * 2003-04-10 2004-10-20 엘지전자 주식회사 플라즈마 디스플레이 패널과 그 구동방법 및 장치

Also Published As

Publication number Publication date
KR100285629B1 (ko) 2001-04-02

Similar Documents

Publication Publication Date Title
JP2002278510A (ja) プラズマディスプレイパネルの駆動方法および表示装置
KR100292463B1 (ko) 고주파를이용한플라즈마디스플레이패널및그의구동방법
KR100298556B1 (ko) 고주파를이용한플라즈마디스플레이패널및그의구동방법
KR100285629B1 (ko) 고주파를 이용한 플라즈마 디스플레이 패널 및 그의 구동 방법
KR100285626B1 (ko) 고주파를이용한플라즈마디스플레이패널구동방법
KR100285628B1 (ko) 고주파를이용한플라즈마디스플레이패널구동방법
KR100262827B1 (ko) 3전극 면방전 플라즈마 디스플레이 패널의 구동방법
KR100292466B1 (ko) 고주파를이용한플라즈마디스플레이패널및그구동방법
KR100323976B1 (ko) 고주파를이용한플라즈마디스플레이패널의구동방법
KR100571205B1 (ko) 고주파를 이용한 플라즈마 디스플레이 패널의 구동방법
KR100285627B1 (ko) 고주파를이용한플라즈마디스플레이패널구동방법
KR100509756B1 (ko) 고주파를 이용한 플라즈마 디스플레이 패널의 구동방법
KR100285762B1 (ko) 고주파를이용한플라즈마디스플레이패널및그의구동방법
KR20010035882A (ko) 플라즈마 디스플레이 패널의 구동방법
KR100274796B1 (ko) 고주파를 이용한 플라즈마 디스플레이 패널
KR100292465B1 (ko) 고주파를이용한플라즈마디스플레이패널및그구동방법
KR100289901B1 (ko) 고주파를 이용한 플라즈마 디스플레이 패널 구동 방법
KR100293515B1 (ko) 고주파를이용한플라즈마디스플레이패널의구동방법
KR100293519B1 (ko) 고주파를이용한플라즈마디스플레이패널및그의구동방법
KR100293521B1 (ko) 고주파를이용한플라즈마디스플레이패널구동방법
KR100516933B1 (ko) 고주파를 이용한 플라즈마 디스플레이 패널의 구동방법
KR100288802B1 (ko) 고주파를이용한플라즈마디스플레이패널구동방법
KR100293514B1 (ko) 고주파를이용한플라즈마디스플레이패널
KR100509754B1 (ko) 고주파를 이용한 플라즈마 디스플레이 패널의 구동방법
KR100273195B1 (ko) 플라즈마디스플레이패널및그의구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20061220

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee