KR100571205B1 - 고주파를 이용한 플라즈마 디스플레이 패널의 구동방법 - Google Patents

고주파를 이용한 플라즈마 디스플레이 패널의 구동방법 Download PDF

Info

Publication number
KR100571205B1
KR100571205B1 KR1019990013860A KR19990013860A KR100571205B1 KR 100571205 B1 KR100571205 B1 KR 100571205B1 KR 1019990013860 A KR1019990013860 A KR 1019990013860A KR 19990013860 A KR19990013860 A KR 19990013860A KR 100571205 B1 KR100571205 B1 KR 100571205B1
Authority
KR
South Korea
Prior art keywords
discharge
electrode
high frequency
address
voltage
Prior art date
Application number
KR1019990013860A
Other languages
English (en)
Other versions
KR20000066621A (ko
Inventor
김환유
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1019990013860A priority Critical patent/KR100571205B1/ko
Publication of KR20000066621A publication Critical patent/KR20000066621A/ko
Application granted granted Critical
Publication of KR100571205B1 publication Critical patent/KR100571205B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0257Reduction of after-image effects

Abstract

본 발명은 고주파를 이용한 플라즈마 디스플레이 패널의 구동방법에 관한 것이다. 본 발명의 고주파를 이용한 플라즈마 디스플레이 패널의 구동방법은 고주파전극이 형성된 상부기판과, 어드레스전극 및 주사전극이 형성된 하부기판을 포함하는 플라즈마 디스플레이 패널을 고주파 방전을 이용하여 구동하는 방법에 있어서, 상기 어스레스전극 및 주사전극 사이에 전압을 인가하고 그 전압차에 의해 초기방전을 발생시키고, 상기 초기방전에 의한 벽전하가 균일하게 되도록 주사전극에 전압을 인가시키는 리셋단계와; 상기 어드레스전극에 데이터전압을 인가시키고, 상기 주사전극에 차례차례 주사전압을 인가시켜 어드레스 방전을 발생시키는 단계; 상기 어드레스전극 및 주사전극에 전압 레벨이 교번하는 트리거링 펄스를 인가하는 트리거링단계; 및 상기 고주파전극에 고주파전압을 인가시켜 상기 어드레스 방전을 유지하는 단계를 포함한다. 이와 같은 본 발명에 의하면, 리셋기간에 의해 전체의 방전셀들에 균일한 벽전하가 잔존하게 하여 방전확율을 높이고 트리거링기간에 의해 어드레스기간의 방전시점 차이로 인한 불균일한 벽전하량을 균일화시킴으로써 이후 안정적이고 균일한 고주파방전이 발생하여 화상왜곡을 방지할 수 있게 된다.
고주파, 플라즈마, 디스플레이, 패널, 구동, 트리거링

Description

고주파를 이용한 플라즈마 디스플레이 패널의 구동방법{Method Of Driving Plasma Display Panel Using High Frequency}
도 1은 통상적인 3전극 교류 면방전 방식의 플라즈마 디스플레이 패널에 구성되는 방전셀의 구조를 나타내는 단면도.
도 2는 종래의 고주파를 이용한 플라즈마 디스플레이 패널에 구성되는 방전셀 구조를 나타내는 사시도.
도 3은 도 2에 도시된 방전셀을 구비하는 플라즈마 디스플레이 패널의 전체적인 전극 배치도.
도 4는 도 3에 도시된 플라즈마 디스플레이 패널에 공급되는 전압파형도.
도 5는 도 4에 도시된 구동방법에 따른 각 서브필드의 동작구간을 시간순으로 나타낸 도면.
도 6은 본 발명의 실시 예에 따른 고주파를 이용한 플라즈마 디스플레이 패널 구동방법을 설명하기 위한 전압 파형도.
도 7은 본 발명의 다른 실시 예에 따른 고주파를 이용한 플라즈마 디스플레이 패널 구동방법을 설명하기 위한 전압 파형도.
<도면의 주요부분에 대한 부호의 간단한 설명>
10, 40: 상부기판 12, 42 : 하부기판
14, 46 : 주사/유지전극 16 : 유지전극
18, 48 : 유전체층 20 : 보호층
22, 44 : 어드레스전극 26, 54 : 형광체
21 : 방전공간 28, 34 : 방전셀
50 : 고주파전극 52 : 격벽
본 발명은 플라즈마 디스플레이 장치에 관한 것으로, 특히 어드레스기간에서형성되는 벽전하량을 균일하게 할 수 있는 고주파를 이용한 플라즈마 디스플레이 패널의 구동방법에 관한 것이다.
최근 들어 대형 평판 표시장치의 필요에 따라 대면적의 평판 디스플레이로서 패널 제작이 용이한 플라즈마 디스플레이 패널(Plasma Display Panel; 이하, PDP라 한다)에 대한 연구가 활발히 진행되고 있다. PDP는 통상 가스방전 현상을 이용하는 것으로 가스방전시 발생하는 진공자외선이 형광체를 발광시킴으로써 발생하는 가시광을 이용하여 화상을 표시하게 된다.
도 1을 참조하면, 통상적으로 많이 이용되고 있는 3전극 교류(AC) 면방전 방식의 PDP에 구성된 방전셀의 구조가 도시되어 있다.
도 1에 도시된 PDP의 방전셀(28)에서 화상의 표시면인 상부기판(10)과 하부기판(12)이 도시하지 않은 격벽에 의해 평행하게 배치되어 있고, 상부기판(10) 상에는 유지전극쌍, 즉 주사/유지 전극(14)과 유지전극(16)이 나란하게 형성되며 그 위에 상부 유전층(18)과 보호층(20)이 도포된다. 하부기판(12) 상에는 상기 유지전극쌍(14, 16)과 수직한 방향으로 어드레스전극(22)이 형성되고 그 위에 하부 유전체층(24)과 형광층(26)이 순차적으로 도포된다. 그리고, 격벽에 의해 마련된 방전공간(21)에는 방전가스가 주입되어진다.
이러한 구성을 갖는 방전셀(28)은 어드레스전극(22)과 주사/유지 전극(14) 사이의 어드레스 방전에 의해 선택된 후 유지전극들(14, 16) 간의 계속적인 유지방전에 의해 발생된 진공 자외선이 형광체(26)를 발광시킴으로써 가시광을 방출하게 된다. 이 경우 유지방전기간, 즉 유지방전 횟수를 조절하여 영상 표시에 필요한 단계적인 밝기(Gray Scale)을 구현하게 된다. 이에 따라, 유지방전 횟수는 PDP의 휘도 및 방전효율을 결정하는 중요한 요소가 되고 있다. 이러한 유지방전을 위해 유지전극들(14, 16)에는 주파수가 보통 200∼300kHz 정도이고 펄스폭이 10∼20㎲정도이며 듀티비(Duty ration)가 1인 스텝펄스가 주기적으로 인가되어진다. 이 경우, 유지방전은 유지펄스당 극히 짧은 순간에 1번씩만 발생하게 된다. 그리고, 유지방전에 의해 발생된 하전입자들은 유지전극간에 형성된 방전경로를 전극의 극성에 따라 이동함으로써 셀의 방전공간 내부에는 벽전하가 형성되고 이 벽전하에 의해 방전공간 내의 방전전압이 감소하면서 방전이 멈추게 된다. 이와 같이, 기존의 유지펄스에 의한 유지 방전은 펄스마다 짧은 순간에 1번씩만 발생하고 그 외의 대부분 시간은 벽전하 형성 및 다음 방전을 위한 준비단계로 소비됨으로써 PDP의 방전 효율은 낮을 수밖에 없었다.
이러한 PDP의 낮은 방전효율 문제를 해결하고자 최근에는 고주파 신호를 이용한 고주파 방전을 디스플레이 방전으로 이용하고자 하는 방안이 대두되고 있다. 고주파방전은 보통 수십 MHz 내지 수백 MHz 대의 고주파신호에 의해 발생되는 것으로서 진동전계에 의해 전자가 진동운동을 함으로써 방전가스의 연속적인 이온화 및 여기를 발생시키게 되므로 거의 대부분의 유지방전시간동안 전자의 소멸없이 연속적인 방전을 일으킬 수 있게 된다. 이러한 고주파 방전은 글로우 방전에서 전극간의 거리가 긴 경우 방전효율이 매우 높은 양광주(Positive Column)와 같은 물리적인 효과를 갖게 된다. 이에 따라, 고주파 방전을 이용하는 경우 PDP의 방전효율을 현저하게 향상시킬 수 있는 장점이 있다.
도 2를 참조하면, 고주파를 이용한 PDP에 구성되는 방전셀을 도시한 사시도가 도시되어 있다.
도 2에 도시된 PDP 방전셀은 상부기판(40)에 배치된 고주파전극(50)과, 하부기판(42)에 배치된 어드레스전극(44) 및 주사전극(46)을 구비한다. 상부기판(40)과 하부기판(42)이 이격되어 평행하게 배치되고, 하부기판(42) 상에는 세로방향의 어드레스전극(44)과 가로방향의 주사전극(46)이 형성된다. 어드레스전극(44)과 주사전극(46) 사이에는 유전층(48)이 형성된다. 상부기판(40)에는 주사전극(46)과 같은 방향으로 고주파전압이 인가되는 고주파전극(50)이 형성된다. 상부기판(40)과 하부기판(42) 사이에는 이웃한 방전셀간의 광학적 간섭을 배제하기 위해 격벽을 이용한 사방이 막힌 구조로 형성된다. 고주파전극(50)이 형성된 상판(40)과 격벽(52)이 표면에는 적색이나 녹색 또는 청색의 가시광을 발생하기 위한 형광체(54)가 도포된다. 그리고, 내부의 방전공간에는 방전가스가 충진된다. 이러한, 방전셀은 주사전극(46)에 주사전압이 공급됨과 아울러 어드레스전극(44)에 데이터전압이 공급되는 경우 그 전압차에 의해 어드레스방전을 함으로써 하전입자들이 생성된다. 이어서, 고주파전극(50)에 공급되는 고주파전압에 의해 상기 하전입자들이 진동운동을 하면서 방전가스를 연속적으로 이온화 및 여기시키게 되고, 여기된 가스 원자 및 분자가 기저상태로 천이하면서 진공자외선을 방출하여 형광체를 발광시킴으로써 가시광이 방출된다.
도 3은 도 2에 도시된 방전셀을 구성으로 하는 PDP의 전체적인 전극배치 구조를 도시한 것이다.
도 3에 도시된 PDP는 각 칼럼라인(Column Line)에 대응하여 배치된 어드레스 전극라인들(X1∼Xm)과, 각 로오라인(Row Line)에 대응하여 나란하게 배치된 주사 전극라인들(Y1∼Yn) 및 고주파 전극라인들(RF)을 구비한다. 이러한, 어드레스 전극라인들(X1∼Xm)과 주사전극라인들(Y1∼Yn) 및 고주파 전극라인들(RF)의 교차지점마다 방전셀(34)이 마련되게 된다.
도 4는 도 3에 도시된 PDP를 ADS(Address and display Separation) 방법으로 구동하는 경우 임의의 서브필드동안 각 전극라인들에 공급되는 전압파형도를 나타낸 것이다.
도 4에서 주사 전극라인들(Y1∼Yn) 각각에는 라인순차적으로 주사신호가 공 급됨과 아울러 이 주사신호에 동기되어 어드레스 전극라인들(X1∼Xm)에는 데이터신호가 공급됨으로써 어드레스방전이 발생하게 된다. 이러한 어드레스방전에 의해 발생된 하전입자들은 그 다음 고주파 전극라인들(RF)에 공통적으로 공급되는 고주파신호와 주사 전극라인들(Y1∼Yn)에 공급되는 고주파신호 센터전압(Vc)에 의해 고주파방전을 함으로써 화상이 표시되어진다.
이와 같이 ADS 구동방법에서는 어드레스방전 기간과 고주파방전기간, 즉 방전유지기간이 분리되어 있다. 다시 말하여, ADS 구동방법은 매트릭스 형태로 배열된 모든 방전셀에 대하여 어드레스 방전을 행하고 이 방전에 의해 형성된 벽전하를 주사전극(46)과 어드레스전극(44) 사이의 유전체층(48)을 이용하여 벽전하를 축적하게 된다. 이어서, 상기 벽전하와 상기 고주파전극(50)에 공급되는 고주파신호를 이용하여 고주파방전을 행하게 된다. 이 경우 고주파방전 횟수, 즉 고주파방전기간에 따라 밝기를 표현하게 되고, 그 밝기가 각각 다른 다수개의 서브필드를 조합하여 한 프레임에 대한 계조를 구현하게 된다.
도 5는 도 4에 도시된 구동방법에 따른 각 서브필드의 동작구간을 시간적으로 나타낸 것이다.
도 5에서 한 프레임은 다수개의 서브필드(SF1, SF2, SF3, …)로 시분할되어 구성되고, 서브필드(SF1, SF2, SF3, …) 각각은 다시 어드레스 기간과 방전유지기간으로 시분할되어 구성된다. 여기서, 서브필드(SF1, SF2, SF3, …) 각각에 동일하게 할당되는 어드레스기간은 통상 1.2ms 정도로 길고 방전유지기간은 한 프레임에 포함되는 전 서브필드(SF1, SF2, SF3, …)를 합하여 4ms 정도로 짧다. 이렇게 , 어드레스기간이 길므로 첫 번째 주사라인의 어드레스에 의해 형성된 벽전하는 시간이 경과함에 따라 감소되어 마지막번째 주사라인의 어드레스에 의해 형성된 벽전하량과는 차이가 날 수밖에 없다. 이러한 어드레스기간에서의 벽전하량 불균일성으로 인하여 다음의 고주파방전시 발광량에 차이가 발생하게 되므로 화질이 왜곡되는 문제점이 있다. 특히, 고주파용 PDP는 도 3에 도시된 방전셀과 같이 어드레스를 위한 어드레스전극(44)과 주사전극(46)의 간격이 기존 교류방식의 PDP에 비하여 약 1/10 정도로 극히 제한되어 벽전하 형성공간이 극히 작으므로 인하여 벽전하량의 불균일성이 더욱 심각한 실정이다. 또한, 고주파 PDP는 어드레스전극(44)과 주사전극(46)간의 방전면적이 작아 방전확률이 낮으므로 인하여 이후 고주파방전이 제대로 발생하지 않는 등과 같이 고주파방전기간에서 안정화 동작이 문제로 대두되고 있다. 이 경우, 방전면적을 증가시키기 위해 상기 어드레스전극(44)과 주사전극(46) 사이의 간격을 크게 하거나 방전확률을 높이기 위해 높은 전압을 인가하는 경우 소비전력이 증가되는 문제점이 있다.
따라서, 본 발명의 목적은 방전확률을 높여 이후 안정적인 고주파방전이 발생할 수 있도록 하는 고주파를 이용한 플라즈마 디스플레이 패널의 구동방법을 제공하는 것이다.
본 발명의 다른 목적은 어드레스기간에 형성되는 벽전하량을 균일하게 함으로써 발광량 차이에 의한 화상왜곡을 방지할 수 있는 고주파를 이용한 플라즈마 디스플레이 패널의 구동방법을 제공하는 것이다.
상기 목적들을 달성하기 위한 고주파를 이용한 플라즈마 디스플레이 패널의 구동방법은 고주파전극이 형성된 상부기판과, 어드레스전극 및 주사전극이 형성된 하부기판을 포함하는 플라즈마 디스플레이 패널을 고주파 방전을 이용하여 구동하는 방법에 있어서, 상기 어스레스전극 및 주사전극 사이에 전압을 인가하고 그 전압차에 의해 초기방전을 발생시키고, 상기 초기방전에 의한 벽전하가 균일하게 되도록 주사전극에 전압을 인가시키는 리셋단계와; 상기 어드레스전극에 데이터전압을 인가시키고, 상기 주사전극에 차례차례 주사전압을 인가시켜 어드레스 방전을 발생시키는 단계; 상기 어드레스전극 및 주사전극에 전압 레벨이 교번하는 트리거링 펄스를 인가하는 트리거링단계; 및 상기 고주파전극에 고주파전압을 인가시켜 상기 어드레스 방전을 유지하는 단계를 포함하는 것을 특징으로 한다.
이와 같은 특징에 있어서, 상기 리셋단계는 주사전극에 부극성의 펄스를 인가함과 동시에 어드레스전극에 정극성의 펄스전압을 인가시켜 초기방전을 발생시키는 단계와; 적어도 1개의 정극성의 펄스를 주사전극에 인가하는 단계를 포함한다.
이와 같은 특징에 있어서, 상기 트리거링단계는 상기 어드레스전극 또는 주사전극에 적어도 하나의 트리거링 펄스를 인가하는 단계를 포함한다.
이와 같은 특징에 있어서, 상기 어드레스 방전을 발생시키는 단계는 상기 주사전극을 부극성의 전압으로 바이어스시키는 단계를 포함한다.
이와 같은 특징에 있어서, 상기 어드레스 방전을 발생시키는 단계는 상기 어드레스전극을 정극성의 전압으로 바이어스시키는 단계를 포함한다.
삭제
이하, 본 발명의 바람직한 실시 예를 도 6 및 도 7을 참조하여 상세히 설명하기로 한다.
도 6은 본 발명의 실시 예에 따른 고주파를 이용한 PDP 구동방법을 설명하기 위한 것으로서 임의의 서브필드동안 도 3에 도시된 PDP의 각 전극라인에 공급되는 전압파형을 나타내고 있다.
도 6에서 임의의 서브필드는 리셋기간과 어드레스기간, 트리거링기간 및 방전유지기간으로 구분됨을 알 수 있다. 여기서, 리셋기간은 초기화 구간으로서 패널 전체의 방전셀에서 동시에 방전이 발생되도록 한 후 균일한 벽전하가 잔존하게하여 이후 어드레스기간에서의 방전확률을 높이는 역할을 하게 된다. 이 경우, 리셋기간은 벽전하의 균일성을 위하여 적어도 3개의 동작구간(A,B,C)으로 시분할되어진다. 어드레스기간은 데이터신호를 기입하는 구간으로서 주사신호 및 데이터신호에 따라 방전셀들에서 선택적으로 방전이 발생하게 된다. 트리거링 구간은 상기 어드레스 기간에서 방전이 발생된 방전셀들에서 적어도 한 번 이상 동시에 트리거링 방전이 발생되도록 하여 상기 어드레스 기간에서 형성된 벽전하량을 균일하게 한다. 방전유지기간은 고주파신호를 이용하여 상기 균일한 벽전하가 형성된 방전셀들에서 고주파방전이 동시에 발생되도록 하여 화상을 표시하게 된다.
상세히 하면, 리셋기간은 제1 내지 제3 동작구간(A,B,C)으로 구분된다. 리셋기간의 제1 구간(A)에서 주사 전극라인들(Y1∼Yn)에 부극성(-)의 전압을 인가함과 아울러 어드레스 전극라인들(X1∼Xm)에 높은 정극성(+)의 전압을 인가함으로써 그 전압차에 의해 패널에 구성되는 전체의 방전셀들(34)에서 동시에 초기방전이 발생하게 된다. 그 다음, 리셋기간의 제2 구간(B)에서 주사 전극라인들(Y1∼Yn)에 정극성(-)의 전압을 인가하여 다시 한 번 방전이 발생되도록 함으로써 상기 초기방전에 의해 형성된 벽전하량의 균일성을 높여 주게 된다. 이어서, 리셋기간의 제3 구간(C)은 소거구간으로서 소정이 시간이 경과함에 따라 상기 벽전하의 일부분이 소거되게 하여 전체의 방전셀들에 일정한 양의 벽전하만이 잔존하도록 한다. 이러한 리셋기간에 의해 전체의 방전셀들에 잔존하는 벽전하는 이후 어드레스기간에 이용되어 방전개시 전압을 높임으로써 어드레스기간에서의 방전확률을 높이는 역할을 하게 된다. 어드레스기간에서는 주사 전극라인들(Y1∼Yn)에 부극성(-)의 주사전압이 수평주기단위로 공급됨과 아울러 어드레스 전극라인들(X1∼Xm)에 정극성(+)의 데이터전압이 주사라인에 대응하여 공급됨으로써 상기 주사전압과 데이터전압 차에 의해 선택적으로 방전이 발생하게 된다. 이 경우, 상기 리셋기간에 의해 형성된 벽전하에 의한 전위차가 상기 주사전압과 데이터전압간의 전위차에 더해져서 방전개시전압을 높이게 된다. 이에 따라, 고주파 PDP의 구조적인 특성상 작은 방전면적에 의한 낮은 방전확률이 높아지게 됨으로써 확실한 어드레스방전이 발생할 수 있게 된다. 또한, 높은 전압을 인가하기 위하여 상기 주사 전극라인들(Y1∼Yn)에는 2단계 펄스형태의 주사전압을 공급하게 된다. 트리거링기간에서는 주사 전극라인들(Y1∼Yn) 및 어드레스 전극라인들(X1∼Xm)에 정극성(+)과 부극성(-)의 트리거링 펄스를 순차적으로 인가하여 방전이 발생되도록 함으로써 어드레스기간에서 방전시점의 차이로 발생되는 불균일한 벽전하량을 균일화시키게 된다. 이에 따라, 이후의 방전유지기간(고주파방전기간)에서 상기 데이터신호가 기입된 방전셀들에서는 상기 균일한 벽전하와 고주파전극라인들(RF)에 공통적으로 공급되는 고주파신호에 의해 안정된 고주파방전이 발생하게 된다. 이 고주파방전은 고주파전압을 오프하는 시점에서 종료된다. 따라서, 서브필드마다 고주파방전기간에 따라 밝기를 표현하게 되고, 그 밝기가 각각 다른 다수개의 서브필드를 조합하여 한 프레임에 대한 계조를 구현하게 된다.
도 7은 본 발명의 다른 실시 예에 따른 고주파를 이용한 PDP 구동방법을 설명하기 위한 전압파형을 나타낸 것이다.
도 7에서도 임의의 서브필드는 상기와 같이 리셋기간과 어드레스기간, 트리거링기간 및 방전유지기간(고주파방전기간)으로 구분됨을 알 수 있다. 이 경우, 어드레스기간동안 도 6에서의 주사 전극라인들(Y1∼Yn)에 2단계 펄스 형태의 주사전압이 공급되고 어드레스 전극라인들(X1∼Xm)에는 단일단계 펄스 형태의 데이터전압이 공급되어 어드레스방전이 발생하게 된다. 반면에, 도 7에서의 주사 전극라인들(Y1∼Yn)에는 단일단계 펄스 형태의 주사전압이 공급되고 어드레스 전극라인들(X1∼Xm)에는 플로팅 그라운드(Floating Ground)를 이용한 2단계 펄스 형태의 데이터전압이 공급되어 어드레스방전이 발생하게 된다. 이 경우, 상기 리셋기간에 의해 형성된 벽전하에 의한 전위차가 상기 주사전압과 데이터전압간의 전위차에 더해져서 방전개시전압이 높아지게 됨으로써 방전확률이 높아지게 된다. 이어서, 트리거링기간에서는 주사 전극라인들(Y1∼Yn) 및 어드레스 전극라인들(X1∼Xm)에 트리거링 전압을 교번적으로 인가하여 방전이 발생되도록 함으로써 어드레스기간에서 방전시점의 차이로 발생되는 불균일한 벽전하량을 균일화시키게 된다. 이러한 균일한 벽전하는 이후 고주파전극라인들(RF)에 공통적으로 공급되는 고주파신호와 함께 고주파방전에 이용되어 안정된 고주파방전이 발생되도록 한다. 그리고, 고주파방전은 고주파전압을 오프하는 시점에서 종료된다.
상술한 바와 같이, 본 발명에 따른 고주파를 이용한 PDP 구동방법에 의하면 리셋기간에 의해 전체의 방전셀들에 균일한 벽전하가 잔존하게 됨으로써 이후 어드레스방전기간에서 작은 방전면적에 의한 낮은 방전확율을 높여 어드레스방전의 균일성을 확보할 수 있게 된다. 또한, 본 발명에 따른 고주파를 이용한 PDP 구동방법에 의하면 트리거링기간에 의해 어드레스기간의 방전시점 차이로 인한 불균일한 벽전하량을 균일화시킴으로써 이후 안정적이고 균일한 고주파방전이 발생하여 화상 왜곡을 방지할 수 있게 된다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.

Claims (6)

  1. 고주파전극이 형성된 상부기판과, 어드레스전극 및 주사전극이 형성된 하부기판을 포함하는 플라즈마 디스플레이 패널을 고주파 방전을 이용하여 구동하는 방법에 있어서,
    상기 어스레스전극 및 주사전극 사이에 전압을 인가하고 그 전압차에 의해 초기방전을 발생시키고, 상기 초기방전에 의한 벽전하가 균일하게 되도록 주사전극에 전압을 인가시키는 리셋단계와;
    상기 어드레스전극에 데이터전압을 인가시키고, 상기 주사전극에 차례차례 주사전압을 인가시켜 어드레스 방전을 발생시키는 단계;
    상기 어드레스전극 및 주사전극에 전압 레벨이 교번하는 트리거링 펄스를 인가하는 트리거링단계; 및
    상기 고주파전극에 고주파전압을 인가시켜 상기 어드레스 방전을 유지하는 단계를 포함하는 것을 특징으로 하는 고주파를 이용한 플라즈마 디스플레이 패널의 구동방법.
  2. 제 1 항에 있어서,
    상기 리셋단계는 주사전극에 부극성의 펄스를 인가함과 동시에 어드레스전극에 정극성의 펄스전압을 인가시켜 초기방전을 발생시키는 단계와;
    적어도 1개의 정극성의 펄스를 주사전극에 인가하는 단계를 포함하는 것을 특징으로 하는 고주파를 이용한 플라즈마 디스플레이 패널 구동방법.
  3. 삭제
  4. 제 1 항에 있어서,
    상기 트리거링단계는 상기 어드레스전극 또는 주사전극에 적어도 하나의 트리거링 펄스를 인가하는 단계를 포함하는 것을 특징으로 하는 고주파를 이용한 플라즈마 디스플레이 패널 구동방법.
  5. 제 1 항에 있어서,
    상기 어드레스 방전을 발생시키는 단계는 상기 주사전극을 부극성의 전압으로 바이어스시키는 단계를 포함하는 것을 특징으로 하는 고주파를 이용한 플라즈마 디스플레이 패널 구동방법.
  6. 제 1 항에 있어서,
    상기 어드레스 방전을 발생시키는 단계는 상기 어드레스전극을 정극성의 전압으로 바이어스시키는 단계를 포함하는 것을 특징으로 하는 고주파를 이용한 플라즈마 디스플레이 패널 구동방법.
KR1019990013860A 1999-04-19 1999-04-19 고주파를 이용한 플라즈마 디스플레이 패널의 구동방법 KR100571205B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019990013860A KR100571205B1 (ko) 1999-04-19 1999-04-19 고주파를 이용한 플라즈마 디스플레이 패널의 구동방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990013860A KR100571205B1 (ko) 1999-04-19 1999-04-19 고주파를 이용한 플라즈마 디스플레이 패널의 구동방법

Publications (2)

Publication Number Publication Date
KR20000066621A KR20000066621A (ko) 2000-11-15
KR100571205B1 true KR100571205B1 (ko) 2006-04-17

Family

ID=19580869

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990013860A KR100571205B1 (ko) 1999-04-19 1999-04-19 고주파를 이용한 플라즈마 디스플레이 패널의 구동방법

Country Status (1)

Country Link
KR (1) KR100571205B1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100577992B1 (ko) * 2001-07-19 2006-05-11 엘지전자 주식회사 평면 전계방출 표시소자의 구동장치 및 방법
JP3638135B2 (ja) * 2001-11-30 2005-04-13 パイオニアプラズマディスプレイ株式会社 交流面放電型プラズマディスプレイパネル及びその駆動方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH103281A (ja) * 1996-06-18 1998-01-06 Mitsubishi Electric Corp プラズマディスプレイパネルの駆動方法及びプラズマディスプレイ
JPH10177365A (ja) * 1996-12-16 1998-06-30 Victor Co Of Japan Ltd プラズマディスプレイパネル表示装置の駆動制御装置
KR19980075555A (ko) * 1997-03-31 1998-11-16 손욱 플라즈마 표시 소자의 메모리 구동 방법
JPH117264A (ja) * 1997-04-26 1999-01-12 Pioneer Electron Corp プラズマディスプレイパネルの駆動方法
KR20000060032A (ko) * 1999-03-11 2000-10-16 구자홍 고주파를 이용한 플라즈마 디스플레이 패널의 구동방법

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH103281A (ja) * 1996-06-18 1998-01-06 Mitsubishi Electric Corp プラズマディスプレイパネルの駆動方法及びプラズマディスプレイ
JPH10177365A (ja) * 1996-12-16 1998-06-30 Victor Co Of Japan Ltd プラズマディスプレイパネル表示装置の駆動制御装置
KR19980075555A (ko) * 1997-03-31 1998-11-16 손욱 플라즈마 표시 소자의 메모리 구동 방법
JPH117264A (ja) * 1997-04-26 1999-01-12 Pioneer Electron Corp プラズマディスプレイパネルの駆動方法
KR20000060032A (ko) * 1999-03-11 2000-10-16 구자홍 고주파를 이용한 플라즈마 디스플레이 패널의 구동방법

Also Published As

Publication number Publication date
KR20000066621A (ko) 2000-11-15

Similar Documents

Publication Publication Date Title
KR100571205B1 (ko) 고주파를 이용한 플라즈마 디스플레이 패널의 구동방법
KR100312513B1 (ko) 고주파를 이용한 플라즈마 디스플레이 패널의 구동방법
KR100509756B1 (ko) 고주파를 이용한 플라즈마 디스플레이 패널의 구동방법
KR100298556B1 (ko) 고주파를이용한플라즈마디스플레이패널및그의구동방법
KR100516933B1 (ko) 고주파를 이용한 플라즈마 디스플레이 패널의 구동방법
KR100293521B1 (ko) 고주파를이용한플라즈마디스플레이패널구동방법
KR100546582B1 (ko) 플라즈마 디스플레이 패널의 어드레스방법
KR100292463B1 (ko) 고주파를이용한플라즈마디스플레이패널및그의구동방법
KR100509754B1 (ko) 고주파를 이용한 플라즈마 디스플레이 패널의 구동방법
KR100288802B1 (ko) 고주파를이용한플라즈마디스플레이패널구동방법
KR100274796B1 (ko) 고주파를 이용한 플라즈마 디스플레이 패널
KR100324265B1 (ko) 고주파 플라즈마 디스플레이 패널의 구동방법
KR100514255B1 (ko) 고주파를 이용한 플라즈마 디스플레이 패널의 구동방법
KR100285629B1 (ko) 고주파를 이용한 플라즈마 디스플레이 패널 및 그의 구동 방법
KR100285626B1 (ko) 고주파를이용한플라즈마디스플레이패널구동방법
KR100520823B1 (ko) 고주파신호에 의해 구동되는 플라즈마 디스플레이 패널의 구동방법
KR100293519B1 (ko) 고주파를이용한플라즈마디스플레이패널및그의구동방법
KR100285628B1 (ko) 고주파를이용한플라즈마디스플레이패널구동방법
KR100556474B1 (ko) 고주파를 이용한 플라즈마 디스플레이 패널
KR100285627B1 (ko) 고주파를이용한플라즈마디스플레이패널구동방법
KR100285762B1 (ko) 고주파를이용한플라즈마디스플레이패널및그의구동방법
KR100293515B1 (ko) 고주파를이용한플라즈마디스플레이패널의구동방법
KR100681009B1 (ko) 플라즈마 디스플레이 장치 및 그 구동 방법
KR100292466B1 (ko) 고주파를이용한플라즈마디스플레이패널및그구동방법
KR100293514B1 (ko) 고주파를이용한플라즈마디스플레이패널

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee