KR20000001750A - 플라즈마 디스플레이 패널과 그 구동 장치 및 방법 - Google Patents

플라즈마 디스플레이 패널과 그 구동 장치 및 방법 Download PDF

Info

Publication number
KR20000001750A
KR20000001750A KR1019980022152A KR19980022152A KR20000001750A KR 20000001750 A KR20000001750 A KR 20000001750A KR 1019980022152 A KR1019980022152 A KR 1019980022152A KR 19980022152 A KR19980022152 A KR 19980022152A KR 20000001750 A KR20000001750 A KR 20000001750A
Authority
KR
South Korea
Prior art keywords
sustain
electrodes
driving
sustain electrodes
address
Prior art date
Application number
KR1019980022152A
Other languages
English (en)
Other versions
KR100272280B1 (ko
Inventor
문성학
유은호
임근수
김환유
최정필
Original Assignee
구자홍
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자 주식회사 filed Critical 구자홍
Priority to KR1019980022152A priority Critical patent/KR100272280B1/ko
Publication of KR20000001750A publication Critical patent/KR20000001750A/ko
Application granted granted Critical
Publication of KR100272280B1 publication Critical patent/KR100272280B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0228Increasing the driving margin in plasma displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/294Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

본 발명은 구동IC의 수를 축소시킬 수 있는 PDP와 그 구동장치 및 방법에 관한 것이다.
본 발명의 PDP는 m/2+1개의 제1 서스테인전극들과, 제1 서스테인전극들 사이에 배치된 m/2개의 제2 서스테인전극들과, 제1 및 제2 서스테인전극과 교차하도록 배치된 n개의 어드레스전극들과, 제1 및 제2 서스테인전극과 상기 어드레스전극의 교차지점에 마련된 n×m개의 화소에 해당하는 셀을 구비하는 것을 특징으로 한다.
본 발명에 의하면, PDP에 배치된 한 서스테인전극이 인접한 두개의 서스테인전극에 공통적으로 쌍이 되어서 순차적으로 구동됨으로써 서스테인전극 수를 기존에 비하여 약 절반가량 축소시킬 수 있음과 아울러 각 서스테인전극을 구동하는 구동IC 수 또한 절반가량을 축소시킬 수 있게 된다.

Description

플라즈마 디스플레이 패널과 그 구동 장치 및 방법(Plasma Display Panel and Apparatus and Method of Driving thereof)
본 발명은 평판 디스플레이 장치 중의 하나인 플라즈마 디스플레이 패널(Plasma Display Panel; 이하, PDP라 한다)에 관한 것으로, 특히 구동IC의 수를 최소화할 수 있는 PDP와 그 구동 장치 및 방법에 관한 것이다.
최근들어, 가스 방전 현상을 이용하여 화상을 표시하는 PDP는 박형화 및 대형화가 용이함에 따라 부피가 큰 음극선관(CRT)을 대체할 수 있는 평판 디스플레이 장치로 기대되고 있다. PDP는 화소를 구성하는 셀(Cell)의 수직 및 수평 전극 사이에 인가되는 전압조절을 통하여 방전을 얻으며 그 방전시간의 길이를 제어하여 방전되는 빛의 양을 조절함으로써 화상을 표시하게 된다. 전체화면은 각각 셀의 수직 및 수평 전극에 디지털 영상 신호를 입력시키기 위한 라이트(Write) 펄스, 주사를 위한 주사(Scan) 펄스, 방전을 유지시켜 주기 위한 서스테인(Sustain) 펄스 및 방전된 셀의 방전을 중지시키기 위한 소거(Erase) 펄스가 인가되어 매트릭스(Matrix) 형태로 구동됨으로써 표시된다. 이때, 영상표시를 위해 필요한 단계적인 밝기, 즉 계조(Gray Scale)는 한 화면에 해당하는 한 프레임(Frame)의 영상을 표시하기 위해 주어진 시간(예컨대, 16ms)내에서 개개의 셀이 방전되는 시간의 길이를 서로 다르게 조절함으로써 구현시키게 된다. 통상적으로, 영상표시를 위한 평판 디스플레이 장치인 경우 요구되는 계조는 256계조이고, 이 256계조의 영상을 표시하기 위한 영상 디지털 신호는 색신호(R,G,B) 각각 8비트(Bit) 신호가 필요하게 된다. 그리고, 이 디스플레이 장치에서 요구되어지는 휘도 및 컨트라스트(Contrast)를 얻기 위해서는 단위시간당 서스테인방전횟수를 조절할 수 있게 해야 한다.
이러한 PDP는 구동전압의 형태에 따라 직류전압에 의해 구동되는 직류(DC)형과 교류전압에 의해 구동되는 교류(AC)형으로 구분되는데, 이하 교류형 PDP의 구동방법에 대해서만 언급하기로 한다.
도 1은 통상적인 PDP 구동장치의 구성을 개략적으로 도시한 것으로서, 도 1에 도시된 PDP 구동장치는 PDP(10)에 배치된 Y 서스테인전극들(Y1∼Ym)을 구동하기 위한 Y 서스테인구동회로(14)와, PDP(10)의 Z 서스테인전극들(Z1∼Zm)들 구동하기 위한 Z 서스테인구동회로(16)와, PDP(10)의 어드레스전극들(X1∼Xn)을 기수번째 어드레스전극들(X1, X3, …, Xn-1)과 우수번째 어드레스전극들(X2, X4, …, Xn)을 구분하여 구동하는 제1 및 제2 어드레스구동회로(18, 20)를 구비한다.
도 1에 도시된 PDP 구동장치에서 PDP(10)는 수평방향으로 교번되어 배치된 Y 및 Z 서스테인전극들(Y1∼Ym, Z1∼Zm)과, 수직방향으로 배치된 어드레스 전극들(X1∼Xn)을 구비한다. Y 및 Z 서스테인전극들(Y1∼Ym, Z1∼Zm)과 어드레스전극들(X1∼Xn)의 교차지점 각각에 하나의 화소에 해당하는 셀(12)이 마련되어 PDP(10)는 n×m개의 셀을 포함하게 된다. 여기서, Y 서스테인전극들(Y1∼Ym)은 화면을 주사하고 방전을 유지시켜 주기 위해 주로 사용되고, Z 서스테인전극들(Z1∼Zm)은 방전을 유지시켜 주기 위해 주로 사용되며, 어드레스전극들(X1∼Xn)은 데이터 입력에 주로 사용된다. 이를 위하여, Y 서스테인구동회로(14)는 각각의 Y 서스테인전극(Y1, Y2, …, Ym)에 셀의 방전을 유지시키기 위한 서스테인 펄스와 방전된 셀의 방전을 중지시켜 주기 위한 소거 펄스와 어드레스전극(X1,∼Xn)에 인가되는 비디오 데이터 신호와 동기화된 주사 펄스 등을 공급한다. 비슷하게, Z 서스테인구동회로(16)는 서스테인펄스 등을 각각의 Z 서스테인전극(Z1, Z2, …, Zm)에 공급한다. 제1 어드레스구동회로(18)는 각각의 기수번째 어드레스전극(X1, X3, …, Xn-1)에 상기 주사펄스와 동기화된 데이터펄스를 공급하고, 이와 함께 제2 어드레스구동회로(20)도 각각의 우수번째 어드레스전극(X2, X4, …, Xn)에 데이터펄스를 공급한다.
이러한 구조의 PDP는 단위시간당 서스테인 방전횟수를 조절하여 화상의 계조를 표현하고 있다. 전술한 PDP가 화상의 계조를 표현하기 위한 PDP의 구동방법은 구동방식에 따라 서브필드(Sub-field) 방식과 서브프레임(Sub-frame) 방식으로 구분되고 있다. 여기서, PDP가 서브프레임 방식으로 구동되는 경우 각 수평라인을 이루는 Y 및 Z 서스테인전극 쌍에는 서로 상반된 형태의 서스테인펄스가 기본적으로 공급된다. 이어서, 임의의 서스테인 주기에서 비트 가중치에 따라 선택된 다수개 수평라인을 이루는 Y 및 Z 서스테인전극 쌍에 상기 서스테인펄스에 가산된 라이팅펄스가 인가되어 그 수평라인의 모든 셀들은 라이팅방전을 하게 된다. 계속해서, 해당 수평라인의 Y 서스테인전극에 인가되는 소거펄스가 어드레스전극에 인가되는 데이터펄스와 소거방전을 일으킴으로써 표시데이터가 없는 셀들만 오프(Off)되고, 표시데이터가 있는 셀들은 서스테인펄스에 의해 방전을 유지하게 된다. 그리고, 서스테인펄스 주기마다 한 수평라인씩 아래로 이동하고 상술한 과정을 반복하여 한 화면의 수평라인 수에 해당하는 서스테인기간이 끝나면 한 프레임의 영상이 표시되게 된다.
이와 같이, 종래의 PDP는 서스테인펄스 주기마다 각 수평라인을 이루는 Y 및 Z 서스테인전극 쌍에 인가되는 펄스에 의해 라인별로 구동된다. 이에 따라, PDP에는 Y 및 Z 서스테인구동회로에 포함되어 스위칭동작으로 각 전극에 구동펄스를 인가하는 구동IC가 각 Y 및 Z 서스테인전극 수만큼 구비되어야 하므로 구동 IC의 소요량이 과다하여 회로구성이 복잡하다는 문제점이 있다. 예컨대, 한 화면의 주사라인 수가 480인 경우 Y 및 Z 서스테인 전극 수는 총 960개가 되므로 구동IC도 960개가 필요하게 된다. 또한, 향후 고해상도를 추구함에 따라 주사라인 수가 증가되어 그에 대응하는 구동 IC의 수가 증가되는 경우 회로구성은 더욱 복잡해지므로 이에 대한 개선방안이 요구되고 있다.
따라서, 본 발명의 목적은 서스테인전극수를 축소하여 구동 IC의 수를 반으로 축소시킬 수 있는 PDP 패널을 제공하는 것이다.
본 발명의 다른 목적은 서스테인전극수를 축소하여 디스플레이 장치에서 요구하는 고속 어드레싱을 수행할 수 있는 PDP 패널을 제공하는 것이다.
본 발명의 또 다른 목적은 상기 PDP 패널을 구동할 수 있는 PDP 구동 장치 및 방법을 제공하는 것이다.
도 1은 통상적인 PDP 구동장치를 나타낸 도면.
도 2는 본 발명에 따른 PDP 구동장치를 나타낸 도면.
도 3은 도 2에 도시된 서스테인구동부의 상세 구성을 나타낸 블록도.
도 4는 본 발명에 따른 PDP 구동방법을 설명하기 위한 전압파형도.
<도면의 주요부분에 대한 부호의 간단한 설명>
10, 20 : PDP 12, 22 : 셀
14, 24 : Y 서스테인 구동회로 16, 26 : Z 서스테인 구동회로
18, 28 : 제1 어드레스 구동회로 20, 30 : 제2 어드레스 구동회로
32 : 스캔회로 34 : 서스테인회로
36 : 구동 집적회로(IC)
상기 목적들을 달성하기 위하여, 본 발명에 따른 PDP는 m/2+1개의 제1 서스테인전극들과, 제1 서스테인전극들 사이에 배치된 m/2개의 제2 서스테인전극들과, 제1 및 제2 서스테인전극과 교차하도록 배치된 n개의 어드레스전극들과, 제1 및 제2 서스테인전극과 상기 어드레스전극의 교차지점에 마련된 n×m개의 화소에 해당하는 셀을 구비하는 것을 특징으로 한다.
본 발명에 따른 PDP 구동 장치는 m/2+1개의 제1 서스테인전극들과, 상기 제1 서스테인전극들 사이에 배치된 m/2개의 제2 서스테인전극들과, 상기 제1 및 제2 서스테인전극과 교차하도록 배치된 n개의 어드레스전극들과, 상기 제1 및 제2 서스테인전극과 상기 어드레스전극의 교차지점에 마련된 n×m개의 화소에 해당하는 셀을 구비하는 플라즈마 디스플레이 패널과, 제1 서스테인전극들을 각 전극별로 구동하기 위한 제1 서스테인구동수단과, 제2 서스테인전극들을 각 전극별로 구동하기 위한 제2 서스테인구동수단과,어드레스전극들 중 기수번째 어드레스전극들을 구동하기 위한 제1 어드레스구동수단과, 어드레스전극들 중 우수번째 어드레스전극들을 구동하기 위한 제2 어드레스구동수단을 구비하는 것을 한다.
본 발명에 따른 PDP 구동방법은 m/2+1개의 제1 서스테인전극들과, 제1 서스테인전극들 사이에 배치된 m/2개의 제2 서스테인전극들과, 제1 및 제2 서스테인전극과 교차하도록 배치된 n개의 어드레스전극들과, 제1 및 제2 서스테인전극과 어드레스전극의 교차지점에 마련된 n×m개의 화소에 해당하는 셀을 구비하는 플라즈마 디스플레이 패널을 구동하는 방법에 있어서, 서스테인펄스 주기마다 한 서스테인전극씩 이동시키면서 인접한 서스테인전극과 동시에 서로 상반된 형태의 라이팅펄스를 공급하는 것을 특징으로 한다.
상기 목적 외에 본 발명의 다른 목적 및 이점들은 첨부 도면을 참조한 본 발명의 바람직한 실시예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하, 본 발명의 바람직한 실시예를 도 2 내지 도 4를 참조하여 상세하게 설명하기로 한다.
도 2은 본 발명의 실시 예에 따른 PDP 구동방법을 설명하기 위한 PDP 구동장치의 구성을 개략적으로 도시한 것으로서, 도 2에 도시된 PDP 구동장치는 PDP(20)에 배치된 Y 서스테인전극들(Y1∼Ym/2+1)을 구동하기 위한 Y 서스테인구동회로(24)와, PDP(20)의 Z 서스테인전극들(Z1∼Zm/2)들 구동하기 위한 Z 서스테인구동회로(24)와, PDP(20)의 어드레스전극들(X1∼Xn)을 기수번째 어드레스전극들(X1, X3, …, Xn-1)과 우수번째 어드레스전극들(X2, X4, …, Xn)을 구분하여 구동하는 제1 및 제2 어드레스구동회로(28, 30)를 구비한다.
도 2에 도시된 PDP 구동장치에서 PDP(20)는 도 1에 도시된 PDP(10)와 대비해 m/2+1개로 축소된 수평방향의 Y 및 Z 서스테인전극들(Y1∼Ym/2+1Z1∼Zm/2)과, 수직방향으로 배치된 어드레스 전극들(X1∼Xn)을 구비한다. 여기서, 하나의 화소에 해당하는 셀(22)은 어드레스전극들(X1∼Xn)이 교차하는 Y 및 Z 서스테인전극들(Y1∼Ym/2+1, Z1∼Zm/2) 사이에 마련되어진다. 다시 말하여, 한 서스테인전극(Y 또는 Z)이 공통적으로 사용되고 인접한 상하 서스테인전극들(Y 또는 Z)과의 사이에 셀(22)이 마련됨에 따라 서스테인전극 수는 m/2+1개로 축소된 반면에 PDP(20)에는 종래와 같이 n×m개의 셀이 마련되게 된다. 예컨대, 도 2에서 첫번째 Y 서스테인전극(Y1)과 두번째 Y 서스테인전극(Y2) 사이의 첫번째 Z 서스테인전극(Z1)이 공통으로 사용되는 셀들이 두 주사라인에 마련된다. 이에 따라, 각 서스테인전극(Y, Z)을 구동하는 구동 IC가 종래에 비하여 m/2+1개로 축소시킬 수 있게 된다.
여기서, Y 서스테인전극들(Y1∼Ym/2+1)은 화면을 주사하고 방전을 유지시켜 주기 위해 주로 사용되고, Z 서스테인전극들(Z1∼Zm/2)은 방전을 유지시켜 주기 위해 주로 사용되며, 어드레스전극들(X1∼Xn)은 데이터 입력에 주로 사용된다. 이를 위하여, Y 서스테인구동회로(24)는 각각의 Y 서스테인전극(Y1, Y2, …, Ym/2+1)에 셀의 방전을 유지시키기 위한 서스테인 펄스와 방전된 셀의 방전을 중지시켜 주기 위한 소거 펄스와 어드레스전극(X1∼Xn)에 인가되는 비디오 데이터 신호와 동기화된 주사 펄스 등을 공급한다. 비슷하게, Z 서스테인구동회로(26)는 서스테인펄스 등을 각각의 Z 서스테인전극(Z1, Z2, …, Zm/2)에 공급한다.
도 3을 참조하면, 전술한 Y 및 Z 서스테인구동회로(24, 26)의 구성을 나타낸 블록도가 도시되어 있다. 도 3에 도시된 서스테인구동부는 기본펄스인 서스테인펄스를 발생하는 서스테인회로(34)와, 라이팅 및 소거펄스를 발생하는 스캔회로(32)와, 서스테인회로(34)와 스캔회로(32)에 공통접속된 구동IC부(36)를 구비한다.
도 3의 서스테인구동부에서 서스테인회로(34)는 도 4에 도시된 바와 같이 Y 및 Z 서스테인전극에 기본적으로 공급되는 서스테인펄스를 일정주기로 발생하여 구동IC부(36)로 공급한다. 스캔회로(32)는 라이팅 및 소거 방전이 일어나야할 시점에서 라이팅 및 소거 펄스를 발생하여 구동IC부(36)에 공급한다. 구동IC부(36)는 서스테인회로(34)로부터의 서스테인펄스에 스캔회로(32)로부터의 라이팅 및 소거 펄스를 합성하여 PDP(20)에 배치된 각 서스테인전극(Y, Z)에 공급하여 라인별로 구동시키게 된다.
도 4는 본 발명에 따른 PDP 구동방법을 설명하기 위한 것으로서 제1 내지 제3 Y 서스테인전극(Y1, Y2, Y3)과 제1 내지 제3 Z 서스테인전극(Z1, Z2, Z3)에 인가되는 전압파형도를 나타내고 있다.
우선, 제1 서스테인주기에서 제1 Y 및 Z 서스테인전극(Y1, Z1)에 서로 상반된 형태로 서스테인펄스(s)에 가산된 라이팅펄스(w)를 공급하여 제1 주사라인에 라이팅방전을 일으킨다. 이어서, 제1 Y 및 Z 서스테인전극(Y1, Z1)에 서스테인펄스(s)를 인가하여 방전을 유지시킨 후 제1 Y 서스테인전극(Y1)에 소거펄스를 인가하여 제1 주사라인의 방전을 중지시킨다. 그 다음, 제2 서스테인주기에서 제1 Z 서스테인전극(Z1)과 제2 Y 서스테인전극(Y2)에 서스테인펄스(s)에 가산된 라이팅펄스(w)를 공급하여 제2 주사라인에 라이팅방전을 일으킨다. 계속해서, 제1 Z 서스테인전극(Z1)과 제2 Y 서스테인전극(Y2)에 서스테인펄스(s)를 인가하여 방전을 유지시킨 후 서스테인펄스(s)에 가산된 소거펄스(e)를 제2 Y 서스테인전극(Y2)에 인가하여 제2 주사라인의 방전을 중지시킨다. 그 다음, 제3 서스테인주기에서 제2 Y 서스테인전극(Y2)과 제2 Z 서스테인전극(Z2)에 라이팅펄스(w)를 공급하여 제3 주사라인에 라이팅방전을 일으키고, 서스테인펄스(s)를 인가하여 방전을 유지시킨 후 서스테인펄스(s)에 가산된 소거펄스(e)를 제2 Y 서스테인전극(Y2)에 인가하여 제3 주사라인의 방전을 중지시킨다. 그리고, 제4 서스테인주기에서 제2 Z 서스테인전극(Z2)과 제3 Y 서스테인전극(Y3)에 라이팅펄스(w)를 공급하여 제4 주사라인에 라이팅방전을 일으키고, 서스테인펄스(s)를 인가하여 방전을 유지시킨 후 제4 서스테인주기의 두번째 서스테인펄스(s)에 가산된 소거펄스(e)를 제3 Y 서스테인전극(Y3)에 인가하여 제4 주사라인의 방전을 중지시킨다. 그외의 서스테인전극(Y, Z) 각각에도 상술한 방법으로 구동펄스를 인가하여 PDP(20)를 구동하게 된다.
결과적으로, 본 발명에 따른 PDP에서는 한 서스테인전극이 인접한 두개의 서스테인전극에 공통적으로 쌍이 되어서 순차적으로 구동됨으로써 480개의 주사라인을 위해 필요했던 기존의 960개 서스테인전극 수를 481개로 약 절반가량 축소시킬 수 있게 된다. 더불어, 서스테인전극 수만큼 요구되는 구동IC 개수 또한 절반가량을 축소시킬 수 있게 된다.
상술한 바와 같이, 본 발명에 따른 PDP와 그 구동 장치 및 방법에 의하면, PDP에 배치된 한 서스테인전극이 인접한 두개의 서스테인전극에 공통적으로 쌍이 되어서 순차적으로 구동됨으로써 서스테인전극 수를 기존에 비하여 약 절반가량 축소시킬 수 있음과 아울러 각 서스테인전극을 구동하는 구동IC 수 또한 절반가량을 축소시킬 수 있게 된다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.

Claims (7)

  1. m/2+1개의 제1 서스테인전극들과,
    상기 제1 서스테인전극들 사이에 배치된 m/2개의 제2 서스테인전극들과,
    상기 제1 및 제2 서스테인전극과 교차하도록 배치된 n개의 어드레스전극들과,
    상기 제1 및 제2 서스테인전극과 상기 어드레스전극의 교차지점에 마련된 n×m개의 화소에 해당하는 셀을 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  2. 제 1 항에 있어서,
    상기 한 서스테인전극은 인접한 두개의 서스테인전극에 공통으로 짝이 되어 두개의 주사라인에 포함되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  3. m/2+1개의 제1 서스테인전극들과, 상기 제1 서스테인전극들 사이에 배치된 m/2개의 제2 서스테인전극들과, 상기 제1 및 제2 서스테인전극과 교차하도록 배치된 m개의 어드레스전극들과, 상기 제1 및 제2 서스테인전극과 상기 어드레스전극의 교차지점에 마련된 n×m개의 화소에 해당하는 셀을 구비하는 플라즈마 디스플레이 패널과,
    상기 제1 서스테인전극들을 각 전극별로 구동하기 위한 제1 서스테인구동수단과,
    상기 제2 서스테인전극들을 각 전극별로 구동하기 위한 제2 서스테인구동수단과,
    상기 어드레스전극들 중 기수번째 어드레스전극들을 구동하기 위한 제1 어드레스구동수단과,
    상기 어드레스전극들 중 우수번째 어드레스전극들을 구동하기 위한 제2 어드레스구동수단을 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널 구동 장치.
  4. 제 3 항에 있어서,
    상기 서스테인 구동수단은
    서스테인펄스를 발생하는 서스테인펄스 발생수단과,
    해당시점에서 라이팅 및 소거펄스를 발생하는 스캔펄스 발생수단과,
    상기 서스테인 펄스와 상기 라이팅 및 소거 펄스를 합성하여 상기 제1 및 제2 서스테인전극들 각각에 공급하는 집적회로수단을 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널 구동 장치.
  5. 제 4 항에 있어서,
    상기 집적회로수단은
    상기 서스테인펄스 주기마다 한 서스테인전극씩 이동시키면서 인접한 서스테인전극과 동시에 서로 상반된 형태의 라이팅펄스를 공급하는 것을 특징으로 하는 플라즈마 디스플레이 패널 구동 장치.
  6. 제 3 항에 있어서,
    상기 한 서스테인전극은 인접한 두개의 서스테인전극에 공통으로 짝이 되어 두개의 주사라인에 포함되는 것을 특징으로 하는 플라즈마 디스플레이 패널 구동 장치.
  7. m/2+1개의 제1 서스테인전극들과, 상기 제1 서스테인전극들 사이에 배치된 m/2개의 제2 서스테인전극들과, 상기 제1 및 제2 서스테인전극과 교차하도록 배치된 n개의 어드레스전극들과, 상기 제1 및 제2 서스테인전극과 상기 어드레스전극의 교차지점에 마련된 n×m개의 화소에 해당하는 셀을 구비하는 플라즈마 디스플레이 패널을 구동하는 방법에 있어서,
    서스테인펄스 주기마다 한 서스테인전극씩 이동시키면서 인접한 서스테인전극과 동시에 서로 상반된 형태의 라이팅펄스를 공급하는 것을 특징으로 하는 플라즈마 디스플레이 패널 구동 방법.
KR1019980022152A 1998-06-13 1998-06-13 플라즈마 디스플레이 패널의 구동 장치 KR100272280B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019980022152A KR100272280B1 (ko) 1998-06-13 1998-06-13 플라즈마 디스플레이 패널의 구동 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019980022152A KR100272280B1 (ko) 1998-06-13 1998-06-13 플라즈마 디스플레이 패널의 구동 장치

Publications (2)

Publication Number Publication Date
KR20000001750A true KR20000001750A (ko) 2000-01-15
KR100272280B1 KR100272280B1 (ko) 2000-11-15

Family

ID=19539356

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980022152A KR100272280B1 (ko) 1998-06-13 1998-06-13 플라즈마 디스플레이 패널의 구동 장치

Country Status (1)

Country Link
KR (1) KR100272280B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1195738A2 (en) * 2000-10-04 2002-04-10 Fujitsu Hitachi Plasma Display Limited Method for driving PDP and display apparatus
KR100450217B1 (ko) * 2002-02-14 2004-09-24 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동장치 및 구동방법

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1195738A2 (en) * 2000-10-04 2002-04-10 Fujitsu Hitachi Plasma Display Limited Method for driving PDP and display apparatus
KR100691682B1 (ko) * 2000-10-04 2007-03-09 후지츠 히다찌 플라즈마 디스플레이 리미티드 플라즈마 디스플레이 패널의 구동 방법 및 표시 장치
EP1195738A3 (en) * 2000-10-04 2008-01-02 Fujitsu Hitachi Plasma Display Limited Method for driving PDP and display apparatus
KR100450217B1 (ko) * 2002-02-14 2004-09-24 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동장치 및 구동방법

Also Published As

Publication number Publication date
KR100272280B1 (ko) 2000-11-15

Similar Documents

Publication Publication Date Title
US6373452B1 (en) Plasma display panel, method of driving same and plasma display apparatus
KR100290830B1 (ko) 플라즈마디스플레이패널구동방법및장치
US6507327B1 (en) Continuous illumination plasma display panel
US6384802B1 (en) Plasma display panel and apparatus and method for driving the same
JP4126577B2 (ja) 表示装置及び表示装置の駆動方法
KR19980026935A (ko) 불규칙 어드레싱에 의한 표시 시스템의 계조 조정 방법
US6400342B2 (en) Method of driving a plasma display panel before erase addressing
US7639212B2 (en) Ac-type gas-discharge display device
KR100278783B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100272280B1 (ko) 플라즈마 디스플레이 패널의 구동 장치
KR100298930B1 (ko) 플라즈마디스플레이패널구동장치및방법
KR100251154B1 (ko) 교류 플라즈마 표시장치 및 그 패널 구동방법
KR100251152B1 (ko) 교류 플라즈마 표시장치 및 그 패널 구동방법
KR100336606B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100280888B1 (ko) 플라즈마 디스플레이 패널과 그 구동 장치 및 방법
KR20000003386A (ko) 플라즈마 디스플레이 패널의 구동방법
KR100529955B1 (ko) 3전극면방전플라즈마디스플레이패널의구동방법및그구동회로
JP5011615B2 (ja) プラズマディスプレイ装置
KR100298932B1 (ko) 플라즈마디스플레이패널의구동방법
KR100296009B1 (ko) 플라즈마디스플레이패널의구동방법
KR100246238B1 (ko) 플라즈마 디스플레이 패널의 구동장치
KR100251058B1 (ko) Pdp-tv의 데이터 인터페이스 방법.
KR20000013454A (ko) 플라즈마 디스플레이 패널 구동 장치 및 방법
KR100285625B1 (ko) 플라즈마 디스플레이 패널 구동 방법
KR20000001748A (ko) 플라즈마 디스플레이 패널의 구동장치 및 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070629

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee