KR19990075037A - Structure of Plasma Display Panel and Driving Method - Google Patents

Structure of Plasma Display Panel and Driving Method Download PDF

Info

Publication number
KR19990075037A
KR19990075037A KR1019980009005A KR19980009005A KR19990075037A KR 19990075037 A KR19990075037 A KR 19990075037A KR 1019980009005 A KR1019980009005 A KR 1019980009005A KR 19980009005 A KR19980009005 A KR 19980009005A KR 19990075037 A KR19990075037 A KR 19990075037A
Authority
KR
South Korea
Prior art keywords
discharge
electrode
display panel
partition wall
pixel
Prior art date
Application number
KR1019980009005A
Other languages
Korean (ko)
Inventor
이은철
Original Assignee
구자홍
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자 주식회사 filed Critical 구자홍
Priority to KR1019980009005A priority Critical patent/KR19990075037A/en
Publication of KR19990075037A publication Critical patent/KR19990075037A/en

Links

Abstract

본 발명은 쓰기 방전은 패널 저면에 위치한 전극과 격벽에 위치한 전극 사이에서 일어나도록 함과 아울러 유지방전은 패널 전면에 위치한 복수의 전극 사이에서 일어나도록 하여 화면의 콘트라스트와 발광 휘도가 향상되도록 한 플라즈마 표시패널의 구조와 그 구동방법에 관한 것이다.According to the present invention, the write discharge is generated between the electrode located on the bottom surface of the panel and the electrode located on the partition wall, and the sustain discharge is generated between the plurality of electrodes located on the front surface of the panel so that the contrast and emission luminance of the screen can be improved. It relates to the structure of the panel and its driving method.

이러한 본 발명은 각각 메모리 기능을 갖는 복수의 화소로 구성된 매트릭스 표시패널의 화소의 구조에 있어서, 상기 각 화소에서 방전 공간을 다수로 분리시켜 메모리기능을 발생시키도록 격벽을 다단의 형상으로 형성하도록 하였다.According to the present invention, in the structure of a pixel of a matrix display panel composed of a plurality of pixels each having a memory function, partition walls are formed in a multi-stage shape to generate a memory function by separating a plurality of discharge spaces from each pixel. .

Description

플라즈마 표시패널의 구조와 그 구동방법Structure of Plasma Display Panel and Driving Method

본 발명은 플라즈마 표시패널의 구조와 그 구동방법에 관한 것으로, 특히 쓰기 방전은 패널 저면에 위치한 전극과 격벽에 위치한 전극 사이에서 일어나도록 함과 아울러 유지방전은 패널 전면에 위치한 복수의 전극 사이에서 일어나도록 하여 화면의 콘트라스트와 발광 휘도가 향상되도록 한 플라즈마 표시패널의 구조와 그 구동방법에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a structure of a plasma display panel and a driving method thereof. In particular, a write discharge occurs between an electrode disposed on a bottom surface of a panel and an electrode disposed on a partition wall, and a sustain discharge occurs between a plurality of electrodes disposed on a front surface of the panel. The present invention relates to a structure of a plasma display panel and a driving method thereof in which the contrast and light emission luminance of a screen are improved.

주지와 같이 최근 고해상도텔레비젼의 개발이 일부 완료되고 이에 대한 개선 안이 계속 연구되는 과정에서 화상 표시 매체, 즉 화상 표시장치의 중요성이 더욱 부각되고 있다.As is well known, the importance of an image display medium, that is, an image display device, is becoming more important in the process of partially completing the development of a high resolution television and continuing improvement studies thereof.

그 연구 대상으로서는 칼라 음극선 판과, 액정 표시 패널, 전계 발광형 평판 표시소자, 형광 표시관, 플라즈마 표시패널등이 있는데, 이들은 향후 상당 기간동안 주된 표시소자로서의 위치를 유할 것으로 판단된다.The research subjects include a color cathode ray plate, a liquid crystal display panel, an electroluminescent flat panel display device, a fluorescent display tube, and a plasma display panel, which are expected to retain their position as main display devices for a considerable period of time.

그러나 고해상도텔레비젼의 개발에 관련하여 이에 흡족될 만한 표시소자로서 기술적으로 완성되어 있지 못하기 때문에, 서로 다른 위치에서 상호 보완 관계를 유지하며 발전되어 나아가고 있다.However, since it is not technically completed as a display element that can be satisfied with the development of high-definition television, it is being developed while maintaining the complementary relationship at different positions.

상기한 바와 같이 표시장치 등에 있어서, 플라즈마 표시패널은 대면적의 화상을 표시하기에 적합하여 이 분야에서 가장 유망한 표시소자로서 점차 부각되고 있는데, 이는 대형임에도 불구하고 박형인 특징은 물론, 높은 휘도 해상도 및 조도비를 가지기 때문인 것이다.As described above, in a display device or the like, the plasma display panel is suitable for displaying a large area image and is gradually emerging as the most promising display element in this field. This is because it has a roughness ratio.

이러한 특성을 가지는 종래 플라즈마 표시패널의 구조는 도 1 및 도 2에 도시된 바와 같이, 화상의 표시면 인 전면 기판(1)과, 상기 전면 기판(1)과 소정 거리를 사이에 두고 평행하게 위치한 배면 기판(4)과, 상기 전면 기판(1)과 배면 기판(4) 사이에 배열 형성되어 표시방전 셀(7)과 보조방전 셀(8)을 형성하는 격벽(6)과, 상기 전면 기판(1) 중 배면 기판(4)과의 대향면에 격벽(6)과 직교하도록 배열 형성된 복수의 캐소드(5)와, 상기 배면 기판(4) 위에 격벽(6)과 평행하게 형성되어 상기 복수의 캐소드(5)와 함께 상기 표시방전 셀(7)에서 방전을 일으키는 복수의 표시 애노드(2)와, 상기 배면 기판(4) 위의 상기 표시 애노드(2) 사이에 격벽(6)과 평행하게 결번으로 형성되어 상기 복수의 캐소드(5)와 함께 상기 보조방전 셀(8)에서 방전을 일으키는 복수의 보조 애노드(3)와, 상기 격벽(6)과 배면 기판(4) 사이에 형성되어 상기 보조방전 셀(8)에서 발생한 보조방전이 상기 표시방전 셀(7)로 유입되게 하는 복수의 프라이밍 통로(9)로 구성되어져 있다.As shown in FIGS. 1 and 2, the structure of the conventional plasma display panel having such characteristics is located in parallel with the front substrate 1, which is the display surface of the image, and a predetermined distance from the front substrate 1. A rear substrate 4, partition walls 6 formed between the front substrate 1 and the rear substrate 4 to form a display discharge cell 7 and an auxiliary discharge cell 8, and the front substrate ( 1) a plurality of cathodes 5 arranged on the opposite surface of the rear substrate 4 so as to be orthogonal to the partition wall 6, and formed on the rear substrate 4 in parallel with the partition wall 6 so as to form the plurality of cathodes (5) together with a plurality of display anodes 2 causing a discharge in the display discharge cell 7 and the display anodes 2 on the back substrate 4 in parallel in parallel with the partition wall 6 A plurality of auxiliary anodes (3) formed together with the plurality of cathodes (5) to cause discharge in the auxiliary discharge cells (8) And a plurality of priming passages 9 formed between the partition 6 and the rear substrate 4 to allow the auxiliary discharge generated in the auxiliary discharge cell 8 to flow into the display discharge cell 7. .

이와 같이 구성된 종래 플라즈마 표시패널의 동작을 첨부한 도면 도 1 내지 도 3을 참조하여 설명하면 다음과 같다.An operation of a conventional plasma display panel configured as described above will be described with reference to FIGS. 1 to 3.

먼저, 펄스 메모리 시스템(Pulse Memory System)을 구동하기 위한 구동 펄스를 도 3에 나타내었다.First, a driving pulse for driving a pulse memory system is shown in FIG. 3.

이에 도시된 바와 같이 서스테인 펄스(Sustain Pulse)는 항상 복수개의 캐소드(4)에 인가되고, 음의 전위를 갖는 Vk는 음의 전극 K1으로부터 순차적으로 복수개의 캐소드(4)에 인가되며, 고정된 양의 전위 Va는 각각의 보조 애노드(3)에 인가된다.As shown in this figure, a sustain pulse is always applied to the plurality of cathodes 4, and Vk having a negative potential is applied to the plurality of cathodes 4 sequentially from the negative electrode K1, and the fixed amount is positive. The potential Va of is applied to each auxiliary anode 3.

한편, 보조 방전은 항상 보조 방전 셀(8)에서 스캔되고 이때, Va - Vk의 전압은 보조방전 셀(8)의 점화전압(Ignition Voltage)보다 높게 설정되고, 상기 보조방전 셀(8)에서의 방전은 스캔 펄스가 인가 될 때마다 일어난다.On the other hand, the auxiliary discharge is always scanned in the auxiliary discharge cell 8 and at this time, the voltage of Va-Vk is set higher than the ignition voltage of the auxiliary discharge cell 8 and in the auxiliary discharge cell 8. Discharge occurs every time a scan pulse is applied.

이러한 방전은 연속적으로 인접 보조 방전 셀로 이동하게 되며, 이러한 하전입자들은 프라이밍 통로(9)를 통하여 보조방전 셀(8)과 인접한 표시방전 셀(7)로 확산하고, 이로 인해 표시방전 셀(7)에서의 점화시 지연시간(Delayed Time)을 감소시키게 된다.These discharges continuously move to adjacent auxiliary discharge cells, and these charged particles diffuse through the priming passage 9 to the display discharge cells 7 adjacent to the auxiliary discharge cells 8, thereby causing the display discharge cells 7 to be discharged. This will reduce the delayed time on ignition at.

한편, 펄스방전은 예를 들어 스캔펄스가 복수의 캐소드(5)에 인가되는 중에 표시 애노드(2)에 인가된 쓰기 펄스는 표시방전을 점화하기 위한 보조 프라이밍 방전(Priming Discharge)의 도움을 받는다.On the other hand, in the pulse discharge, for example, the write pulse applied to the display anode 2 while the scan pulse is applied to the plurality of cathodes 5 is assisted by an auxiliary priming discharge for igniting the display discharge.

이러한 쓰기 펄스에 의해 표시방전 셀(7)에서의 방전전압이 낮아져 한 번 어드레스된 셀은 서스테인 펄스의 여기(Excitation)만으로 방전을 지속한다.This write pulse lowers the discharge voltage in the display discharge cell 7 so that the once addressed cell continues to discharge only by excitation of the sustain pulse.

그러나, 이러한 종래의 플라즈마 표시패널은 고해상도의 텔레비젼이나 컴퓨터용 표시소자로 사용되는 플라즈마 표시패널을 구현하기 위해 약 300㎛의 셀 피치(Cell Pitch)로 플라즈마 표시패널을 설계하고자할 경우 격벽에 둘러싸인 표시방전 셀로 인해 가시광의 투과율이 저하되며, 형광체의 발광 면적이 줄어들고, 또한 방전공간이 불충분하여 방전이 불안정한 문제점이 있었다.However, such a conventional plasma display panel is a display enclosed by a barrier when a plasma display panel is designed with a cell pitch of about 300 μm to implement a plasma display panel used as a high resolution television or computer display device. Due to the discharge cells, the transmittance of visible light is lowered, the light emitting area of the phosphor is reduced, and the discharge space is insufficient, resulting in unstable discharge.

아울러, 표시방전 셀에서의 방전여부와 관계없이 보조방전 셀에서는 캐소드에 순차적으로 인가되는 스캔펄스에 의하여 계속적으로 보조방전을 일으킴으로써, 캐소드와 연결된 구동회로의 소자에는 많은 전류 용량(Current Capacity)을 필요로 하게되고, 이로 인해 캐소드를 구동하는 회로의 설계에 많은 제약이 따르게 되고, 또한 캐소드와 표시 애노드외에 보조 애노드를 구성하고, 보조방전 공간을 별도로 구성하므로서 전체 구조가 복잡하여 패널의 제작에도 매우 어려움이 따르는 불편한 문제점이 있었다.In addition, regardless of whether the discharge cell is discharged or not, the secondary discharge cell continuously generates secondary discharge by a scan pulse applied sequentially to the cathode, thereby providing a large amount of current capacity to the device of the driving circuit connected to the cathode. This results in a large number of constraints on the design of the circuit driving the cathode, and the composition of the auxiliary anode in addition to the cathode and the display anode, and the auxiliary discharge space separately, so that the overall structure is very complicated. There was an uncomfortable problem with the difficulty.

따라서 본 발명은 상기한 종래 기술의 문제점을 해결하기 위해 제안한 것으로서, 쓰기 방전은 패널 저면에 위치한 전극과 격벽에 위치한 전극 사이에서 일어나도록 함과 아울러 유지방전은 패널 전면에 위치한 복수의 전극 사이에서 일어나도록 하여 화면의 콘트라스트와 발광 휘도가 향상되도록 한 플라즈마 표시패널의 구조와 그 구동방법을 제공하는데 그 목적이 있다.Therefore, the present invention has been proposed to solve the above-described problems of the prior art, and the write discharge occurs between the electrode located on the bottom surface of the panel and the electrode located on the partition wall, and the sustain discharge occurs between the plurality of electrodes located on the front surface of the panel. It is an object of the present invention to provide a structure of a plasma display panel and a method of driving the same so that the contrast and light emission luminance of a screen can be improved.

이러한 목적을 달성하기 위한 본 발명의 플라즈마 디스플레이 표시패널은, 각각 메모리 기능을 갖는 복수의 화소로 구성된 매트릭스 표시패널의 화소의 구조에 있어서, 상기 각 화소에서 방전 공간을 다수로 분리시켜 메모리기능을 발생시키도록 격벽을 다단의 형상으로 형성함을 특징으로 한다.In the plasma display display panel of the present invention for achieving the above object, in the structure of the pixel of the matrix display panel composed of a plurality of pixels each having a memory function, the discharge function is divided into a plurality of pixels to generate a memory function. Characterized in that the partition wall is formed in the shape of a multi-stage.

그리고, 상기 목적을 달성하기 위한 본 발명의 플라즈마 디스플레이 표시패널의 구동방법은 제 1, 제 2 기판이 평행을 이루며 방전공간을 분리하는 격벽에 의해 지지되고, 상기 제 1, 제 2 기판중 어느 일측 기판상에 형성된 제 1 전극과 격벽상에 형성된 제 2 전극이 소정 패턴으로 소정 방전 화소를 형성하고, 타측 기판상에는 유전층이 도포된 상태로 소정 간격의 쌍을 이루는 제 3 전극이 마련된 플라즈마 디스플레이 표시패널의 구동방법에 있어서, 상기 제 1 전극과 제 2 전극 사이에 방전 개시 전압을 인가하여 방전을 개시하는 제 1 단계와, 상기 제 3 전극에 유지 전압을 인가하여 상기 제 1 단계에서 일어난 방전을 유지하는 제 2 단계로 이루어진다.In addition, the driving method of the plasma display display panel of the present invention for achieving the above object is supported by a partition wall in which the first and second substrates are in parallel to separate the discharge space, either one of the first and second substrates The first electrode formed on the substrate and the second electrode formed on the partition wall form a predetermined discharge pixel in a predetermined pattern, and on the other substrate, a plasma display display panel is provided with third electrodes forming a pair of predetermined intervals with a dielectric layer applied thereon. A driving method of the method comprising: applying a discharge start voltage between the first electrode and a second electrode to initiate a discharge; and applying a sustain voltage to the third electrode to maintain the discharge that occurred in the first step. This is done in a second step.

도 1은 종래 플라즈마 표시패널의 구조도.1 is a structural diagram of a conventional plasma display panel.

도 2는 도 1의 구조 단면도.2 is a cross-sectional view of the structure of FIG.

도 3은 도 1을 구동하기 위한 구동 파형도.3 is a drive waveform diagram for driving FIG.

도 4는 본 발명에 의한 플라즈마 표시패널의 구조도.4 is a structural diagram of a plasma display panel according to the present invention;

도 5는 도 4의 구조 단면도.5 is a cross-sectional view of the structure of FIG. 4.

도 6은 도 4를 구동하기 위한 구동 파형도.FIG. 6 is a drive waveform diagram for driving FIG. 4. FIG.

*** 도면의 주요 부분에 대한 부호의 설명 ****** Explanation of symbols for the main parts of the drawing ***

10 : 전면기판 20 : 제 1 서스테인 전극10: front substrate 20: first sustain electrode

30 : 제 2 서스테인 전극 40 : 유전층30: second sustain electrode 40: dielectric layer

50 : 보호막 60 : 캐소드 전극50: protective film 60: cathode electrode

70 : 격벽 80 : 애노드 전극70: partition 80: anode electrode

90 : 형광체 100 : 배면기판90 phosphor 100 back substrate

110 : 쓰기 방전 공간 120 : 유지방전 공간110: write discharge space 120: sustain discharge space

이하, 본 발명을 첨부한 도면에 의거하여 설명하면 다음과 같다.Hereinafter, the present invention will be described with reference to the accompanying drawings.

도 4는 본 발명에 의한 플라즈마 표시패널의 구조도이고, 도 5는 도 4의 구조 단면도를 나타낸 것으로서, 이에 도시된 바와 같이 화상의 표시면 인 전면 기판(10)과, 상기 전면 기판(10)과 소정 거리를 사이에 두고 평행하게 위치한 배면 기판(100)과, 상기 전면 기판(10)과 배면 기판(100) 사이에 방전 공간을 형성시키는 2단의 격벽(70)과, 상기 전면 기판(10)상에는 소정 간격으로 서로 평행되게 제 1, 제 2 서스테인 전극(20)(30)이 배열되고, 상기 제 1, 제 2 서스테인 전극(20)(30)상에는 유전층(40) 및 보호막(50)이 형성되며, 배면 기판(100)상에는 상기 격벽(70)과 직교되도록 스트라이프상의 애노드 전극(80)이 배열되고, 상기 격벽(70)의 일측 상에는 동일 방향으로 캐소드 전극(60)을 형성하였다.FIG. 4 is a structural diagram of a plasma display panel according to the present invention, and FIG. 5 is a cross-sectional view of the structural diagram of FIG. 4, wherein the front substrate 10, the front substrate 10, The back substrate 100 positioned in parallel with a predetermined distance therebetween, two-stage partition walls 70 forming a discharge space between the front substrate 10 and the back substrate 100, and the front substrate 10 The first and second sustain electrodes 20 and 30 are arranged in parallel with each other at predetermined intervals, and the dielectric layer 40 and the passivation layer 50 are formed on the first and second sustain electrodes 20 and 30. The stripe-shaped anode electrode 80 is arranged on the rear substrate 100 so as to be orthogonal to the barrier rib 70, and the cathode electrode 60 is formed on one side of the barrier rib 70 in the same direction.

도면중 미설명 부호인 90은 형광체이고, 110은 쓰기 방전 공간이며, 120은 유지방전 공간을 나타내었다.In the drawings, reference numeral 90 denotes a phosphor, 110 denotes a write discharge space, and 120 denotes a sustain discharge space.

이와 같이 구성된 본 발명의 동작 및 작용 효과를 첨부한 도면 도 4 내지 도 6을 참조하여 설명하면 다음과 같다.When described with reference to Figures 4 to 6 attached to the operation and effect of the present invention configured as described above are as follows.

먼저, 본 발명은 쓰기 방전을 위한 캐소드 전극(60) 및 애노드 전극(80)과 유지방전을 위한 제 1, 제 2 서스테인 전극(20)(30)을 구조적으로 분리하여 구동한다.First, the present invention structurally separates the cathode electrode 60 and the anode electrode 80 for write discharge and the first and second sustain electrodes 20 and 30 for sustain discharge.

즉, 쓰기 방전이 일어나는 과정은 배면기판(100)의 2단 격벽(70)의 1단 일측상에 설치된 캐소드 전극(60)에는 도 6에 도시된 스캔 펄스(Scan Pulse)가 인가됨과 동시에 쓰기 펄스(Writing Pulse)가 애노드 전극(80)에 인가되게 되면 쓰기 방전 공간(110)에서 쓰기 방전이 일어나고 이로 인해 프라이밍 입자들(충분한 양의 공간전하(Space Charge), 준여기원자, 광자)이 형성된다.That is, in the process in which the write discharge occurs, the scan pulse shown in FIG. 6 is applied to the cathode electrode 60 provided on one side of the first stage of the second stage partition wall 70 of the back substrate 100 and the write pulse is simultaneously applied. When (Writing Pulse) is applied to the anode electrode 80, a write discharge occurs in the write discharge space 110, thereby forming priming particles (a sufficient amount of space charge, quasi-excited atoms, and photons). .

이러한 쓰기 방전이 일어난 후 전면 기판(10)에 위치한 제 1, 제 2 서스테인 전극(20)(30)에 도 6에 도시된 소정의 서스테인 펄스를 교호적으로 인가하게 되면 상기 쓰기 방전이 일어난 방전 공간 즉, 화소의 방전 및 발광을 상기 서스테인 기간동안 유지시켜 주게 된다.After such write discharge occurs, when a predetermined sustain pulse shown in FIG. 6 is alternately applied to the first and second sustain electrodes 20 and 30 located on the front substrate 10, the discharge space in which the write discharge is generated. That is, the discharge and light emission of the pixel are maintained during the sustain period.

여기서, 초기의 쓰기 방전에 의해 발생한 프라이밍 입자들에 의해 쓰기 펄스가 인가된 화소는 표시방전시 방전전압이 낮아져 한 번 어드레스(Address)되면 서스테인 펄스의 여기만으로도 방전을 지속한다.Here, the pixel to which the write pulse is applied by the priming particles generated by the initial write discharge has a low discharge voltage during display discharge, and once discharged, only the excitation of the sustain pulse sustains the discharge.

도 6은 임의 한 화소를 구동하기 위한 구동파형을 나타낸 것으로서, 이에 도시된 바와 같이 스캔펄스는 복수의 캐소드 전극에 순차적으로 인가되고, 쓰기 펄스는 발광할 화소에 해당하는 애노드 전극에만 인가된다.6 illustrates a driving waveform for driving an arbitrary pixel. As shown in FIG. 6, a scan pulse is sequentially applied to a plurality of cathode electrodes, and a write pulse is applied only to an anode electrode corresponding to a pixel to emit light.

따라서, 불필요한 방전을 없애므로서 콘트라스트(Contrast)가 향상되고, 구동 회로의 전류 용량을 줄일 수 있다.Therefore, the contrast can be improved by eliminating unnecessary discharge, and the current capacity of the driving circuit can be reduced.

한편, Vw - Vk의 전압은 방전개시 전압 Vb보다 높게 설정되고 프라이밍 입자들은 쓰기 방전시에 캐소드 전극과 애노드 전극의 교점 즉, 쓰기 방전 공간에서 발생한다.On the other hand, the voltage of Vw-Vk is set higher than the discharge start voltage Vb and the priming particles are generated at the intersection of the cathode electrode and the anode electrode, that is, in the write discharge space during the write discharge.

그리고, 서스테인 펄스 Vs는 각각 한 쌍의 서스테인 전극에 교호적으로 인가되며, 방전개시 전압보다는 낮게 설정된다.The sustain pulses Vs are alternately applied to the pair of sustain electrodes, respectively, and are set lower than the discharge start voltage.

∴ Vw - Vk < Vb < Vs가 된다.Vw-Vk < Vb < Vs.

그러므로, 쓰기 펄스에 의해 방전이 발생하지 않은 화소는 서스테인 전압 Vs가 인가되어도 방전이 일어나지 않게 된다.Therefore, the pixel which does not generate discharge by a write pulse does not generate discharge even if the sustain voltage Vs is applied.

이상에서 설명한 바와 같이 본 발명은 쓰기방전을 발생시키는 전극과 서스테인 방전을 일으키는 전극을 구조적으로 분리하여 기존의 보조방전 공간을 제거함으로서 휘도를 향상시킬 뿐만 아니라, 단위 면적당의 픽셀(Pixel)을 증가시킴으로 인해 고해상도의 플라즈마 표시 패널의 설계가 가능하고, 방전 공간에서의 방광 특성을 향상시키는 효과가 있다.As described above, the present invention not only improves luminance by removing the existing auxiliary discharge space by structurally separating the electrode generating the write discharge and the electrode causing the sustain discharge, but also increases the pixel per unit area. Therefore, it is possible to design a plasma display panel with high resolution and to improve the bladder characteristic in the discharge space.

또한, 기존의 모든 화소에 대해 보조 방전 화소내에서 보조 방전을 행함으로서 구동 회로의 전류용량이 증가하는 것과는 달리 본 발명은 발광할 화소에 대해서만 쓰기 방전을 행함으로서 화면의 콘트라스트를 향상시키고, 더불어 구동회로의 전류용량에 제한을 최소화함으로서 구동회로의 설계를 간략화 하여 패널의 제작시 제조 원가를 절감하는 효과가 있다.In addition, unlike the current discharge capacity of the driving circuit increases by performing the auxiliary discharge in all the existing discharge pixels in the auxiliary discharge pixels, the present invention improves the contrast of the screen by performing write discharge only for the pixels to emit light, By minimizing the limit on the current capacity of the furnace, it is possible to simplify the design of the driving circuit and to reduce the manufacturing cost when manufacturing the panel.

Claims (6)

각각 메모리 기능을 갖는 복수의 화소로 구성된 매트릭스 표시패널의 화소의 구조에 있어서,In the structure of a pixel of a matrix display panel composed of a plurality of pixels each having a memory function, 상기 각 화소에서 방전 공간을 다수로 분리시켜 메모리기능을 발생시키도록 격벽을 다단의 형상으로 형성함을 특징으로 하는 플라즈마 표시패널의 구조.And a partition wall formed in a plurality of stages so as to generate a memory function by separating a plurality of discharge spaces in each pixel. 제 1 항에 있어서,The method of claim 1, 상기 격벽은 2단으로 형성되어 메모리기능을 발생시키기 위한 쓰기 방전을 발생시키는 제 1 공간과, 상기의 메모리기능에 의해 유지방전을 발생시키는 제 2 공간을 형성시킴을 특징으로 하는 플라즈마 표시패널의 구조.The barrier rib is formed in two stages to form a first space for generating a write discharge for generating a memory function and a second space for generating a sustain discharge by the memory function. . 제 1 항 또는 제 2 항에 있어서,The method according to claim 1 or 2, 상기 격벽에 의해 지지되는 제 1, 제 2 기판중 어느 일측 기판상에 형성되는 스트라이프상의 제 1 전극과 격벽의 단부상에 형성되는 스트라이프상의 제 2 전극을 소정 패턴으로 소정 방전 화소를 형성하고, 타측 기판상에는 소정 간격의 쌍을 이루는 제 3 전극을 구성함을 특징으로 하는 플라즈마 표시패널의 구조.A predetermined discharge pixel is formed in a predetermined pattern using a stripe-shaped first electrode formed on one of the first and second substrates supported by the partition wall and a stripe-shaped second electrode formed on an end of the partition wall in a predetermined pattern. 3. The structure of the plasma display panel comprising a third electrode formed on the substrate in pairs at predetermined intervals. 제 3 항에 있어서,The method of claim 3, wherein 상기 타측 기판상에 형성된 제 3 전극상에는 유전층 및 보호층이 형성됨을 특징으로 하는 플라즈마 표시패널의 구조.And a dielectric layer and a protective layer formed on the third electrode formed on the other substrate. 제 1, 제 2 기판이 평행을 이루며 방전공간을 분리하는 격벽에 의해 지지되고, 상기 제 1, 제 2 기판중 어느 일측 기판상에 형성된 제 1 전극과 격벽상에 형성된 제 2 전극이 소정 패턴으로 소정 방전 화소를 형성하고, 타측 기판상에는 유전층이 도포된 상태로 소정 간격의 쌍을 이루는 제 3 전극이 마련된 플라즈마 디스플레이 표시패널의 구동방법에 있어서,The first and second substrates are supported by a partition wall parallel to each other to separate the discharge space, and the first electrode formed on any one of the first and second substrates and the second electrode formed on the partition wall have a predetermined pattern. In the method of driving a plasma display display panel in which a predetermined discharge pixel is formed, and a third electrode is formed on the other substrate in a state where a dielectric layer is applied to form a pair of third electrodes. 상기 제 1 전극과 제 2 전극 사이에 방전 개시 전압을 인가하여 방전을 개시하는 제 1 단계와,A first step of starting a discharge by applying a discharge start voltage between the first electrode and the second electrode; 상기 제 3 전극에 유지 전압을 인가하여 상기 제 1 단계에서 일어난 방전을 유지하는 제 2 단계로 이루어짐을 특징으로 하는 플라즈마 표시패널의 구동방법.And a second step of applying a sustain voltage to the third electrode to hold the discharge generated in the first step. 제 5 항에 있어서,The method of claim 5, 상기 제 3 전극에 각각 교호적으로 소정의 유지 전압이 인가됨을 특징으로 하는 플라즈마 표시패널의 구동방법.And a predetermined sustain voltage is alternately applied to the third electrodes, respectively.
KR1019980009005A 1998-03-17 1998-03-17 Structure of Plasma Display Panel and Driving Method KR19990075037A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019980009005A KR19990075037A (en) 1998-03-17 1998-03-17 Structure of Plasma Display Panel and Driving Method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019980009005A KR19990075037A (en) 1998-03-17 1998-03-17 Structure of Plasma Display Panel and Driving Method

Publications (1)

Publication Number Publication Date
KR19990075037A true KR19990075037A (en) 1999-10-05

Family

ID=65909754

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980009005A KR19990075037A (en) 1998-03-17 1998-03-17 Structure of Plasma Display Panel and Driving Method

Country Status (1)

Country Link
KR (1) KR19990075037A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8217575B2 (en) 2009-10-12 2012-07-10 Samsung Sdi Co., Ltd. Plasma display panel
US8237362B2 (en) 2009-02-17 2012-08-07 Samsung Sdi Co., Ltd. Plasma display panel and method of manufacturing the same
US8288948B2 (en) 2009-08-28 2012-10-16 Samsung Sdi Co., Ltd. Plasma display panel having barrier walls with base portions and protruding portions

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5937634A (en) * 1982-08-25 1984-03-01 Mitani Denshi Kogyo Kk Character display device
JPH0896717A (en) * 1994-09-29 1996-04-12 Oki Electric Ind Co Ltd Gas discharge panel
JPH08203439A (en) * 1995-01-26 1996-08-09 Matsushita Electric Ind Co Ltd Plasma display panel and manufacture thereof
KR970017845A (en) * 1995-09-28 1997-04-30 엄길용 Gas discharge device
KR19990016064U (en) * 1997-10-23 1999-05-15 손욱 Plasma display
KR19990054296A (en) * 1997-12-26 1999-07-15 김영환 Partition wall formation method of plasma display panel

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5937634A (en) * 1982-08-25 1984-03-01 Mitani Denshi Kogyo Kk Character display device
JPH0896717A (en) * 1994-09-29 1996-04-12 Oki Electric Ind Co Ltd Gas discharge panel
JPH08203439A (en) * 1995-01-26 1996-08-09 Matsushita Electric Ind Co Ltd Plasma display panel and manufacture thereof
KR970017845A (en) * 1995-09-28 1997-04-30 엄길용 Gas discharge device
KR19990016064U (en) * 1997-10-23 1999-05-15 손욱 Plasma display
KR19990054296A (en) * 1997-12-26 1999-07-15 김영환 Partition wall formation method of plasma display panel

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8237362B2 (en) 2009-02-17 2012-08-07 Samsung Sdi Co., Ltd. Plasma display panel and method of manufacturing the same
US8288948B2 (en) 2009-08-28 2012-10-16 Samsung Sdi Co., Ltd. Plasma display panel having barrier walls with base portions and protruding portions
US8217575B2 (en) 2009-10-12 2012-07-10 Samsung Sdi Co., Ltd. Plasma display panel

Similar Documents

Publication Publication Date Title
US5744909A (en) Discharge display apparatus with memory sheets and with a common display electrode
KR100299876B1 (en) How to Operate High Brightness, High Efficiency Plasma Display Panel and Plasma Display Panel
KR100324262B1 (en) Plasma Display Panel and Method of Driving the same
EP0508053B1 (en) A plasma display panel and a method for driving the same
US6255779B1 (en) Color plasma display panel with bus electrode partially contacting a transparent electrode
JPH0968944A (en) Driving method of ac type pdp
JPH11272232A (en) Plasma device panel and device using the same
KR940007245B1 (en) Plasma display elements
KR19990075037A (en) Structure of Plasma Display Panel and Driving Method
JP3644789B2 (en) Plasma display panel and driving method thereof
KR100323973B1 (en) Plasma Display Panel and Method of Driving the same
KR20030027436A (en) Plasma display panel
KR100332056B1 (en) Plasma Display Panel
KR100324261B1 (en) Plasma Display Panel and Method of Driving the same
KR100326882B1 (en) Plasma Display Panel and Discharging Method of The Same
KR100530862B1 (en) Structure of High Resolution Plasma Display Panel
KR100353953B1 (en) Plasma Display Panel
KR100228784B1 (en) Plasma display panel
KR100293517B1 (en) Plasma display panel and its driving method
KR100389020B1 (en) Plasma Display Panel
JP2001076627A (en) Plasma display panel
KR100605757B1 (en) Plasma Display Panel
KR100267546B1 (en) 3-electrode surface discharge plasma display panel with stable discharge characteristics
KR100421476B1 (en) Electrode Structure in Plasma Display Panel
KR19990074400A (en) Cell structure of plasma display panel

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E601 Decision to refuse application