KR19990074400A - Cell structure of plasma display panel - Google Patents

Cell structure of plasma display panel Download PDF

Info

Publication number
KR19990074400A
KR19990074400A KR1019980007958A KR19980007958A KR19990074400A KR 19990074400 A KR19990074400 A KR 19990074400A KR 1019980007958 A KR1019980007958 A KR 1019980007958A KR 19980007958 A KR19980007958 A KR 19980007958A KR 19990074400 A KR19990074400 A KR 19990074400A
Authority
KR
South Korea
Prior art keywords
discharge
substrate
front substrate
sustain electrodes
sustain
Prior art date
Application number
KR1019980007958A
Other languages
Korean (ko)
Inventor
박헌건
Original Assignee
구자홍
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자 주식회사 filed Critical 구자홍
Priority to KR1019980007958A priority Critical patent/KR19990074400A/en
Publication of KR19990074400A publication Critical patent/KR19990074400A/en

Links

Abstract

본 발명은 셀 내부의 유지 전극과 공통 전극 사이에 적어도 한 개 이상의 격벽을 설치하여 형광체의 도포 면적 및 전극간의 방전 거리를 증대시켜 휘도 특성이 향상되도록 한 플라즈마 표시패널(PDP)의 셀 구조에 관한 것이다.The present invention relates to a cell structure of a plasma display panel (PDP) in which at least one barrier rib is provided between a sustain electrode and a common electrode in a cell to increase a coating area of a phosphor and a discharge distance between electrodes, thereby improving luminance characteristics. will be.

이러한 본 발명의 일실시예는, 화상의 표시면인 전면기판(1)과, 상기 전면기판(1)과 소정 거리를 사이에 두고 평행하게 위치한 배면기판(2)과, 상기 전면기판(1)과 배면기판(2) 사이에 배열 형성되어 발광 특성에 따른 희(希) 가스가 봉입될 방전 공간을 형성하는 격벽(3)과, 상기 전면기판(1) 중 배면기판(2)과의 대향면에 상기 격벽(3)과 직교하도록 교대로 배열 형성된 제 1, 제 2 서스테인 전극(4,5)과, 상기 전면기판(1) 중 배면기판(2)과의 대향면 밑에 형성되어 방전시 방전 전류를 제한하는 유전층(6)과, 상기 각 격벽(3) 사이의 배면기판(2) 중 전면기판(1)과의 대향면에 상기 격벽(3)과 평행하게 형성되어 상기 제 1, 제 2 서스테인 전극(4,5)과 함께 방전을 일으키는 어드레스 전극(7)과, 상기 제 1, 제 2 서스테인 전극(4,5) 사이의 상기 유전층(6) 밑에 형성되어 상기 제 1, 제 2 서스테인 전극(4,5) 간의 방전 거리를 연장하는 내부 격벽(111)과, 상기 방전 공간의 내면에 형성되어 각 셀의 방전시 적,녹,청(R,G,B)의 가시광을 각각 방출하는 형광층(112)으로 구성된다.One embodiment of the present invention, the front substrate (1) that is the display surface of the image, the back substrate (2) positioned in parallel with a predetermined distance between the front substrate 1 and the front substrate (1) And a partition wall 3 formed between the rear substrate 2 and a rear surface 2 of the front substrate 1 to form a discharge space in which a rare gas according to luminescence characteristics is to be enclosed, and the rear substrate 2 of the front substrate 1. Discharge current at the time of discharging formed under the opposing surface of the first and second sustain electrodes 4 and 5 alternately arranged so as to be orthogonal to the partition walls 3 and the rear substrate 2 of the front substrate 1. The first and second sustains are formed in parallel with the barrier ribs 3 on the opposite surface of the dielectric layer 6 and the barrier ribs 3 between the barrier ribs 3 and the front substrate 1 between the barrier ribs 3. And formed under the dielectric layer 6 between the address electrode 7 causing the discharge together with the electrodes 4,5 and the first and second sustain electrodes 4,5. The inner partition 111 extending the discharge distance between the first and second sustain electrodes 4 and 5, and formed on the inner surface of the discharge space, the red, green, blue (R, G, B) of The fluorescent layer 112 emits visible light, respectively.

Description

플라즈마 표시패널의 셀 구조Cell structure of plasma display panel

본 발명은 플라즈마 표시패널(이하, "PDP"라 칭함)의 셀 구조에 관한 것으로, 특히 셀 내부의 유지 전극과 공통 전극 사이에 적어도 한 개 이상의 격벽을 설치하여 형광체의 도포 면적 및 전극간의 방전 거리를 증대시켜 휘도 특성이 향상되도록 한 PDP의 셀 구조에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a cell structure of a plasma display panel (hereinafter referred to as "PDP"). In particular, at least one barrier rib is provided between a sustain electrode and a common electrode in a cell, and the coating area of the phosphor and the discharge distance between the electrodes. The present invention relates to a cell structure of a PDP in which the luminance characteristic is increased to improve the luminance characteristic.

종래 PDP의 셀 구조는 도 1에 도시된 바와 같이, 화상의 표시면인 전면기판(1)과, 상기 전면기판(1)과 소정 거리를 사이에 두고 평행하게 위치한 배면기판(2)과, 상기 전면기판(1)과 배면기판(2) 사이에 배열 형성되어 발광 특성에 따른 희(希) 가스가 봉입될 방전 공간을 형성하는 격벽(3)과, 상기 전면기판(1) 중 배면기판(2)과의 대향면에 상기 격벽(3)과 직교하도록 교대로 배열 형성된 유지 전극(4) 및 공통 전극(5)(이하, "제 1, 제 2 서스테인 전극"이라 칭함)과, 상기 전면기판(1) 중 배면기판(2)과의 대향면 밑에 형성되어 방전시 방전 전류를 제한하는 유전층(6)과, 상기 각 격벽(3) 사이의 배면기판(2) 중 전면기판(1)과의 대향면에 상기 격벽(3)과 평행하게 형성되어 상기 제 1, 제 2 서스테인 전극(4,5)과 함께 방전을 일으키는 어드레스 전극(7)과, 상기 방전 공간의 내면에 형성되어 각 셀의 방전시 적,녹,청(R,G,B)의 가시광을 각각 방출하는 형광층(8)으로 구성되어져 있다.As shown in FIG. 1, the cell structure of the conventional PDP includes a front substrate 1 that is a display surface of an image, a rear substrate 2 that is disposed in parallel with a predetermined distance from the front substrate 1, and A partition wall 3 formed between the front substrate 1 and the rear substrate 2 to form a discharge space in which the rare gas according to the light emission characteristics is to be enclosed, and a rear substrate 2 of the front substrate 1; A sustain electrode 4 and a common electrode 5 (hereinafter referred to as " first and second sustain electrodes ") formed alternately arranged on the opposite surface to the partition 3, and the front substrate ( 1) a dielectric layer 6 formed under an opposing surface of the rear substrate 2 to limit discharge current during discharge, and facing the front substrate 1 of the rear substrates 2 between the partition walls 3; An address electrode 7 formed on a surface of the discharge space in parallel with the barrier rib 3 and causing discharge together with the first and second sustain electrodes 4 and 5; Is formed on the surface has been configured to discharge when red, green, and blue (R, G, B) fluorescent layer 8 to emit visible light of each of the individual cells.

이와 같이 구성된 PDP는 전극 사이의 방전시 나오는 자외선에 형광체를 여기시켜 가시광을 발생시키는데 이러한 구동 원리를 도 1 내지 도 3을 참조하여 설명하면 다음과 같다.The PDP configured as described above excites a phosphor to ultraviolet rays generated during discharge between electrodes to generate visible light. This driving principle will be described with reference to FIGS. 1 to 3.

먼저, 전면기판(1)과 배면기판(2)이 소정의 간격을 유지하게 하는 격벽(3)은 화소간의 크로스토오크를 방지하기 위하여 절연체로 이루어지는데 이 격벽(3)의 제작방법은 공지 기술의 프린팅 기법, 샌드 블러스팅 기법, 드라이 필림 레지스터 기법 등으로 제작된다.First, the barrier ribs 3, which allow the front substrate 1 and the rear substrate 2 to maintain a predetermined interval, are made of an insulator to prevent crosstalk between pixels. The method of manufacturing the barrier ribs 3 is known in the art. It is produced by printing technique, sand blasting technique, dry film register technique, etc.

이후, 격벽(3)의 주변부를 실링액으로 봉착하면 전면기판(1)과 배면기판(2) 사이에 편평 공간 즉, 방전 공간이 형성된다.Thereafter, when the peripheral portion of the partition 3 is sealed with a sealing liquid, a flat space, that is, a discharge space is formed between the front substrate 1 and the rear substrate 2.

그리고, 방전 공간에는 발광 특성에 따라 원하는 희(希) 가스가 봉입되는데 주로 직류형 플라즈마는 헬륨-제논 기체가 사용됨과 아울러 교류형 플라즈마는 네온-제논 기체가 사용된다.In addition, a desired gas is sealed in the discharge space according to the light emission characteristics. In general, a helium-xenon gas is used for the direct current plasma, and a neon-xenon gas is used for the alternating current plasma.

또한, 한 개의 셀 구성시 직시형의 경우에는 전면에 형광체를 도포하여 형광층(8)을 형성하고, 반사형의 경우에는 좌·우면 및 하면에 형광체를 도포하여 형광층(8)을 형성한다.In the case of the direct cell type, the fluorescent layer 8 is formed by applying a phosphor to the entire surface of the direct cell type, and the fluorescent layer 8 is formed by applying the fluorescent material to the left, right and lower surfaces of the reflective type. .

한편, 이렇게 제작된 셀의 구동은 전면기판(1)에 설치된 제 1, 제 2 서스테인 전극(4,5)과 배면기판(2)에 설치된 어드레스 전극(7)에 전압을 인가하면 방전 공간에 주입된 희 가스가 여기화된 후 다시 기저 상태로 천이하면서 진공 자외선이 발생된다.On the other hand, the driving of the cell manufactured as described above is injected into the discharge space when voltage is applied to the first and second sustain electrodes 4 and 5 provided on the front substrate 1 and the address electrode 7 provided on the back substrate 2. After the excited rare gas is excited, it transitions back to the ground state and vacuum ultraviolet rays are generated.

그러면, 진공 자외선에 의하여 셀 내부에 형성된 형광층(8)이 여기되어 가시광이 발생되고, 이 가시광이 이용되어 화면에 원하는 화상이 표시되는데, 화소의 계조를 구현하는데 있어서는 단위 시간당 방전 회수를 통해 계조가 구현된다.Then, the fluorescent layer 8 formed inside the cell is excited by the vacuum ultraviolet rays to generate visible light, and the visible light is used to display a desired image on the screen. Is implemented.

즉, 하나의 화소는 R,G,B 세 개의 방전 셀로 이루어는데 일예로 256 계조의 경우 매 프레임마다 각 방전 셀의 방전 회수를 0∼255회로 나누어 방전시키면 방전 회수에 따라 밝기가 달라져 256 계조가 구현된다.That is, one pixel is composed of three discharge cells of R, G, and B. For example, in the case of 256 gray levels, if the number of discharges of each discharge cell is divided by 0 to 255 times every frame, the brightness varies depending on the number of discharges. Is implemented.

이때, 각 셀의 내부에서 선택적으로 일어나는 방전의 종류로는 최초의 방전을 위한 어드레스 방전과 방전 셀의 방전을 유지시키는 서스테인 방전 및 방전 셀의 유지를 멈추게하는 소거 방전으로 이루어진다.At this time, the types of discharges selectively generated inside each cell include an address discharge for the first discharge, a sustain discharge for holding the discharge of the discharge cell, and an erase discharge for stopping the holding of the discharge cell.

여기서, 배면기판(2)의 어드레스 전극(7)과 전면기판(1)의 제 1, 제 2 서스테인 전극(4,5)간의 어드레스 방전으로 방전 공간 내부에 이전에 없던 벽전하가 제 1, 제 2 서스테인 전극(4,5) 근처의 유전층(6)에 형성되고, 전면기판(1)의 제 1, 제 2 서스테인 전극(4,5) 간의 서스테인 방전으로 유지된다.Here, the first and second wall charges in the discharge space are not discharged due to the address discharge between the address electrode 7 of the rear substrate 2 and the first and second sustain electrodes 4 and 5 of the front substrate 1. It is formed in the dielectric layer 6 near the two sustain electrodes 4 and 5 and maintained by the sustain discharge between the first and second sustain electrodes 4 and 5 of the front substrate 1.

일예로, 각 전극(4,5,7)에 도 2에 도시된 구동 파형이 인가될 때 (가) 내지 (아)지점에서 벽전하의 진행 상태는 도 3에 도시된 (가) 내지 (아)상태를 나타낸다.For example, when the driving waveform shown in FIG. 2 is applied to each of the electrodes 4, 5, and 7, the progress of the wall charge at the points (a) to (a) is shown in (a) to (ah). Indicates the status.

상술하면, (가)상태 이전에는 방전 셀에 벽전하는 없는 상태이다. (가)지점에서 어드레스 전극(7)과 제 1 서스테인 전극(4)사이에서 어드레스 방전이 일어나면 (나)지점에서 어드레스 방전후 셀 내부에 벽전하가 형성된다.In detail, before the (a) state, there is no wall charge in the discharge cell. If address discharge occurs between the address electrode 7 and the first sustain electrode 4 at the point (A), wall charges are formed inside the cell after the address discharge at the point (B).

이때, 벽전하의 대부분은 제 1, 제 2 서스테인 전극(4,5)에 형성된다. 어드레스 전극(7)에 가해지는 써넣기 펄스는 2㎲이상의 폭을 가지며, 이는 벽전하를 형성하기 위한 시간이 된다.At this time, most of the wall charges are formed in the first and second sustain electrodes 4 and 5. The write pulse applied to the address electrode 7 has a width of 2 s or more, which is time for forming wall charges.

그리고, (다)지점에서 제 1, 제 2 서스테인 전극(4,5)사이에 서스테인 방전이 일어나고, (라)지점에서 서스테인 방전후 벽전하는 (나)지점에서 나타난 벽전하가 반대로 형성된 것으로 나타난다.Then, sustain discharge occurs between the first and second sustain electrodes 4 and 5 at the point (C), and wall charges appearing at the point (B) are reversed after the sustain discharge at the point (D).

이때, 각 전극(4,5,7)의 서스테인 전압 차이는 어드레스 전극(7)과 제 1 서스테인 전극(4)사이의 써넣기 전압 차이보다 낮은 전압을 사용할 수 있다. 이는 유전층(6)에 형성된 벽전하 때문이다. 이것이 바로 메모리 효과이며, 벽전하가 형성되어 있지 않은 셀에서는 서스테인 방전이 일어나지 않는다.At this time, the sustain voltage difference of each of the electrodes 4, 5, and 7 may use a voltage lower than the difference of the writing voltage between the address electrode 7 and the first sustain electrode 4. This is due to the wall charges formed in the dielectric layer 6. This is a memory effect, and sustain discharge does not occur in cells in which wall charges are not formed.

이후의, (마)지점과 (바)지점은 서스테인 펄스에 의한 서스테인 방전을 나타내며, 벽전하는 (라)지점의 반대가 된다.Subsequently, point (e) and point (b) indicate sustain discharge by the sustain pulse, and the wall charge is opposite to the point (d).

따라서, 한 서스테인 주기는 (다)지점에서 (바)지점까지이고, 한 서스테인 주기 동안 방전 회수는 2회가 된다.Thus, one sustain period is from point (C) to point (B), and the number of discharges is twice during one sustain period.

아울러, 소거 방전은 (사)지점에서 일어나고, 소거 방전은 펄스 폭이 1㎲이하이며, 펄스 높이도 서스테인 전압보다 낮다. 이 펄스에 의해 제 1, 제 2 서스테인 전극(4,5)간은 방전을 일으키나 벽전하를 형성할 시간이 없어 (아)지점에서 벽전하가 없는 셀이되고, 이 벽전하가 없는 셀에는 서스테인 펄스를 가해도 방전이 일어나지 않는다.In addition, the erase discharge occurs at the point (4), the erase discharge has a pulse width of 1 m or less, and the pulse height is lower than the sustain voltage. This pulse causes the discharge between the first and second sustain electrodes 4 and 5, but there is no time to form wall charges. Thus, the cell is free of wall charges at the point (A). The discharge does not occur even when a pulse is applied.

그러나, 상기와 같은 PDP는 브라운관에 비하여 휘도 특성이 크게 떨어지는데, 이러한 이유로는 방전 영역으로 네가티브 글로우 영역을 이용함에 따라 자외선 발생 강도는 강하지만 발생폭이 적어 절대량에 있어서는 양광주 영역에 비하여 작은 양의 진공 자외선을 방출하기 때문이다.However, such PDPs have significantly lower luminance characteristics than CRTs. For this reason, the use of the negative glow region as a discharge region results in a strong UV generation intensity, but a small generation width. It emits vacuum ultraviolet rays.

그러므로, 휘도 특성을 향상시키기 위한 방안으로 구동 전압을 상승시켜 진공 자외선의 방출량을 증대시키는 방안이 검토될 수 있겠으나 이 경우에는 주변 회로를 구현함에 있어서 코스트가 상승됨과 아울러 PDP의 급격한 수명 저하를 야기하는 문제점이 있었다.Therefore, a method of increasing the driving voltage to increase the emission of vacuum ultraviolet rays may be considered as a method for improving the luminance characteristics. In this case, however, the cost increases in implementing the peripheral circuit and causes a sudden decrease in the lifetime of the PDP. There was a problem.

따라서, 각 셀의 방전시 방전 거리를 증대시키거나 방전 공간 내부에서 가시광을 방출하는 형광체의 도포 면적을 증대시켜 휘도 특성이 향상되게 하기 위한 PDP의 셀 구조 개발이 절실한 연구 과제로 부각되었다.Therefore, the development of the cell structure of the PDP to increase the discharge distance during the discharge of each cell or to increase the coating area of the phosphor that emits visible light in the discharge space to improve the luminance characteristics has been an urgent research problem.

따라서 본 발명은 상기한 종래의 문제점 및 연구 과제를 해결하기 위해 제안한 것으로서, 셀 내부의 두 서스테인 전극 사이에 적어도 한 개 이상의 격벽을 설치하여 형광체의 도포 면적 및 전극간의 방전 거리를 증대시켜 휘도 특성이 향상되도록 한 PDP의 셀 구조를 제공하는데 그 목적이 있다.Therefore, the present invention has been proposed to solve the above-mentioned problems and research problems, and at least one partition wall is provided between two sustain electrodes in the cell to increase the coating area of the phosphor and the discharge distance between the electrodes, thereby improving luminance characteristics. It is an object of the present invention to provide a cell structure of a PDP that is improved.

이러한 목적을 달성하기 위한 본 발명의 기술적 수단은, 서로 평행을 이루며 결합되는 두 개의 기판과, 이 기판 사이에 배열되어 방전 공간을 형성하는 격벽과, 기판중 일측기판상에 격벽과 교차되도록 쌍을 이루며 배열된 복수의 서스테인 전극과, 일측기판상에 형성되어 방전시 방전 전류를 제한하는 유전층과, 기판중 타측기판상에 격벽과 평행하게 형성되어 복수의 서스테인 전극과 함께 방전을 일으키는 어드레스 전극과, 방전 공간 내 복수의 서스테인 전극쌍 사이에 적어도 한 개 이상 형성되어 서스테인 전극 간의 방전 거리를 연장하는 내부 격벽과, 방전 공간의 내면에 형성되어 셀의 방전시 가시광을 방출하는 형광층으로 이루어짐을 특징으로 한다.The technical means of the present invention for achieving this object is a pair of two substrates that are coupled in parallel to each other, a partition wall arranged between the substrates to form a discharge space, and a pair so as to intersect the partition wall on one of the substrates A plurality of sustain electrodes arranged in a row, a dielectric layer formed on one substrate to limit discharge current during discharge, an address electrode formed in parallel with a partition on the other substrate of the substrate to generate a discharge together with the plurality of sustain electrodes; At least one of the plurality of sustain electrode pairs in the discharge space is formed to extend the discharge distance between the sustain electrodes and a fluorescent layer formed on the inner surface of the discharge space to emit visible light when the cell is discharged. do.

도 1은 종래 플라즈마 표시패널의 셀 구조도.1 is a cell structure diagram of a conventional plasma display panel.

도 2는 도 1에 도시된 각 전극에 인가되는 구동 파형의 예시도.FIG. 2 is an exemplary view of a drive waveform applied to each electrode shown in FIG. 1. FIG.

도 3은 도 2에 도시된 구동 파형에 따른 해당 셀의 벽전하 진행 상태도.3 is a wall charge progress diagram of a corresponding cell according to the driving waveform shown in FIG. 2.

도 4는 본 발명의 제 1 실시예에 의한 플라즈마 표시패널의 셀 구조도.4 is a cell structure diagram of a plasma display panel according to a first embodiment of the present invention;

도 5는 본 발명의 제 2 실시예에 의한 플라즈마 표시패널의 셀 구조도.5 is a cell structure diagram of a plasma display panel according to a second embodiment of the present invention;

*** 도면의 주요 부분에 대한 부호의 설명 ****** Explanation of symbols for the main parts of the drawing ***

1 : 전면기판 2 : 배면기판1: Front board 2: Back board

3 : 격벽 4 : 유지 전극(제1서스테인 전극)3: bulkhead 4: sustain electrode (first sustain electrode)

5 : 공통 전극(제2서스테인 전극) 6 : 유전층5 common electrode (second sustain electrode) 6 dielectric layer

7 : 어드레스 전극 8,112,122 : 형광층7: address electrode 8,112,122: fluorescent layer

111,121a,121b,121c : 내부 격벽111,121a, 121b, 121c: Internal bulkhead

이하, 본 발명을 첨부한 도면에 의거하여 설명하면 다음과 같다.Hereinafter, the present invention will be described with reference to the accompanying drawings.

도 4는 본 발명의 제 1 실시예에 의한 PDP의 셀 구조도를 나타낸 것으로서, 화상의 표시면인 전면기판(1)과, 상기 전면기판(1)과 소정 거리를 사이에 두고 평행하게 위치한 배면기판(2)과, 상기 전면기판(1)과 배면기판(2) 사이에 배열 형성되어 발광 특성에 따른 희(希) 가스가 봉입될 방전 공간을 형성하는 격벽(3)과, 상기 전면기판(1) 중 배면기판(2)과의 대향면에 상기 격벽(3)과 직교하도록 교대로 배열 형성된 제 1, 제 2 서스테인 전극(4,5)과, 상기 전면기판(1) 중 배면기판(2)과의 대향면 밑에 형성되어 방전시 방전 전류를 제한하는 유전층(6)과, 상기 각 격벽(3) 사이의 배면기판(2) 중 전면기판(1)과의 대향면에 상기 격벽(3)과 평행하게 형성되어 상기 제 1, 제 2 서스테인 전극(4,5)과 함께 방전을 일으키는 어드레스 전극(7)과, 상기 제 1, 제 2 서스테인 전극(4,5) 사이의 상기 유전층(6) 밑에 형성되어 상기 제 1, 제 2 서스테인 전극(4,5) 간의 방전 거리를 연장하는 내부 격벽(111)과, 상기 방전 공간의 내면에 형성되어 각 셀의 방전시 적,녹,청(R,G,B)의 가시광을 각각 방출하는 형광층(112)으로 구성되어져 있다.4 shows a cell structure diagram of a PDP according to a first embodiment of the present invention, in which a front substrate 1, which is a display surface of an image, and a rear substrate positioned in parallel with a predetermined distance from the front substrate 1 are shown. (2), a partition wall (3) which is arranged between the front substrate (1) and the rear substrate (2) to form a discharge space in which a rare gas according to the light emission characteristics is to be enclosed, and the front substrate (1). And first and second sustain electrodes 4 and 5 alternately arranged on the opposite surface of the rear substrate 2 so as to be orthogonal to the partition wall 3, and the rear substrate 2 of the front substrate 1. A dielectric layer 6 formed under an opposing surface of the diaphragm to limit a discharge current during discharge, and on the opposing surface of the rear substrate 2 between the barrier ribs 3 and the front substrate 1; An address electrode 7 formed in parallel to cause discharge together with the first and second sustain electrodes 4 and 5 and the first and second sustain electrodes 4 and 5. An internal partition 111 formed below the dielectric layer 6 to extend the discharge distance between the first and second sustain electrodes 4 and 5, and formed on an inner surface of the discharge space to generate a discharge time of each cell; The fluorescent layer 112 emits visible light of green and blue (R, G, B), respectively.

이와 같이 구성된 본 발명의 제 1 실시예에 의한 PDP 셀의 동작 및 작용 효과를 첨부한 도면 도 4를 참조하여 설명하면 다음과 같다.Referring to Figure 4 attached to the operation and effect of the PDP cell according to the first embodiment of the present invention configured as described above are as follows.

먼저, 종래 기술과 동일하게 전면기판(1)과 배면기판(2)이 소정의 간격을 유지하게 하는 격벽(3)은 화소간의 크로스토오크를 방지하기 위하여 절연체를 사용하는데 이 격벽(3)의 제작방법은 공지 기술의 프린팅 기법, 샌드 블러스팅 기법, 드라이 필림 레지스터 기법 등으로 제작한다.First, as in the prior art, the barrier rib 3 for maintaining the predetermined distance between the front substrate 1 and the rear substrate 2 uses an insulator to prevent crosstalk between pixels. The method is manufactured by the known printing technique, sand blasting technique, dry film register technique, or the like.

그리고, 전면기판(1)의 배면기판(2)과의 대향면 밑에 형성된 유전층(6) 밑 중 제 1, 제 2 서스테인 전극(4,5) 사이에 제 1, 제 2 서스테인 전극(4,5) 간의 방전 거리를 연장하는 내부 격벽(111)을 형성하되 격벽(3)의 제작방법과 동일한 방법을 사용함과 아울러 배면기판(2)과는 소정 거리가 이격되게 제작한다.The first and second sustain electrodes 4 and 5 are disposed between the first and second sustain electrodes 4 and 5 under the dielectric layer 6 formed under the opposite surface of the front substrate 1 to the rear substrate 2. The inner partition 111 is formed to extend the discharge distance between the shells, but the same method as the method of manufacturing the partition 3 is used, and the predetermined distance is separated from the rear substrate 2.

이후, 격벽(3)의 주변부를 실링액으로 봉착하여 전면기판(1)과 배면기판(2) 사이에 편평 공간 즉, 방전 공간을 형성한다.Thereafter, the peripheral portion of the partition wall 3 is sealed with a sealing liquid to form a flat space, that is, a discharge space between the front substrate 1 and the rear substrate 2.

그리고, 방전 공간에는 발광 특성에 따라 희(希) 가스가 봉입하는데 직류형 플라즈마는 헬륨-제논 기체를 사용함과 아울러 교류형 플라즈마는 네온-제논 기체를 사용한다.In addition, a rare gas is enclosed in the discharge space according to the light emission characteristics. The direct current plasma uses helium-xenon gas, and the alternating plasma uses neon-xenon gas.

또한, 한 개의 셀 구성시 직시형의 경우에는 전면에 형광체를 도포하여 형광층(112)을 형성하고, 반사형의 경우에는 배면기판(2) 중 전면기판(1)과의 대향면 과 어드레스 전극(7) 위와 격벽(3)의 내측면 및 내부 격벽(111)의 표면에 형광체를 도포하여 형광층(112)을 형성한다.In the case of a direct cell type, the fluorescent layer 112 is formed by applying a phosphor on the entire surface of the direct cell type. In the reflective type, the opposite surface of the rear substrate 2 and the address electrode of the front substrate 1 are formed. (7) The fluorescent layer 112 is formed by applying a phosphor on the upper side and the inner surface of the partition 3 and the surface of the inner partition 111.

한편, 이렇게 제작한 셀의 구동은 전술한 종래 기술과 동일하게 전면기판(1)에 설치된 제 1, 제 2 서스테인 전극(4,5)과 배면기판(2)에 설치된 어드레스 전극(7)에 전압을 인가하면 방전 공간에 주입된 희 가스가 여기화된 후 다시 기저 상태로 천이하면서 진공 자외선이 발생되고, 이 진공 자외선에 의하여 셀 내부에 형성된 형광층(8)이 여기되어 가시광이 발생된다.On the other hand, the driving of the cell fabricated as described above is similar to the above-described conventional technique, in which the voltage is applied to the first and second sustain electrodes 4 and 5 provided on the front substrate 1 and the address electrodes 7 provided on the back substrate 2. When is applied, vacuum ultraviolet rays are generated while the rare gas injected into the discharge space is excited and then transitions back to the ground state, and the fluorescent layer 8 formed inside the cell is excited by the vacuum ultraviolet rays to generate visible light.

그러면, 이 가시광을 이용하여 화면에 원하는 화상을 표시하는데, 이러한 방전 원리와 계조 구현 방법은 도 2 및 도 3을 참조하여 설명한 종래 기술과 동일하므로 보다 상세한 설명은 생략한다.Then, a desired image is displayed on the screen by using the visible light. Since the discharge principle and the gray scale implementation method are the same as those of the related art described with reference to FIGS. 2 and 3, a detailed description thereof will be omitted.

그러나, 도 4에 도시된 본 발명의 제 1 실시예에 의한 PDP의 셀 구조는 도 1에 도시된 종래의 셀 구조와 비교하면, 내부 격벽(111)으로 인하여 제 1, 제 2 서스테인 전극(4,5)간의 방전 거리 및 형광체가 도포된 형광층(112)의 면적이 증가하였음을 알 수 있다.However, compared to the conventional cell structure shown in FIG. 1, the cell structure of the PDP according to the first embodiment of the present invention shown in FIG. 4 has the first and second sustain electrodes 4 due to the internal partition 111. It can be seen that the discharge distance between and 5) and the area of the fluorescent layer 112 to which the phosphor is applied are increased.

따라서, 방전 거리의 증가로 인하여 방전 영역은 네가티브 글로우 영역뿐만 아니라 양광주 영역까지도 이용되어 방전 공간에서 발생되는 진공 자외선의 양이 증가된다.Therefore, due to the increase in the discharge distance, the discharge region is used not only in the negative glow region but also in the positive light region, thereby increasing the amount of vacuum ultraviolet rays generated in the discharge space.

그러므로, 발생되는 진공 자외선의 양이 증가됨과 동시에 형광층(112)의 도포 면적이 증가되는 중첩 효과로 단위 셀에서 발생되는 빛의 강도가 증가되어 휘도 특성이 향상된다.Therefore, the intensity of light generated in the unit cell is increased due to an overlap effect in which the amount of vacuum ultraviolet rays generated is increased and the coating area of the fluorescent layer 112 is increased, thereby improving luminance characteristics.

도 5는 본 발명의 제 2 실시예에 의한 PDP의 셀 구조도를 나타낸 것으로서, 도 4에 도시된 제 1 실시예와 제작방법 및 구동방법은 동일하나 제 1, 제 2 서스테인 전극(4,5) 사이에서 유전층(6)의 밑과 배면기판(2)에서 전면기판(1)과의 대향면에 교번으로 복수의 내부 격벽(121a,121b,121c)이 형성됨과 아울러 방전 공간 내부의 전면 또는 배면기판(2)과 격벽(3)과 어드레스 전극(7) 위 및 내부 격벽(121a,121b,121c)의 표면에 형광층(122)이 형성되어져 있다.FIG. 5 shows a cell structure diagram of a PDP according to a second embodiment of the present invention. The manufacturing method and driving method are the same as those of the first embodiment shown in FIG. 4, but the first and second sustain electrodes 4 and 5 are the same. A plurality of internal partitions 121a, 121b and 121c are alternately formed on the bottom surface of the dielectric layer 6 and on the opposite side of the front substrate 1 from the rear substrate 2, and the front or rear substrate inside the discharge space. The fluorescent layer 122 is formed on (2), the partition 3, the address electrode 7, and on the surfaces of the inner partitions 121a, 121b, 121c.

따라서, 도 1에 도시된 종래의 셀 구조는 물론이고 도 4에 도시된 본 발명의 제 1 실시예에 의한 셀 구조와 비교하더라도 제 1, 제 2 서스테인 전극(4,5)간의 방전 거리 및 형광체가 도포된 형광층(122)의 면적이 증대됨을 알 수 있다.Therefore, the discharge distance and the phosphor between the first and second sustain electrodes 4 and 5, as well as the cell structure according to the first embodiment of the present invention shown in FIG. 4 as well as the conventional cell structure shown in FIG. It can be seen that the area of the fluorescent layer 122 is coated is increased.

그러므로, 제 1 실시예와 동일한 중첩 효과 즉, 발생되는 진공 자외선의 양이 증가됨과 동시에 형광층(122)의 도포 면적이 증가됨에 따라 단위 셀에서 발생되는 빛의 강도가 증가되어 휘도 특성이 향상된다.Therefore, the same superposition effect as that of the first embodiment, that is, as the amount of vacuum ultraviolet rays generated is increased and the coating area of the fluorescent layer 122 is increased, the intensity of light generated in the unit cell is increased, thereby improving luminance characteristics. .

전술한 바와 같이, 본 발명의 기술적 요지는 셀 내부에 적어도 한 개 이상의 내부 격벽을 설치하여 방전 거리 및 형광층의 도포 면적을 증대시키는 것으로서, 도면에 도시된 제 1, 제 2 실시예에 한정되는 것이 아니라 방전 공간 내 복수의 서스테인 전극 사이에 적어도 한 개 이상 즉, 한 개 내지 복수 개의 내부 격벽을 형성함과 아울러 내부 격벽 표면에 형광체를 도포하여 파생되는 여타의 모든 실시예가 기술적 범주에 포함된다.As described above, the technical gist of the present invention is to increase the discharge distance and the coating area of the fluorescent layer by providing at least one internal partition in the cell, and is limited to the first and second embodiments shown in the drawings. Rather, all other embodiments derived from forming at least one or more, that is, one to a plurality of internal partitions between the plurality of sustain electrodes in the discharge space and applying a phosphor to the inner partition surface are included in the technical scope.

이상에서 설명한 바와 같이 본 발명은 셀 내부의 두 서스테인 전극 사이에 적어도 한 개 이상의 격벽을 설치하여 형광체의 도포 면적 및 전극간의 방전 거리를 증대시켜 휘도 특성이 향상되는 효과가 있다.As described above, the present invention has the effect of improving the luminance characteristics by providing at least one barrier rib between two sustain electrodes in the cell to increase the coating area of the phosphor and the discharge distance between the electrodes.

Claims (6)

서로 평행을 이루며 결합되는 두 개의 기판과,Two substrates coupled in parallel to each other, 상기 기판 사이에 배열되어 방전 공간을 형성하는 격벽과,Barrier ribs arranged between the substrates to form discharge spaces; 상기 기판중 일측기판상에 상기 격벽과 교차되도록 쌍을 이루며 배열된 복수의 서스테인 전극과,A plurality of sustain electrodes arranged in pairs to intersect the barrier ribs on one of the substrates; 상기 일측기판상에 형성되어 방전시 방전 전류를 제한하는 유전층과,A dielectric layer formed on the one side substrate to limit discharge current during discharge; 상기 기판중 타측기판상에 상기 격벽과 평행하게 형성되어 상기 복수의 서스테인 전극과 함께 방전을 일으키는 어드레스 전극과,An address electrode formed on the other side of the substrate in parallel with the partition wall to cause discharge together with the plurality of sustain electrodes; 상기 방전 공간 내 복수의 서스테인 전극쌍 사이에 적어도 한 개 이상 형성되어 서스테인 전극 간의 방전 거리를 연장하는 내부 격벽과,At least one internal partition formed between the plurality of sustain electrode pairs in the discharge space to extend the discharge distance between the sustain electrodes; 상기 방전 공간의 내면에 형성되어 셀의 방전시 가시광을 방출하는 형광층을 포함하여 구성된 것을 특징으로 하는 플라즈마 표시패널의 셀 구조.And a fluorescent layer formed on an inner surface of the discharge space to emit visible light when the cell is discharged. 제 1 항에 있어서,The method of claim 1, 상기 내부 격벽은 상기 복수의 서스테인 전극 사이의 상기 유전층 상에 단일개 형성되는 것을 특징으로 하는 플라즈마 표시패널의 셀 구조.And the inner partition wall is formed on the dielectric layer between the plurality of sustain electrodes in a single cell structure. 제 1 항에 있어서,The method of claim 1, 상기 내부 격벽은 상기 복수의 서스테인 전극 사이에서 상기 유전층의 밑과 상기 배면기판에서 전면기판과의 대향면에 교번으로 복수개가 형성되는 것을 특징으로 하는 플라즈마 표시패널의 셀 구조.And a plurality of inner partition walls are alternately formed between the plurality of sustain electrodes on the bottom surface of the dielectric layer and on the opposite surface of the rear substrate to the front substrate. 제 1 항 내지 제 3 항 중 어느 하나에 있어서,The method according to any one of claims 1 to 3, 상기 형광층은 상기 방전 공간 내부의 타측기판과 격벽과 어드레스 전극 위 에 형성되는 것을 특징으로 하는 플라즈마 표시패널의 셀 구조.And the fluorescent layer is formed on the other substrate, the partition wall and the address electrode in the discharge space. 제 1 항 내지 제 3 항 중 어느 하나에 있어서,The method according to any one of claims 1 to 3, 상기 형광층은 상기 방전 공간 내부의 타측기판과 격벽과 어드레스 전극 위 및 상기 내부 격벽 표면에 형성되는 것을 특징으로 하는 플라즈마 표시패널의 셀 구조.And the fluorescent layer is formed on the other substrate, the partition wall and the address electrode in the discharge space, and on the surface of the inner partition wall. 제 1 항 내지 제 3 항 중 어느 하나에 있어서,The method according to any one of claims 1 to 3, 상기 형광층은 상기 방전 공간 내부의 전체면에 형성되는 것을 특징으로 하는 플라즈마 표시패널의 셀 구조.And the fluorescent layer is formed on the entire surface of the discharge space.
KR1019980007958A 1998-03-10 1998-03-10 Cell structure of plasma display panel KR19990074400A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019980007958A KR19990074400A (en) 1998-03-10 1998-03-10 Cell structure of plasma display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019980007958A KR19990074400A (en) 1998-03-10 1998-03-10 Cell structure of plasma display panel

Publications (1)

Publication Number Publication Date
KR19990074400A true KR19990074400A (en) 1999-10-05

Family

ID=65909626

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980007958A KR19990074400A (en) 1998-03-10 1998-03-10 Cell structure of plasma display panel

Country Status (1)

Country Link
KR (1) KR19990074400A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100400667B1 (en) * 2001-03-24 2003-10-08 학교법인 인하학원 A display apparatus using gas discharge
KR100484101B1 (en) * 2000-02-28 2005-04-19 삼성에스디아이 주식회사 Plasma display panel having seperator sturcture in capable of enhancing the brightness thereof
KR100730130B1 (en) * 2005-05-16 2007-06-19 삼성에스디아이 주식회사 Plasma display panel

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100484101B1 (en) * 2000-02-28 2005-04-19 삼성에스디아이 주식회사 Plasma display panel having seperator sturcture in capable of enhancing the brightness thereof
KR100400667B1 (en) * 2001-03-24 2003-10-08 학교법인 인하학원 A display apparatus using gas discharge
KR100730130B1 (en) * 2005-05-16 2007-06-19 삼성에스디아이 주식회사 Plasma display panel

Similar Documents

Publication Publication Date Title
KR100424007B1 (en) Ac plasma display panel
KR100620425B1 (en) Plasma display panel
KR100637148B1 (en) Plasma display panel
KR100300858B1 (en) Plasma display panel and driving method thereof
KR100269432B1 (en) A three electrodes face discharge plasma display panel
WO2004086447A1 (en) Plasma display panel
KR19990074400A (en) Cell structure of plasma display panel
KR100700516B1 (en) Plasma Display Panel
KR100327352B1 (en) Plasma Display Panel
KR20030027436A (en) Plasma display panel
US20090146568A1 (en) Plasma display panel
KR100757420B1 (en) Plasma Display Panel and Method of Driving the same
KR100293517B1 (en) Plasma display panel and its driving method
JP2001076627A (en) Plasma display panel
KR100366939B1 (en) Electrodes in Plasma Display Panel
KR100474881B1 (en) Color plasma display panel
KR100426193B1 (en) Plasma Display Panel
KR100366941B1 (en) Plasma Display Panel And Method Of Driving The Same
KR100389020B1 (en) Plasma Display Panel
KR100353953B1 (en) Plasma Display Panel
KR100577152B1 (en) Plasma Display Panel with High Efficiency and Method of Driving The Same
KR100275314B1 (en) Plasma display panel
US20090128036A1 (en) Plasma display panel
KR100912803B1 (en) Plasma display panel
KR100400373B1 (en) Plasma Display Panel

Legal Events

Date Code Title Description
N231 Notification of change of applicant
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid