KR19990066596A - Parallel port interface circuit - Google Patents

Parallel port interface circuit Download PDF

Info

Publication number
KR19990066596A
KR19990066596A KR1019980002656A KR19980002656A KR19990066596A KR 19990066596 A KR19990066596 A KR 19990066596A KR 1019980002656 A KR1019980002656 A KR 1019980002656A KR 19980002656 A KR19980002656 A KR 19980002656A KR 19990066596 A KR19990066596 A KR 19990066596A
Authority
KR
South Korea
Prior art keywords
parallel port
peripheral device
interface circuit
port interface
interface
Prior art date
Application number
KR1019980002656A
Other languages
Korean (ko)
Inventor
김태형
Original Assignee
윤종용
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자 주식회사 filed Critical 윤종용
Priority to KR1019980002656A priority Critical patent/KR19990066596A/en
Publication of KR19990066596A publication Critical patent/KR19990066596A/en

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • G06F13/102Program control for peripheral devices where the programme performs an interfacing function, e.g. device driver

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Information Transfer Systems (AREA)

Abstract

본 발명의 병렬 포트 인터페이스 회로는 퍼스널 컴퓨터 등에 구비되는 병렬 포트를 위한 인터페이스 회로로 범용성을 갖는다. 종래에는 주변 장치의 특징에 따라 각기 다른 인터페이스 회로를 사용하므로 범용성이 없는 문제가 있었다. 그러나 본 발명의 인터페이스 회로에 의하면, 병렬 포트에 접속되는 주변 장치의 인터페이스 특징에 따라 인터페이스가 가능하다.The parallel port interface circuit of the present invention is versatile as an interface circuit for a parallel port included in a personal computer or the like. Conventionally, since different interface circuits are used according to characteristics of peripheral devices, there is a problem that there is no universality. However, according to the interface circuit of the present invention, the interface is possible depending on the interface feature of the peripheral device connected to the parallel port.

Description

병렬 포트 인터페이스 회로(PARALLEL PORT INTERFACE CIRCUIT)PARALLEL PORT INTERFACE CIRCUIT

본 발명은 병렬 포트 인터페이스 회로에 관한 것이다.The present invention relates to a parallel port interface circuit.

종래의 퍼스널 컴퓨터(Personal Computer)에 구비되는 병렬 포트(Parallel Port)는 프린터(Printer)등의 주변 장치들과의 연계를 위해 사용되었다. 이 병렬 포트를 위한 인터페이스 회로는 여러 형태로 제공되고 있다. 그러나 종래의 병렬 포트 인터페이스 회로는 주변 장치의 특성에 따라 다른 특징을 갖도록 되어 있어 범용성이 없는 문제점이 있었다.A parallel port provided in a conventional personal computer has been used for linking with peripheral devices such as a printer. Interface circuits for this parallel port are available in many forms. However, the conventional parallel port interface circuit has a problem that there is no general purpose because it has different characteristics according to the characteristics of the peripheral device.

따라서, 본 발명의 목적은 상술한 제반 문제점을 해결하기 위해 제안된 것으로서 범용성을 갖는 병렬 포트 인터페이스 회로를 제공하는데 있다.Accordingly, an object of the present invention is to provide a parallel port interface circuit having general purpose as proposed to solve the above-mentioned problems.

도 1은 본 발명의 퍼스널 컴퓨터에 구비된 병렬 포트와 이에 연결된 주변 장치를 보여주는 개략적인 블록도; 그리고1 is a schematic block diagram showing a parallel port and a peripheral device connected to the personal computer of the present invention; And

도 2는 본 발명의 실시예에 따른 병렬 포트 인터페이스 회로의 상세 회로도이다.2 is a detailed circuit diagram of a parallel port interface circuit according to an embodiment of the present invention.

*도면의 주요 부분에 대한 부호의 설명** Description of the symbols for the main parts of the drawings *

1 : 호스트 3 : 병렬 포트 인터페이스 회로1: host 3: parallel port interface circuit

5 : 주변 장치 10 : 커넥터5: peripheral device 10: connector

21, 22, 23 : 래치 30 : 멀티플렉서21, 22, 23: latch 30: multiplexer

상술한 바와 같은 본 발명의 목적을 달성하기 위한 본 발명의 특징에 의하면, 병렬 포트 인터페이스 회로는: 주변 장치의 접속을 위한 커넥터와; 상기 주변 장치의 제어를 위한 제어 신호의 출력을 위한 래치와; 상기 주변 장치와의 데이터의 입/출력을 위한 래치와; 상기 주변 장치의 모니터링을 위한 신호를 상기 주변 장치로 출력하기 위한 멀티플렉서를 포함한다.According to a feature of the invention for achieving the object of the invention as described above, a parallel port interface circuit comprises: a connector for connection of a peripheral device; A latch for outputting a control signal for controlling the peripheral device; A latch for inputting / outputting data to and from the peripheral device; And a multiplexer for outputting a signal for monitoring the peripheral device to the peripheral device.

(실시예)(Example)

이하 본 발명에 따른 실시예를 첨부된 도면을 참조하여 상세히 설명한다.Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the accompanying drawings.

도 1은 본 발명의 퍼스널 컴퓨터에 구비된 병렬 포트와 이에 연결된 주변 장치를 보여주는 개략적인 블록도이고, 도 2는 본 발명의 실시예에 따른 병렬 포트 인터페이스 회로의 상세 회로도이다.1 is a schematic block diagram showing a parallel port and a peripheral device connected to the personal computer of the present invention, Figure 2 is a detailed circuit diagram of a parallel port interface circuit according to an embodiment of the present invention.

도 1에 도시된 바와 같이, 퍼스널 컴퓨터(1)는 범용성을 갖는 인터페이스 회로(3)를 통해 주변 장치(5)에 연계된다. 상기 인터페이스 회로(3)의 상세한 구성은 도 2에 도시되어 있다.As shown in FIG. 1, the personal computer 1 is connected to the peripheral device 5 via an interface circuit 3 with general purpose. The detailed configuration of the interface circuit 3 is shown in FIG.

도 2에 도시된 바와 같이, 상기 인터페이스 회로(3)는 상기 주변 장치(5)와의 연결을 위한 커넥터(10)와, 주변 장치(5)와의 데이터 입출력을 위한 래치들(21, 22, 23)과, 멀티플렉서(30)로 구성된다. 퍼스널 컴퓨터에서 병렬 포트의 어드레스 이미 규격에 따라 정해져 있고, 이 할당된 어드레스를 이용하여 연결된 주변 장치와 인터페이스를 하게 된다.As shown in FIG. 2, the interface circuit 3 includes a connector 10 for connecting to the peripheral device 5 and latches 21, 22, and 23 for inputting and outputting data to and from the peripheral device 5. And a multiplexer 30. The address of the parallel port in the personal computer is already determined according to the standard, and the assigned address is used to interface with the connected peripheral device.

상기 래치 21, 22는 접속된 주변 장치를 제어하기 위한 것이다. 그리고 래치 23은 데이터 입출력을 위해 사용된다. 상기 멀티플렉서(30)는 사용자가 접속된 주변 장치의 모니터링을 위해 사용된다. 상기 래치 23의 OC 단자로 입력되는 신호 'Control X'는 상기 래치 21, 22의 출력들 중에서 제어 동기가 가능한 하나의 핀 으로부터 입력되는 신호이다. 즉, 상기 래치 21, 22는 주변 장치를 제어하기 위한 출력을, 상기 래치 23은 주변 장치에 연결되는 데이터 버스 출력을, 그리고 상기 멀티플렉서(30)는 주변 장치를 모니터링하기 위한 것이다. 상기 래치 21, 22는 주변 장치에 따라 필요한 제어신호 수만큼 선택하여 사용하면 된다. 이와 같은 인터페이스 회로는 적합한 인터페이스 프로그램에 의해 각 주변 장치의 특성에 적합하게 운용될 수 있다.The latches 21 and 22 are for controlling the connected peripheral device. Latch 23 is used for data input and output. The multiplexer 30 is used for monitoring the peripheral device to which the user is connected. The signal 'Control X' input to the OC terminal of the latch 23 is a signal input from one pin capable of control synchronization among the outputs of the latches 21 and 22. That is, the latches 21 and 22 are outputs for controlling the peripheral device, the latch 23 is a data bus output connected to the peripheral device, and the multiplexer 30 is for monitoring the peripheral device. The latches 21 and 22 may be selected and used as many as necessary control signals according to peripheral devices. Such an interface circuit can be operated to suit the characteristics of each peripheral device by means of a suitable interface program.

이상과 같은 본 발명에 의하면, 주변 장치의 인터페이스 특징에 따라 용이하게 적용이 가능하여 범용성을 갖는 병렬 포트 인터페이스가 가능하다.According to the present invention as described above, it is possible to easily apply according to the interface characteristics of the peripheral device is possible a parallel port interface having a versatility.

Claims (1)

병렬 포트 인터페이스 회로에 있어서:In the parallel port interface circuit: 주변 장치의 접속을 위한 커넥터와;A connector for connecting a peripheral device; 상기 주변 장치의 제어를 위한 제어 신호의 출력을 위한 래치와;A latch for outputting a control signal for controlling the peripheral device; 상기 주변 장치와의 데이터의 입/출력을 위한 래치와;A latch for inputting / outputting data to and from the peripheral device; 상기 주변 장치의 모니터링을 위한 신호를 상기 주변 장치로 출력하기 위한 멀티플렉서를 포함하는 것을 특징으로 하는 병렬 포트 인터페이스 회로.And a multiplexer for outputting a signal for monitoring the peripheral device to the peripheral device.
KR1019980002656A 1998-01-31 1998-01-31 Parallel port interface circuit KR19990066596A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019980002656A KR19990066596A (en) 1998-01-31 1998-01-31 Parallel port interface circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019980002656A KR19990066596A (en) 1998-01-31 1998-01-31 Parallel port interface circuit

Publications (1)

Publication Number Publication Date
KR19990066596A true KR19990066596A (en) 1999-08-16

Family

ID=65893303

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980002656A KR19990066596A (en) 1998-01-31 1998-01-31 Parallel port interface circuit

Country Status (1)

Country Link
KR (1) KR19990066596A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7443760B2 (en) 2005-09-29 2008-10-28 Hynix Semiconductor Inc. Multi-port memory device with serial input/output interface

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7443760B2 (en) 2005-09-29 2008-10-28 Hynix Semiconductor Inc. Multi-port memory device with serial input/output interface
US7843749B2 (en) 2005-09-29 2010-11-30 Hynix Semiconductor Inc. Multi-port memory device with serial input/output interface

Similar Documents

Publication Publication Date Title
CA2109682C (en) Multiple bus interface
KR970059947A (en) Data processing system and method for accessing external device
KR960042413A (en) Data processing system
KR19990066596A (en) Parallel port interface circuit
KR100205608B1 (en) Microcontroller developing system
US6633948B1 (en) Stackable dual mode (registered/unbuffered) memory interface cost reduction
KR100488981B1 (en) Ic circuit structure using of a gpio port
JPH06167362A (en) Master-slave switching type measuring instrument
KR970007157Y1 (en) Interface apparatus between system bus and multiple parallel port
KR100487241B1 (en) Version control method and apparatus of printed circuit board
KR0130171Y1 (en) Color emboding device
KR940012128A (en) Micro computer
KR0155684B1 (en) Data serial transferring method using microcomputer and its method
JPH02157956A (en) Input / output parallel port switching device
KR920003491Y1 (en) Printers data omission protection circuit
KR900008959Y1 (en) Input/output port transfer circuit for computer peripheral apparatus
KR0165208B1 (en) Keyboard incoding device and method thereof
JPH1097303A (en) I/o switching device of sequencer
KR970013910A (en) Computer with PnP Modem with Plug and Play Capability for Modem Reset in Modem Down due to External Communication Failure
JP2000222345A (en) Bus control circuit for personal computer
JP2001051026A (en) Electronic-circuit monitoring apparatus
JPS63150755A (en) Interface device
KR20000026480A (en) Test circuit for integrated circuit
KR19990002003A (en) System operation status display
JPH11289051A (en) Programmable controller and processor

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination