KR19990065264A - Underscanning apparatus and method for liquid crystal display - Google Patents

Underscanning apparatus and method for liquid crystal display Download PDF

Info

Publication number
KR19990065264A
KR19990065264A KR1019980000479A KR19980000479A KR19990065264A KR 19990065264 A KR19990065264 A KR 19990065264A KR 1019980000479 A KR1019980000479 A KR 1019980000479A KR 19980000479 A KR19980000479 A KR 19980000479A KR 19990065264 A KR19990065264 A KR 19990065264A
Authority
KR
South Korea
Prior art keywords
signal
output
phase locked
locked loop
horizontal
Prior art date
Application number
KR1019980000479A
Other languages
Korean (ko)
Inventor
이준호
Original Assignee
구자홍
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자 주식회사 filed Critical 구자홍
Priority to KR1019980000479A priority Critical patent/KR19990065264A/en
Publication of KR19990065264A publication Critical patent/KR19990065264A/en

Links

Abstract

본 발명은 하나의 라인 메모리를 사용하여 화면표시 동작시 화면의 중간에서 소정 라인의 정보를 건너뛰도록 주사선을 변환시킴으로써 PC 신호의 화면표시에서 가장자리 부분의 정보가 보이지 않는 것을 방지할 수 있는 액정표시장치에서의 언더 스캐닝 장치 및 그 방법( Under scanning system the method for LCD )에 관한 것으로서,The present invention uses a single line memory to convert a scanning line to skip information of a predetermined line in the middle of the screen during a screen display operation, thereby preventing the information of the edge portion from being displayed in the screen display of the PC signal. As to an under scanning device in the device and an under scanning system the method for LCD,

그 장치는 입력 비디오신호를 입력받아 외부의 쓰기(write)신호에 따라 저장을 수행하고, 외부의 읽기(read)신호에 따라 출력 비디오신호를 액정표시장치로 출력하는 라인 메모리와; 입력 수평동기 신호에 따라 상기 라인 메모리로 쓰기신호를 출력하는 쓰기신호 발생부와; 입력 수평동기 신호를 입력받아 더 낮은 주파수를 갖는 출력 수평동기 신호로 변환하여 액정표시장치로 출력하는 수평동기 변환부와; 상기 수평동기 변환부에서 출력되는 출력 수평동기 신호에 따라 상기 라인 메모리로 읽기신호를 출력하는 읽기신호 발생부를 포함하는 것을 특징으로 한다.The apparatus includes: a line memory for receiving an input video signal, storing the data according to an external write signal, and outputting an output video signal to a liquid crystal display according to an external read signal; A write signal generator for outputting a write signal to the line memory according to an input horizontal synchronization signal; A horizontal synchronous conversion unit which receives an input horizontal synchronous signal and converts it into an output horizontal synchronous signal having a lower frequency and outputs the converted horizontal synchronous signal to a liquid crystal display; And a read signal generator for outputting a read signal to the line memory according to the output horizontal sync signal output from the horizontal sync converter.

Description

액정표시장치에서의 언더 스캐닝 장치 및 그 방법Underscanning apparatus and method for liquid crystal display

본 발명은 액정표시장치에서의 언더 스캐닝 장치 및 그 방법에 관한 것으로서 특히, 액정표시장치의 표시화면을 텔레비젼 또는 컴퓨터 신호에 맞게 조절하기 위한 액정표시장치에서의 언더 스캐닝 장치 및 그 방법에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an underscanning apparatus and a method thereof in a liquid crystal display, and more particularly, to an underscanning apparatus and a method in a liquid crystal display for adjusting a display screen of a liquid crystal display to a television or a computer signal.

후면투사형 액정표시장치는 도 1에 도시된 바와 같이 액정패널(10)에 디스플레이되는 화면을 투사장치(20)를 이용하여 출사시키고, 거울(30)을 통하여 스크린(40)으로 투사하고, 사용자는 투사되는 반대방향으로 화면을 보게 된다. 이와 같이 구성한 경우 스크린(40)의 크기는 고정되어 있으므로 화면의 크기도 스크린(40)에 맞도록 표시해야 한다.As shown in FIG. 1, the rear projection type liquid crystal display emits the screen displayed on the liquid crystal panel 10 using the projection device 20, and projects the screen to the screen 40 through the mirror 30. You will see the screen in the opposite direction to which it was projected. In this case, since the size of the screen 40 is fixed, the size of the screen should also be displayed to fit the screen 40.

일반적으로 텔레비젼(TV) 화면표시의 경우는 표시화면의 가장자리 부분에서 왜곡이 나타날 수 있기 때문에 도 2의 (A)에 도시된 바와 같이 표시화면이 스크린 보다 약간 크게 하는 오버 스캐닝(over scanning)함으로써 가장자리 부분은 스크린을 통해서 보이지 않도록 한다. 한편, 컴퓨터(PC) 화면표시의 경우는 가장자리 부분까지 모두 표시하기 위해 도 2의 (B)에 도시된 바와 같이 표시화면을 스크린 보다 약간 적게 하는 언더 스캐닝(under scanning)을 한다.In general, in the case of television (TV) display, distortion may appear at the edge of the display screen. As shown in (A) of FIG. 2, the edge of the display screen is overscanned so that the display screen is slightly larger than the screen. The part should not be visible through the screen. On the other hand, in the case of a computer (PC) screen display, as shown in Fig. 2B, under scanning is performed to make the display screen slightly smaller than the screen in order to display all the edges.

이때, 음극선관(CRT)을 이용한 표시장치의 경우는 편향을 조정하여 오버 스캐닝 또는 언더 스캐닝을 수행할 수 있으나, 액정 표시장치의 경우는 각 화소의 크기가 결정되어 있기 때문에 표시화면의 크기를 임의로 변경하기 어렵다.In this case, in the case of a display device using a cathode ray tube (CRT), the overscan or underscanning may be performed by adjusting the deflection, but in the case of a liquid crystal display device, since the size of each pixel is determined, the size of the display screen may be arbitrarily selected. Difficult to change

종래 기술에 의한 후면투사형 액정표시장치에서는 TV 및 PC 화면을 모두 표시하기 위해서 두 화면을 모두 오버 스캐닝하거나 언더 스캐닝하는데, 통상적으로 TV 화면에 맞추어 오버 스캐닝을 하였다. 이는 TV 화면이 가장자리 왜곡이 발생되는 동시에 표시장치의 구성시 오차가 발생되기 때문이다.In the conventional rear-projection type liquid crystal display, both screens are over-scanned or under-scanned to display both TV and PC screens. This is because an edge distortion occurs in the TV screen and an error occurs in configuring the display device.

그러나, 상기와 같이 구성된 경우에는 PC 화면에서 스크린 상에 가장자리 부분의 정보가 표시되지 않게 되는데, PC의 경우 화면 가장자리에 메뉴 등의 중요한 정보를 표시하기 때문에 PC를 운용하기 어렵게 되는 문제점이 있다.However, in the case of the above configuration, the information of the edge portion is not displayed on the screen in the PC screen. In the case of the PC, it is difficult to operate the PC because important information such as a menu is displayed on the screen edge.

본 발명은 상기와 같은 종래 기술의 문제점을 해결하기 위하여 안출된 것으로서, 그 목적은 하나의 라인 메모리를 사용하여 화면표시 동작시 화면의 중간에서 소정 라인의 정보를 건너뛰도록 주사선을 변환시킴으로써 PC 신호의 화면표시에서 가장자리 부분의 정보가 보이지 않는 것을 방지할 수 있는 액정표시장치에서의 언더 스캐닝 장치 및 그 방법을 제공하는데 있다.SUMMARY OF THE INVENTION The present invention has been made to solve the above problems of the prior art, and an object thereof is to provide a PC signal by converting a scan line to skip information of a predetermined line in the middle of a screen during a screen display operation using one line memory. An underscanning apparatus and a method thereof in a liquid crystal display device capable of preventing the information of the edge portion from being displayed on the screen display.

도 1은 일반적인 후면투사형 액정표시장치의 구성을 나타내는 도면,1 is a view showing the configuration of a general rear projection type liquid crystal display device;

도 2는 TV 신호 및 PC 신호의 표시화면을 나타내는 도면,2 is a view showing a display screen of a TV signal and a PC signal;

도 3은 본 발명의 구성을 나타내는 블록도,3 is a block diagram showing a configuration of the present invention;

도 4는 본 발명의 동작을 나타내는 파형도.4 is a waveform diagram showing the operation of the present invention;

도면의 주요 부분에 대한 부호의 설명Explanation of symbols for the main parts of the drawings

110 : 라인 메모리 120 : 쓰기신호 발생부110: line memory 120: write signal generator

121 : 제1 위상고정루프 122 : 제1 분주기121: first phase locked loop 122: first divider

123 : 쓰기 제어부 130 : 수평동기 변환부123: writing control unit 130: horizontal synchronization converter

131 : 제2 위상고정루프 132 : 제2 분주기131: second phase locked loop 132: second divider

133 : 제3 분주기 140 : 읽기신호 발생부133: third divider 140: read signal generator

141 : 제3 위상고정루프 142 : 제4 분주기141: third phase locked loop 142: fourth divider

143 : 읽기 제어부143 read control

상기와 같은 목적을 달성하기 위한 본 발명의 제1 특징에 따르면, 입력 비디오신호를 입력받아 외부의 쓰기(write)신호에 따라 저장을 수행하고, 외부의 읽기(read)신호에 따라 출력 비디오신호를 액정표시장치로 출력하는 라인 메모리와; 입력 수평동기 신호에 따라 상기 라인 메모리로 쓰기신호를 출력하는 쓰기신호 발생부와; 입력 수평동기 신호를 입력받아 더 낮은 주파수를 갖는 출력 수평동기 신호로 변환하여 액정표시장치로 출력하는 수평동기 변환부와; 상기 수평동기 변환부에서 출력되는 출력 수평동기 신호에 따라 상기 라인 메모리로 읽기신호를 출력하는 읽기신호 발생부를 포함하는 액정표시장치에서의 언더 스캐닝 장치를 제공한다.According to a first aspect of the present invention for achieving the above object, the input video signal is received and stored according to the external write signal, and the output video signal according to the external read signal A line memory output to the liquid crystal display device; A write signal generator for outputting a write signal to the line memory according to an input horizontal synchronization signal; A horizontal synchronous conversion unit which receives an input horizontal synchronous signal and converts it into an output horizontal synchronous signal having a lower frequency and outputs the converted horizontal synchronous signal to a liquid crystal display; An underscanning apparatus in a liquid crystal display device includes a read signal generator for outputting a read signal to the line memory according to an output horizontal sync signal output from the horizontal sync converter.

이때, 상기 쓰기신호 발생부는 입력 수평동기 신호에 따라 쓰기클럭을 발생시키는 제1 위상고정루프(PLL)와, 상기 제1 위상고정루프의 쓰기클럭을 분주하여 상기 제1 위상고정루프로 피드백시켜 쓰기클럭을 변경하는 제1 분주기와, 입력 수평동기 신호와 상기 제1 위상고정루프에서 출력되는 쓰기클럭에 따라 상기 라인 메모리로 쓰기신호를 출력하는 쓰기 제어부를 포함한다.In this case, the write signal generator divides the first phase locked loop PLL generating the write clock according to the input horizontal synchronization signal and the write clock of the first phase locked loop to feed back to the first phase locked loop. And a write controller for outputting a write signal to the line memory according to an input horizontal synchronization signal and a write clock output from the first phase locked loop.

또한, 상기 수평동기 변환부는 입력 수평동기 신호를 입력받는 제2 위상고정루프와, 상기 제2 위상고정루프의 출력을 분주하여 상기 제2 위상고정루프로 피드백시켜 출력을 변경하는 제2 분주기와, 상기 제2 위상고정루프의 출력을 분주하여 출력 수평동기 신호로서 액정표시장치로 출력하는 제3 분주기를 포함한다.The horizontal synchronization converter may further include: a second phase locked loop for receiving an input horizontal sync signal; a second divider for dividing an output of the second phase locked loop and feeding it back to the second phase locked loop; And a third divider for dividing the output of the second phase locked loop and outputting the output to the liquid crystal display as an output horizontal synchronization signal.

또한, 상기 읽기신호 발생부는 상기 수평동기 변환부에서 출력되는 출력 수평동기 신호에 따라 읽기클럭을 발생시키는 제3 위상고정루프와, 상기 제3 위상고정루프의 읽기클럭을 분주하여 상기 제3 위상고정루프로 피드백시켜 읽기클럭을 변경하는 제4 분주기와, 출력 수평동기 신호와 상기 제3 위상고정루프에서 출력되는 읽기클럭에 따라 상기 라인 메모리로 읽기신호를 출력하는 읽기 제어부를 포함한다.The read signal generator divides the third phase locked loop for generating the read clock according to the output horizontal sync signal output from the horizontal sync converter and the read clock of the third phase locked loop to fix the third phase locked. And a read control unit for outputting a read signal to the line memory according to an output horizontal synchronization signal and a read clock output from the third phase locked loop.

한편, 상기와 같은 목적을 달성하기 위한 본 발명의 제2 특징에 따르면, 입력 수평동기 신호에 따라 라인 메모리에 비디오신호를 저장하는 제1 단계와, 입력 수평동기 신호를 입력받아 더 낮은 주파수를 갖는 출력 수평동기 신호로 변환하여 액정표시장치로 출력하는 제2 단계와, 상기 제2 단계에서 결정된 출력 수평동기 신호에 따라 라인 메모리에 저장된 비디오신호를 읽어서 액정표시장치로 출력하는 제3 단계로 이루어지는 액정표시장치에서의 언더 스캐닝 방법을 제공한다.On the other hand, according to the second aspect of the present invention for achieving the above object, the first step of storing the video signal in the line memory according to the input horizontal synchronous signal, and having the lower frequency by receiving the input horizontal synchronous signal A liquid crystal comprising a second step of converting an output horizontal synchronization signal to a liquid crystal display and a third step of reading a video signal stored in the line memory according to the output horizontal synchronization signal determined in the second step and outputting the video signal to the liquid crystal display; An under scanning method in a display device is provided.

이하, 본 발명의 바람직한 실시예를 첨부한 도면을 참조하여 상세히 설명한다.Hereinafter, with reference to the accompanying drawings, preferred embodiments of the present invention will be described in detail.

도 3은 본 발명에 의한 언더 스캐닝 장치의 구성을 나타내는 블록도이다.3 is a block diagram showing the configuration of an underscanning apparatus according to the present invention.

도 3을 참조하면, 입력 비디오신호를 입력받아 외부의 쓰기(write)신호에 따라 저장을 수행하고, 외부의 읽기(read)신호에 따라 출력 비디오신호를 액정표시장치로 출력하는 라인 메모리(110)와; 입력 수평동기 신호에 따라 상기 라인 메모리(110)로 쓰기신호를 출력하는 쓰기신호 발생부(120)와; 입력 수평동기 신호를 입력받아 더 낮은 주파수를 갖는 출력 수평동기 신호로 변환하여 액정표시장치로 출력하는 수평동기 변환부(130)와; 상기 수평동기 변환부(130)에서 출력되는 출력 수평동기 신호에 따라 상기 라인 메모리(110)로 읽기신호를 출력하는 읽기신호 발생부(140)를 포함하여 구성된다.Referring to FIG. 3, the line memory 110 receives an input video signal, stores the received video signal according to an external write signal, and outputs an output video signal to a liquid crystal display according to an external read signal. Wow; A write signal generator 120 outputting a write signal to the line memory 110 according to an input horizontal synchronization signal; A horizontal synchronous conversion unit 130 which receives an input horizontal synchronous signal and converts it into an output horizontal synchronous signal having a lower frequency and outputs the converted horizontal synchronous signal to a liquid crystal display; And a read signal generator 140 for outputting a read signal to the line memory 110 according to the output horizontal sync signal output from the horizontal sync converter 130.

이때, 상기 쓰기신호 발생부(120)는 입력 수평동기 신호에 따라 쓰기클럭을 발생시키는 제1 위상고정루프(121)와, 상기 제1 위상고정루프(121)의 쓰기클럭을 분주하여 상기 제1 위상고정루프(121)로 피드백시켜 쓰기클럭을 변경하는 제1 분주기(122)와, 입력 수평동기 신호와 상기 제1 위상고정루프(121)에서 출력되는 쓰기클럭에 따라 상기 라인 메모리(110)로 쓰기신호를 출력하는 쓰기 제어부(123)를 포함하여 구성된다.In this case, the write signal generator 120 divides the first phase locked loop 121 and the write clock of the first phase locked loop 121 to generate a write clock according to an input horizontal synchronization signal. The line memory 110 according to the first divider 122 for feeding back to the phase locked loop 121 to change the write clock, and the write clock output from the first horizontal locked signal 121 and the input horizontal synchronization signal. And a write control unit 123 for outputting a write signal.

또한, 상기 수평동기 변환부(130)는 입력 수평동기 신호를 입력받는 제2 위상고정루프(131)와, 상기 제2 위상고정루프(131)의 출력을 분주하여 상기 제2 위상고정루프(131)로 피드백시켜 출력을 변경하는 제2 분주기(132)와, 상기 제2 위상고정루프(131)의 출력을 분주하여 출력 수평동기 신호로서 액정표시장치로 출력하는 제3 분주기(133)를 포함하여 구성된다.In addition, the horizontal synchronization converter 130 divides the output of the second phase locked loop 131 and the second phase locked loop 131 to receive the input horizontal sync signal, and thus the second phase locked loop 131. A second divider 132 for changing the output by feeding back to the second divider, and a third divider 133 for dividing the output of the second phase locked loop 131 and outputting it as an output horizontal synchronization signal to the liquid crystal display. It is configured to include.

또한, 상기 읽기신호 발생부(140)는 상기 수평동기 변환부(130)에서 출력되는 출력 수평동기 신호에 따라 읽기클럭을 발생시키는 제3 위상고정루프(141)와, 상기 제3 위상고정루프(141)의 읽기클럭을 분주하여 상기 제3 위상고정루프(141)로 피드백시켜 읽기클럭을 변경하는 제4 분주기(142)와, 출력 수평동기 신호와 상기 제3 위상고정루프(141)에서 출력되는 읽기클럭에 따라 상기 라인 메모리(110)로 읽기신호를 출력하는 읽기 제어부(143)를 포함하여 구성된다.In addition, the read signal generator 140 may include a third phase locked loop 141 and a third phase locked loop configured to generate a read clock according to an output horizontal sync signal output from the horizontal sync converter 130. A fourth divider 142 which divides the read clock of 141 and feeds it back to the third phase locked loop 141 to change the read clock, and outputs the output horizontal sync signal and the third phase locked loop 141. The read control unit 143 outputs a read signal to the line memory 110 according to the read clock.

상기와 같이 구성된 본 발명의 동작을 첨부한 도 4의 파형도를 참조하여 상세히 설명하면 다음과 같다.When described in detail with reference to the waveform diagram of Figure 4 attached to the operation of the present invention configured as described above are as follows.

먼저, 상기 쓰기신호 발생부(120)로부터 쓰기신호가 출력되면 상기 라인 메모리(110)는 입력 수평동기 신호에 따라 비디오신호를 저장한다.First, when a write signal is output from the write signal generator 120, the line memory 110 stores a video signal according to an input horizontal synchronization signal.

그후, 상기 수평동기 변환부(130)에서는 입력 수평동기 신호를 입력받아 더 낮은 주파수를 갖는 출력 수평동기 신호로 변환하여 액정표시장치로 출력한다. 이때, 각 위상고정루프(121,131,141)의 출력 클럭주파수는 각 분주기(122,132,142)의 분주비에 따라 결정된다. 예를 들어, 입력 수평동기 주파수가 31.5㎑이고 분주비 Q가 794이면 위상고정루프(PLL)의 출력 클럭은 25㎒가 된다. 결국, 상기 수평동기 변환부(130)는 입력 수평동기 신호를 주사선 수 변환비에 따라 일정한 값으로 출력 수평동기 신호의 주파수를 바꾸어 준다.Thereafter, the horizontal synchronizing converter 130 receives the input horizontal synchronizing signal, converts the input horizontal synchronizing signal into an output horizontal synchronizing signal having a lower frequency, and outputs it to the liquid crystal display. In this case, the output clock frequencies of the phase locked loops 121, 131, and 141 are determined according to the division ratios of the dividers 122, 132, and 142. For example, if the input horizontal synchronization frequency is 31.5 kHz and the division ratio Q is 794, the output clock of the phase locked loop PLL is 25 MHz. As a result, the horizontal synchronizing converter 130 changes the frequency of the output horizontal synchronizing signal to a constant value according to the number of scanning lines.

그후, 상기 결정된 출력 수평동기 신호에 따라 상기 읽기신호 발생부(140)에서 읽기신호가 출력되면 상기 라인 메모리(110)는 저장된 비디오신호를 출력 수평동기 신호에 따라 액정표시장치로 출력한다.Thereafter, when the read signal is output from the read signal generator 140 according to the determined output horizontal sync signal, the line memory 110 outputs the stored video signal to the liquid crystal display according to the output horizontal sync signal.

그후, 액정표시장치에서는 입력되는 출력 수평동기 신호와 수직동기 신호에 따라 비디오 신호의 디스플레이를 수행한다.Thereafter, the liquid crystal display performs display of the video signal according to the input horizontal sync signal and vertical sync signal.

결국, 본 발명은 도 4에 도시된 바와 같이 입력 비디오 신호의 5개 라인 중 4개 라인 만이 출력되도록 하여 라인수를 줄임으로써 언더 스캐닝이 가능하도록 할 수 있다.As a result, according to the present invention, as shown in FIG. 4, only four lines out of five lines of the input video signal are output so that the number of lines can be reduced so that the under scanning can be performed.

PC 신호 중 VGA 그래픽 모드의 경우를 예로 들어 설명하면, VGA 신호의 수직동기 주파수는 60㎐이고 수평동기 주파수는 31.5㎑이며, 전체 수평라인수는 525 라인이다. 여기에는 실제로 화면에 표시되지 않는 블랭킹 구간이 포함되어 있고, 실제 표시되는 라인수는 480 라인이다.For example, in the case of the VGA graphics mode of the PC signal, the vertical synchronization frequency of the VGA signal is 60 Hz, the horizontal synchronization frequency is 31.5 Hz, and the total number of horizontal lines is 525 lines. This includes a blanking section that is not actually displayed on the screen, and the number of lines actually displayed is 480 lines.

상기 525 라인 중에서 중간의 소정 라인을 건너 뛰면서 500 라인만 출력하고자 하면 상기 수평동기 변환부(130)의 N을 500, M을 525로 하여 분주하면, 입력 31.5㎑의 수평동기 신호가 입력될 경우 출력동기 신호는 30㎑가 된다.If only 500 lines are to be output while skipping a predetermined line in the middle of the 525 lines, when N is divided into 500 and M is 525, the horizontal synchronization signal of 31.5 입력 is output. The synchronization signal is 30 Hz.

이때, 상기 쓰기신호 발생부(120) 및 읽기신호 발생부(140)의 위상고정루프의 분주비를 동일하게 설정하면 출력 비디오신호는 525 대 500의 비에 따라 상기 라인 메모리(110)에 21 라인을 쓰는 동안 20 라인만 읽어내고 21번째 라인은 건너뛰고 22번째 라인을 읽는다.At this time, if the division ratios of the phase locked loops of the write signal generator 120 and the read signal generator 140 are set to be the same, the output video signal is 21 lines in the line memory 110 according to the ratio of 525 to 500. Reads only the 20th line while skipping the 21st line and reads the 22nd line.

상기와 같은 동작에 의해 실제 표시되는 480 라인 중 22 라인이 줄어들어 458 라인이 화면에 표시된다. 이때, 상기 라인 메모리(110)의 쓰기동작과 읽기동작이 겹쳐지지 않도록 도 4에 도시된 바와 같이 쓰기동작을 조금 먼저 시작한다.By the above operation, 22 lines of the 480 lines actually displayed are reduced, and 458 lines are displayed on the screen. At this time, the write operation is started a little earlier as shown in FIG. 4 so that the write operation and the read operation of the line memory 110 do not overlap.

한편, TV 신호가 입력되는 경우에는 도 3의 N과 M의 분주비를 동일하게 하여 입력 주사선과 출력 주사선의 수를 동일하게 함으로써, PC 신호에 대하여만 언더 스캐닝을 실시하도록 한다.On the other hand, when the TV signal is input, the scanning ratio of N and M in Fig. 3 is the same, so that the number of input scan lines and output scan lines are the same, so that under scanning is performed only on the PC signal.

이상에서 설명한 바와 같은 본 발명의 액정표시장치에서의 언더 스캐닝 장치 및 그 방법은 PC 신호에 대하여 언더 스캐닝을 실시하도록 하기 때문에 화면표시 동작에서 가장자리 부분의 정보가 보이지 않는 것을 방지하여 PC의 원할한 운용에 도움을 줄 수 있는 효과가 있다.The underscanning apparatus and method of the liquid crystal display of the present invention as described above enable the underscanning of the PC signal, thereby preventing the information of the edge portion from being displayed in the screen display operation. There is an effect that can help.

Claims (5)

입력 비디오신호를 입력받아 외부의 쓰기(write)신호에 따라 저장을 수행하고, 외부의 읽기(read)신호에 따라 출력 비디오신호를 액정표시장치로 출력하는 라인 메모리와; 입력 수평동기 신호에 따라 상기 라인 메모리로 쓰기신호를 출력하는 쓰기신호 발생부와; 입력 수평동기 신호를 입력받아 더 낮은 주파수를 갖는 출력 수평동기 신호로 변환하여 액정표시장치로 출력하는 수평동기 변환부와; 상기 수평동기 변환부에서 출력되는 출력 수평동기 신호에 따라 상기 라인 메모리로 읽기신호를 출력하는 읽기신호 발생부를 포함하는 것을 특징으로 하는 액정표시장치에서의 언더 스캐닝 장치.A line memory for receiving an input video signal, storing the received video signal according to an external write signal, and outputting an output video signal to a liquid crystal display according to an external read signal; A write signal generator for outputting a write signal to the line memory according to an input horizontal synchronization signal; A horizontal synchronous conversion unit which receives an input horizontal synchronous signal and converts it into an output horizontal synchronous signal having a lower frequency and outputs the converted horizontal synchronous signal to a liquid crystal display; And a read signal generator for outputting a read signal to the line memory according to the output horizontal sync signal output from the horizontal sync converter. 제 1 항에 있어서,The method of claim 1, 상기 쓰기신호 발생부는 입력 수평동기 신호에 따라 쓰기클럭을 발생시키는 제1 위상고정루프(PLL)와, 상기 제1 위상고정루프의 쓰기클럭을 분주하여 상기 제1 위상고정루프로 피드백시켜 쓰기클럭을 변경하는 제1 분주기와, 입력 수평동기 신호와 상기 제1 위상고정루프에서 출력되는 쓰기클럭에 따라 상기 라인 메모리로 쓰기신호를 출력하는 쓰기 제어부를 포함하는 것을 특징으로 하는 액정표시장치에서의 언더 스캐닝 장치.The write signal generation unit divides the first phase locked loop (PLL) for generating the write clock according to the input horizontal synchronization signal and the write clock of the first phase locked loop, and feeds the write clock back to the first phase locked loop. And a write control unit for outputting a write signal to the line memory according to a first divider to change and an input horizontal synchronization signal and a write clock output from the first phase locked loop. Scanning device. 제 1 항에 있어서,The method of claim 1, 상기 수평동기 변환부는 입력 수평동기 신호를 입력받는 제2 위상고정루프와, 상기 제2 위상고정루프의 출력을 분주하여 상기 제2 위상고정루프로 피드백시켜 출력을 변경하는 제2 분주기와, 상기 제2 위상고정루프의 출력을 분주하여 출력 수평동기 신호로서 액정표시장치로 출력하는 제3 분주기를 포함하는 것을 특징으로 하는 액정표시장치에서의 언더 스캐닝 장치.The horizontal synchronous conversion unit receives a second phase locked loop for receiving an input horizontal synchronous signal, a second divider for dividing an output of the second phase locked loop and feeding it back to the second phase locked loop to change the output; And a third divider for dividing the output of the second phase locked loop and outputting the output to the liquid crystal display as an output horizontal synchronization signal. 제 1 항에 있어서,The method of claim 1, 상기 읽기신호 발생부는 상기 수평동기 변환부에서 출력되는 출력 수평동기 신호에 따라 읽기클럭을 발생시키는 제3 위상고정루프와, 상기 제3 위상고정루프의 읽기클럭을 분주하여 상기 제3 위상고정루프로 피드백시켜 읽기클럭을 변경하는 제4 분주기와, 출력 수평동기 신호와 상기 제3 위상고정루프에서 출력되는 읽기클럭에 따라 상기 라인 메모리로 읽기신호를 출력하는 읽기 제어부를 포함하는 것을 특징으로 하는 액정표시장치에서의 언더 스캐닝 장치.The read signal generator divides the third phase locked loop and the read clock of the third phase locked loop into a third phase locked loop to generate a read clock according to the output horizontal sync signal output from the horizontal sync converter. And a read control unit for outputting a read signal to the line memory according to a fourth divider for feeding back a read clock to change the read clock and an output horizontal synchronization signal and a read clock output from the third phase locked loop. Underscanning device in display. 입력 수평동기 신호에 따라 라인 메모리에 비디오신호를 저장하는 제1 단계와,A first step of storing a video signal in a line memory in accordance with an input horizontal synchronization signal; 입력 수평동기 신호를 입력받아 더 낮은 주파수를 갖는 출력 수평동기 신호로 변환하여 액정표시장치로 출력하는 제2 단계와,A second step of receiving an input horizontal synchronizing signal and converting it into an output horizontal synchronizing signal having a lower frequency and outputting the same to the liquid crystal display; 상기 제2 단계에서 결정된 출력 수평동기 신호에 따라 라인 메모리에 저장된 비디오신호를 읽어서 액정표시장치로 출력하는 제3 단계로 이루어지는 것을 특징으로 하는 액정표시장치에서의 언더 스캐닝 방법.And a third step of reading the video signal stored in the line memory and outputting the video signal stored in the line memory according to the output horizontal synchronization signal determined in the second step.
KR1019980000479A 1998-01-10 1998-01-10 Underscanning apparatus and method for liquid crystal display KR19990065264A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019980000479A KR19990065264A (en) 1998-01-10 1998-01-10 Underscanning apparatus and method for liquid crystal display

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019980000479A KR19990065264A (en) 1998-01-10 1998-01-10 Underscanning apparatus and method for liquid crystal display

Publications (1)

Publication Number Publication Date
KR19990065264A true KR19990065264A (en) 1999-08-05

Family

ID=65728616

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980000479A KR19990065264A (en) 1998-01-10 1998-01-10 Underscanning apparatus and method for liquid crystal display

Country Status (1)

Country Link
KR (1) KR19990065264A (en)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR900017400A (en) * 1988-04-30 1990-11-16 미다 가쓰시게 Color image signal processing method and apparatus therefor
JPH0746516A (en) * 1993-07-30 1995-02-14 Sanyo Electric Co Ltd Multisystem dealing liquid crystal display device
KR960006583A (en) * 1994-07-06 1996-02-23 이헌조 Screen size conversion circuit of image signal processor
KR970032060A (en) * 1995-11-10 1997-06-26 구자홍 Signal inverter
KR100237421B1 (en) * 1997-05-15 2000-01-15 구자홍 Conversion device of scanning line in the output signal of liquid crystal display device

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR900017400A (en) * 1988-04-30 1990-11-16 미다 가쓰시게 Color image signal processing method and apparatus therefor
JPH0746516A (en) * 1993-07-30 1995-02-14 Sanyo Electric Co Ltd Multisystem dealing liquid crystal display device
KR960006583A (en) * 1994-07-06 1996-02-23 이헌조 Screen size conversion circuit of image signal processor
KR970032060A (en) * 1995-11-10 1997-06-26 구자홍 Signal inverter
KR100237421B1 (en) * 1997-05-15 2000-01-15 구자홍 Conversion device of scanning line in the output signal of liquid crystal display device

Similar Documents

Publication Publication Date Title
EP0103982B2 (en) Display control device
JP4690636B2 (en) Method and apparatus for vertically locking an input video signal and an output video signal
KR0176806B1 (en) 2-picture of television
US5929924A (en) Portable PC simultaneously displaying on a flat-panel display and on an external NTSC/PAL TV using line buffer with variable horizontal-line rate during vertical blanking period
JP3257788B2 (en) Image display device
JP3488313B2 (en) Video signal processing device and composite screen projection device
US6285402B1 (en) Device and method for converting scanning
US5936677A (en) Microbuffer used in synchronization of image data
US6532042B1 (en) Clock supply device for use in digital video apparatus
CA1241433A (en) Television receiver having character generator with non-line locked clock oscillator
US6411267B1 (en) Monitor adjustment by data manipulation
US20010015769A1 (en) Sync frequency conversion circuit
KR19990065264A (en) Underscanning apparatus and method for liquid crystal display
JPH06138834A (en) Display device
JP3070333B2 (en) Image display device
US6670956B2 (en) Apparatus and method for automatically controlling on-screen display font height
WO1992020061A1 (en) Synchronizing and image positioning methods for a video display
KR100234738B1 (en) Synchronous processing apparatus for lcd projector
JP3217820B2 (en) Video synthesizing method and external synchronous display device
US6433829B1 (en) Signal processing apparatus for setting up vertical blanking signal of television set
KR100216916B1 (en) Pseudo horizontal/vertical synchronized signal generating circuit
KR100266164B1 (en) Method for emboding sync of divided picture and apparatus thereof
JPH11168639A (en) Video display device
JP2001075533A (en) Projection display device
KR200221598Y1 (en) Input mode selector of projection television

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application
J201 Request for trial against refusal decision
J801 Dismissal of trial

Free format text: REJECTION OF TRIAL FOR APPEAL AGAINST DECISION TO DECLINE REFUSAL REQUESTED 20050920

Effective date: 20051027

Free format text: TRIAL NUMBER: 2005101006256; REJECTION OF TRIAL FOR APPEAL AGAINST DECISION TO DECLINE REFUSAL REQUESTED 20050920

Effective date: 20051027