KR19990027229U - 모니터의 스포트 킬러회로 - Google Patents

모니터의 스포트 킬러회로 Download PDF

Info

Publication number
KR19990027229U
KR19990027229U KR2019970039817U KR19970039817U KR19990027229U KR 19990027229 U KR19990027229 U KR 19990027229U KR 2019970039817 U KR2019970039817 U KR 2019970039817U KR 19970039817 U KR19970039817 U KR 19970039817U KR 19990027229 U KR19990027229 U KR 19990027229U
Authority
KR
South Korea
Prior art keywords
voltage
resistor
water pipe
transistor
output
Prior art date
Application number
KR2019970039817U
Other languages
English (en)
Inventor
현철승
Original Assignee
전주범
대우전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 전주범, 대우전자 주식회사 filed Critical 전주범
Priority to KR2019970039817U priority Critical patent/KR19990027229U/ko
Publication of KR19990027229U publication Critical patent/KR19990027229U/ko

Links

Landscapes

  • Details Of Television Scanning (AREA)

Abstract

본 고안은 전압분배용 저항과 트랜지스터만을 이용하여 상기 플라이백트랜스포머로부터 출력되어 상기 수상관의 제어그리드(G1)로 인가되는 제어그리드 전압(G1전압)을 조절하므로써 상기 수상관에 나타나는 스포트를 제거하도록 된 모니터의 스포트 킬러회로에 관한 것이다.
본 고안은 마이컴(40)으로부터 뮤트(MUTE)신호가 출력되지 않을 때는 트래지스터(Q11)가 온되고 플라이백트랜스포머(60)의 G1단자로부터 출력된 G1전압이 전압분배부(52)의 제1저항(R11)과 제2저항(R21) 및 제3저항(R31)에 의해 규정치의 음(-)전압(예컨대, -50∼-60V)으로 전압분배되어 수상관(30)의 제어그리드(G1)로 인가되도록 하고, 마이컴(40)으로부터 하이레벨의 뮤트(MUTE)신호가 출력될 때는 트랜지스터(Q11)가 오프되고 G1전압이 전압분배부(52)의 제1저항(R11)과 제2저항(R21)에 의해 규정치보다 더 큰 음(-)전압으로 전압분배되어 제어그리드(G1)로 인가되도록 하므로써 수상관(30)에 발생하는 스포트를 제거하도록 되어 있다.

Description

모니터의 스포트 킬러회로(A spot killer circuit of a monitor)
본 고안은 모니터의 스포트 킬러회로에 관한 것이다.
일반적으로 모니터에 있어서, 마이컴은 비디오모드(VGA모드, SVGA모드, XGA모드 등)를 변경하거나 파워모드(OFF모드, SUSPEND모드, STAND-BY모드 등)를 변경할 때 뮤트(MUTE)신호를 출력하여, 수상관의 애노드로 고압(H.V)을 공급하기 위해 DC전원공급부로부터 출력되어 플라이백트랜스포머(FBT)의 일차권선에 유기되는 B+ 전압을 일시적으로 홀딩시킴으로써, 비디오모드나 파워모드가 변경됨에 따라서 수상관의 애노드 고압(H.V)이 순간적으로 변동되어 화면이 열화되는 것을 방지하도록 되어 있다. 또한, 상기와 같이 비디오모드나 파워모드가 변경될 때마다 수상관의 캐소드로부터 방출되어 형광면에 충돌하는 전자를 가속시키는 가속그리드의 전압이 오랫동안 유지되면 수상관에 스포트(Spot)가 나타나게 되는데, 이 스포트를 제거하기 위한 회로가 도 1에 도시된 스포트 킬러회로이다.
도 1은 종래의 스포트 킬러회로가 구비된 영상신호출력부를 도시한 도면으로서, 비디오프리앰프(10)와; 비디오파워앰프(20); 수상관(30); 마이컴(40) 및; 스포트 킬러회로(50)로 구성되어 있다. 여기서, 상기 비디오프리앰프(10)는 RGB 영상신호를 일단증폭하며, 상기 비디오파워앰프(20)는 일단증폭된 RGB 영상신호를 이단증폭하여 상기 수상관(30)의 캐소드로 인가시키고, 상기 스포트 킬러회로(50)는 마이컴(40)으로부터 하이레벨의 뮤트(MUTE)신호가 출력되면 상기 수상관(30)의 제어그리드(G1)에 음(-)의 전압을 공급하여 상기 수상관(30)에 나타나는 스포트를 제거하도록 되어 있다.
상기 스포트 킬러회로(50)의 작용을 상세히 설명하면 다음과 같다.
도 1에 도시된 바와 같이, 상기 마이컴(40)으로부터 뮤트(MUTE)신호가 출력되지 않으면 제1트랜지스터(Q1)가 오프되므로, 구동전압(+200V)이 저항 R2를 통해 제2트랜지스터(Q2)의 베이스로 인가된다. 따라서, 상기 제2트랜지스터(Q2)가 온되므로 커패시터 C1은 구동전압(+200V)에 의해 고압으로 충전된다. 이와 같이, 상기 커패시터 C1이 고압으로 충전된 상태에서 상기 마이컴(40)으로부터 뮤트(MUTE)신호가 출력되어 저항 R1을 통해 상기 제1트랜지스터(Q1)의 베이스로 입력되면 상기 제1트랜지스터(Q1)는 온되고, 상기 제2트랜지스터(Q2)는 오프된다. 또한, 상기 커패시터 C1에 충전되어 있던 고압이 방전되므로 상기 수상관(30)의 제어그리드(G1)에는 플라이백트랜스포머(FBT, 도시되어 있지 않음)로부터 공급되는 제어그리드 전압(G1전압)과 상기 커패시터 C1의 방전전압이 합쳐진 음(-)의 전압이 공급되며, 이에 따라서 비디오 모드나 파워 모드 변경시에 가속그리드에 남아있던 양(+)의 전압이 중화되므로 상기 수상관(30)에는 스포트가 나타나지 않게 된다.
하지만, 상기와 같은 스포트 킬러회로(50)는 도 1에 도시된 바와 같이, 다수의 트랜지스터(Q1,Q2)와 고압 충전용 커패시터 C1을 포함하여 구성될 뿐만 아니라, 회로를 구동시키기 위한 구동전원이 상당히 높은 값(+200V)을 나타내므로 회로 설계 비용이 비싸고 구성이 복잡하다는 단점이 있었다.
이에, 본 고안은 상기와 같은 문제점을 해결하기 위해서 전압분배용 저항과 트랜지스터만을 이용하여 상기 플라이백트랜스포머로부터 출력되어 상기 수상관의 제어그리드(G1)로 인가되는 제어그리드 전압(G1전압)을 조절하므로써 상기 수상관에 나타나는 스포트를 제거하도록 된 모니터의 스포트 킬러회로를 제공함에 그 목적이 있다.
상기와 같은 목적을 달성하기 위해서 안출된 본 고안은, 마이컴으로부터 뮤트(MUTE)신호가 출력되면 오프되는 트랜지스터 및; 플라이백트랜스포머의 G1단자에 접속되어 있는 제1저항과, 일측단이 상기 제1저항에 접속되어 있고 타측단이 수상관의 제어그리드(G1)에 접속되어 있는 제2저항 및, 일측단이 상기 트랜지스터의 컬렉터에 접속되어 있고 타측단이 상기 제1저항과 제2저항의 접속점과 연결되어 있는 제3저항으로 이루어져 있으며, 상기 트랜지스터가 온/오프됨에 따라서 상기 플라이백트랜스포머로부터 출력되어 수상관의 제어그리드(G1)로 인가되는 제어그리드 전압(G1전압)을 가변시켜 수상관에 발생하는 스포트를 제거하도록 된 전압분배부를 포함하여 구성된 것을 특징으로 한다.
상기와 같이 구성된 본 고안의 회로는, 상기 마이컴으로부터 뮤트(MUTE)신호가 출력되지 않을 때는 상기 트래지스터가 온되고 상기 플라이백트랜스포머의 G1단자로부터 출력된 G1전압이 상기 전압분배부의 제1저항과 제2저항 및 제3저항에 의해 규정치의 음(-)전압으로 전압분배되어 상기 수상관의 제어그리드(G1)로 인가되도록 하고, 상기 마이컴으로부터 하이레벨의 뮤트(MUTE)신호가 출력될 때는 상기 트랜지스터가 오프되고 상기 G1전압이 상기 전압분배부의 제1저항과 제2저항에 의해 규정치보다 더 큰 음(-)전압으로 전압분배되어 제어그리드(G1)로 인가되도록 하므로써 수상관에 발생하는 스포트를 제거하도록 되어 있다.
도 1은 종래의 스포트 킬러회로가 구비된 영상신호출력부를 도시한 도면,
도 2는 본 고안에 따른 스포트 킬러회로를 도시한 도면이다.
*도면의 주요부분에 대한 부호의 설명*
10: 비디오프리앰프 20: 비디오파워앰프
30: 수상관 40: 마이컴
50,51: 스포트 킬러회로 52: G1전압분배부
D1: 다이오드 C1: 커패시터
Q1,Q2,Q3: 트랜지스터 G1: 제어그리드
R1,R2,R11,R21,R31: 저항
이하, 첨부된 도면을 참조하여 본 고안에 따른 실시예를 상세히 설명한다.
도 2는 본 고안에 따른 스포트 킬러회로를 도시한 도면이다.
도 2에 도시된 바와 같이, 본 고안에 따른 실시예는 상기 마이컴(40)으로부터 뮤트(MUTE)신호가 출력되면 오프되는 트랜지스터(Q11) 및; 플라이백트랜스포머(60)의 G1단자에 접속되어 있는 제1저항(R11)과, 일측단이 상기 제1저항(R11)에 접속되어 있고 타측단이 상기 수상관(30)의 제어그리드(G1)에 접속되어 있는 제2저항(R21) 및, 일측단이 상기 트랜지스터(Q11)의 컬렉터에 접속되어 있고 타측단이 상기 제1저항(R11)과 제2저항(R21)의 접속점(X)과 연결되어 있는 제3저항(R31)으로 이루어져 있으며, 상기 트랜지스터(Q11)가 온/오프됨에 따라서 상기 플라이백트랜스포머(60)로부터 출력되어 상기 수상관(30)의 제어그리드(G1)로 인가되는 제어그리드 전압(G1전압)을 가변시켜 상기 수상관(30)에 발생하는 스포트를 제거하도록 된 전압분배부(52)를 포함하여 구성된다.
상기와 같이 구성된 본 고안에 따른 실시예의 작용은 다음과 같다.
상기 마이컴(40)으로부터 뮤트(MUTE)신호가 출력되지 않을 때는 상기 트랜지스터(Q11)의 이미터로 인가되는 전원전압(5V)에 의해 상기 트래지스터(Q11)가 온되고 상기 플라이백트랜스포머(60)의 G1단자로부터 출력된 G1전압이 상기 전압분배부(52)의 제1저항(R11)과 제2저항(R21) 및 제3저항(R31)에 의해 규정치의 음(-)전압(예컨대, -50∼-60V)으로 전압분배되어 상기 수상관(30)의 제어그리드(G1)로 인가된다. 이때, 상기 플라이배트랜스포머(60)의 G1단자로부터 출력되는 G1전압은 대략 -200V의 값을 가지게 되며, 상기 제1저항(R11)과 제2저항(R21) 및 제3저항(R31)의 접속점(X)에서의 전압 Vx는 다음 수학식 1에 의해 구해진다.
또한, 상기 수학식 1에 의해 구해진 전압 Vx는 상기 제2저항(R21)에 의해 전압강하되며, 최종적으로 상기 수상관(30)의 제어그리드(G1)로 인가되는 전압은 대략 -50∼-60V의 규정치를 가지게 된다.
반대로, 상기 마이컴(40)으로부터 하이레벨의 뮤트(MUTE)신호가 출력될 때는 상기 트랜지스터(Q11)가 오프되고 상기 플라이백트랜스포머(60)의 G1단자로부터 출력되는 G1전압은 상기 전압분배부(52)의 제1저항(R11)과 제2저항(R21)에 의해 규정치보다 더 큰 음(-)전압으로 전압분배되어 상기 수상관(30)의 제어그리드(G1)로 인가되며, 상기와 같이 규정치보다 더 큰 음(-)전압이 상기 수상관(30)의 제어그리드(G1)로 인가되면 가속그리드에 남아있는 양(+)의 전압이 완전히 중화되므로 상기 수상관(30)에는 스포트가 나타나지 않게 된다.
이상에서 살펴 본 바와 같이 본 고안에 따라서, 전압분배용 저항과 트랜지스터만을 이용하여 상기 플라이백트랜스포머로부터 출력되어 상기 수상관의 제어그리드(G1)로 인가되는 제어그리드 전압(G1전압)을 조절하므로써 상기 수상관에 나타나는 스포트를 제거하도록 하면, 종전의 스포트 킬러회로의 회로 설계 비용이 비싸고 구성이 복잡하다는 단점을 해소하는 효과가 있다.

Claims (1)

  1. 비디오프리앰프(10)와 비디오파워앰프(20)가 RGB 영상신호를 증폭하여 수상관(30)의 캐소드로 인가시키고, 비디오 모드와 파워 모드가 변경되어 마이컴(40)이 뮤트(MUTE)신호를 출력하면 수상관(30)에 발생하는 스포트를 제거하기 위해 제어그리드(G1)에 음(-)의 전압을 가하도록 되어 있는 스포트 킬러회로(51)가 구비된 모니터에 있어서,
    상기 마이컴(40)으로부터 뮤트(MUTE)신호가 출력되면 오프되는 트랜지스터(Q11) 및;
    플라이백트랜스포머(60)의 G1단자에 접속되어 있는 제1저항(R11)과, 일측단이 상기 제1저항(R11)에 접속되어 있고 타측단이 상기 수상관(30)의 제어그리드(G1)에 접속되어 있는 제2저항(R21) 및, 일측단이 상기 트랜지스터(Q11)의 컬렉터에 접속되어 있고 타측단이 상기 제1저항(R11)과 제2저항(R21)의 접속점(X)과 연결되어 있는 제3저항(R31)으로 이루어져 있으며, 상기 트랜지스터(Q11)가 온/오프됨에 따라서 상기 플라이백트랜스포머(60)로부터 출력되어 상기 수상관(30)의 제어그리드(G1)로 인가되는 제어그리드 전압(G1전압)을 가변시켜 상기 수상관(30)에 발생하는 스포트를 제거하도록 된 전압분배부(52)를 포함하여 구성된 것을 특징으로 하는 모니터의 스포트 킬러회로.
KR2019970039817U 1997-12-23 1997-12-23 모니터의 스포트 킬러회로 KR19990027229U (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019970039817U KR19990027229U (ko) 1997-12-23 1997-12-23 모니터의 스포트 킬러회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019970039817U KR19990027229U (ko) 1997-12-23 1997-12-23 모니터의 스포트 킬러회로

Publications (1)

Publication Number Publication Date
KR19990027229U true KR19990027229U (ko) 1999-07-15

Family

ID=69694527

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019970039817U KR19990027229U (ko) 1997-12-23 1997-12-23 모니터의 스포트 킬러회로

Country Status (1)

Country Link
KR (1) KR19990027229U (ko)

Similar Documents

Publication Publication Date Title
KR840005642A (ko) 비데오 신호 처리 시스템
KR830002170B1 (ko) 자동 휘도 제어회로
KR19990027229U (ko) 모니터의 스포트 킬러회로
CS248706B2 (en) Apparatus for sensing the current level of the black in the colour picture tube
KR920017444A (ko) 귀선소거 및 밝기 (휘도) 조절 트래킹 기능을 합체하는 rgb 비디오 증폭기
KR200145474Y1 (ko) 모니터의 자동 휘도 제한회로
KR20000037908A (ko) 스폿 킬러 회로
KR200158597Y1 (ko) 비디오 뮤트 회로
US5463289A (en) First grid muting circuit
KR100244775B1 (ko) 모니터에서 자동 휘도제한시 비디오신호 보상회로
KR960006107Y1 (ko) 제1 그리드 뮤팅회로
JPH07212679A (ja) Crtの高圧放電回路
KR100226711B1 (ko) 모니터의 비디오 신호 이득 변조회로
KR19980067994U (ko) 모니터의 스포트 킬러회로
KR100202952B1 (ko) 모니터의 캐소드 전압 안정화 장치
KR100299171B1 (ko) 모니터의 백 라스터 휘도 조절 회로
KR200224874Y1 (ko) 영상표시장치의 스폿 제거 회로
KR100277777B1 (ko) 전원 온/오프시 화면 제어 방법
KR20010103309A (ko) 모니터의 스크린 전압 가속 회로
KR20000004321A (ko) 모니터의 밝기 조절 회로
KR940002288Y1 (ko) 영상신호의 흑 레벨 보정회로
KR100190110B1 (ko) 전원 오프시 화면 밝아짐 개선회로
KR20010105695A (ko) 스포트 제거회로
KR20000013385A (ko) 디스플레이장치의 밝기보정회로
KR19990076141A (ko) 아이아이씨 제어방식에 따른 비디오 뮤트장치

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination