KR19990004967A - Bus Arbitration Circuit in Frame Relay Subscriber Board of ATM Switching System - Google Patents
Bus Arbitration Circuit in Frame Relay Subscriber Board of ATM Switching System Download PDFInfo
- Publication number
- KR19990004967A KR19990004967A KR1019970029128A KR19970029128A KR19990004967A KR 19990004967 A KR19990004967 A KR 19990004967A KR 1019970029128 A KR1019970029128 A KR 1019970029128A KR 19970029128 A KR19970029128 A KR 19970029128A KR 19990004967 A KR19990004967 A KR 19990004967A
- Authority
- KR
- South Korea
- Prior art keywords
- bus
- frame relay
- hdlc
- data
- atm
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/54—Store-and-forward switching systems
- H04L12/56—Packet switching systems
- H04L12/5601—Transfer mode dependent, e.g. ATM
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/28—Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
- H04L12/40—Bus networks
- H04L12/40052—High-speed IEEE 1394 serial bus
- H04L12/40084—Bus arbitration
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L47/00—Traffic control in data switching networks
- H04L47/50—Queue scheduling
- H04L47/62—Queue scheduling characterised by scheduling criteria
- H04L47/622—Queue service order
- H04L47/6225—Fixed service order, e.g. Round Robin
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L49/00—Packet switching elements
- H04L49/10—Packet switching elements characterised by the switching fabric construction
- H04L49/104—Asynchronous transfer mode [ATM] switching fabrics
- H04L49/105—ATM switching elements
- H04L49/106—ATM switching elements using space switching, e.g. crossbar or matrix
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/54—Store-and-forward switching systems
- H04L12/56—Packet switching systems
- H04L12/5601—Transfer mode dependent, e.g. ATM
- H04L2012/5603—Access techniques
- H04L2012/5609—Topology
- H04L2012/5613—Bus (including DQDB)
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/54—Store-and-forward switching systems
- H04L12/56—Packet switching systems
- H04L12/5601—Transfer mode dependent, e.g. ATM
- H04L2012/5678—Traffic aspects, e.g. arbitration, load balancing, smoothing, buffer management
- H04L2012/5679—Arbitration or scheduling
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Physics & Mathematics (AREA)
- Mathematical Physics (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
Abstract
본 발명은 ATM 교환기에 프레임 릴레이망을 접속하기 위한 장치에 관한 것으로, 특히 프레임 릴레이망 접속장치의 프레임 가입자 정합보드에서 버스를중재하기 위한 버스 중재기(bus arbiter)에 관한 것이다.The present invention relates to an apparatus for connecting a frame relay network to an ATM switch, and more particularly, to a bus arbiter for mediating a bus in a frame subscriber matching board of a frame relay network connecting apparatus.
이러한 본 발명은 어드레스 버스와 데이터 버스에 연결되며 HDLC 제어를 위한 HDLC 제어메모리(420), 어드레스 버스와 데이터 버스에 연결되며 ATM방식의 셀을 조립하여 패킷 데이터를 형성하기 위한 수신 패킷 메모리부(440), 어드레스 버스와 데이터 버스에 연결되며 패킷 데이터를 분할하여 ATM 셀을 형성하기 위한 송신 패킷 메모리부(470), 메모리들이 공통 연결되는 어드레스 버스 및 데이터 버스를 버퍼링하기 위한 어드레스 및 데이터 버퍼(433-1 433-2), 어드레스 및 데이터 버퍼를 통해 상기 메모리들에 연결되며, 버스요구신호로 버스사용을 요구하고, 버스 그랜트신호가 수신되면 버스 그랜트 어크신호를 제공한 후 버스 마스터가 되어 상기 메모리들을 억세스할 수 있는 복수개의 HDLC제어기(432-1∼432-4), 및 HDLC로부터 버스 요구신호가 수신되면 라운드 로빈방식으로 중재하여 특정한 HDLC의 버스 그랜트신호를 활성화하는 버스 중재기(431)를 포함한다.The present invention is connected to an address bus and a data bus, and is connected to an HDLC control memory 420 for HDLC control, and is connected to an address bus and a data bus and receives packet memory 440 for assembling ATM cells to form packet data. ), A transmission packet memory section 470 for dividing packet data to form an ATM cell, an address bus and a data buffer for buffering an address bus and a data bus to which memories are commonly connected. 1 433-2), connected to the memories via an address and data buffer, requesting the use of a bus as a bus request signal, and providing a bus grant ac signal when a bus grant signal is received, and then becoming a bus master. A plurality of accessible HDLC controllers 432-1 to 432-4, and a round low when a bus request signal is received from the HDLC. Arbitration in such a manner to a bus arbiter (431) to enable the bus grant signal for the specific HDLC.
Description
본 발명은 ATM 교환기에 프레임 릴레이망을 접속하기 위한 장치에 관한 것으로, 특히 프레임 릴레이망 접속장치의 프레임 가입자 정합보드에서 버스를 중재하기 위한 버스 중재기(bus arbiter)에 관한 것이다.The present invention relates to an apparatus for connecting a frame relay network to an ATM switch, and more particularly, to a bus arbiter for arbitrating a bus in a frame subscriber matching board of a frame relay network connection apparatus.
일반적으로 B-ISDN은 기존 서비스를 하나의 망으로 통합하기 위하여 통합망으로서 충분한 대역폭을 가지면서 기존망과 연동하는 기능이 필수적으로 요구된다. 프레임 릴레이 서비스는 각 프레임마다 착신측 주소를 가지고 전달되는 방식의 데이터 전송 서비스로서, 이러한 종류의 서비스로는 프레임 릴레이망뿐만 아니라 협대역 ISDN에서 프레임모드 베어러 서비스에서도 가능하도록 되어 있다. 이러한 프레임 릴레이망은 고속이면서 신뢰할 수 있는 공중 데이터망으로서 ATM망이 공중망으로 자리잡기 전 단계에서 북미 및 유럽에서 널리 사용되고 있으며, 국내에서도 고속 데이터 전송이 요구되고, 보안에 민감한 사설망에서 운용되어 왔다.In general, B-ISDN is required to have a function of interworking with the existing network with sufficient bandwidth as the integrated network in order to integrate the existing service into one network. The frame relay service is a data transmission service that is delivered with a destination address for each frame. This type of service is available not only for the frame relay network but also for the frame mode bearer service in narrowband ISDN. The frame relay network is a high-speed and reliable public data network, widely used in North America and Europe at the stage before the ATM network became a public network, and has been operated in a private network that requires high-speed data transmission in Korea.
프레임 릴레이망은 전송속도가 DS1급으로서 이는 ATM망의 155Mbps에 비하여 미약하며 따라서 고속의 ATM망을 백본(BACKBORN)망으로 사용하고자 ATM접속과 관련한 연구가 ITU-T 및 ATM 포럼에서 진행되고 있으며, ATM 포럼과 프레임 릴레이 포럼에서는 프레임 릴레이 서비스를 보다 간단하게 ATM과 접속하는 방법에 대하여 연구하여왔다. 이러한 연구결과로서 프레임 기반 사용자망 정합(FUNI : Frame Based User to Network Interface)와 데이터 교환 정합(DXI : Dara Exchange Interface)에 대하여 규격화가 이루어졌다.The frame relay network has DS1 transmission rate, which is weaker than 155Mbps of ATM network. Therefore, research on ATM access is being conducted in ITU-T and ATM Forum to use high-speed ATM network as backbone network. The ATM Forum and the Frame Relay Forum have studied how to connect the Frame Relay service to ATM more simply. As a result of this research, standardization has been made for Frame Based User to Network Interface (FUNI) and Data Exchange Matching (DXI).
그리고 현재 전세계 프레임 릴레이망의 약 1/2정도가 ATM의 셀방식을 이용하고 있으며, 이는 셀에 의한 효율성과 스위칭의 이점 때문이다. 이와 같이 프레임 릴레이망과 ATM망을 연동(internetworking)하기 위한 시나리오는 크게 망 연동과, 서비스 연동으로 구분될 수 있는데, 망 연동은 두 개의 프레임망을 연결할 때 ATM망을 투명 전달 개체로 이용하는 경우를 말하고, 서비스 연동은 ATM 사용자와 프레임 릴레이 사용자간에 투명하게 접속되는 경우를 말한다.Currently, about half of the world's frame relay networks use the ATM cell system because of cell efficiency and switching advantages. As such, a scenario for internetworking a frame relay network and an ATM network can be broadly classified into a network interworking and a service interworking. The network interworking uses a case where an ATM network is used as a transparent transmission entity when connecting two frame networks. In other words, service interworking refers to a case in which an ATM user and a frame relay user are transparently connected.
망 연동은 프레임 사용자 트래픽과 PVC신호 트래픽을 ATM망을 통해 투명하게 전달할 수 있게 하는 기능으로서, 연동기능이 ATM망을 기간망으로 두 개의 프레임 릴레이망을 연결시키는 기능을 제공하는 것이다. ATM망이 전송설비내에 위치하여 두 개의 프레임 릴레이망을 연결한다. 서비스 연동은 망연동과는 달리 사용자 및 신호 트래픽이 투명하게 전달되는 것은 아니며, 상호간의 프로토콜이 다른 장치간에 통신을 제공하는 일종의 프로토콜 변환기능을 갖는다. 이때 프레임 헤더내의 DLCI는 각각 ATM셀 헤더 내의 VPI/VCI, PT, CLP로 매핑/변환된다.Network interworking is a function that enables transparent transmission of frame user traffic and PVC signal traffic through an ATM network. The interworking function provides a function of connecting two frame relay networks over an ATM network as a backbone network. An ATM network is located in the transmission facility and connects two frame relay networks. Unlike network interworking, service interworking does not transmit user and signal traffic transparently, and has a kind of protocol conversion function that provides communication between devices having different protocols. At this time, the DLCI in the frame header is mapped / converted into VPI / VCI, PT, and CLP in the ATM cell header, respectively.
ATM망에서의 프레임 릴레이 서비스를 수용하는 망연동 방안으로는 ATM포럼에서 정의한 ATM 데이터 교환 인터페이스(ADXI) 및 ADXI를 근간으로 최근 정의된 FUNI등이 있고, 서비스 연동으로는 FR-NNI, FR-UNI등이 있다.Network interworking methods to accommodate frame relay service in ATM network include ATM Data Exchange Interface (ADXI) defined by ATM Forum and FUNI recently defined based on ADXI, and FR-NNI and FR-UNI as service interworking. Etc.
한편, 최근 ATM 교환기의 대부분이 프레임 릴레이를 지원하고 있으며, 사용자의 대역폭이 증가할 것에 대비하여 언채널라이즈드(unchannelized) DS1/E1이 기본적으로 사용되고 있다. 즉, ATM 이전의 프레임 릴레이 교환기에서는 대개 56/64Kpbs의 V.35인터페이스가 교환기에서 제공되었으나 그 후 채널라이즈드(Channelized) DS1/E1이 이를 대신하는 추세였다. 현재 프레임 릴레이 교환기는 내부 스위치가 대개 ATM 셀로 처리되며 STM-1 인터페이스를 가지며, 가입자 인터페이스로 ATM UNI 및 프레임 릴레이를 제공한다.On the other hand, most of the ATM switch supports frame relay, and unchannelized DS1 / E1 is basically used in order to increase user bandwidth. In other words, in the frame relay switch before ATM, V.35 interface of 56 / 64Kpbs was generally provided in the switch, but channelized DS1 / E1 has been replaced by it. Currently, frame relay exchanges have internal switches, usually treated as ATM cells, have an STM-1 interface, and provide ATM UNI and frame relay as subscriber interfaces.
ATM 교환기에서 프레임 릴레이를 수용하는 구조는 다양한데, STM-1에 해당하는 전송속도를 갖는 시스템 버스를 ATM스위치 접속의 기본단위로 한다. 접속되는 직렬 시스템 버스는 64바이트가 하나의 ATM셀을 구성한다. 이는 53바이트의 ATM셀에 3바이트의 시스템 내부 라우팅 정보와 직렬 통신시 동기를 추출하기위한 클럭동기용 8바이트가 부가된 것이다. 따라서 시스템 버스상에서는 155.52Mbps의 순수한 데이터 전송이 이루어진다.There are various structures for accommodating frame relay in an ATM switch. A system bus having a transmission rate corresponding to STM-1 is a basic unit of ATM switch connection. The serial system bus to be connected has 64 bytes of one ATM cell. This is a 53-byte ATM cell with 3 bytes of internal routing information and 8 bytes for clock synchronization to extract synchronization during serial communication. Thus, pure data transmission of 155.52 Mbps occurs on the system bus.
그런데, 이와 같이 ATM 교환기에 프레임 릴레이 가입자를 수용함에 있어서, 프레임 릴레이 가입자 보드를 구현할 때, 하나의 프레임 릴레이 가입자보드가 4개의 DS1급 링크를 수용하므로 4개의 HDLC를 사용하게 되고, 4개의 HDLC간에 버스를 중재하기 위한 기능이 필요하다.However, in accommodating the frame relay subscribers in the ATM exchange, when implementing the frame relay subscriber board, one frame relay subscriber board accommodates four DS1 level links, so four HDLCs are used, and four HDLCs are used. A function is needed to mediate the bus.
이에 본 발명은 상기와 같은 필요성을 충족시키기 위하여 안출된 것으로, ATM 교환기의 프레임 릴레이망 정합장치에서 프레임 릴레이 가입자보드를 구현할 경우 다수의 HDLC 사이에 버스사용을 중재하기 위한 버스 중재회로를 제공하는데 그 목적이 있다.Accordingly, the present invention has been made to meet the above necessity, and when implementing a frame relay subscriber board in a frame relay network matching device of an ATM switch, the present invention provides a bus arbitration circuit for arbitrating bus use between a plurality of HDLCs. There is a purpose.
상기와 같은 목적을 달성하기 위하여 본 발명의 회로는, 프레임 릴레이 가입자들을 ATM망에 접속하기 위한 프레임 릴레이 연동모듈(FRIM)이 복수개의 프레임 릴레이가입자보드(FRSA)와 하나의 다중화/역다중화보드(FMDA), 및 클럭 분배보드(FCDA)로 이루어지고, 상기 프레임 릴레이 가입자보드가 다수개의 DS1링크를 수용하도록 된 ATM교환기의 프레임 릴레이 가입자 정합장치에 있어서, 어드레스 버스와 데이터 버스에 연결되며 HDLC 제어를 위한 HDLC 제어메모리, 어드레스 버스와 데이터 버스에 연결되며 ATM방식의 셀을 조립하여 패킷 데이터를 형성하기 위한 수신 패킷 메모리부, 어드레스 버스와 데이터 버스에 연결되며 패킷 데이터를 분할하여 ATM 셀을 형성하기 위한 송신 패킷 메모리부, 상기 메모리들이 공통 연결되는 어드레스 버스 및 데이터 버스를 버퍼링하기 위한 어드레스 및 데이터 버퍼, 상기 어드레스 및 데이터 버퍼를 통해 상기 메모리들에 연결되며, 버스요구신호로 버스사용을 요구하고, 버스 그랜트신호가 수신되면 버스 그랜트 어크신호를 제공한 후 버스 마스터가 되어 상기 메모리들을 억세스할 수 있는 복수개의 HDLC제어기, 및 상기 HDLC로부터 버스 요구신호가 수신되면 라운드 로빈방식으로 중재하여 특정한 HDLC의 버스 그랜트신호를 활성화하는 버스 중재기를 포함한다.In order to achieve the above object, in the circuit of the present invention, a frame relay interworking module (FRIM) for connecting frame relay subscribers to an ATM network includes a plurality of frame relay subscriber boards (FRSA) and one multiplexing / demultiplexing board ( FMDA), and a clock distribution board (FCDA), wherein the frame relay subscriber board is configured to accommodate a plurality of DS1 links, wherein the frame relay subscriber matching device of the ATM switch is connected to an address bus and a data bus, and has HDLC control. HDLC control memory for receiving, connected to the address bus and data bus, receiving packet memory unit for assembling ATM cells to form packet data, connected to the address bus and data bus, for dividing packet data to form ATM cells Transmit packet memory unit, buffering address bus and data bus to which the memories are commonly connected Connected to the memories via an address and data buffer, the address and data buffer, requesting the use of a bus as a bus request signal, providing a bus grant ac signal when a bus grant signal is received, and then becoming a bus master. And a plurality of HDLC controllers capable of accessing memories, and a bus arbiter for arbitrating in a round robin manner to activate a bus grant signal of a specific HDLC when a bus request signal is received from the HDLC.
도 1은 본 발명이 적용되는 ATM 교환기에서 프레임 릴레이망을 접속하기 위한 프레임 릴레이 접속 모듈을 도시한 블록도,1 is a block diagram showing a frame relay connection module for connecting a frame relay network in an ATM switch to which the present invention is applied;
도 2는 도 1에 도시된 프레임 릴레이 가입자 보드의 구성을 도시한 블록도,FIG. 2 is a block diagram showing the configuration of the frame relay subscriber board shown in FIG. 1;
도 3은 본 발명이 적용되는 프레임 릴레이 가입자보드에서 제어 기능을 도시한 기능 블록도,3 is a functional block diagram illustrating a control function in a frame relay subscriber board to which the present invention is applied;
도 4는 본 발명에 따른 버스 중재회로를 도시한 세부 블록도이다.4 is a detailed block diagram illustrating a bus arbitration circuit according to the present invention.
* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings
100 : ATM 국부 스위치 서브시스템(ALS) 110 : 프레임 릴레이 접속 모듈100: ATM local switch subsystem (ALS) 110: frame relay connection module
112 : 프레임 릴레이 가입자 정합보드 114 : 다중화/역다중화보드112: frame relay subscriber registration board 114: multiplexing / demultiplexing board
116 : 클럭분배보드 120 : ATM국부 스위치116: clock distribution board 120: ATM local switch
130 : 호제어 프로세서 140 : ATM 중앙 스위치130: call control processor 140: ATM central switch
150 : OAM 프로세서150: OAM processor
202 : 버스중재부 204 : FIRL 제어부202: bus arbitration unit 204: FIRL control unit
206 : CPU 208 : IPC 메모리206: CPU 208: IPC memory
210 : HDLC 제어 메모리 212 : 패킷 메모리210: HDLC control memory 212: packet memory
214 : 송신 패킷 메모리 216 : 수신 패킷 메모리214: transmission packet memory 216: reception packet memory
218 : DS1/E1 정합부 220 : HDLC 제어부218: DS1 / E1 matching unit 220: HDLC control unit
222 : AAL5 처리부 224 : TX FIFO222: AAL5 processing unit 224: TX FIFO
226 : RX FIFO226: RX FIFO
310 : 버스 사이저 320 : HDLC제어 메모리부310: bus sizer 320: HDLC control memory
330 : HDLC 중재기 340 : SAR수신 패킷 메모리부330: HDLC arbiter 340: SAR received packet memory
350 : SAR수신 제어 메모리부 360 : SAR송신 제어 메모리부350: SAR reception control memory section 360: SAR transmission control memory section
370 : SPM송신 패킷 메모리부 431 : 버스 중재기370: SPM transmission packet memory section 431: bus arbiter
432-1∼432-4 : HDLC 433-1,433-2 : 버퍼432-1 to 432-4: HDLC 433-1,433-2: Buffer
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예를 자세히 설명하기로 한다.Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the accompanying drawings.
도 1은 본 발명이 적용되는 ATM 교환기에서 프레임 릴레이망을 접속하기 위한 프레임 릴레이 접속 모듈을 도시한 블록도이고, 도 2는 도 1에 도시된 프레임 릴레이 가입자 보드의 구성을 도시한 블록도이다. 그리고 도 3은 본 발명이 적용되는 프레임 릴레이 가입자보드의 제어기능을 도시한 기능 블록도이다.FIG. 1 is a block diagram showing a frame relay connection module for connecting a frame relay network in an ATM switch to which the present invention is applied. FIG. 2 is a block diagram showing the structure of a frame relay subscriber board shown in FIG. 3 is a functional block diagram illustrating a control function of a frame relay subscriber board to which the present invention is applied.
도 1을 참조하면, ATM 교환기는 ATM 중앙 스위치(140)와, ATM 중앙 스위치(140)에 연결되는 다수의 ATM 국부 스위치 서브시스템(100)으로 구성되고, ATM 중앙 스위치(140)에는 OAM 프로세서(150)가 연결되며, ATM 국부 스위치(120)에는 호 제어 프로세서(130)가 연결된다.Referring to FIG. 1, an ATM switch consists of an ATM central switch 140 and a plurality of ATM local switch subsystems 100 connected to the ATM central switch 140, wherein the ATM central switch 140 includes an OAM processor ( 150 is connected, the call control processor 130 is connected to the ATM local switch 120.
그리고 ATM 국부 스위치 서브시스템중에서 일부는 프레임 릴레이 연동모듈을 구비하여 프레임 릴레이 가입자를 정합할 수 있게 되어 있고, 프레임 릴레이 연동 모듈(FRIM : Frame Relay Interworking Module:110)은 16매의 프레임 릴레이 가입자 정합보드(FRSA:Frame Relay Subscriber board Assembly, 112-1∼112-16)와 1매의 다중화/역다중화보드(FMDA : Frame relay Multiplexer/Demultiplexer board Assembly,114)와 1매의 클럭 분배보드(FCDA : Frame relay Clock Distribution board Assembly,116)로 구성된다.Some of the ATM local switch subsystems are equipped with frame relay interworking modules to match frame relay subscribers, and Frame Relay Interworking Module (FRIM) 110 has 16 frame relay subscriber matching boards. (FRSA: Frame Relay Subscriber board Assembly, 112-1 ~ 112-16), 1 sheet multiplexing / demultiplexing board (FMDA: Frame relay Multiplexer / Demultiplexer board Assembly, 114) and 1 sheet clock distribution board (FCDA: Frame relay Clock Distribution board Assembly 116).
도 1을 참조하면, 프레임 릴레이 연동 모듈(FRIM : Frame Relay Interworking Module : 110)의 입출력은 시스템측으로는 망동기와 시스템 버스이며, 가입자측으로는 DS1/E1이다. 프레임 릴레이 연동 모듈(110)내에서는 프레임 릴레이를 ATM으로 연동하는 프레임 릴레이-사용자망 정합(FR-UNI) 처리기능이 수행되어 수신 프레임을 ATM 셀로 변환하고, 이러한 ATM 셀은 병렬버스를 경유하여 단순 다중화되어 시스템 버스를 통해 ATM 국부 스위치부(120)로 전송된다. 그리고 ATM 국부 스위치에 연결된 호제어 프로세서(CCCP : 130)에서 계층 3 이상의 호처리기능이 이루어진다.Referring to FIG. 1, input / output of a Frame Relay Interworking Module (FRIM) 110 is a network bus and a system bus on the system side, and DS1 / E1 on the subscriber side. In the frame relay interworking module 110, a frame relay-user network matching (FR-UNI) processing function for interworking a frame relay with an ATM is performed to convert a received frame into an ATM cell, and such an ATM cell is simply connected via a parallel bus. Multiplexed and transmitted to the ATM local switch unit 120 through the system bus. A call processing function of layer 3 or higher is performed in a call control processor (CCCP) 130 connected to an ATM local switch.
다중화/역다중화 보드(FMDA : 114)는 ATM셀을 다중화 및 역다중화하는 기능과 VME 인터페이스로 FR-UNI 기능을 제어하는 프레임 릴레이 연동 모듈(FRIM)의 마스터기능을 수행하고, 시스템 버스 인터페이스기능과 VPI/VCI 할당기능 등을 처리한다. 즉, 다중화/역다중화보드(FMDA : 114)는 프레임 가입자보드(FRSA : 112-1∼112-16)에서 셀버스를 통해 수신셀을 다중화하고, ATM 스위치에서 전송된 셀을 각각의 프레임 가입자보드(FRSA : 112-1∼112-16)로 전송하는 기능, VPI/VCI의 변환기능 및 제어계와 통신기능을 수행한다.The multiplexing / demultiplexing board (FMDA) 114 functions to multiplex and demultiplex ATM cells and to master the Frame Relay Interworking Module (FRIM), which controls the FR-UNI function through the VME interface. Handles the VPI / VCI allocation function. That is, the multiplexing / demultiplexing board (FMDA) 114 multiplexes the receiving cells through the cell bus in the frame subscriber boards (FRSA: 112-1 to 112-16), and transmits the cells transmitted from the ATM switch to each frame subscriber board. (FRSA: 112-1 ~ 112-16) to perform the function of VPI / VCI conversion and control system and communication.
클럭 분배보드(FCDA : 116)는 이중화된 시스템 클럭을 수신하여 DS1/E1에서 필요한 클럭 등을 생성하여 분배한다. 시스템 클럭은 시스템버스에서도 추출가능하며, 시스템의 안정화를 고려하여 별도의 클럭분배 체계를 갖는다. 수신클럭은 155.52x16/53 = 46.9494MHz이며, PLL을 이용하여 8KHz, 4.096MHz 등을 생성한다.The clock distribution board (FCDA) 116 receives the duplicated system clock and generates and distributes the necessary clocks in the DS1 / E1. The system clock can be extracted from the system bus and has a separate clock distribution system in consideration of system stabilization. The receive clock is 155.52x16 / 53 = 46.9494MHz and generates 8KHz, 4.096MHz, etc. using the PLL.
프레임 릴레이 가입자보드(FRSA : 112-1∼112-16)는 도 2에 도시된 바와 같이, 버스중재부(202), FIRL제어부(204), 프로세서부(CPU : 206), IPC 메모리(208), HDLC제어 메모리(210), 패킷 메모리(212), DS1/E1 정합부(218), HDLC제어부(220), AAL5 SAR부(222), 송신 선입선출버퍼(TX FIFO : 224), 수신 선입선출 버퍼(RX FIFO : 226)로 구성되어 프레임 릴레이의 프레임을 송/수신하는 기능, ATM셀을 AAL5로 변환처리하는 기능, DPRAM을 이용하여 IPC통신하는 기능등을 수행한다. 이때 하나의 프레임 릴레이 가입자보드(112-1)는 4개의 DS1/E1링크를 처리하기 위하여 4개의 DS1/E1 정합부(218)와 4개의 HDLC제어부(220)를 가지며, 하나의 HDLC제어부(220)는 HDLC 제어메모리(210)를 이용하여 32채널의 HDLC 프로토콜을 처리한다.As shown in FIG. 2, the frame relay subscriber board (FRSA) 112-1 to 112-16 includes a bus arbitration unit 202, a FIRL control unit 204, a processor unit (CPU: 206), and an IPC memory 208. HDLC control memory 210, packet memory 212, DS1 / E1 matching unit 218, HDLC control unit 220, AAL5 SAR unit 222, first-in first-out buffer (TX FIFO: 224), first-in first-out It is composed of a buffer (RX FIFO: 226) to transmit / receive the frame relay frame, convert the ATM cell to AAL5, and perform IPC communication using DPRAM. In this case, one frame relay subscriber board 112-1 has four DS1 / E1 matching units 218 and four HDLC controllers 220 to process four DS1 / E1 links, and one HDLC controller 220. ) Uses the HDLC control memory 210 to process 32 channels of HDLC protocol.
도 2를 참조하면, 프로세서부(206)는 프레임 릴레이(FR)의 데이터 링크연결자(DLCI : Data Link Connection identifier)에서 ATM의 헤더를 생성하는 기능이다. 이때 ATM의 헤더의 가상경로 식별자(VPI)는 프레임 릴레이 가입자보드(FRSA)의 16매의 보드를 구분하기 위한 4비트의 보드 아이디와, 각 보드에서 4개의 링크를 구분하기 위한 2비트 링크 아이디로 구성된다. ATM헤더의 가상채널식별자(VCI)는 31채널의 가입자를 구분하기 위한 5비트의 가입자 아이디와, DLCI 하위 10비트로 구성된다. 그리고 VPI 상위 2비트와 VCI 상위 1비트는 OAM셀과 구분하기 위하여 항시 '1'로 한다.Referring to FIG. 2, the processor unit 206 is a function of generating a header of an ATM from a data link connection identifier (DLCI) of a frame relay FR. In this case, the virtual path identifier (VPI) of the header of the ATM is a 4-bit board ID for identifying 16 boards of a frame relay subscriber board (FRSA) and a 2-bit link ID for distinguishing four links from each board. It is composed. The virtual channel identifier (VCI) of the ATM header is composed of 5 bits of subscriber ID and 10 bits of DLCI for distinguishing 31 channels of subscribers. The upper 2 bits of the VPI and the upper 1 bit of the VCI are always set to '1' to distinguish them from the OAM cell.
AAL5 SAR부(222)는 AAL5 프로토콜 데이터 유니트(PDU)를 53 바이트의 ATM셀로 분할(segmentation)하고, ATM셀을 AAL5 프로토콜 데이터 유니트(PDU)로 재조립(reassemble)하는 기능을 수행한다.The AAL5 SAR unit 222 segments the AAL5 protocol data unit (PDU) into 53-byte ATM cells, and reassembles the ATM cell into an AAL5 protocol data unit (PDU).
HDLC 제어부(220)는 타임슬롯(Time Slot)과 PDU간의 변환하는 기능을 수행하고, 버스 중재부(202 : bus arbiter)는 ALTERA의 EPM9560을 AHDL을 이용하여 로직으로 구현하였으며, 그 기능은 어드레스 디코더, HDLC제어부의 버스중재 기능, HDLC제어부, SAR기능부, CPU간의 버스 중재기능과 버스 사이즈를 제어하는 기능을 수행한다.The HDLC control unit 220 performs a function of converting between a time slot and a PDU, and the bus arbiter 202 implements ALTERA's EPM9560 as logic using AHDL, and its function is an address decoder. It also controls the bus arbitration function between the HDLC control unit, the HDLC control unit, the SAR function unit, and the CPU mediation function and bus size.
FIRL(FIFO, Interrupt, Reset, Loopback)제어부(204)는 AA5 SAR부를 구현하는 SARA칩과 송수신 FIFO간의 인터페이스, HEC 생성, 각 디바이스의 인터럽트를 CPU에 전달하는 기능, 각 소자를 리셋하는 기능, HDLC 제어기의 액션 리퀘스트신호를 생성하는 기능, 링크 상태와 CPU 상태를 표시하는 기능을 처리한다.The FIRL (FIFO, Interrupt, Reset, Loopback) control unit 204 is an interface between a SARA chip that implements an AA5 SAR unit and a transmit / receive FIFO, HEC generation, a function of transmitting an interrupt of each device to the CPU, a function of resetting each device, and an HDLC. It handles the function of generating the action request signal of the controller and displaying the link status and CPU status.
IPC 메모리(208)는 듀얼포트 다이나믹램(DPRAM)으로 구현되어 프로세서간 통신을 위해 사용되고, 송신 패킷 메모리(214)와 수신 패킷 메모리(216)는 송수신패킷의 분할 및 조립에 사용된다.The IPC memory 208 is implemented as dual port dynamic RAM (DPRAM) to be used for interprocessor communication, and the transmit packet memory 214 and the receive packet memory 216 are used to divide and assemble the transmit and receive packets.
한편, 이와 같이 구성되는 프레임 릴레이 가입자보드에서 버스 중재부의 제어기능을 살펴보면 도 3에 도시된 바와 같다. 도 3을 참조하면, HDLC중재기(330)는 클럭(cpu_clk), 리셋(reset), 리드/라이트(hdlc_rw), 버스 리퀘스트(pbr[3 : 0]), 버스 그랜트(pbg[3 : 0]), 버스 그랜트 어크(pbgack[3 : 0])신호를 통해 4개의 HDLC간 버스사용을 중재하고, HDLC 제어 메모리(HCM)부는 클럭, 리셋, 리드/라이트, 메모리팁선택신호, 버스리드라이트신호를 입력받아 HDLC제어메모리를 제어하기 위한 신호(hhcm_den, bhcm_ien, hcm_dir, hcm_oe, hcm_cs[3 : 0])를 출력한다.Meanwhile, the control function of the bus arbitration unit in the frame relay subscriber board configured as described above is illustrated in FIG. 3. Referring to FIG. 3, the HDLC mediator 330 includes a clock cpu_clk, a reset, a read / write hdlc_rw, a bus request pbr [3: 0], and a bus grant pbg [3: 0]. Mediate bus usage between four HDLCs via the bus grant arc (pbgack [3: 0]) signal, and the HDLC control memory (HCM) section includes the clock, reset, read / write, memory tip select signals, and bus lead write signals. And outputs signals (hhcm_den, bhcm_ien, hcm_dir, hcm_oe, hcm_cs [3: 0]) for controlling the HDLC control memory.
SAR수신 패킷 메모리(RPM)부(340)는 SAR 클럭, 리셋, CPU요구신호, 버스 리드라이트신호, 수신패킷요구신호, 사이클시작신호, 수신패킷 메모리어드레스, HDLC 리드/라이트신호를 입력받아 수신 패킷 메모리를 제어하기 위한 신호(rpm_ce[3 : 0], rpm_oe, rpm_we, rpm_dir, brpm_gen, hrpm_cen,rpm_ao[19 : 16], rprdy, rpgrt, rplwadr)를 발생하여 수신 패킷 메모리를 제어한다.The SAR receive packet memory (RPM) unit 340 receives a SAR clock, a reset, a CPU request signal, a bus read write signal, a receive packet request signal, a cycle start signal, a receive packet memory address, and an HDLC read / write signal. Signals for controlling the memory (rpm_ce [3: 0], rpm_oe, rpm_we, rpm_dir, brpm_gen, hrpm_cen, rpm_ao [19: 16], rprdy, rpgrt, rplwadr) are generated to control the received packet memory.
SAR송신 패킷 메모리(SPM)부(370)는 SAR 클럭, 리셋, CPU요구신호, 버스 리드라이트신호, 송신패킷 요구신호, 사이클시작신호, 송신패킷 메모리 어드레스, HDLC 리드/라이트신호를 입력받아 송신 패킷 메모리를 제어하기 위한 신호(spm_ce[3 : 0], spm_oe, spm_we, spm_dir, bspm_gen, hspm_ben, spm_ao[19 : 16], sprdy, spgrt, splwadr)를 발생하여 송신 패킷 메모리를 제어한다.The SAR transmit packet memory (SPM) unit 370 receives a SAR clock, a reset, a CPU request signal, a bus read write signal, a transmit packet request signal, a cycle start signal, a transmit packet memory address, and an HDLC read / write signal. Signals for controlling memory (spm_ce [3: 0], spm_oe, spm_we, spm_dir, bspm_gen, hspm_ben, spm_ao [19: 16], sprdy, spgrt, splwadr) are generated to control the transmission packet memory.
SAR수신 제어 메모리(RCM)부(360)는 SAR클럭, 리셋신호, CPU요구신호, 리드/라이트신호, 수신제어 메모리요구신호, 수신사이클 시작신호, 수신제어 메모리신호를 입력받아 수신제어 메모리를 제어하기 위한 신호(rcgrt, rcrdy, brcm_hen, rcm_dir, rcm_oe, rcm_we, rcm_cs[])를 발생하여 수신 제어메모리를 제어한다.The SAR reception control memory (RCM) unit 360 controls the reception control memory by receiving a SAR clock, a reset signal, a CPU request signal, a read / write signal, a reception control memory request signal, a reception cycle start signal, and a reception control memory signal. Signals (rcgrt, rcrdy, brcm_hen, rcm_dir, rcm_oe, rcm_we, rcm_cs []) are generated to control the reception control memory.
SAR송신 제어 메모리(SCM)부(360)는 SAR클럭, 리셋신호, CPU요구신호, 리드/라이트신호, 송신제어 메모리요구신호, 송신사이클 시작신호, 송신제어 메모리신호를 입력받아 송신제어 메모리를 제어하기 위한 신호(scgrt, scrdy, bscm_hen, scm_dir, scm_oe, scm_we, scm_cs[])를 발생하여 송신 제어 메모리를 제어한다.The SAR transmission control memory (SCM) unit 360 receives a SAR clock, a reset signal, a CPU request signal, a read / write signal, a transmission control memory request signal, a transmission cycle start signal, and a transmission control memory signal to control the transmission control memory. Signals (scgrt, scrdy, bscm_hen, scm_dir, scm_oe, scm_we, scm_cs []) are generated to control the transmission control memory.
버스 사이저(310)는 프로세서가 주변소자를 억세스하려 하면 해당 주변소자의 버스사이즈를 고려하여 최적의 버스사이즈가 제공되도록 각종 제어신호를 발생하는 제어신호 발생부와 32비트 버스에 연결되는 제1 내지 제4 버퍼와, 하나의 8비트 버퍼로 구성되어 버스의 크기를 제어한다. 이때 버스에 연결되는 제1버퍼와 제2버퍼, 제3버퍼와 제4버퍼는 2개의 16비트 버퍼로 구현되어 버스상의 데이터를 래치하기 위한 것이고, 8비트 버퍼는 교량 역할을 하기 위한 것이다.When the processor attempts to access a peripheral device, the bus sizer 310 is connected to a control signal generator for generating various control signals and a first 32 bit bus so that an optimum bus size is provided in consideration of the bus size of the peripheral device. And a fourth buffer and one 8-bit buffer to control the size of the bus. In this case, the first buffer and the second buffer connected to the bus, the third buffer and the fourth buffer are implemented as two 16-bit buffers to latch data on the bus, and the 8-bit buffer serves as a bridge.
도 4는 본 발명에 따른 버스 중재회로를 도시한 세부 블록도로서, 버스 중재기(431)에 4개의 HDLC(432-1∼432-4)가 연결되고, 각 HDLC가 데이터 버스 버퍼(433-1)와 어드레스 버스 버퍼(433-2)를 통해 버스에 연결되며, 이 버스에는 HDLC 제어 메모리(HCM : 420), SAR 수신 패킷 메모리(RPM : 440), SAR 송신 패킷 메모리(SPM : 470)가 연결되어 있다.4 is a detailed block diagram illustrating a bus arbitration circuit according to the present invention, in which four HDLCs 432-1 to 432-4 are connected to a bus arbiter 431, and each HDLC is a data bus buffer 433-3. 1) and an address bus buffer 433-2 connected to the bus, which includes HDLC control memory (HCM: 420), SAR receive packet memory (RPM: 440), and SAR transmit packet memory (SPM: 470). It is connected.
도 4를 참조하면, 버스 중재기(431)는 제 1 내지 제 4 HDLC(432-1∼432-4)로부터 버스 요구(BR)신호를 입력받아 어느 하나의 HDLC를 선택한 후 이 HDLC가 버스 마스터가 되도록 버스 그랜트(BG)신호를 제공하고, 해당 HDLC는 버스 그랜트신호를 받으면 버스 그랜트 어크(BGACK)신호를 버스 중재기(431)에 출력한다. 이때 버스 중재기(431)는 4비트의 시프트 레지스터를 구비하여 라운드 로빈방식으로 각 HDLC를 중재한다.Referring to FIG. 4, the bus arbiter 431 receives a bus request signal from the first to fourth HDLCs 432-1 to 432-4, selects one HDLC, and the HDLC is the bus master. The bus grant (BG) signal is provided so that the HDLC outputs a bus grant arc (BGACK) signal to the bus arbiter 431 upon receiving the bus grant signal. At this time, the bus arbiter 431 has a 4-bit shift register to arbitrate each HDLC in a round robin manner.
예컨대, 4비트 시프트 레지스터는 초기에 1111 상태를 가지며 매 클럭마다 0이 왼쪽으로 시프트된다. 즉, 1111 - 1110 - 1101 - 1011 - 111 - 1110- .....으로 시프트되고, 만약 둘 이상의 HDLC가 동시에 버스를 요구할 경우에 0에서 좌측으로 가까운 HDLC콘트롤러가 버스 마스터가 된다.For example, a 4-bit shift register initially has a 1111 state and zero shifts to the left every clock. That is, it shifts to 1111-1110-1101-1011-111-1110-..... If two or more HDLCs require a bus at the same time, the HDLC controller near 0 to the left becomes the bus master.
이와 같이 중재기는 4개의 HDLC를 중재하여 한 HDLC가 버스 마스터가 되도록 하며, 중재방식은 하나의 HDLC가 버스를 요구할 경우에는 버스를 요구한 HDLC가 버스 마스터가 되게 하고, 둘 이상이 요구할 경우에는 라운드로빈 방식으로 중재하여 해당되는 HDLC가 버스 마스터가 되게 한다. 그리고 HDLC의 어드레스 20,21번선을 디코딩하여 각각 해당되는 메모리를 선택하도록 하였다.As such, the arbitrator arbitrates four HDLCs so that one HDLC becomes the bus master, and the arbitration method makes the HDLC requesting the bus become the bus master when one HDLC requires the bus, and the round when the two or more require it. Arbitration in a robin fashion causes the corresponding HDLC to be the bus master. In addition, the address 20 and 21 lines of the HDLC were decoded to select the corresponding memory.
이상에서 살펴본 바와 같이, 본 발명의 버스 중재회로는 프레임 릴레이 가입자 보드를 구현함에 있어 하나의 보드가 다수개의 DS1링크를 수용할 경우에 해당 링크마다 필요한 HDLC들의 버스 사용을 효과적으로 중재할 수 있는 효과가 있다.As described above, the bus arbitration circuit of the present invention can effectively mediate the bus usage of HDLCs required for each link when one board accommodates multiple DS1 links in implementing a frame relay subscriber board. have.
Claims (2)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019970029128A KR100252500B1 (en) | 1997-06-30 | 1997-06-30 | Bus arbitration circuit in frame relay subscriber board of atm switch |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019970029128A KR100252500B1 (en) | 1997-06-30 | 1997-06-30 | Bus arbitration circuit in frame relay subscriber board of atm switch |
Publications (2)
Publication Number | Publication Date |
---|---|
KR19990004967A true KR19990004967A (en) | 1999-01-25 |
KR100252500B1 KR100252500B1 (en) | 2000-04-15 |
Family
ID=19512279
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019970029128A KR100252500B1 (en) | 1997-06-30 | 1997-06-30 | Bus arbitration circuit in frame relay subscriber board of atm switch |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100252500B1 (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20000034160A (en) * | 1998-11-27 | 2000-06-15 | 서평원 | Device for matching frame relay of atm exchange |
-
1997
- 1997-06-30 KR KR1019970029128A patent/KR100252500B1/en not_active IP Right Cessation
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20000034160A (en) * | 1998-11-27 | 2000-06-15 | 서평원 | Device for matching frame relay of atm exchange |
Also Published As
Publication number | Publication date |
---|---|
KR100252500B1 (en) | 2000-04-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0909108B1 (en) | Method and apparatus for interworking ATM adaptation layer formats | |
AU706140B2 (en) | ATM switching system | |
EP1041780B1 (en) | A large combined broadband and narrowband switch | |
US5956337A (en) | ATM switch interface | |
US6256308B1 (en) | Multi-service circuit for telecommunications | |
KR100252500B1 (en) | Bus arbitration circuit in frame relay subscriber board of atm switch | |
KR100252499B1 (en) | Bus size control circuit in frame relay subscriber board of atm switch | |
KR100372519B1 (en) | compound ATM subscriber access appratus | |
JP2000049821A (en) | Atm cell multiplexer | |
US6980557B1 (en) | Communications system with communication terminals which are connected to a switching system via a packet-oriented communication network | |
KR19990004964A (en) | Frame Relay Subscriber Matching Device in ATM Switching System | |
Hsieh et al. | On the design of a local switch for heterogenous multi-subsystem interconnect | |
KR100284004B1 (en) | Host Digital Terminal in Demand-Density Optical Subscriber Transmitter | |
KR100230837B1 (en) | Circuit and method of cell bus interface for interworking frame relay network with atm switches | |
KR100241333B1 (en) | T1/e1 frame relay interworking module | |
KR100251717B1 (en) | Apparatus and method for multiplexing/demultiplexing atm cells with variable rate | |
KR100663567B1 (en) | Signalling system no.7 connection apparatus for connecting public switched telephone network and asynchronous transfer mode | |
KR0154089B1 (en) | Input-buffer type atm private switching network ess | |
Lindgren | Host Interfacing and Connection Management in the DTM Gigabit Network | |
KR100233679B1 (en) | An apparatus for interfacing medium speed subscriber to atm switch | |
KR100372876B1 (en) | Apparatus And Method For Subscriber Interface Of STM-4C Grade | |
KR20030019835A (en) | Apparatus for ATM switching using cellbus | |
KR100219214B1 (en) | Apparatus for interfacing atm cells to switch network in an atm exchange | |
KR970008680B1 (en) | Asynchronous transfer mode terminal | |
KR100640418B1 (en) | Low speed subscriber interface apparatus of atm exchange system |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20030117 Year of fee payment: 4 |
|
LAPS | Lapse due to unpaid annual fee |