KR19990003726U - Polarity stabilization circuit of synchronization signal - Google Patents
Polarity stabilization circuit of synchronization signal Download PDFInfo
- Publication number
- KR19990003726U KR19990003726U KR2019970017324U KR19970017324U KR19990003726U KR 19990003726 U KR19990003726 U KR 19990003726U KR 2019970017324 U KR2019970017324 U KR 2019970017324U KR 19970017324 U KR19970017324 U KR 19970017324U KR 19990003726 U KR19990003726 U KR 19990003726U
- Authority
- KR
- South Korea
- Prior art keywords
- polarity
- synchronization signal
- mcu
- video card
- stabilization circuit
- Prior art date
Links
Landscapes
- Synchronizing For Television (AREA)
Abstract
본 고안은 비디오 카드에서 MCU로 입력되는 동기신호의 폴라리티를 일정하게 하는 동기신호의 폴라리티 안정회로에 관한 것이다.The present invention relates to a polarity stabilization circuit of a synchronization signal that makes the polarity of the synchronization signal input from the video card to the MCU constant.
상기 동기신호의 폴라리티 안정회로는 비디오 카드(1)에서 출력되는 동기 신호의 폴라리티를 항상 포지티브로 변환하여 MCU(3)로 입력하는 EX-OR 게이트(5)와, 상기 EX-OR 게이트(5)의 (-)단으로 일정한 전압을 공급하는 RC 회로(7)로 구성되는 것을 특징으로 한다.The polarity stabilization circuit of the synchronizing signal includes an EX-OR gate 5 which always converts the polarity of the synchronizing signal output from the video card 1 into a positive signal and inputs it to the MCU 3, and the EX-OR gate ( It is characterized by consisting of an RC circuit (7) for supplying a constant voltage to the (-) end of 5).
이것에 의해, 비디오 카드에서 출력되는 동기신호의 폴라리티에 관계없이 폴라리티가 항상 포지티브한 동기신호가 MCU로 입력되는 효과가 있다.As a result, there is an effect that a synchronization signal whose polarity is always positive is input to the MCU regardless of the polarity of the synchronization signal output from the video card.
Description
본 고안은 동기신호의 폴라리티 안정회로에 관한 것이며, 보다 상세히는 비디오 카드에서 MCU로 입력되는 동기신호의 폴라리티를 어느 한 방향으로 일정하게 하는 동기신호의 폴라리티 안정회로에 관한 것이다.The present invention relates to a polarity stabilization circuit of a synchronization signal, and more particularly, to a polarity stabilization circuit of a synchronization signal that makes the polarity of the synchronization signal input from the video card to the MCU constant in one direction.
비디오 카드에서 MCU로 입력되는 동기신호의 폴라리티는 보통 포지티브(POSITIVE)와 네가티브(NEGATIVE)가 혼합되어 있다.The polarity of the sync signal from the video card to the MCU is usually a mixture of positive and negative.
그러나, 비디오 카드의 동기신호를 처리하는 MCU는 동기신호의 폴라리티가 어느 한방향으로 입력되어야 하는 경우가 있어, 비디오 카드에서 MCU로 입력되는 동기신호의 폴라리티를 변환하는 것이 필요하다.However, the MCU which processes the synchronization signal of the video card may have to input the polarity of the synchronization signal in either direction, and it is necessary to convert the polarity of the synchronization signal input from the video card to the MCU.
따라서, 본 고안은 상술한 종래의 문제점을 극복하기 위한 것으로서, 본 고안의 목적은 비디오 카드에서 MCU로 입력되는 동기신호의 폴라리티를 어느 한 방향으로 일정하게 하므로서, MCU로 동기신호를 안정되게 입력할 수 있는 동기신호의 폴라리티 안정회로를 제공하는데 있다.Accordingly, the present invention is to overcome the above-described problems, and an object of the present invention is to stably input the synchronization signal to the MCU by making the polarity of the synchronization signal input from the video card to the MCU constant in either direction. The present invention provides a polarity stabilization circuit for synchronization signals.
상기 본 고안의 목적을 달성하기 위한 동기신호의 폴라리티 안정회로의 일례로서, 비디오 카드에서 출력되는 동기 신호의 폴라리티를 항상 포지티브로 변환하여 MCU로 입력하는 EX-OR 게이트와, 상기 EX-OR 게이트의 (-)단으로 일정한 전압을 공급하는 RC 회로로 구성되는 것을 특징으로 한다.As an example of the polarity stabilization circuit of the synchronization signal for achieving the object of the present invention, an EX-OR gate for always converting the polarity of the synchronization signal output from the video card to a positive input to the MCU, and the EX-OR Characterized in that the RC circuit for supplying a constant voltage to the negative terminal of the gate.
이러한 구성에 의해, 비디오 카드에서 MCU로 입력되는 동기신호의 폴라리티를 어느 한방향으로 일정하게 하므로서, 안정된 동기신호가 MCU로 입력된다.With this configuration, a stable synchronization signal is input to the MCU while making the polarity of the synchronization signal input from the video card to the MCU constant in either direction.
도 1은 본 고안에 따른 동기신호의 폴라리티 안정회로를 도시한 회로도1 is a circuit diagram showing a polarity stabilization circuit of a synchronization signal according to the present invention
도 2는 본 고안에 따른 동기신호의 폴라리티 안정회로에 의해 변환되는 동기신호의 폴라리티를 도시한 파형도2 is a waveform diagram showing the polarity of the synchronization signal converted by the polarity stabilization circuit of the synchronization signal according to the present invention;
(가)는 비디오 카드에서 출력되는 동기신호의 폴라리티가 포지티브일 때 A, B, C 점에서의 동기신호의 파형이고, (나)는 비디오 카드에서 출력되는 동기신호의 폴라리티가 네가티브일 때 A, B, C 점에서의 동기신호의 파형이다.(A) is the waveform of the sync signal at points A, B, and C when the polarity of the sync signal output from the video card is positive, and (b) is the polarity of the sync signal output from the video card is negative. This is a waveform of a synchronization signal at points A, B, and C.
* 도면의 주요 부분에 대한 부호의 설명 *Explanation of symbols on the main parts of the drawings
1 : 비디오 카드2 : MCU1: video card 2: MCU
5 : EX-OR 게이트7 : RC 회로5: EX-OR gate 7: RC circuit
이하, 본 고안의 실시예를 도 1 및 도 2를 참조하여 상세히 설명하기로 한다.Hereinafter, an embodiment of the present invention will be described in detail with reference to FIGS. 1 and 2.
도 1을 참조하면, 본 고안에 따른 동기신호의 폴라리티 안정회로는 비디오 카드(1)에서 출력되는 동기 신호의 폴라리티를 항상 포지티브로 변환하여 MCU(3)로 입력하는 EX-OR 게이트(5)와, 상기 EX-OR 게이트(5)의 (-)단으로 일정한 전압을 공급하는 RC 회로(7)로 구성된다.Referring to FIG. 1, the polarity stabilization circuit of the synchronization signal according to the present invention always converts the polarity of the synchronization signal output from the video card 1 into an EX-OR gate 5 which is inputted to the MCU 3. ) And an RC circuit 7 for supplying a constant voltage to the negative terminal of the EX-OR gate 5.
상기 RC 회로(7)는 저항(R)과 캐패시터(C)로 구성되며, 상기 캐패시터(C)의 충방전에 의해 EX-OR 게이트(5)의 (-)단으로 입력되는 전압이 0볼트 또는 5볼트로 일정하게 입력된다.The RC circuit 7 includes a resistor R and a capacitor C, and a voltage input to the negative terminal of the EX-OR gate 5 by zero charge or discharge of the capacitor C is 0 volts or The input is constant at 5 volts.
상기와 같은 구성에 의해 본 고안의 동기신호의 폴라리티 안정회로는 다음과 같이 작동한다.With the above configuration, the polarity stabilization circuit of the synchronization signal of the present invention operates as follows.
비디오 카드(1)에서 출력되는 동기신호의 폴라리티가 도 2의 (가) A에서와 같이 포지티브일 때는 B점에서의 전압이 RC 회로(7)에 의해 항상 0 볼트가 되기 때문에 EX-OR 게이트(5)의 진리값에 의해 MCU(3)로 입력되는 동기신호의 플라티가 항상 포지티브가 되고 비디오 카드(1)에서 출력되는 동기신호의 폴라리티가 도 2의 (나) B와 같이 포지티브일 때는 B점에서의 전압이 RC 회로(7)에 의해 항상 1 볼트가 되기 때문에 EX-OR 게이트(5)의 진리값에 의해 MCU(3)로 입력되는 동기신호의 폴라리티가 항상 포지티브가 된다.When the polarity of the sync signal output from the video card 1 is positive as shown in Fig. 2A, the voltage at the point B is always 0 volts by the RC circuit 7, so the EX-OR gate The platinum value of the synchronization signal input to the MCU 3 is always positive by the truth value of (5), and the polarity of the synchronization signal output from the video card 1 is positive as shown in FIG. In this case, since the voltage at point B is always 1 volt by the RC circuit 7, the polarity of the synchronization signal input to the MCU 3 is always positive due to the truth value of the EX-OR gate 5.
상술한 바와 같이 본 고안에 따른 동기신호의 폴라리티 안정회로는 비디오 카드에서 출력되는 동기신호의 폴라리티에 관계없이 폴라리티가 항상 포지티브한 동기신호가 MCU로 입력되는 효과가 있다.As described above, the polarity stabilization circuit of the synchronization signal according to the present invention has an effect that a positive synchronization signal whose polarity is always positive is input to the MCU regardless of the polarity of the synchronization signal output from the video card.
이상에서 설명한 것은 본 고안에 따른 동기신호의 폴라리티 안정회로를 실시하기 위한 하나의 실시예에 불과한 것으로서, 본 고안은 상기한 실시예에 한정되지 않고, 이하의 실용신안등록청구의 범위에서 청구하는 본 고안의 요지를 벗어남이 없이 당해 고안이 속하는 분야에서 통상의 지식을 가진자라면 누구든지 다양한 변경실시가 가능할 것이다.What has been described above is just one embodiment for implementing the polarity stabilization circuit of the synchronization signal according to the present invention, the present invention is not limited to the above-described embodiment, which is claimed in the following utility model registration claims Various modifications can be made by those skilled in the art without departing from the gist of the present invention.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019970017324U KR19990003726U (en) | 1997-06-30 | 1997-06-30 | Polarity stabilization circuit of synchronization signal |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019970017324U KR19990003726U (en) | 1997-06-30 | 1997-06-30 | Polarity stabilization circuit of synchronization signal |
Publications (1)
Publication Number | Publication Date |
---|---|
KR19990003726U true KR19990003726U (en) | 1999-01-25 |
Family
ID=69686646
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR2019970017324U KR19990003726U (en) | 1997-06-30 | 1997-06-30 | Polarity stabilization circuit of synchronization signal |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR19990003726U (en) |
-
1997
- 1997-06-30 KR KR2019970017324U patent/KR19990003726U/en not_active Application Discontinuation
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR880012079A (en) | Sync signal processing and polarity detection circuit | |
EP0644655A4 (en) | On-delay circuit. | |
KR19990003726U (en) | Polarity stabilization circuit of synchronization signal | |
KR860000770A (en) | Video AGC circuit | |
JPH01317077A (en) | Clamp circuit | |
JPS57140029A (en) | Output circuit | |
KR850003999A (en) | Vertical Contour Compensator | |
JPS6129188B2 (en) | ||
ES8602316A1 (en) | Tri-level sandcastle pulse decoder. | |
KR950000150Y1 (en) | Vertical oscillation circuit for monitor | |
KR890001356Y1 (en) | Integrated circuit of digital synchroning signal | |
KR910009045Y1 (en) | Noise detecter circuit | |
KR930003698A (en) | TV's no color screen prevention method | |
KR930002359Y1 (en) | Monitor sync-processing circuit | |
KR890000948B1 (en) | Digital information signal split integrated circuit | |
KR0136008B1 (en) | The separation synchronous signal processing system to be able to process the composition synchronous signal | |
KR960003506B1 (en) | Black burst signal generating circuit | |
KR930006135Y1 (en) | Circuit for generating electric pulses | |
KR920005779Y1 (en) | Sync-signal expanding circuit | |
KR940001488Y1 (en) | Circuit for comparing voltage | |
JPH0540613Y2 (en) | ||
KR920011268A (en) | Image Compression Processing Equipment | |
KR970014126A (en) | An apparatus for separating vertical synchronizing signals | |
JPS5593373A (en) | Processing circuit for video signal | |
JPH03237880A (en) | Synchronizing separator circuit |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
WITN | Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid |