KR19980071849A - 접속장치 및 정보처리장치 - Google Patents

접속장치 및 정보처리장치 Download PDF

Info

Publication number
KR19980071849A
KR19980071849A KR1019980006582A KR19980006582A KR19980071849A KR 19980071849 A KR19980071849 A KR 19980071849A KR 1019980006582 A KR1019980006582 A KR 1019980006582A KR 19980006582 A KR19980006582 A KR 19980006582A KR 19980071849 A KR19980071849 A KR 19980071849A
Authority
KR
South Korea
Prior art keywords
card
slot
connection
information processing
terminal
Prior art date
Application number
KR1019980006582A
Other languages
English (en)
Other versions
KR100279791B1 (ko
Inventor
히로시 이와사키
도시오 야지마
Original Assignee
니시무로 다이조
가부시끼가이샤 도시바
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 니시무로 다이조, 가부시끼가이샤 도시바 filed Critical 니시무로 다이조
Publication of KR19980071849A publication Critical patent/KR19980071849A/ko
Application granted granted Critical
Publication of KR100279791B1 publication Critical patent/KR100279791B1/ko

Links

Abstract

본 발명의 접속장치는 복수의 IC카드를 접속하여 사용할 수 있는 것이다. 본 발명은, 제1면에 제1평면형 단자(12)를 갖춘 스마트카드(제1 IC카드; 11)와, 제1면에 제2평면형 단자(22)를 갖추고 제1 IC카드(11)보다도 작은 메모리카드(제2 IC카드; 21)를 삽입하여 지지하는 접속장치로서, 스마트카드(11)를 삽입하는 슬롯(31)과, 슬롯(31)에 스마트카드(11)가 삽입된 때에 평면형 단자(12)와 접촉하도록 형성된 접속전극(32)을 갖춘 제1지지수단(33)과, 제1지지수단(33)의 접속전극(32)이 형성된 측면에 접속전극(32)이 형성된 영역이 노출하도록 형성되고, 메모리카드(21)를 삽입하는 슬롯(34)과, 슬롯(34)에 메모리카드(21)가 삽입된 때에 평면형 단자(22)와 접촉하도록 형성된 접속전극(35)을 갖춘 제2지지수단(36)을 구비하고 있고, 스마트카드(11), 메모리카드(21)는 공통의 인터페이스에 의해 병렬적으로 구동된다.

Description

접속장치 및 정보처리장치
본 발명은 반도체소자를 박형(薄型) 카드에 탑재한 카드형 미디어(media)인 IC카드(스마트카드(smart card), 메모리카드 등을 포함함)를 삽입하여 접속하는 접속장치 및 정보처리장치에 관한 것이다.
근래, 전자상거래나 전자뱅킹이 실용화되기 시작하고 있고, 이 키(key) 미디어로서 CPU를 내장한 IC카드인 스마트카드가 주목되고 있다. 스마트카드의 용량은 일반적으로 0.5∼32k바이트 정도로 비교적 작기 때문에, 예컨대 신분증명서의 사진, 사인, 지문 등의 화상데이터를 기록하기 위한 미디어로서는 한계가 있다. 예컨대 본인을 인증하기 위한 안면사진, 지문, 성문(聲紋) 등의 디지털 서명(DSA)을 스마트카드내에 지지하도록 한 경우에는, DSA의 크기에는 일정의 한도가 생기게 된다. 전자뱅킹이나 전자상거래에서는 종래에 비해 큰 금액을 전자화하여 취급하기 위해 보다 높은 시큐리티(security)가 요구되고 있다. 보다 큰 정보를 인증용의 디지털서명으로서 취급할 수 있다면, 시스템의 시큐리티는 보다 높은 것으로 되지만, 스마트카드로 이러한 요구에 부응하는 것은 현상황에서는 곤란하다.
최근, 스마트카드보다 큰 기억용량을 가지면서도 스마트카드보다 소형의 새로운 IC카드가 주목되고 있다. 이 IC카드는 기본적으로는 메모리소자로 이루어진 메모리카드이지만, 카드의 크기는 스마트카드의 반 이하의 면적으로 콤팩트하고, 또 1∼16MB 정도의 갖기 때문에 문서, 화상을 비롯한 각종의 디지털 데이터의 전달수단(vehicle)으로서 주목되고 있다.
이러한 IC카드를 구동하기 위해서는, IC카드의 평면형 단자와 독출/기록기기 측의 전극을 접촉시킬 필요가 있지만, 이 전극이 사용에 따라 마모하는 등 기계적으로 열화되면, IC카드와 독출/기록기기 측과의 접속신뢰성이 저하한다고 하는 문제가 있다. 상술한 바와 같이 IC카드는 전자상거래나 전자뱅킹 등, 고도의 신뢰성이 요구되는 장면에서 사용되는 기회가 많기 때문에, 이러한 접속신뢰성의 저하는 특히 문제로 된다.
또 현재, 예컨대 인터네트, 인트라네트 등의 컴퓨터 네트워크의 이용이 기업조직, 가정을 포함하여 일반화되고 있다. 이러한 기반(infrastructure) 위에서 많은 중요한 정보, 기밀문서, 거래정보(전자결제정보, 전자금전정보) 등이 취급되도록 되고 있다. 따라서, 이러한 네트워크를 구성하는 하드웨어, 소프트웨어, 데이터 등에 대한 시큐리티확보의 중요성은 점점 높아지고 있다. 상술한 바와 같은 IC카드, 특히 스마트카드는 ID카드, 입퇴실 관리카드, 전자 진료기록카드, 차세대 크레디트 카드로서 채용되고 있어 더 한층의 시큐리티의 향상이 요구되고 있다.
본 발명은 복수의 IC카드를 조합하여 사용할 수 있는 접속장치 및 정보처리장치를 제공하는 것을 목적으로 한다.
또, 본 발명은 IC카드와의 접속신뢰성을 확보할 수 있는 접속장치 및 정보처리장치를 제공하는 것을 목적으로 한다.
더욱이, 본 발명은 스마트카드 등의 IC카드를 이용한 전자정보의 처리시에 보다 고도의 시큐리티를 확보할 수 있는 정보처리장치를 제공하는 것을 목적으로 한다.
도 1은 본 발명의 접속장치가 받아들이지는 제1 IC카드의 예(스마트카드)를 개략적으로 나타낸 도면이고,
도 2는 본 발명의 접속장치가 받아들이지는 제2 IC카드의 예(메모리카드)를 개략적으로 나타낸 도면이고,
도 3은 본 발명의 접속장치의 구성의 일례를 개략적으로 나타낸 도면이고,
도 4는 도 3에 예시한 본 발명의 접속장치를 그 슬롯의 개구부측으로부터 본 도면이고,
도 5는 도 3에 예시한 본 발명의 접속장치를 옆으로부터 투시한 형태를 모식적으로 나타낸 도면이고,
도 6은 스마트카드와 메모리카드를 각각 슬롯으로 삽입했을때의 상호의 위치관계의 예를 설명하기 위한 도면이고,
도 7은 평면형 단자와 접속하는 접속전극의 예를 개략적으로 나타낸 도면이고,
도 8(a), 도 8(b)는 스마트카드의 구성을 모식적으로 나타낸 도면이고,
도 9는 스마트카드의 평면형 단자의 패턴의 예를 나타낸 도면이고,
도 10은 메모리카드의 구성을 모식적으로 나타낸 도면이고,
도 11은 메모리칩을 탑재하여 평면형 단자를 구비한 패키지의 구성을 개략적으로 나타낸 도면이고,
도 12는 16Mb의 NAND형 EEPROM의 사양과 핀배치를 나타낸 도면이고,
도 13은 메모리칩의 구성을 모식적으로 나타낸 도면이고,
도 14(a), 도 14(b)는 본 발명의 접속장치의 구성의 다른 일례를 설명하기 위한 도면이고,
도 15(a), 도 15(b)는 CPU가 탑재된 PC의 기판상에, 본 발명의 접속장치의 인터페이스회로가 탑재된 형태를 모식적으로 나타낸 도면이고,
도 16은 PC의 메인보더에 부착된 소수핀의 컨넥터와, 접속장치의 컨넥터를 모두 역은 접속배선에 접속한 본 발명의 정보처리장치의 구성을 모식적으로 나타낸 도면이고,
도 17은 인터페이스회로의 구성을 모식적으로 나타낸 도면이고,
도 18은 인터페이스회로의 구성을 개략적으로 나타낸 블록도이고,
도 19는 인터페이스회로의 구성을 개략적으로 나타낸 블록도이고,
도 20은 본 발명의 정보처리장치의 다른 일례를 설명하기 위한 도면이고,
도 21은 카운터와 비교기를 구비한 인터페이스회로의 구성을 개략적으로 나타낸 도면이고,
도 22는 본 발명의 접속장치의 사용형태의 다른 예에 관하여 설명하기 위한 도면이다.
이러한 과제에 대응하기 위해, 본 발명의 접속장치, 정보처리장치는 이하에 설명하는 바와 같은 구성을 갖추고 있다.
본 발명의 접속장치는, 제1면에 제1평면형 단자를 갖춘 제1 IC카드와, 제1면에 제2평면형 단자를 갖추고 제1 IC카드보다도 작은 제2 IC카드를 삽입하여 지지하는 접속장치로서, 제1 IC카드를 삽입하는 제1슬롯과, 제1슬롯에 제1 IC카드가 삽입된 때에 제1평면형 단자와 접촉하도록 형성된 제1접속전극을 갖춘 제1지지수단과; 제2 IC카드를 삽입하는 제2슬롯과, 제2슬롯에 제2 IC카드가 삽입된 때에 제2평면형 단자와 접촉하도록 형성된 제2접속전극을 갖춘 제2지지수단을 구비한 것을 특징으로 한다.
여기서, 제1 IC카드는 예컨대 ISO 7810에 준거한 IC카드이고(스마트카드, EMV사양의 IC카드를 포함함), 또 제2 IC카드로서는 제1 IC카드의 반 이하의 크기의 IC카드, 예컨대 JEDEC-MO186(FLOPPY DISK CARD)에 준거한 IC카드를 들 수 있다.
제2지지수단은, 제1지지수단의 제1접속전극이 형성된 측에 제1접속전극이 형성된 영역이 노출하도록 형성하면 좋다. 제1 IC카드를 지지하는 제1지지수단 위에, 이 제1 IC카드보다도 작은 제2 IC카드를 지지하는 제2지지수단을 형성함으로써, 제1지지수단 위에 제2지지수단으로 덮여 있지 않은 영역이 형성된다. 이 영역에, 예컨대 제2슬롯에 삽입된 제1 IC카드의 제1평면형 단자와의 전기적 접속을 얻기 위한 제1접속전극을 형성할 수 있다. 또, 제1 IC카드 또는 제2 IC카드를 구동하기 위한 컨트롤러 등을 탑재할 수도 있다. 따라서, 접속장치 전체의 두께를 얇으면서 콤팩트하게 할 수 있다.
또, 제1접속전극과 제2접속전극은 제1슬롯과 제2슬롯에 대해 같은 측에 형성하도록 해도 좋다. 이와 같이 구성함으로써, 예컨대 제1슬롯 및 제2슬롯에 제1 IC카드와 제2 IC카드를 삽입했을 때, 제1 IC카드의 제1면과 제2 IC카드의 제1면이 동일 방향을 향하도록 할 수 있다. 이 경우, 제1 IC카드 또는 제2 IC카드를 삽입할 때에, 그 평면형 단자를 보면서 삽입할 수 있도록 형성하는 것이 알맞다.
또, 제1슬롯과 제2슬롯이 제1 IC카드의 삽입방향과 제2 IC카드의 삽입방향이 동일 방향으로 되도록 형성된 것을 특징으로 한다. 삽입방향을 맞춤으로써, 카드의 슬롯에 대한 빼고 꽂음이 편리함과 동시에, 접속장치는 보다 콤팩트하게 된다.
또, 제1슬롯의 개구부와 제2슬롯의 개구부는 실질적으로 동일 평면상에 형성하도록 해도 좋다.
제1슬롯과 제2슬롯은 제1 IC카드와 제2 IC카드를 받아들인 때 제1 IC카드와 제2 IC카드가 2변을 공유하여 겹치도록 형성해도 좋다.
제1 IC카드와 제2 IC카드는 그 크기 뿐만 아니라. 기능이 달라도 좋다. 예컨대, 제1 IC카드는 CPU를 갖춘 IC카드이고, 제2 IC카드는 메모리카드이어도 좋다. 물론 제2 IC카드에 CPU 기능이 부가되어도 좋다. 메모리카드로서는, 시리얼 억세스(serial access)형 메모리소자(어드레스, 데이터가 공통단자로부터 순차적으로 입출력되는 타입의 메모리소자), 예컨대 NAND형 EEPROM, AND형 EEPROM을 갖추도록 해도 좋다. 이러한 시리얼 억세스형 메모리소자를 이용함으로써, 평면형 외부접속단자의 단자수, 구성을 반도체장치의 집적도에 따르지 않고 표준화할 수 있다. 또, 시리얼 억세스형 메모리는 시리얼 데이터, 예컨대 텍스트, 화상, 영상, 음악 등의 데이터의 입출력을 고속으로 행할 수 있다고 하는 이점을 갖고 있으므로, 이러한 제2카드에 이러한 데이터를 지지할 때에는 특히 알맞다.
더욱이, 이 접속장치는 제1접속전극 및 제2접속전극과 접속되고, 제1 IC카드와 제2 IC카드를 병렬적으로 구동하는 인터페이스수단을 더 구비하도록 해도 좋다. 여기서 병렬적이란, 예컨대 1개의 인터페이스수단으로 제1 IC카드와 제2 IC카드를 구동하는 경우나, 인터페이스와 제1접속전극 및 제2접속전극을 접속하는 배선 중, 적어도 1개의 배선(전원배선, 접지배선 또는 신호배선)이 공용되고 있는 경우 등을 말한다.
이 인터페이스수단은 제1지지수단의 제1접속전극이 형성된 측에 제2지지수단과 인접하여 형성하면, 장치를 더욱 얇게 콤팩트하게 할 수 있다.
더욱이, 이 인터페이스수단에 IC카드 또는 제2 IC카드에 입출력되는 데이터의 암호화 및 복호화를 행하는 수단을 구비하도록 해도 좋다.
인터페이스수단에는 적어도 1개의 CPU 또는 DSP를 탑재하도록 해도 좋다. 예컨대, 제1 IC카드, 제2 IC카드에 입출력되는 데이터의 암호화처리/복호화처리 등의 복잡한 처리를 인터페이스수단의 CPU나 DSP, 또는 IC카드에 내장된 CPU나 DSP를 조합하여 처리할 수 있다.
또, 본 발명의 정보처리장치는, 케이스와, 이 케이스내에 수용되고, 중앙연산장치가 탑재된 기판과, 상기 케이스의 1개의 면에 제1 IC카드를 받아들이는 제1슬롯 및 제2 IC카드를 받아들이는 제2슬롯이 개구하도록 형성되고, 제1평면형 단자와 접촉하도록 형성된 제1접속전극과, 제2평면형 단자와 접촉하도록 형성된 제2접속전극을 갖춘 지지수단과, 상기 기판상에 형성되어 상기 중앙연산장치측과 제1 IC카드 및 제2 IC카드와의 사이의 신호입출력을 병렬적으로 제어하는 인터페이스수단과, 상기 인터페이스수단과 상기 제1접속전극 및 제2접속전극간을 접속하는 접속배선을 구비한 것을 특징으로 한다. 여기서, 중앙연산장치란 예컨대 CPU나 DSP 등의 정보처리장치내에서 보다 상위로 제어, 연산을 행하는 장치를 말하는 것이다.
예컨대 PC(퍼스널 컴퓨터), EWS 등에서 플로피 디스크 드라이브가 장착되어 있던 부분(예컨대 3.5인치 또는 5인치, 높이 반 스판(span) 또는 1스판의 베이(bay) 등)에, 전술한 바와 같은 크기의 다른 복수의 IC카드를 지지하여 접속하는 접속장치를 장착하고, 이 접속장치와 본체 측의 중앙연산장치 내지는 이 중앙연산장치와 접속된 버스 사이에, 2개의 IC카드의 컨트롤러를 포함하는 인터페이스수단을 삽입한 것이다. 이와 같이 본 발명에 있어서는, 복수의 IC카드가 병렬적으로 구동되면, 인터페이스수단은 접속장치 측에 형성해도 좋고, PC 등 본체 측에 형성해도 좋다.
그리고, 제1 IC카드의 제1평면형 단자와 접속하는 제1접속전극 및 제2 IC카드의 제2평면형 단자와 접속하는 제2접속전극의 전원공급단자 또는 접지단자는, 인터페이스수단과 공통의 접속배선으로 접속하도록 해도 좋다. 본 설명에 있어서는, 구동하는 대상인 제1 IC카드, 제2 IC카드 모두 카드의 표면에 노출한 평면형 단자를 매개해서 내장된 IC카드의 억세스가 행해진다. 따라서, 제1 IC카드로의 어드레스, 데이터, 명령의 입출력과, 제2 IC카드로의 어드레스, 데이터, 명령의 입출력을 공통의 인터페이스를 이용하여 병렬적으로 행할 수 있다. 이 때 전원공급이나 접지전위의 공급은 공통의 접속배선을 이용하여 행할 수 있기 때문에, 접속배선의 수를 보다 적게 할 수 있다.
또 본 발명의 정보처리장치는, 평면형 단자를 갖춘 IC를 내장한 IC카드를 받아들이는 슬롯과, 상기 평면형 단자와 접속하는 접속전극을 갖춘 지지수단과; 상기 접속전극과 상기 평면형 단자를 매개해서 상기 IC카드에 억세스하는 인터페이스수단을 구비하고, 상기 인터페이스수단은, 상기 평면형 단자와 상기 접속전극의 접속가능횟수가 설정됨과 더불어, 상기 평면형 단자와 상기 접속전극의 접속횟수를 카운트하는 카운터수단과, 지지한 설정치와 카운트치를 비교하여 상기 카운트치가 상기 설정치에 도달한 경우에는 상기 IC카드와의 억세스를 정지하는 수단을 갖춘 것을 특징으로 한다.
예컨대, 평면형 단자를 갖춘 갖춘 IC를 내장한 IC카드를 받아들이는 슬롯과, 상기 평면형 단자와 접속하는 접속전극을 갖춘 지지수단과; 상기 접속전극과 상기 평면형 단자를 매개해서 상기 IC카드에 억세스하는 인터페이스수단을 구비하고, 상기 인터페이스수단은, 상기 평면형 단자와 상기 접속전극의 접속가능횟수가 설정되는 메모리수단과, 상기 평면형 단자와 상기 접속전극의 접속횟수를 카운트하는 카운터와, 상기 메모리수단이 지지한 설정치와 상기 카운터에 의한 계수치를 비교하여 상기 계수치가 상기 설정치에 도달한 경우에는 상기 IC카드와의 억세스를 정지하는 수단을 갖추도록 해도 좋다.
즉, IC카드와의 전기적인 접속을 행하기 위해서는, 예컨대 접촉핀 등의 접속전극을 이용하여 IC카드의 평면형 단자와 접촉할 필요가 있다. 이 접속전극은 마모 등에 의해 그 신뢰성이 저하하고, IC카드로의 신호입출력을 정상적으로 행할 수 없게 된다거나, 잘못된 동작을 일으킬 염려가 있다. 따라서, 본 발명의 정보처리장치에서는, 기계적 또는 전기적으로, IC카드가 슬롯에 삽입된 횟수나, 접속전극과 IC카드의 평면형 단자가 접속한 횟수를 카운트하고, 그 계수치가 미리 설정해 둔 설정치에 도달한 때에는 IC카드로의 신호의 입출력을 정지할 수 있다.
더욱이, 접속전극을 지지수단으로부터 교환가능하게 형성하고, 접속전극이 새로 교환된 때에 계수치가 리세트되도록 해 두면, IC카드를 이용함에 있어서의 시스템의 신뢰성이 향상된다. 예컨대 지지수단의 접속전극을 사용전 상태와 사용후 상태를 판별할 수 있도록 형성해 두고(전기적 또는 기계적으로), 카운터의 계수치는 사용전 상태의 접속전극이 교환된 때에만 리세트되도록 하면 좋다. 이러한 구성에 의해 오동작이 미연에 방지되므로, 시큐리티의 확보면에서도 바람직하다. 설정치는 미리 인터페이스내의 메모리에 지지하도록 해도 좋다.
또, 본 발명의 정보처리장치는, 제1면에 제1평면형 단자를 갖춘 제1 IC카드와, 제1면에 제2평면형 단자를 갖추고 제1 IC카드보다도 작은 제2 IC카드를 받아들여 구동하는 정보처리장치로서, 제1평면형 단자를 매개해서 제1 IC카드를, 제2평면형 단자를 매개해서 제2 IC카드를 병렬적으로 구동하는 인터페이스수단을 구비한 것을 특징으로 한다.
그리고, 이 인터페이스수단에는 제1 IC카드 또는 제2 IC카드에 입출력되는 데이터의 암호화 및 복호화를 행하는 수단을 구비하도록 해도 좋다.
더욱이, 제1 IC카드는 제1 IC카드 또는 제2 IC카드에 입출력되는 데이터의 DES 암호화 및 DES 복호화를 행하는 수단을 구비하고, 상기 인터페이스수단은 제1 IC카드 또는 제2 IC카드에 입출력되는 데이터의 RSA 암호화 및 RSA 복호화를 행하는 수단을 구비하도록 해도 좋다.
예컨대, 제1 IC카드로서 CPU를 갖춘 스마트카드를 이용하고, 제2 IC카드로서 메모리카드를 이용하는 경우에, 제1 IC카드의 CPU로 DES의 암호화, 복호화처리를 행하고, 인터페이스수단으로 RSA의 암호화, 복호화처리를 행하도록 해도 좋다. 스마트카드로는 크기, 비용 등의 제한으로부터 일반적으로 그만큼 고성능의 CPU를 탑재하는 것은 어렵기 때문에, 스마트카드의 CPU로 비교적 가벼운 DES의 암호화, 복호화처리를 행하고, 인터페이스의 CPU로 DES의 처리보다도 무거운 RSA의 암호화, 복호화처리를 행하는 것이 알맞다. 이러한 경우, 제1 IC카드(스마트카드)에 암호키(暗號鍵)의 값을 지지하고, 제2 IC카드에 지지하는 데이터를 제1 IC카드로 암호화하도록 해도 좋다. 이렇게 하면, 제2 IC카드로 메모리카드를 이용한 경우라도, 제1 IC카드가 없으면 데이터에 억세스할 수 없기 때문에, 데이터 시큐리티를 현격히 향상시킬 수 있다. 또, 스마트카드의 IC내에, 예컨대 DES 등의 암호처리를 행하는 코프로세서를 탑재하도록 해도 좋다.
제2 IC카드로서 메모리카드를 채용하면, 소위 스마트카드에 비해 훨씬 큰 기억용량을 가지고 있기 때문에, 예컨대 인증을 행하기 위한 디지털 사인으로서 보다 큰 정보(예컨대 안면사진이나 지문, 성문 등)를 이용할 수 있다. 더욱이, 이러한 데이터는 인터페이스 측의 연산장치 또는 제1 IC카드내의 연산장치 등에 의해 암호화한 후에, 제2 IC카드에 기억시키도록 해도 좋다.
이러한 본 발명의 접속장치, 정보처리장치는, 망(네트워크)을 통해 데이터의 송수신을 행하는 정보처리 시스템에 적용하는 것도 가능하다. 예컨대 DES 암호화의 키(鍵) 값을 지지하고, 제1면에 제1평면형 단자를 갖춘 제1 IC카드와, 디지털 사인을 포함하는 데이터를 지지하고, 제1면에 제2평면형 단자를 갖추고 제1 IC카드보다도 작은 제2 IC카드와, 제1 IC카드 및 제2 IC카드를 받아들이는 수단과, 망 측과 접속되어 제1평면형 단자를 매개해서 제1 IC카드를, 제2평면형 단자를 매개해서 제2 IC카드를 병렬적으로 구동하는 CPU를 갖춘 인터페이스수단을 구비하고, 제1 IC카드의 CPU에 의해 데이터를 DES 암호화를 행하는 수단과, DES 암호화된 데이터를 복호화하는 복호화키의 값을 수신자의 공개키에 의해 암호화하는 수단과, DES 암호화된 데이터와 수신자의 공개키에 의해 암호화된 복호화키의 값을 망 측으로 송출하는 수단을 구비하도록 해도 좋다. 데이터의 송수신에 대해서는, 예컨대 SET (Secure Electronic Transaction) 제어에 기초를 둔 데이터의 송수신을 행하도록 해도 좋다.
본인의 인증을 행하는 디지털 사인으로서는, 안면사진, 지문, 성문 혹은 이들을 조합하도록 해도 좋다. 또 예컨대 이들 데이터는 RSA를 이용해 자신의 보관키에 의해 암호화하여 메모리카드 등에 보존하도록 해도 좋다. 이 때 RSA의 암호화는, 예컨대 인터페이스회로 등의 외부의 CPU, DSP를 이용하여 처리하고, 암호화한 데이터는 메모리카드에 취입하여 보존하는 것도 가능하다.
그리고, 예컨대 DES에 의해 암호화한 데이터에 대해서는, 예컨대 IC카드내의 CPU에 의해 처리하도록 해도 좋고, IC카드내에 보관한 암호키의 값에 의해 인터페이스회로 등의 외부의 CPU, DSP를 이용하여 처리하도록 해도 좋다.
더욱이, DES에 의해 암호화한 데이터를 디코드하기 위한 DES용의 해독키은, RSA를 이용하여 받는 사람의 공개키에 의해 암호화한다. 이 때는 전술한 바와 같이 인터페이스회로 등의 외부의 CPU, DSP를 이용하여 처리함으로써, 단시간에 복잡한 처리를 행할 수 있다.
RSA의 암호화나 복호화를 외부의 CPU, DSP를 이용하는 편이 좋은 것은, 시큐리티를 높이기 위해 RSA의 키의 값의 비트수를 길게 하면 할수록, 그것을 처리하는 CPU나 DSP에 걸리는 부담이 커지기 때문이다. 이 때문에, IC카드내에 탑재할 수 있는 비교적 비프폭이 짧은, 예컨대 8비트 정도의 CPU에서는, 처리에 요하는 시간이 너무 길게 걸리게 된다. 인터페이스나 PC 본체 등의 외부의 CPU, DSP를 이용하는 경우에는, IC카드에 탑재하기 보다는 실장상의 제약이 느슨하기 때문에, 예컨대 16비트, 32비트라고 하는 비교적 고성능의 CPU, DSP를 필요에 따라 실장할 수 있다.
이와 같이 암호화한 디지털 사인, 암호화한 데이터 및 암호화된 해독키은, 예컨대 SET 프로토콜에 의해 망 측과 송수신하도록 해도 좋다.
한편, IC카드로는, CPU를 탑재하고 있는 것과 하고 있지 않은 것으로 대별할 수 있지만, 여기서는 CPU와 메모리를 탑재한 IC카드(예컨대, ISO 준거의 IC카드)를 스마트카드라고 부르고, 실질적으로 메모리소자로 이루어진 CPU를 탑재하지 않는 타입의 IC카드를 메모리카드라고 부른다.
이와 같이 본 발명의 접속장치 또는 정보처리장치는, 복수매의 IC카드, 예컨대 스마트카드와 메모리카드를 조합시킴으로써, 전자상거래 시스템, 전자뱅킹 시스템, 전자금전 시스템 등에 대응할 수 있다.
또, 본 발명의 접속장치 또는 정보처리장치는, 예컨대 인터네트 등의 각종 네트워크를 통해 파일 데이터를 배신(配信)하는 파일 데이터의 배신시스템에 이용하도록 해도 좋다.
예컨대 이러한 시스템은, 평면형 접속단자와, 상기 평면형 접속단자와 접속된 시리얼 억세스형 메모리소자를 구비한 IC카드와, 상기 평면형 외부접속단자를 매개해서 상기 메모리소자에 파일 데이터를 보내는 수단을 갖추도록 하면 좋다.
상기 파일 데이터의 배신에 따른 유저의 동정이나 과금(課金) 등의 처리는 평면형 접속단자와, 상기 평면형 접속단자와 접속된 CPU와, 상기 CPU와 접속된 메모리소자를 갖춘 IC카드(제1 IC카드)에 의해 행하도록 하면 좋다.
또, 상기 파일 데이터는 암호화하여 배신하도록 해도 좋다.
파일 데이터로서는, 텍스트 데이터 뿐만 아니라, 예컨대 음악데이터, 화상데이터, 혹은 영상데이터 등을 들 수 있다.
이러한 경우 상기 음악데이터는, 예컨대 AAC, AC-3 등의 압축알고리즘에 의해 압축하여 배신하도록 해도 좋다. 또 화상데이터는 예컨대 JPEG 등의 압축알고리즘에 의해 압축하도록 해도 좋다.
이와 같이 본 발명의 접속장치 또는 정보처리장치와, 복수매의 IC카드, 예컨대 스마트카드와 메모리카드를 조합시킴으로써, 전자상거래 시스템, 전자뱅킹 시스템, 전자금전 시스템 등에 대응할 수 있다.
이러한 경우, 예컨대 메모리카드에 암호화된 식별데이터(identification data)를 인증에 사용하고, 스마트카드에 의한 지불(payment)과 조합시킴으로써 보다 시스템의 안전성을 높일 수 있다.
식별데이터로서는, 예컨대 지문, 안면사진, 성문, 홍채(虹彩) 등의 화상데이터, 음성데이터나 이들의 조합을 사용하도록 해도 좋다. 이들 식별데이터는 개인을 인증하기 위한 디지털 사인으로서 암호화해 두는 것이 바람직하고, 예컨대 인터페이스의 CPU 등에 의해 암호화하여 메모리카드에 취입하도록 해도 좋다. 또 예컨대 인터페이스에 의한 암호화는 스마트카드내의 키의 값에 기초하여 행하도록 해도 좋다.
이러한 시스템의 예로서, 2매의 IC카드에 의해 음악배신과 과금을 행하는 예에 대해 설명한다. 즉, 각종의 네트워크를 이용하여 음악을 배신하고, 배신된 음악을 메모리카드(예컨대 제2 IC카드)에 취입하도록 함과 더불어, 그 과금, 결제를 IC카드(예컨대 제1 IC카드)에 의해 행하는 것이다. 특히 음악, 화상, 영상 등의 데이터는 시리얼 억세스에 적합하기 때문에, 평면형 접속단자와 시리얼 억세스형 메모리소자를 갖춘 IC카드에 지지하는 것이 적합하다.
음악데이터는, 예컨대 AAC나 AC-3 등의 각종 압축알고리즘에 기초하여 압축된 상태에서 배신하는 것이, 트래픽(traffic)의 혼잡방지나 통신속도의 향상 등의 관점으로부터 바람직하다. 또, 메모리카드에도 압축된 상태에서 기억시키면, 메모리카드의 용량을 절약할 수 있다. 더욱이, 메모리카드에 지지하는 음악데이터는 암호화해 두도록 해도 좋다. 또 암호화를 배신하는 음악데이터에 취입해 두고, 그대로 메모리카드에 지지하도록 해도 좋다.
이러한 음악배신 시스템을 이용하면, 예컨대 인터네트 등의 각종의 네트워크를 통해 유저에게 음악을 배신함과 더불어, 그 과금처리를 행할 수 있다.
또한 여기서는 파일 데이터의 예로서 음악데이터의 배신시스템의 예에 대해 설명했지만, 이 외에도 예컨대 텍스트 데이터, 화상데이터, 영상데이터(MPEG, MPEG2 등의 동화데이터) 등의 배신시스템에 적용하도록 해도 좋다.
(실시형태1)
도 1은 본 발명의 접속장치가 받아들이지는 제1 IC카드의 예를 개략적으로 나타낸 도면이고, 도 2는 본 발명의 접속장치가 받아들이지는 제2 IC카드의 예를 개략적으로 나타낸 도면이다.
여기에서는, 제1 IC카드로서 스마트카드(11)를, 제2 IC카드로서 스마트카드보다 작은 메모리카드(21)를 예를 들어 설명한다.
스마트카드(11)는 길이 85.6mm, 너비 54.0mm, 두께 0.76±0.08mm로 ISO 7810에 준거한 것이고, 한쪽의 면에 노출된 평면형 단자(12)를 구비한다. 이 스마트카드(11)의 평면형 단자(12)도 ISO 7816에 준거한 것이고, 이 평면형 단자를 매개로, 스마트카드(11)에 내장된 IC로의 억세스가 행해진다.
도 2에 나타낸 메모리카드(21)의 크기는 길이 45.0±0.1mm, 너비 37.0±0.1mm, 두께 0.76±0.08mm이고, JEDEC의 MO-186(FLOPPY DISK CARD)에 준거한 것이고, 스마트카드(11)의 평면형 전극(12)과, 형태, 핀수는 상위(相違)한 것이지만, 이 메모리카드(21)도 한쪽의 면에 노출한 평면형 단자(22)를 구비하고 있고, 이 평면형 단자(22)를 통해서 내장된 IC로의 접속이 행해진다.
도 3은 본 발명의 접속장치(30)의 구성의 일례를 개략적으로 나타낸 도면이고, 도 4는 도 3에 예시된 본 발명의 접속장치(30)를, 그 슬롯의 개구부측으로부터 본 도면이다. 또한 도 5는 도 3에 예시된 접속장치(30)를 옆으로부터 투시한 형태를 모식적으로 나타낸 도면이다.
이 접속장치(30)는, 제1 면에서 제1 평면형 단자(12)를 갖춘 스마트카드(11; 제1 IC카드)와, 제1 면에서 제2 평면형 단자(22)를 갖추고, 제1 IC카드(11)보다 작은 메모리카드(21; 제2 IC카드)를 삽입하여 지지하는 장치이고, 스카트카드(11)를 삽입하는 슬롯(31)과, 슬롯(31)에 스마트카드(11)가 삽입된 때에 평면형 단자(12)와 접촉하도록 형성된 접속전극(32)을 갖춘 제1 지지수단(33)과, 제1 지지수단(33)의 접속전극(32)이 형성된 측면에, 접속전극(32)이 형성된 영역이 노출하도록 적층되고, 메모리카드(21)를 삽입하는 슬롯(34)과, 슬롯(34)에 메모리카드(21)가 삽입된 때에 평면형 단자(22)와 접촉하도록 형성된 접속전극(35)을 갖춘 제2 지지수단(36)을 구비하고 있다.
그리고, 스마트카드(11)를 하측의 슬롯(31)에, 메모리카드(21)를 상측의 슬롯(34)에 지지하도록 제1 지지수단(33)과 제2 지지수단(36)이 조합되어 있다.
또, 제1 지지수단(33) 및 제2 지지수단(36)은, 삽입된 스마트카드(11) 메모리카드(21)등의 IC카드를 지지함이 가능하면 좋고, 반드시 카드 전체를 덮도록 된 형태에 한정하는 것은 아니다. 예컨대, IC카드 만큼의 정도가 덮이는 형상등, IC카드가 노출된 형으로 지지되도록 형성하여도 좋다.
도 6은 스마트카드(11)와 메모리카드(21)를 각각 슬롯(31), 슬롯(34)에 삽입한 때의 상호 위치관계의 예를 설명하기 위한 도면이다. 이와 같은 스마트카드(11)와 메모리카드(21)는, 슬롯의 개구부측을 가지런히하여 합침에 의해, 평면형 단자(12)와 평면형 단자(22)가 겹쳐지지 않도록 슬롯에 삽입하는 것이 가능하다.
이 때 본 발명의 접속장치에서는, 제1 평면형 단자(12)와 제2 평면형 단자(22)에 대하여 동일한 측으로부터 접촉하도록 구성하고 있다. 또한, 제1 지지수단(33)이 제2 지지수단(36)에 겹치지 않는 영역(40)의 부분에서, 평면형 단자(32)와의 접속을 행할 수도 있다. 더욱이 이 영역(40)에서, 스마트카드(11) 및 메모리카드(12)를 구동하는 제어를 포함하는 인터페이스회로를 형성하도록 하여도 좋다.
스마트카드(11)의 평면형 단자(12)와 접속하는 접속전극(32) 및 메모리카드(21)의 평면형 단자(22)와 접속하는 접속전극(35)은, 평면형 단자(12, 22)의 형태에 따른 구성이면 좋다. 도 7은 평면형 단자와 접촉하는 접속전극(32, 35)의 예를 개략적으로 나타낸 도면이다. 또한 예컨대 도 7에 나타낸 바와 같은 예컨대 스프링기구를 구비한 접촉핀(37)을 평면형 단자 패턴에 따라 구비하도록 하여도 좋다. 이 접속전극(32, 35)과 예컨대 인터페이스회로를 접속하는 배선은, 슬롯내에 형성하도록 하여도 좋고, 또한, 슬롯의 외측으로부터 접속하도록 하여도 좋다.
여기에서, 스마트카드(11)에 관하여 더욱 상세히 설명한다.
도 8(a), 도 8(b)는 CPU와 메모리를 구비한 IC카드의 한 종류인 스마트카드(11)의 구성을 모식적으로 나타낸 도면이다. 스마트카드(11)내에서는 MPU(13)칩이 내장되어 있고, 이 MPU(13)는 CPU(14)와 프로그램메모리(15; ROM), 그리고 데이터메모리인 EEPROM(16)으로 구성되어 있다. 이와 같은 칩의 조각면은 몰드(mold)되고, 또 한쪽의 면은 평면형 단자(12)가 형성된다.
도 9에서 스마트카드(11)의 평면형 단자(12)의 패턴의 예를 나타낸다.
핀(12a)은 전극(VCC), 핀(12b)은 리세트(RST), 핀(12c)은 클럭(CLK), 핀(12e)은 접지(GND), 핀(12g)은 전송(I/0)이고, 핀(12d), 핀(12h)은 예비, 핀(12f)은 미사용이다.
다음에서 메모리카드(21)에 관하여 더욱 상세히 설명한다.
이 메모리카드(21)는, NAND형 EEPROM이 1칩에 탑재된 플래시 메모리카드이고, 그 크기는 길이 45.0±0.1mm, 너비 37.0±0.1mm, 두께 0.76±0.08mm이고, JEDEC의 MO-186(FLOPPY DISK CARD)에 준거한 것이다.
이 메모리카드(21)는 주로 2개의 부분으로 구성되어 있다. 도 10에 이 구성을 나타낸 바와 같이, 1개는 메모리칩을 탑재하는 평면형 단자를 구비한 패키지(23)와, 이 패키지를 지지하는 베이스카드(24)이다.
이 패키지(23)의 개략적인 구조는 도 11에 나타낸 바와 같이 메모리칩(25)를 탑재한 수지기판(26)을 몰드수지(27)에 의해 조각면 몰드한 것이고, 메모리칩(25)과 배선기판(26)의 접속에는 여기에서는 와이어본딩(28; wire bonding)을 이용하고 있다. 외부와의 전기적인 접속을 취하기 위해서 패키지의 메모리칩(25) 탑재면과 반대측에서는 평면형 단자(22)를 설치하여 두고, 평면형 단자(22)와 메모리칩(25)과의 전기적 접속은 수지기판(26)에 설치된 스루홀드(26a; through hole)를 매개로 관통접속하고 있다. 또한, 평면형 단자(22)의 표면은 금도금을 시행하고, 여기에서는 금의 순도를 99.5% 정도까지 낮추어 기계적 내마모성을 향상시킨 경질금도금을 시행한다. 이와 같은 구성을 채용함에 의해 패키지의 두께는 약 0.65mm 정도로 특별히 얇은 것으로 되어 있다.
한편, 이 패키지(23)을 지지하는 베이스카드(24)는 패키지(23)를 감합하도록 스텝(step)부의 요(凹)부를 갖추고 있다. 이 베이스카드(24)에 형성된 스텝의 부분에, 배선기판의 몰드되어 있지 않은 영역에서 접착함에 의해서, 패키지(23)를 베이스카드(24)에 고정하고 있다. 패키지(23)의 평면형 단자(22)는 베이스카드(24)의 표면과 실질적으로 동일 평면을 구성하도록 고정된다. 또 베이스카드(24)의 요부의 기저부는 패키지(23)의 몰드층(27)의 두께보다도 약간 깊게 형성되어 있고, 메모리칩(25)에 미치는 응력을 둔화함과 동시에, 몰드공정에서의 두께 제어의 이득을 크게 하고 있다. 메모리칩(25)과 대응하는 베이스카드(24)의 얇은 내부는 특히 얇기 때문에, 유동성의 높이 예컨대 PC/ABS 합금을 이용하여 사출성형법에 의해 형성하였다.
또, 패키지(23)와 베이스카드(24)의 고정에는 고무를 주성분으로 한 열압착시트를 이용하고 있고, 베이스카드(24)의 스텝의 부분에 열압착시트를 재치하여 패키지(23)를 탑재한 다음에 열압착한다.
이 메모리카드의 평면구성은, 평면형 단자(22)가 노출한 접촉영역과, 기입금지용의 씰(seal)등을 부착하는 영역(81), 인덱스라벨(index label)을 부착하는 영역(82), 탑재한 메모리칩의 용량, 전원전압등이 표기되는 표기영역(83)으로 구성된다. 또, 베이스카드(24)의 삽입방향의 선단부의 한쪽의 각의 절단부(84)는, 전원전압에 따라서 좌우에 형성되어 있다. 예컨대, 전원전압이 5V의 메모리카드에서는 삽입방향의 좌측, 전원전압이 3.3V의 메모리카드에서는 삽입방향의 우측에 절단을 형성하고 있다. 이 절단은 슬롯의 오삽입방지 기구와 더불어 기능하고, 예컨대 전원전압이 3.3V의 메모리카드에 5V의 전원이 인가되고, 메모리칩(25)이 전기적으로 파괴되는 것을 방지하고 있다.
기입금지를 행함에는, 라이트 프로텍트(write protect)영역에 도전성을 가지는 씰을 부착한다. 슬롯(34)측의 접속전극(35)은 라이트 프로텍트영역에 대응하는 부분에 2개의 단자를 접촉시키고, 그 도통상태에 의해 씰의 부착의 유무를 검출함에 의해, 소프트웨어적 또는 하드웨어적으로 메모리카드(21)로의 기입에 방지를 걸수 있다.
이 메모리카드(12)에 탑재되어 있는 NAND형 플래시 EEPROM에 관하여 설명한다. 여기에서는 예컨대 NAND형 EEPROM(TC5816AFT; 주식회사도시바)을 예로서 설명한다.
이 메모리는 26바이트×16페이지×512블록 구성의 5V 단일전원동작의 플래시 메모리이다. 메모리칩의 내부에서는, 264바이트의 고정적인 레지스터를 구비하고, 프로그램동작 및 리드동작은 이 레지스터와 메모리셀 어레이(memory cell array) 사이에서 264바이트 단위로 데이터전송된다. 또한 소거는 블록(4K바이트 + 128바이트단위)으로 실행된다. 1페이지가 256바이트는 아니고 264바이트와 8바이트 여분인 영역이 부가되어 있지만, 이 용장(冗長)영역은 ECC(에러정정)부호의 격납영역 또는 관리정보등을 격납하는 영역으로서 통상 사용된다.
이 메모리는 어드레스, 데이터, 코맨드를 평면형 단자의 I/O단자로부터 시리얼로 입출력하는 완전 시리얼형의 메모리이고, 프로그램, 소거동작은 메모리칩내에서 자동실행되는 형의 것이다.
도 12는 16Mb의 NAND형 EEPROM의 사양과 핀배치를 나타낸 도면이다. 또한 도 13은 메모리칩(25)의 구성을 모식적으로 나타낸 도면이다. 이와 같이 이 메모리칩(25)은 어드레스핀을 가지지않고, 어드레스는 I/O핀으로부터 복수회로 나누어 입력된다. 이 때문에 핀수가 작고, 또 메모리용량이 크지않아도 핀수를 증가할 필요가 없다. 이것은, 도 12에 나타낸 32Mb 64Mb의 NAND형 EEPROM의 핀배치에 나타나 있다. 따라서, 본 발명의 접속장치측에 관해서도, 접속전극(35)의 구성을 변경함이 없이 용량이 상위한 메모리카드(21)를 받아들이는 것이 가능하다. 더욱이 접속전극(35)을 공통화할 수 있고, 1개의 접속장치에서 다른 종류의 메모리카드를 사용함이 가능하다.
본 발명의 접속장치는 이와 같은 메모리카드(21)를 IC카드(11;스마트카드)와 함께 받아들여서 동작할 수 있다.
본 발명의 접속장치는, 스마트카드(11)의 평면형 단자(12), 메모리카드(21)의 평면형 단자(22)와, 슬롯측에 형성된 접속전극(32, 35)의 접촉, 이탈에 순번을 설정하는 시퀀스접촉방식을 채용하여, 소위 활선의 빼고 꽂음을 행하도록 구성되어도 좋다.
예컨대, 제 1단계로서, VSS단자를 접촉시켜 접지레벨을 확정시키고, CLE(Command Latch Enable; 커맨드 취입에 관한 신호)를 로-레벨(비활성상태)로 고정함에 의해, 이후의 시퀀스에서 노이즈등에 의해 의도하지 않은 커맨드가 메모리칩에 잘못 투입되는 것을 회피한다.
제 2단계로서, CE핀(Chip Enable; 칩선택단자)을 하이-레벨(비활성상태)로 고정함에 의해, 메모리의 출력핀은 Hi-z상태로 되는 인터페이스측의 버스의 상태에 의존하지 않고 버스상에서의 데이터의 충돌이 회피된다.
제 3단계로서, 제 2단계에서 VCC가 소정 전위에 도달하기 때문에, 출력핀을 매개로한 버스라인상으로부터의 전류의 유입등이 회피되고, 래치업(latch up)등의 CMOS장치의 구동상의 문제점을 회피함이 가능하다.
최후에 제 4단계로서 11핀(VSS)이 접촉한다. 이 11핀(VSS)은 메모리카드(21)의 탈착의 검지에 이용함이 가능하다. 예컨대 이 11핀을 이용하여, 접속전극(35)과 평면형 단자(22)와의 접속회수를 카운터하도록 하여도 좋다.
또, IC카드(11, 21)를 슬롯(31, 34)으로부터 탈착하는 경우에는, 상술한 시퀀스를 역으로 행하게 된다.
(실시형태2)
도 14(a), 도 14(b)는 본 발명의 접속장치의 구성의 다른 일례를 설명하기 위한 도면이다. 도 14(a)는 스마트카드(11), 메모리카드(12)의 양쪽의 IC카드를 취입함이 가능한 2개의 슬롯을 가지는 접속장치를, 예컨대 도시하지 않은 PC등의 프론트 베이(front bay)의 3.5인치의 반 스판으로 감합할 수 있도록 케이스(50)에 취부한 형태를 나타내고 있다. 메모리카드(12)의 슬롯(34)를, 스마트카드(11)의 슬롯(31)의 상측에 설치되어 있다. 이것에 의해, 스마트카드(11), 메모리카드(21)를 빼고 꽂을 경우에, 노출한 평면형 단자를 볼 수 있기 때문에, 조작성이 향상한다. 슬롯(31, 34)과 이젝터(ejecter)기구를 가지고 있고, (31b, 34b)는 이젝터버턴이다. 이젝터기구는 반드시 구비하도록 하면 좋다.
도 14(b)는, 도 14(a)의 BB'방향의 단면구조를 모식적으로 나타낸 도면이다. 슬롯의 상면에 형성된 접속전극(32, 35)이 각각 스마트카드(11), 메모리카드(21)의 평면형 단자와 전기적으로 접속된다. 이것의 IC카드의 슬롯으로의 삽입, 방출할 경우에는, 예컨대 특허출원서 94-254756에 제안되어 있는 바와 같이, 접속전극의 각 접촉핀과, IC카드의 평면형 단자와의 물리적인 접촉에 시퀀스를 가지게 함에 의해, 활선상태로 IC카드의 빼고 꽂음이 가능하게 된다.
또한 이것의 접속전극(32, 35)와 PC측과의 접속배선(59)을 함께 묶도록 하면, 배선의 처리가 용이하게 된다. 이때, 전원, 접지를 공통화함에 의해, 접속배선(59)의 갯수를 줄이고, 보다 간단한 구성으로 PC측과의 인터페이스를 가지는 것이 가능하다. 이 경우, 접속배선(59)을 30개 정도 이하로 함이 바람직하다. 더욱이, 접속배선(59)으로 접속하는 경우, 데이터의 프로파일(profile)이 둔화하기도 하고, 노이즈의 영향을 받기도 하는 것을 방지하기 위해, 인터페이스회로(55)에 예컨대 슈미트트리거(Schmidt trigger)회로등의 파형정형회로를 형성함이 바람직하다. 이것에 의해, 보다 신뢰성이 향상함이 가능하다.
도 15(a), 도 15(b)는 중앙연산장치인 CPU(53)가 탑재된 PC의 기판(54)상에, 본 발명의 접속장치의 인터페이스회로(56)가 탑재된 형태를 모식적으로 나타낸 도면이다. 인터페이스회로(55)는 버스(56)를 통해서 CPU(53)와 접속되어 있다.
인터페이스회로(55)와, 접속장치(30)의 접속은, 예컨대 도 14(b)에서 설명한 바와 같이 접속배선(59)에 의해, 인터페이스회로(55)의 접속장치측 컨넥터(56)와 접속장치의 컨넥터(51)를 접속한다. 이때, 전원 접지등을 공용함에 의해, 접속배선(59)의 개수를 줄일 수 있고, 함께 묶도록 함이 적당하다. 인터페이스회로(55)의 PC측은, 예컨대 ISA, PCI, USB, IEEE1394등의 버스에 대응하고, 접속장치(30)측은 전술한 바와 같은 스마트카드(11), 메모리카드(21) 양쪽의 IC카드를 병렬로 구동할 수 있도록 구성한다. 또한, 컨넥터(51)로서는 예컨대 투우피이스 컨넥터(two-piece connector), 엣지 컨넥터(edge connector)등을 이용하도록 하여도 좋다.
도 16은 PC의 메인보더(54)에 취부된 소수핀의 컨넥터(52b)와, 접속장치(30)의 컨넥터(51)를 함께 묶은 접속배선(59)으로 접속한 본 발명의 정보처리장치의 구성을 모식적으로 나타낸 도면이다. 이와 같이 본 발명에 있어서는, 형상, 사양이 다른 복수의 IC카드를 공통의 인터페이스로 병렬로 구동함이 가능하다.
스마트카드(11)의 중간에 포함된 데이터메모리 EEPROM(16)의 용량의 크기의 상이함의 대응은, 스마트카드에 탑재된 MPU(13)의 펌웨어(firmware)에 의해서 제어되지만, 메모리카드(21)의 메모리용량, 전원전압, 종류별의 상이함은, 인터페이스회로(55)에 의해 하드웨어적 또는 소프트웨어적으로 제어하든지, 또는 PC등에 내장되는 구동 소프트웨어에 의해 제어하는 것이 좋다.
도 17은 인터페이스회로(55)의 구성을 모식적으로 나타낸 도면이고, 도 18, 도 19는 인터페이스회로(55)의 구성을 개략적으로 나타낸 블록도이다.
도 17에 나타낸 바와 같이, 인터페이스회로(55)내에 적어도 1개의 DSP(55a; 또는 DSP)를 구비함에 의해, 예컨대 이 CPU(55a)에 의해서, 데이터의 암호화, 복호화를 행하도록 함이 가능하다. 또한, 스마트카드(11)에 내장된 IC도 CPU를 구비하고 있기 때문에, 예컨대 스마트카드(11)의 CPU에 암호키를 지지하고, 인터페이스회로(55)의 CPU에서는 공개키 암호를 처리하도록 하여도 좋다. 더욱이, 메모리카드(21)에 지지하는 데이터로서, 예컨대 인증을 행하기 위한 디지털사인인 사진정보와, 지문, 성문(聲紋)등의 정보를 지지/독출하는 경우에는, 인터페이스회로(55)의 CPU(55a)에 의해, 또는 스마트카드(11)의 CPU에 의해, 데이터의 암호화/복호화를 행함에 의해 메모리카드(21)에 지지된 데이터의 시큐리티를 확보함이 가능하다. CPU(55a)는 처리능력이 높은 쪽이 보다 복잡한 암호화, 복호화처리를 단기간에 실행함이 가능하다. RSA의 키의 값의 비트길이를 길게 하면 하는 만큼, 그것을 처리하는 CPU에 걸리는 부하가 크게 된다. 따라서, 이와 같은 복잡한 처리를 예컨대 스마트카드의 CPU에서 행함은, 전용의 코프로세서(co-processor)를 구비하는 등의 수단을 강구하지 않으면 시간이 걸리기 쉽다. 이 때문에 본 발명에서는 인터페이스회로(55)내의 CPU에 의해서, 이와 같은 (무거운)처리를 행하고, 예컨대 16비트, 32비트인 비교적 고성능의 CPU를, 필요에 따라서 적절히 사용하도록 함이 가능하다.
한편, 암호화, 복호화의 필요가 없는 데이터의 경우에는, 인터페이스회로(55)내를 스루버스(through-bus)로 호스트(host)측과 억세스하도록 설계하도록 하여도 좋다. 이 때문에, 예컨대 메모리카드921)에 지지된 데이터에서, 그 데이터가 암호화되어 있는지 아닌지를 나타내는 헤더(head)를 부가하도록 하여도 좋다. 이와 같은 헤더의 부가는 스마트카드(11)의 CPU에 의해 실행함이 가능하다.
이와 같은 구성을 채용함에 의해 본 발명의 접속장치 및 본 발명의 정보처리장치는, 전자결제와 디지털머니(digital money)의 취급에 있어서 시큐리티를 향상할 수 있다. 특히 스마트카드에서는, 완벽하게 처리되지 않는 1~16MB정도의 큰 정보량을 가지는 디지털사인, 병원기록부의 데이터를 완전하게 보관함과 동시에, PC측 내지 네트워크측에서 완전하게 전송하는 것도 가능하다.
(실시형태3)
도 20은, 본 발명의 정보처리장치의 다른 일례를 설명하기 위한 도면이고, 도 21은 이 정보처리장치가 구비하는 인터페이스회로(55)의 구성을 개략적으로 나타낸 도면이다.
이 정보처리장치는, 접속장치(30)의 접속전극(32, 35)의 신뢰성을 화보하기 위해, 미리 접속전극(32)과 스마트카드(11)의 평면형 단자(12)와의 접속가능한 회수를 설정치;I로서 기억하고 있는 메모리(61)와, 접속전극(32)과 IC카드의 평면형 단자(12)와의 접속회수를 세는 카운터(62)와, 메모리(61)에 지지된 설정치I와 카운터(62)의 계수치C를 비교하고, 계수치C가 설정치I에 도달되면, 스마트카드(11)로의 신호입출력을 정지하는 수단을, 인터페이스회로(55)내에 구비하고 있다. 설정치I와 계수치C의 비교는, 여기에서는 디지털비교기(64; digital comparator)에 의해 행한다. 그리고, C≥I가 될 때 디지털비교기(64)로부터 CPU(55a)에 출력되는 신호에 기초하여, PC측 I/F(65) 또는 IC카드측 I/F(66)의 억세스가 정지된다.
접속전극(32)과 IC카드의 평면형 단자(12)와의 접속회수는, 인터페이스회로(55)의 스마트카드측 I/F의 VCC등에 의해 카운터하도록 하여도 좋고, 또한, 접속장치(30)의 슬롯(31)으로의 삽입회수를 카운트하도록 하여도 좋다. 또 여기에서는 제1 IC카드인 스마트카드(11)를 예로서 설명하였지만, 제2 IC카드인 메모리카드(21)에 대하여 모두 동일하게 적용할 수 있다.
더욱이, 예컨대 접속장치(30)의 제1 지지수단(33), 제2 지지수단(36)을, 적어도 접속전극(32, 35)가 교환가능하게 되도록 형성하여, 접속전극(32, 35)을 교환한 때에, 카운터(62)의 계수치를 리세트하도록 하여도 좋다.
이 때, 제1 지지수단(33), 제2 지지수단(36)에 대하여, 접속전극과 함께 제1 슬롯(31), 제2 슬롯(34)을 카트릿지(cartridge)식으로 하여 카트릿지와 함께 교환하도록 하여도 좋다.
또한, 이 접속전극과 슬롯으로 이루어진 카트릿지에, 제 1 또는 제2 지지수단으로부터 탈착과 동시에 기능하지 않게 되는 구조를 설정하도록 하면 더욱 안전하다. 예컨대, 지지수단으로부터 카트릿지를 떼어냄과 동시에 전기적 또는 기계적인 카트릿지가 고장나도록 하기도 하고, 개구부가 막히는 등의 구조를 카트릿지에 구비하도록 하여도 좋다.
또, 이상의 설명에서는 본 발명의 접속장치를 PC등의 정보처리장치의 케이스내에 내장하여 이용하는 예를 중심으로 설명하여 왔지만, 본 발명의 접속장치는 외부부착형식으로 이용하는 것도 가능하다.
도 22는 본 발명의 접속장치를 노트북형의 PC에 접속하여 사용하는 형태를 설명하기 위한 도면이다. 스마트카드(11)와 메모리카드(21)를 받아들여 억세스하기 위한 접속장치(30)를 노트북형의 PC의 예컨대 USB와 IEEE1394등의 버스에 접속배선(59b)에 의해 케이블접속하고 있다. 이 경우, 인터페이스회로(55)는 접속장치(30)내에 설치되어 있지만, PC측에 설치되도록 하여도 좋다. 또, 본 발명의 접속장치는 매우 얇은 형이기 때문에, 노트형 PC에 내장하여 이용하는 것도 물론 가능하다.
(실시형태4)
이와 같이 본 발명의 접속장치 또는 정보처리장치와, 복수개의 IC카드, 예컨대 스마트카드와 메모리카드를 조합함에 의해, 전자거래시스템, 전자뱅킹시스템, 전자금전 시스템등에 대용함이 가능하다.
이와 같은 경우, 예컨대 메모리카드에 암호화된 식별데이터를 인증에 이용하고, 스마트카드에 의한 지불과 조합시킴에 의해 보다 시스템의 안전성을 높일 수 있다.
식별데이터로서는, 예컨대 지문, 안면사진, 성문, 홍채(紅彩)등의 화상데이터, 음성데이터와 이것의 조합을 이용하도록 하여도 좋다. 이것의 식별데이터는 개인을 인증하기 위한 디지털사인으로서 암호화하여 두는 것이 바람직하고, 예컨대, 인터페이스의 CPU등에 의해 암호화하고, 메모리카드에 취입하도록 하여도 좋다. 또한 예컨대 외부 인터페이스에 의한 암호화는, 스마트카드내의 키에 키초하여 행하도록 하여도 좋다.
이와 같은 시스템의 예로서, 2매의 IC카드에 의해, 음악배신과 과금을 행하는 예에 관해 설명한다. 즉, 각종의 네트워크를 이용하여 음악을 배신하고, 배신된 음악을 메모리카드(예컨대 제2 IC카드)에 취입하도록 함과 동시에, 그 과금, 결제를 IC카드(예컨대 제1 IC카드)에 의해 행하는 것이다. 특히 음악, 화상, 영상등의 데이터는 시리얼 억세스에 적당하기 때문에, 평면형 접속단자와, 시리얼 억세스형 메모리소자를 구비하는 IC카드에 지지함이 적당하다.
음악의 데이터는, 예컨대 AAC와, AC-3등의 각종 압축알고리즘에 기초하여 압축된 상태로 배신하는 것이지만, 트래픽의 혼잡방지와, 통신속도의 향상등의 관점에서 바람직하다. 또한, 메모리카드에도 압축된 상태로 기억시키면, 메모리카드의 용량을 절약할 수 있다. 더욱이, 메모리카드에 지지하는 음악데이터는 암호화하여 두도록 하여도 좋다. 또한 배신하는 음악데이터자체를 암호화하여 두도록 하여도 좋다. 또한 암호화를 배신하는 음악데이터에 취입하여 두고, 그대로 메모리카드에 지지하도록 하여도 좋다.
이와 같은 음악배신시스템을 이용하면, 예컨대 인터네트등의 각종의 네트워크를 통하여 사용자에게 음악을 배신함과 동시에, 그 과금처리를 행할 수 있다.
또, 여기에서 파일데이터의 예로서 음악데이터의 배신시스템의 예에 관해서 설명하였지만, 이 이외에도 예컨대 텍스트데이터, 화상데이터, 영상데이터(MPEG, MPEG2등의 동화상데이터)등의 배신시스템에 적용하도록 하여도 좋다.
이상 설명한 바와 같이 본 발명의 접속장치, 정보처리장치에 의하면, 스마트카드, 메모리카드를 포함하는 복수의 IC카드를, 활선의 빼고 꽂음이 가능한 슬롯을 매개로, 예컨대 PC, EWS등에서 함께 이용할 수 있다. 또한, 본 발명의 접속장치 및 정보처리장치에 의하면 복수의 IC카드를 공통의 인터페이스에 의해 병렬적으로 구동할 수 있다. 따라서, PC등의 기존의 기반을 계승하면서, 전자결제와 전자금전등의 전자상거래를 안전하고 용이하게 행할 수 있다. 또한, PC, EWS등을 전자결제와 전자금전을 행할 때의 상호작용가능한 터미널로서 이용할 수 있다. 더욱이 PC와 접속장치와의 사이의 인터페이스회로에, 적어도 1개의 CPU를 구비함에 의해, 데이터지지의 시큐리티를 보다 높일 수 있다.
또한, 본 발명의 접속장치에 있어서는 크기가 다른 복수의 IC카드를 보다 소형으로 지지하여 구동할 수 있고, 정보처리장치의 설계의 자유도를 크게 향상할 수 있다. 또한 휴대형 정보처리장치등에도 충분히 대응할 수 있다.
더욱이 본 발명의 정보처리장치에 있어서는, IC카드의 평면형 단자와 접속하는 접속전극의 신뢰성을 항상 지지할 수 있고, 신뢰성을 크게 향상할 수 있다.

Claims (40)

  1. 제1면에 제1평면형 단자를 갖춘 제1 IC카드와, 제1면에 제2평면형 단자를 갖추고 제1 IC카드보다도 작은 제2 IC카드를 삽입하여 지지하는 접속장치로서, 제1 IC카드를 삽입하는 제1슬롯과, 제1슬롯에 제1 IC카드가 삽입된 때에 제1평면형 단자와 접촉하도록 형성된 제1접속전극을 갖춘 제1지지수단과, 제2 IC카드를 삽입하는 제2슬롯과, 제2슬롯에 제2 IC카드가 삽입된 때에 제2평면형 단자와 접촉하도록 형성된 제2접속전극을 갖춘 제2지지수단을 구비한 것을 특징으로 하는 접속장치.
  2. 제1항에 있어서, 제2지지수단은, 제1지지수단의 제1접속전극이 형성된 측에 제1접속전극이 형성된 영역이 노출하도록 형성된 것을 특징으로 하는 접속장치.
  3. 제1항에 있어서, 제1접속전극과 제2접속전극은 제1슬롯과 제2슬롯에 대해 같은 측에 형성된 것을 특징으로 하는 접속장치.
  4. 제1항에 있어서, 제1슬롯과 제2슬롯은 제1 IC카드의 삽입방향과 제2 IC카드의 삽입방향이 동일 방향으로 되도록 형성된 것을 특징으로 하는 접속장치.
  5. 제1항에 있어서, 제1슬롯의 개구부와 제2슬롯의 개구부는 실질적으로 동일 평면상에 있는 것을 특징으로 하는 접속장치.
  6. 제5항에 있어서, 제1슬롯과 제2슬롯은 제1 IC카드와 제2 IC카드를 받아들인 때 제1 IC카드와 제2 IC카드가 2변을 공유하여 겹치도록 형성된 것을 특징으로 하는 접속장치.
  7. 제1항에 있어서, 제1 IC카드는 ISO 7810에 준거한 IC카드이고, 제2 IC카드는 제1 IC카드의 반 이하의 면적을 갖는 것을 특징으로 하는 접속장치.
  8. 제1항에 있어서, 제1 IC카드는 CPU를 갖춘 IC카드이고, 제2 IC카드는 메모리카드인 것을 특징으로 하는 접속장치.
  9. 제7항에 있어서, 제2 IC카드는 그 두께가 ISO 7810에 준거한 IC카드인 것을 특징으로 하는 접속장치.
  10. 제7항에 있어서, 제2 IC카드는 JEDEC MO-186에 준거한 IC카드인 것을 특징으로 하는 접속장치.
  11. 제8항에 있어서, 제2 IC카드는 그 두께가 ISO 7810에 준거한 IC카드인 것을 특징으로 하는 접속장치.
  12. 제8항에 있어서, 제2 IC카드는 JEDEC MO-186에 준거한 IC카드인 것을 특징으로 하는 접속장치.
  13. 제1항에 있어서, 상기 제2 IC카드는 상기 제2평면형 단자와 접속된 시리얼 억세스형 메모리소자를 갖춘 것을 특징으로 하는 접속장치.
  14. 제13항에 있어서, 상기 시리얼 억세스형 메모리소자는 NAND형 EEPROM 또는 AND형 EEPROM인 것을 특징으로 하는 접속장치.
  15. 제1항에 있어서, 제1접속전극 및 제2접속전극과 접속되고, 제1 IC카드와 제2 IC카드를 병렬적으로 구동하는 인터페이스수단을 더 구비한 것을 특징으로 하는 접속장치.
  16. 제15항에 있어서, 상기 인터페이스수단은 제1지지수단의 제1접속전극이 형성된 측에 제2지지수단과 인접하여 형성된 것을 특징으로 하는 접속장치.
  17. 제15항 또는 제16항에 있어서, 상기 인터페이스수단은 CPU를 구비한 것을 특징으로 하는 접속장치.
  18. 제15항에 있어서, 상기 인터페이스수단은 제1 IC카드 또는 제2 IC카드에 입출력되는 데이터의 암호화 및 복호화를 행하는 수단을 구비한 것을 특징으로 하는 접속장치.
  19. 제1항에 있어서, 제1접속전극 및 제2접속전극과 외부회로를 접속하기 위한 컨넥터를 구비한 것을 특징으로 하는 접속장치.
  20. 제19항에 있어서, 상기 컨넥터는 투우피이스(two-piece) 컨넥터인 것을 특징으로 하는 접속장치.
  21. 제19항에 있어서, 상기 컨넥터는 엣지 컨넥터인 것을 특징으로 하는 접속장치.
  22. 제1면에 제1평면형 단자를 갖춘 제1 IC카드와, 제1면에 제2평면형 단자를 갖추고 제1 IC카드보다도 작은 제2 IC카드를 받아들여 구동하는 정보처리장치로서, 제1평면형 단자를 매개해서 제1 IC카드를, 제2평면형 단자를 매개해서 제2 IC카드를 병렬적으로 구동하는 인터페이스수단을 구비한 것을 특징으로 하는 정보처리장치.
  23. 제20항에 있어서, 상기 인터페이스수단은 CPU를 구비한 것을 특징으로 하는 접속장치.
  24. 제22항 또는 제23항에 있어서, 상기 인터페이스수단은 제1 IC카드 또는 제2 IC카드에 입출력되는 데이터의 암호화 및 복호화를 행하는 수단을 구비한 것을 특징으로 하는 정보처리장치.
  25. 제20항에 있어서, 제1 IC카드는 제1 IC카드 또는 제2 IC카드에 입출력되는 데이터의 암호화 및 복호화를 행하는 수단을 구비하고, 상기 인터페이스수단은 제1 IC카드 또는 제2 IC카드에 입출력되는 데이터의 암호화 및 RSA를 행하는 수단을 구비한 것을 특징으로 하는 정보처리장치.
  26. 제21항에 있어서, 제1 IC카드는 제1 IC카드 또는 제2 IC카드에 입출력되는 데이터의 암호화 및 복호화를 행하는 수단을 구비하고, 상기 인터페이스수단은 제1 IC카드 또는 제2 IC카드에 입출력되는 데이터의 암호화 및 RSA를 행하는 수단을 구비한 것을 특징으로 하는 정보처리장치.
  27. 제22항에 있어서, 제1 IC카드는 제1 IC카드 또는 제2 IC카드에 입출력되는 데이터의 암호화 및 복호화를 행하는 수단을 구비하고, 상기 인터페이스수단은 제1 IC카드 또는 제2 IC카드에 입출력되는 데이터의 암호화 및 RSA를 행하는 수단을 구비한 것을 특징으로 하는 정보처리장치.
  28. 제22항에 있어서, 제1 IC카드는 제1 IC카드 또는 제2 IC카드에 입출력되는 데이터의 DES 암호화 및 DES 복호화를 행하는 수단을 구비하고, 상기 인터페이스수단은 제1 IC카드 또는 제2 IC카드에 입출력되는 데이터의 RSA 암호화 및 RSA 복호화를 행하는 수단을 구비한 것을 특징으로 하는 정보처리장치.
  29. 제22항에 있어서, 상기 인터페이스수단은 제1 IC카드 또는 제2 IC카드에 입출력되는 신호의 파형정형용 회로를 구비한 것을 특징으로 하는 정보처리장치.
  30. 제29항에 있어서, 상기 파형정형회로는 슈미트 트리거회로인 것을 특징으로 하는 정보처리장치.
  31. 케이스와, 이 케이스내에 수용되고, 중앙연산장치가 탑재된 기판과, 상기 케이스의 1개의 면에 제1 IC카드를 받아들이는 제1슬롯 및 제2 IC카드를 받아들이는 제2슬롯이 개구하도록 형성되고, 제1평면형 단자와 접촉하도록 형성된 제1접속전극과, 제2평면형 단자와 접촉하도록 형성된 제2접속전극을 갖춘 지지수단과, 상기 기판상에 형성되어 상기 중앙연산장치측과 제1 IC카드 및 제2 IC카드와의 사이의 신호입출력을 병렬적으로 제어하는 인터페이스수단과, 상기 인터페이스수단과 상기 제1접속전극 및 제2접속전극간을 접속하는 접속배선을 구비한 것을 특징으로 하는 정보처리장치.
  32. 제31항에 있어서, 상기 인터페이스수단은 CPU를 구비한 것을 특징으로 하는 접속장치.
  33. 제31항 또는 제32항에 있어서, 상기 인터페이스수단은 제1 IC카드 또는 제2 IC카드에 입출력되는 데이터의 암호화 및 복호화를 행하는 수단을 구비한 것을 특징으로 하는 정보처리장치.
  34. 제31항에 있어서, 제1접속전극 및 제2접속전극의 전원공급단자 또는 접지단자는 상기 인터페이스수단과 공통의 접속배선으로 접속된 것을 특징으로 하는 정보처리장치.
  35. 제31항에 있어서, 상기 인터페이스수단은 상기 기판에 탑재되고 파형정형용 회로를 구비한 것을 특징으로 하는 정보처리장치.
  36. 제35항에 있어서, 상기 파형정형회로는 슈미트 트리거회로인 것을 특징으로 하는 정보처리장치.
  37. 평면형 단자를 갖춘 IC를 내장한 IC카드를 받아들이는 슬롯과, 상기 평면형 단자와 접속하는 접속전극을 갖춘 지지수단과, 상기 접속전극과 상기 평면형 단자를 매개해서 상기 IC카드에 억세스하는 인터페이스수단을 구비하고, 상기 인터페이스수단은, 상기 평면형 단자와 상기 접속전극의 접속가능횟수가 설정됨과 더불어, 상기 평면형 단자와 상기 접속전극의 접속횟수를 카운트하는 카운터수단과, 지지한 설정치와 카운트치를 비교하여 상기 카운트치가 상기 설정치에 도달한 경우에는 상기 IC카드와의 억세스를 정지하는 수단을 갖춘 것을 특징으로 하는 정보처리장치.
  38. 제37항에 있어서, 상기 지지수단의 상기 접속전극은 교환가능하게 형성되고, 상기 카운터의 계수치를 상기 접속전극이 교환된 때에 리세트하는 수단을 더 구비한 것을 특징으로 하는 정보처리장치.
  39. 제35항에 있어서, 상기 지지수단의 상기 접속전극은 사용전 상태와 사용후 상태를 판별하는 수단을 갖추도록 형성되고, 상기 카운터의 계수치는 사용전 상태의 상기 접속전극이 교환된 때에만 리세트되는 것을 특징으로 하는 정보처리장치.
  40. 제1면에 제1평면형 단자를 갖춘 제1 IC카드와, 제1면에 제2평면형 단자를 갖추고 제1 IC카드보다도 작은 제2 IC카드를 삽입하여 지지하는 정보처리장치로서, 제1 IC카드를 삽입하는 제1슬롯과, 제1슬롯에 제1 IC카드가 삽입된 때에 제1평면형 단자와 접촉하도록 형성된 제1접속전극을 갖춘 제1지지수단과, 제2 IC카드를 삽입하는 제2슬롯과, 제2슬롯에 제2 IC카드가 삽입된 때에 제2평면형 단자와 접촉하도록 형성된 제2접속전극을 갖춘 제2지지수단을 구비한 것을 특징으로 하는 정보처리장치.
KR1019980006582A 1997-02-28 1998-02-28 접속장치 및 정보처리장치 KR100279791B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP97-46318 1997-02-28
JP4631897 1997-02-28

Publications (2)

Publication Number Publication Date
KR19980071849A true KR19980071849A (ko) 1998-10-26
KR100279791B1 KR100279791B1 (ko) 2001-02-01

Family

ID=65893550

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980006582A KR100279791B1 (ko) 1997-02-28 1998-02-28 접속장치 및 정보처리장치

Country Status (1)

Country Link
KR (1) KR100279791B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100391876B1 (ko) * 1998-12-10 2003-07-16 가부시끼가이샤 도시바 식별 정보를 구비한 데이타 기억 매체

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100391876B1 (ko) * 1998-12-10 2003-07-16 가부시끼가이샤 도시바 식별 정보를 구비한 데이타 기억 매체

Also Published As

Publication number Publication date
KR100279791B1 (ko) 2001-02-01

Similar Documents

Publication Publication Date Title
US6137710A (en) Connecting apparatus, and information processing apparatus
KR101077123B1 (ko) 메모리 제어기를 포함하는 각종 상이한 표준 카드에사용되는 유니버설 비휘발성 메모리 카드
US6883718B1 (en) Credit card sized memory card with host connector
KR100391876B1 (ko) 식별 정보를 구비한 데이타 기억 매체
EP1840788B1 (en) System and method for sensing biometric and non-biometric smart card devices
KR101097384B1 (ko) 표준 보안 기능을 포함하는 메모리 카드들
US9081946B2 (en) Secure mass storage device
US8301831B2 (en) Backward compatible extended USB plug and receptacle with dual personality
JPH10334205A (ja) Icカードおよびメモリパッケージ
US7984303B1 (en) Flash memory devices with security features
JP2007041629A (ja) メモリカード及び半導体装置
JP2006172122A (ja) カード状記憶装置
TW498284B (en) Card memory apparatus
US20040135241A1 (en) Secure transaction card with a large storage volume
KR100279791B1 (ko) 접속장치 및 정보처리장치
JP2006228256A (ja) データ記録装置およびデータ読出装置
JP2000172821A (ja) 半導体装置、データ記憶メディア、データ記録装置、データ読出装置、および半導体装置の製造方法
KR101089805B1 (ko) 통신 커넥터와 iso 7816 리더를 갖춘 스마트 카드
WO2005008453A1 (en) Universal serial bus driving device having a function of smart-card reader
JP4761479B2 (ja) Icカード
GB2363881A (en) Smart card and reader/writer for detecting an operating voltage of the smart card

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20091028

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee