KR19980061546A - 스텔칩의 mtxen 신호 발생방법 - Google Patents

스텔칩의 mtxen 신호 발생방법 Download PDF

Info

Publication number
KR19980061546A
KR19980061546A KR1019960080917A KR19960080917A KR19980061546A KR 19980061546 A KR19980061546 A KR 19980061546A KR 1019960080917 A KR1019960080917 A KR 1019960080917A KR 19960080917 A KR19960080917 A KR 19960080917A KR 19980061546 A KR19980061546 A KR 19980061546A
Authority
KR
South Korea
Prior art keywords
mtxen
signal
steal
chip
scc2
Prior art date
Application number
KR1019960080917A
Other languages
English (en)
Inventor
김해진
Original Assignee
이우복
사단법인 고등기술연구원연구조합
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이우복, 사단법인 고등기술연구원연구조합 filed Critical 이우복
Priority to KR1019960080917A priority Critical patent/KR19980061546A/ko
Publication of KR19980061546A publication Critical patent/KR19980061546A/ko

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

본 발명은 스텔칩의 MTXEN 신호 발생방법에 관한 것으로, 중앙처리장치(68EN360)의 출력단자(tx-in)를 사용하여 신호를 MTXEN 제어회로에 보내는 단계와, 상기 MTXEN 제어회로에 의해 스텔칩에 MTXEN신호를 동작시키는 단계와, 상기 동작된 스텔칩은 전송클럭을 발생시켜 중앙처리장치의 SCC2에 전달하는 단계와, 상기 SCC2는 RTSB2신호를 동작시켜 CTSB2 신호가 동작될때 데이타를 전송하는 단계를 포함하여 딜레이를 줄일 수 있고 스텔의 파워 세이브(power save)를 최대로 할 수 있다.

Description

스텔칩의 MTXEN 신호 발생방법
제1도는 본 발명에 의한 회로도
제2도는 본 발명에 의한 회로의 입출력 관계를 나타낸 도면
제3도는 본 발명에 의한 블럭도
*도면의 주요 부분에 대한 부호의 설명*
1:중앙처리장치(68EN360)2:EPLD_A
3:MTXEN 제어회로4:스텔(STEL)칩
본 발명은 스텔칩의 MTXEN 신호 발생방법에 관한 것으로, 특히, 68EN360 중앙처리장치에서 외부클럭을 사용할때 외부클럭 발생 소스인 스텔(STEL)의 클럭발생시기 및 기간을 설정하는 스텔칩의 MTXEN 신호 발생방법에 관한 것이다.
종래에는 중앙처리장치의 직렬통신 제어부인 SCC2의 전송클럭을 외부클럭으로 사용할 경우 RTSB2로 외부클럭의 발생시점과 발생시간을 제어할 수 없으므로 RTSB2를 일반적인 입출력장치(general I/O)로 사용하여 외부클럭의 발생시점과 기간을 제어해야 하며 그러한 경우 외부클럭을 디스에이블(disable)시키기 위한 소프트웨어가 필요하게 되며, 딜레이도 생기게 된다. 이때 중앙처리장치인 68EN360은 소프트웨어적인 부담을 가지게 되고 스텔은 딜레이 기간동안 불필요한 일을 하게 되는 문제점이 있다.
본 발명은 상기 문제점을 해결하기 위해 68EN360의 SCC2(HDLC용) 데이타 전송시 전송클럭이 외부에 있을 경우 68EN360과 외부클럭 소스인 스텔 사이에 스텔의 MTXEN신호를 위한 회로를 두어 외부클럭의 발생시기 및 기간을 제어하여 SCC2는 RTSB2신호를 사용하면서 데이타 전송이 가능하게 하고 딜레이를 줄이는 것을 목적으로 한다.
본 발명은 상기 목적을 달성하기 위해 중앙처리장치(68EN360)의 출력단자(tx_in)를 사용하여 신호를 MTXEN 제어회로에 보내는 단계와, 상기 MTXEN 제어회로에 의해 스텔칩에 MTXEN신호를 동작시키는 단계와, 상기 동작된 스텔칩은 전송클럭을 발생시켜 중앙처리장치의 SCC2에 전달하는 단계와, 상기 SCC2는 RTSB2신호를 동작시켜 CTSB2 신호가 동작될때 데이타를 전송하는 단계를 포함하는 것을 특징으로 한다.
이하, 첨부된 도면을 참조하여 본 발명을 상세하게 설명하기로 한다.
제1도는 본 발명에 의한 회로도로서, 68EN360의 일반적인 입출력장치(이하, tx_in)가 액티브 되면 첫 번째 D 플립플롭의 출력이 하이가 되고, 클럭의 라이징 에지(rising edge)에서 두 번째 D 플립플롭의 출력이 하이가 된다. 그러면 첫 번째 D 플립플롭의 리셋이 액티브 되어 첫 번째 D 플립플롭의 출력이 로우가 된다. 이때 두 번째 D 플립플롭은 클럭이 하이가 되는 순간에 출력이 로우가 되며 이 신호의 반전된 신호가 RS플립플롭의 셋트의 입력이 되어 RS 플립플롭의 출력이 하이가 될 것이다. 마찬가지로 RTSB2가 하이가 되는 시점에 RTSB2를 입력으로 한 두 번째 플립플롭의 출력이 하이가 되어 RS 플립플롭의 리셋단자가 이 신호의 반전된 신호를 입력으로 하여 RS 플립플롭의 출력이 로우가 되는 것을 나타낸 것이다.
제2도는 본 발명에 의한 회로의 입출력 관계를 나타낸 도면으로서, tx_in과 RTSB2를 입력했을 때 MTXEN 제어회로에 의해 MTXEN 출력신호가 있다. 이때 tx_in이 하이가 되는 시점을 검출하여 MTXEN을 일정시간 하이로 유지시키다가 RTSB2가 하이가 되는 시점을 검출하여 MTXEN 신호를 로우로 만들어 데이타 전송이 끝나는 시점에 스텔칩 전송클럭의 발생이 멈추게 된다.
제3도는 본 발명에 의한 블럭도로서, 중앙처리장치(68EN360, 1)의 SCC2(HDLC용)가 데이타를 전송하고자 할 경우 준비되어 있는 클럭이 없으면 RTSB2가 동작되지 않으므로 중앙처리장치(1)을 tx_in을 사용하여 MTXEN 제어회로(3)에 의해 스텔칩(4)의 MTXEN신호를 동작시킨다. 또한 EPLD_A(2)가 CTSB2를 동작시키고 상기 동작된 스텔칩(4)은 전송클럭을 발생시켜 중앙처리장치(1)의 SCC2에 전달하고 상기 SCC2는 준비된 클럭이 있으므로 RTSB2신호를 동작시켜 MTXEN 제어회로의 TX_EN출력을 EP;D_A(2)의 tx_en에 입력하고 EPLD_A(2)의 출력을 중앙처리장치의 CTSB2에 입력하여 CTSB2 신호가 동작될때 데이타를 전송할 수 있다. 그리고 RTSB2가 하이가 되는 시점에 MTXEN신호를 로우시키면 데이타 전송이 끝나는 시점에 스텔칩 전송클럭의 발생을 멈추도록 한다.
본 발명은 tx_in이 하이로 될 때 스텔의 MTXEN이 인에이블되어 송신클럭을 68EN360에 보내게 되고 SCC2에서는 RTSB2를 사용할 수 있게 된다. 또한 RTSB2가 하이가 되는 순간에 MTXEN이 로우가 되어 이를 소프트웨어로 처리할 필요가 없어 딜레이를 줄일 수 있고 스텔의 파워 세이브(power save)를 최대로 할 수 있다.

Claims (5)

  1. 중앙처리장치(68EN360)의 출력단자(tx_in)를 사용하여 신호를 MTXEN 제어회로에 보내는 단계와,
    상기 MTXEN 제어회로에 의해 스텔칩에 MTXEN신호를 동작시키는 단계와,
    상기 동작된 스텔칩은 전송클럭을 발생시켜 중앙처리장치의 SCC2에 전달하는 단계와,
    상기 SCC2는 RTSB2신호를 동작시켜 CTSB2 신호가 동작될때 데이타를 전송하는 단계를 포함하는 것을 특징으로 하는 스텔칩의 MTXEN 신호 발생방법.
  2. 제1항에 있어서,
    상기 MTXEN 제어회로는 MTXEN신호를 스텔칩에 출력하는 것을 특징으로 하는 스텔칩의 MTXEN 신호 발생방법.
  3. 제1항에 있어서,
    상기 MTXEN 제어회로는 TX_EN 신호를 EPLD_A로 출력하는 것을 특징으로 하는 스텔칩의 MTXEN 신호 발생방법.
  4. 제1항에 있어서,
    상기 MTXEN 제어회로는 데이타 전송이 종료되는 시점에서 RTSB2가 하이가 될때 MTXEN 신호를 로우로 하는 것을 특징으로 하는 스텔칩의 MTXEN 신호 발생방법.
  5. 제1항에 있어서,
    상기 스텔칩은 MTXEN 신호가 하이이면 클럭을 중앙처리장치의 SCC2에 전달하고 로우이면 클럭을 중앙처리장치의 SCC2에 전달하지 않는 것을 특징으로 하는 스텔칩의 MTXEN 신호 발생방법.
KR1019960080917A 1996-12-31 1996-12-31 스텔칩의 mtxen 신호 발생방법 KR19980061546A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960080917A KR19980061546A (ko) 1996-12-31 1996-12-31 스텔칩의 mtxen 신호 발생방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960080917A KR19980061546A (ko) 1996-12-31 1996-12-31 스텔칩의 mtxen 신호 발생방법

Publications (1)

Publication Number Publication Date
KR19980061546A true KR19980061546A (ko) 1998-10-07

Family

ID=66423234

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960080917A KR19980061546A (ko) 1996-12-31 1996-12-31 스텔칩의 mtxen 신호 발생방법

Country Status (1)

Country Link
KR (1) KR19980061546A (ko)

Similar Documents

Publication Publication Date Title
CA2074073A1 (en) Interface chip device
CA2365288A1 (en) Dynamic wave-pipelined interface apparatus and methods therefor
KR19980061546A (ko) 스텔칩의 mtxen 신호 발생방법
TW329488B (en) Synchronous serial data transmission device
KR100366049B1 (ko) 직렬통신제어기를 이용한 직접메모리접근장치
JP2830199B2 (ja) 送信機
JPH0724832Y2 (ja) 送受信自動切換回路
KR940006657Y1 (ko) 정보 송.수신 방법의 선택회로
KR890004887B1 (ko) 문서통신 데이터 송수신회로
KR200231676Y1 (ko) 칩선택 신호를 이용한 전송응답신호 생성장치
KR920000092B1 (ko) 디지탈 전화기를 이용한 디지탈 단말 접속회로
KR0168010B1 (ko) 교환기의 듀얼톤 주파수 송출에 있어 원포인트 제어방법 및 회로
JPH0119671B2 (ko)
JPS5614747A (en) Switchboard
KR19990032730A (ko) 이동통신 교환기의 프로세서간 통신부 초기 상태안정화 장치
KR19980033073U (ko) 직렬 통신장치
JPS62125740A (ja) 回線切換方式
JPS6124353A (ja) 通信用周辺制御装置
ES2009693A6 (es) Sistema de control de canales de comunicaciones duplex.
KR19980073034A (ko) 데이터 송수신장치 및 제어명령
KR20040099542A (ko) 비동기 전송 장치와 동기식 데이터 처리 장치간의 통신을위한 동기화 장치
JPH0264840A (ja) データ転送装置
KR970010243B1 (en) Communication method between digital signal processing
TW239243B (en) Hub
JPS57133741A (en) Synchronizing line connector

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination