KR19980015968A - An apparatus for synthesizing a video signal having different update periods - Google Patents

An apparatus for synthesizing a video signal having different update periods Download PDF

Info

Publication number
KR19980015968A
KR19980015968A KR1019960035450A KR19960035450A KR19980015968A KR 19980015968 A KR19980015968 A KR 19980015968A KR 1019960035450 A KR1019960035450 A KR 1019960035450A KR 19960035450 A KR19960035450 A KR 19960035450A KR 19980015968 A KR19980015968 A KR 19980015968A
Authority
KR
South Korea
Prior art keywords
video signal
synthesizing
buffer
decoder
output
Prior art date
Application number
KR1019960035450A
Other languages
Korean (ko)
Inventor
이광기
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019960035450A priority Critical patent/KR19980015968A/en
Publication of KR19980015968A publication Critical patent/KR19980015968A/en

Links

Landscapes

  • Studio Circuits (AREA)

Abstract

본 발명은 서로 다른 갱신주기를 가지는 영상신호를 합성할 시 영상신호들이 서로 시간동기화되어 합성되도록 처리하는 장치를 구현하기 위한 것이다. 이러한 본 발명에 따른 영상신호 합성장치는 정지영상 및 그래픽데이터를 버퍼에 저장하고 데이터의 변화가 있을 시 시간동기 정보에 따라 상기 버퍼의 내용을 갱신하며, 상기 버퍼에 저장되어 있는 정지영상 및 그랙픽데이터를 비디오신호의 갱신주기에 따라 비디오신호와 합성하여 출력하는 것을 특징으로 한다. 본 발명에서는 합성될 정지영상 및 그래픽데이터의 시간동기 및 갱신을 위한 버퍼와 실제 비디오신호와 합성을 위한 합성기를 분리시킴으로써 정확한 시간동기를 간단하게 이룰 수 있다.The present invention is for realizing an apparatus for processing video signals to be synthesized in time synchronization with each other in synthesizing video signals having different update periods. The apparatus for synthesizing a video signal according to the present invention stores still images and graphic data in a buffer, updates the contents of the buffer according to time synchronization information when there is a change in data, Is synthesized with the video signal according to the update period of the video signal and is output. In the present invention, accurate time synchronization can be easily achieved by separating the buffer for time synchronization and updating of the still image and the graphic data to be synthesized, and the synthesizer for synthesizing the actual video signal.

Description

서로 다른 갱신주기를 가지는 영상신호를 합성하기 위한 장치An apparatus for synthesizing a video signal having different update periods

본 발명은 서로 다른 갱신주기를 가지는 영상신호를 합성하기 위한 장치에 관한 것으로, 특히 이 영상신호들간의 시간동기가 일치화되도록 처리하면서 합성하여 출력하는 장치에 관한 것이다.The present invention relates to an apparatus for synthesizing video signals having different update periods, and more particularly, to an apparatus for synthesizing and outputting video signals in such a manner that the time synchronization between the video signals is synchronized.

일반적으로 비디오신호는 일정한 시간주기마다 규칙적으로 갱신되는 반면, 정지영상 및 그래픽데이터는 상대적으로 긴, 불규칙한 시간주기마다 갱신되는 특징이 있다. 예를 들어 NTSC(National Television System Committee), PAL(Phase Alternation by Line)방식에 따른 신호는 각각 1/29.97초, 1/25초 시간간격으로 규칙적으로 화면이 갱신된다. 즉 NTSC방식의 비디오신호는 1초에 29.97번 규칙적으로 갱신되어 표시되며, PAL방식의 비디오신호는 1초에 25번 규칙적으로 갱신되어 표시된다. 한편 정지영상 및 그래픽데이터는 불규칙하게 불연속적으로 갱신된다. 이와 같이 비디오신호와 정지영상 및 그래픽데이터는 서로 다른 주기를 가지고 갱신되며 표시되는 특성이 있다. 그러므로 연속적으로 갱신되는 영상신호(NTSC방식 또는 PAL방식의 비디오신호)와 불연속적으로 갱신되는 영상신호(정지영상 및 그래픽데이터)를 합성하기 위해서는 각 신호들에 대한 시간동기정보를 고려하여 합성한 후 표시되도록 처리할 것이 요구된다.Generally, the video signal is regularly updated at regular time intervals, while the still image and graphic data are updated at a relatively long and irregular time period. For example, the signals according to the National Television System Committee (NTSC) and the Phase Alternation by Line (PAL) method are regularly updated at intervals of 1 / 29.97 seconds and 1/25 second, respectively. That is, the NTSC video signal is regularly updated 29.97 times per second, and the PAL video signal is regularly updated 25 times per second. On the other hand, still images and graphic data are updated irregularly and discontinuously. As described above, the video signal, the still image, and the graphic data are updated and displayed with different periods. Therefore, in order to synthesize continuously updated video signals (video signals of NTSC system or PAL system) and video signals (still video and graphic data) discontinuously updated, they are synthesized in consideration of time synchronization information for respective signals To be displayed.

따라서 본 발명의 목적은 갱신주기를 달리하는 영상신호들을 합성하는 장치를 제공함에 있다.Accordingly, it is an object of the present invention to provide an apparatus for synthesizing video signals having different update periods.

본 발명의 다른 목적은 갱신주기를 달리하는 영상신호들의 시간동기정보를 고려하여 이들을 합성처리하는 장치를 제공함에 있다.It is another object of the present invention to provide an apparatus for performing synthesis processing on video signals in consideration of time synchronization information of video signals having different update periods.

상기와 같은 목적들을 달성하기 위한 본 발명은 정지영상 및 그래픽데이터를 버퍼에 저장하고 데이터의 변화가 있을 시 시간동기 정보에 따라 상기 버퍼의 내용을 갱신하며, 상기 버퍼에 저장되어 있는 정지영상 및 그랙픽데이터를 비디오신호의 갱신주기에 따라 비디오신호와 합성하여 출력하는 영상신호 합성장치를 개시하고 있다. 본 발명에서는 합성될 정지영상 및 그래픽데이터의 시간동기 및 갱신을 위한 버퍼와 실제 비디오신호와 합성을 위한 합성기를 분리시킴으로써 정확한 시간동기를 간단하게 이룰 수 있다.According to another aspect of the present invention, there is provided a method for storing still images and graphic data in a buffer, updating the contents of the buffer according to time synchronization information when there is a change in data, And synthesizes the data with a video signal in accordance with the update period of the video signal, and outputs the synthesized video signal. In the present invention, accurate time synchronization can be easily achieved by separating the buffer for time synchronization and updating of the still image and the graphic data to be synthesized, and the synthesizer for synthesizing the actual video signal.

도 1은 본 발명에 따른 영상신호 합성 장치의 구성을 보여주는 도면.BRIEF DESCRIPTION OF THE DRAWINGS FIG. 1 is a block diagram illustrating a configuration of a video signal synthesizing apparatus according to the present invention; FIG.

이하 본 발명의 바람직한 실시예의 상세한 설명을 첨부된 도면들을 참조하여 설명할 것이다. 우선 각 도면의 구성요소들에 참조부호를 부가함에 있어서, 동일한 구성요소들에 대해서는 비록 다른 도면상에 표시되더라고 가능한한 동일한 부호를 사용하고 있음에 유의하여야 한다. 또한 하기에서 본 발명을 설명함에 있어 관련된 공지 기능 또는 구성에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우에는 그 상세한 설명은 생략할 것이다. 그리고 후술되는 용어들은 본 발명에서의 기능을 고려하여 정의내려진 용어들로서 이는 사용자 또는 칩설계자의 의도 또는 관례 등에 따라 달라질 수 있으며, 그 정의는 본 명세서 전반에 걸친 내용을 토대로 내려져야 할 것이다.DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS Hereinafter, preferred embodiments of the present invention will be described in detail with reference to the accompanying drawings. It should be noted that, in the drawings, like reference numerals are used to denote like elements in the drawings, although they are shown in different drawings. In the following description of the present invention, detailed description of known functions and configurations incorporated herein will be omitted when it may make the subject matter of the present invention rather unclear. It is to be understood that both the foregoing general description and the following detailed description are exemplary and explanatory and are intended to provide further explanation of the invention as claimed.

도1은 본 발명에 따른 영상신호 합성장치의 구성을 보여주는 도면이다. 도1을 참조하면, 참조부호 Vin(Video in)은 연속적인 갱신주기를 가지는 영상신호(비디오신호)이고, Gin(Graphic in)은 불연속적인 갱신주기를 가지는 영상신호(정지영상, 그래픽데이터)이다. VPT(Video Presentation Time)는 비디오신호의 갱신주기에 따라 일정하게 증가하며, 각 비디오신호의 디스플레이의 시작을 나타내는 시간이다. GPT(Graphic Presentaion Tmie)는 새로운 그래픽데이터 신호가 비디오신호와 합성될 시간을 나타낸다. RT(Reference Time)는 현재시간을 나타내는 기준클럭의 샘플값으로 내부클럭에 의해 일정한 주기로 증가하거나 또는 외부에서 강제로 갱신될 수 있다.1 is a block diagram of a video signal synthesizing apparatus according to the present invention. Referring to FIG. 1, reference symbol Vin (video in) is a video signal (video signal) having a continuous updating period and Gin (Graphic in) is a video signal (still image, graphic data) having a discontinuous updating period . VPT (Video Presentation Time) is a time constantly increasing according to the update period of the video signal, and is a time indicating the start of display of each video signal. GPT (Graphic Presentation Tmie) indicates the time at which a new graphic data signal is synthesized with a video signal. The reference time (RT) is a sample value of a reference clock indicating a current time, and may be increased or decreased by an external clock periodically by an internal clock.

도1에서 비디오디코더 110은 비디오신호 Vin을 입력하여 디코딩한 후 RT값이 VPT에 도달한 순간부터 Vout(Video out) 한 화면으로 출력한다. 그래픽디코더 120은 그래픽데이터 신호 Gin을 입력으로 하여 디코딩한 후 합성될 그래픽데이터 신호 Gout을 출력한다. 비교기 130은 RT값과 GPT값을 비교하여 RT값이 GPT값에 도달한 순간 스위칭부 140을 스위칭제어하여 그래픽디코더 120으로부터 출력되는 Gout을 버퍼 150에 제공한다. 즉 스위칭부 140은 그래픽디코더 120과 버퍼 150의 사이에 접속되어 그래픽데이터 120에 의해 디코딩되어 출력되는 그래픽데이터 신호를 버퍼 150에 제공하는 역할을 수행한다. 이때 스위칭부 140의 스위칭동작은 그래픽디코더 120에 의해 디코딩된 새로운 그래픽데이터 신호가 비디오신호와 합성될 시간에 이루어지게 된다. 합성기 160은 비디오디코더 110으로부터 출력되는 비디오신호 Vout을 Cv신호로 입력하고, 버퍼 150에 저장된 그래픽데이터 신호를 Cg신호로 입력하여 합성한 후 합성된 영상신호 C로서 출력한다. 이때 합성기 160은 비디오신호 Cv에 합성될 그래픽데이터신호 Cg의 가중치 k를 계산하여 합성한다. 가중치 k가 0이면 그래픽데이터신호 Cg는 합성 영상신호 C에 아무런 영향을 주지 못하며, 가중치 k가 클수록 합성 영상신호 C에 그래픽데이터신호 Cg는 큰 영향을 준다. 상기 합성기 160으로부터 출력되는 합성 영상신호 C는 연속적인 갱신주기와 불연속적인 갱신주기를 가지는 두 영상신호들이 서로 동기화처리된 신호로 이러한 신호는 화면상에 디스플레이되게 된다.In FIG. 1, the video decoder 110 receives and decodes a video signal Vin, and outputs the video signal Vout (Video out) from the moment the RT value reaches VPT. The graphic decoder 120 receives and decodes the graphic data signal Gin and outputs a graphic data signal Gout to be synthesized. The comparator 130 compares the RT value with the GPT value. When the RT value reaches the GPT value, the comparator 130 performs switching control of the switching unit 140 to provide Gout output from the graphic decoder 120 to the buffer 150. That is, the switching unit 140 is connected between the graphic decoder 120 and the buffer 150, and provides the graphic data signal decoded by the graphic data 120 to the buffer 150. At this time, the switching operation of the switching unit 140 is performed at a time when a new graphic data signal decoded by the graphic decoder 120 is synthesized with a video signal. The synthesizer 160 receives the video signal Vout output from the video decoder 110 as a Cv signal, and the graphic data signal stored in the buffer 150 as a Cg signal to synthesize the synthesized signal. At this time, the combiner 160 calculates and combines the weight k of the graphic data signal Cg to be synthesized with the video signal Cv. If the weight k is 0, the graphic data signal Cg has no influence on the composite video signal C, and the larger the weight k, the larger the influence of the graphic data signal Cg on the composite video signal C is. The composite video signal C output from the combiner 160 is a signal obtained by synchronizing two video signals having a continuous updating period and a discontinuous updating period, and these signals are displayed on the screen.

상술한 바와 같이 본 발명은 합성할 그래픽데이터신호를 시간동기 정보에 따라 버퍼에 일시적으로 전달한 후 비디오신호와 상기 버퍼에 저장된 신호를 합성하여 출력하는 영상신호 합성장치를 제공한다. 이에 따라 서로 다른 갱신주기를 가지는 두 영상신호를 합성하는 경우에도 정확한 시간동기가 이루어지는 이점이 있다. 한편 본 발명의 상세한 설명에서는 구체적인 실시예에 관해 설명하였으나, 본 발명의 범위에서 벗어나지 않는 한도내에서 여러가지 변형이 가능함은 물론이다. 그러므로 본 발명의 범위는 설명된 실시예에 국한되어 정해져서는 않되며 후술하는 특허청구의 범위 뿐만 아니라 이 특허청구의 범위와 균등한 것들에 의해 정해져야 할 것이다.As described above, the present invention provides a video signal synthesizing apparatus for temporarily delivering a graphic data signal to be synthesized to a buffer according to time synchronization information, and then synthesizing a video signal and a signal stored in the buffer and outputting the combined signal. Accordingly, even when two video signals having different update periods are synthesized, accurate time synchronization can be achieved. While the present invention has been described in connection with what is presently considered to be practical exemplary embodiments, it is to be understood that the invention is not limited to the disclosed embodiments. The scope of the present invention should, therefore, be determined not only by the details of the illustrated embodiments, but also by the appended claims and their equivalents.

Claims (4)

연속적인 갱신주기를 가지는 제1영상신호와 불연속적인 갱신주기를 가지는 제2영상신호를 합성하는 장치에 있어서, 상기 제2영상신호를 일시적으로 저장한 후 이 저장된 상기 제2영상신호를 상기 제1영상신호의 갱신주기에 따라 상기 제1영상신호와 합성하여 출력하는 것을 특징으로 하는 영상신호 합성장치.There is provided an apparatus for synthesizing a first video signal having a continuous updating period and a second video signal having a discontinuous updating period, the apparatus comprising: a storage unit for temporarily storing the second video signal, And the second video signal is synthesized with the first video signal according to an update period of the video signal and output. 연속적인 갱신주기를 가지는 제1영상신호와 불연속적인 갱신주기를 가지는 제2영상신호를 합성하는 장치에 있어서,An apparatus for combining a first video signal having a continuous update period and a second video signal having a discontinuous update period, 상기 제1영상신호를 상기 연속적 갱신주기에 따라 디코딩하는 제1디코더와,A first decoder for decoding the first video signal according to the continuous update period, 상기 제2영상신호를 디코딩하는 제2디코더와,A second decoder for decoding the second video signal, 상기 제1영상신호에 상기 제2영상신호를 합성할 시간이 되었을 시 상기 제2디코더의 출력을 일시적으로 저장하는 버퍼와,A buffer temporarily storing an output of the second decoder when a time for synthesizing the second video signal with the first video signal is reached; 상기 제1디코더의 출력과 상기 버퍼에 저장되어있는 상기 제2디코더의 출력을 합성하여 출력하는 합성기로 이루어짐을 특징으로 하는 영상신호 합성장치.And a synthesizer for synthesizing and outputting the output of the first decoder and the output of the second decoder stored in the buffer. 제2항에 있어서, 상기 제2디코더와 상기 버퍼의 사이에 연결되어 상기 제1영상신호에 상기 제2영상신호를 합성할 시간이 되었을 시 상기 제2디코더의 출력을 상기 버퍼에 제공하는 스위칭부를 더 포함함을 특징으로 하는 영상신호 합성장치.The apparatus of claim 2, further comprising: a switching unit coupled between the second decoder and the buffer for providing an output of the second decoder to the buffer when it is time to synthesize the second video signal with the first video signal; Wherein the video signal synthesizing apparatus further comprises: 제2항에 있어서, 상기 합성기는 상기 제1디코더의 출력에 상기 버퍼에 저장되어 있는 상기 제2디코더의 출력을 합성할 시 소정 가중치를 적용하여 합성하는 것을 특징으로 하는 영상신호 합성장치.3. The apparatus of claim 2, wherein the synthesizer synthesizes the output of the first decoder by applying a predetermined weight to the output of the second decoder stored in the buffer.
KR1019960035450A 1996-08-24 1996-08-24 An apparatus for synthesizing a video signal having different update periods KR19980015968A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960035450A KR19980015968A (en) 1996-08-24 1996-08-24 An apparatus for synthesizing a video signal having different update periods

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960035450A KR19980015968A (en) 1996-08-24 1996-08-24 An apparatus for synthesizing a video signal having different update periods

Publications (1)

Publication Number Publication Date
KR19980015968A true KR19980015968A (en) 1998-05-25

Family

ID=66250793

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960035450A KR19980015968A (en) 1996-08-24 1996-08-24 An apparatus for synthesizing a video signal having different update periods

Country Status (1)

Country Link
KR (1) KR19980015968A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9076356B2 (en) 2004-06-29 2015-07-07 Game And Technology Co., Ltd. Method and system for renewing screen

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9076356B2 (en) 2004-06-29 2015-07-07 Game And Technology Co., Ltd. Method and system for renewing screen
US10105599B2 (en) 2004-06-29 2018-10-23 Game And Technology Co., Ltd. Method and system for renewing screen
US10376787B2 (en) 2004-06-29 2019-08-13 Game And Technology Co., Ltd. Method and system for renewing screen

Similar Documents

Publication Publication Date Title
JP2003528549A (en) Method and apparatus for recording and displaying two different video programs simultaneously
KR940005134A (en) Picture and Picture Method and Apparatus for High Definition Television
US6445419B1 (en) Image processing apparatus
KR19980015968A (en) An apparatus for synthesizing a video signal having different update periods
JP3087635B2 (en) Image synchronization control display device
JP2005338498A (en) Display memory device
JP2005275242A (en) Video capture circuit and video capture method
JP2003288067A (en) Image display device
KR20010094496A (en) Format converting apparatus for a high resolution of video signal
JP3217820B2 (en) Video synthesizing method and external synchronous display device
JP2004187110A (en) Method of displaying and controlling video and video display device
JPH0359696A (en) Composing device for image signal
KR100196845B1 (en) Apparatus for interfacing video signals of a computer and a television
JP2967727B2 (en) Image display control circuit
KR950004132B1 (en) Digital rgb encoder
KR0165965B1 (en) Graphic over ay apparatus for different resolution
JPH05284508A (en) Converted and synthesized signal processor for different kinds of video signal
JPH07271345A (en) Image display device
KR960016546A (en) MPEG Video Playback Device
JP3269331B2 (en) Image capture circuit
KR970022140A (en) Multi-Standard Two-Screen Image Signal Processing Circuit
KR20000013534A (en) Format converter peripheral circuit
JPH0646795B2 (en) Dual screen tv receiver
KR970057714A (en) TV splitter
JPH089377A (en) Image signal encoder and image signal decoder

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application