KR102575130B1 - 무라 보상 시스템 - Google Patents

무라 보상 시스템 Download PDF

Info

Publication number
KR102575130B1
KR102575130B1 KR1020180169629A KR20180169629A KR102575130B1 KR 102575130 B1 KR102575130 B1 KR 102575130B1 KR 1020180169629 A KR1020180169629 A KR 1020180169629A KR 20180169629 A KR20180169629 A KR 20180169629A KR 102575130 B1 KR102575130 B1 KR 102575130B1
Authority
KR
South Korea
Prior art keywords
mura
block
value
correction
coefficient
Prior art date
Application number
KR1020180169629A
Other languages
English (en)
Other versions
KR20200079923A (ko
Inventor
김기택
박준영
장두화
유승완
김두연
Original Assignee
주식회사 엘엑스세미콘
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 엘엑스세미콘 filed Critical 주식회사 엘엑스세미콘
Priority to KR1020180169629A priority Critical patent/KR102575130B1/ko
Priority to US16/723,713 priority patent/US10839731B2/en
Priority to TW108147245A priority patent/TWI829836B/zh
Priority to CN201911336522.8A priority patent/CN111383566A/zh
Priority to JP2019234546A priority patent/JP2020106837A/ja
Publication of KR20200079923A publication Critical patent/KR20200079923A/ko
Application granted granted Critical
Publication of KR102575130B1 publication Critical patent/KR102575130B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/10Intensity circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/006Electronic inspection or testing of displays and display drivers, e.g. of LED or LCD displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2074Display of intermediate tones using sub-pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0285Improving the quality of display appearance using tables for spatial correction of display data
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0693Calibration of display systems
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/14Detecting light within display terminals, e.g. using a single or a plurality of photosensors
    • G09G2360/141Detecting light within display terminals, e.g. using a single or a plurality of photosensors the light conveying information used for selecting or modulating the light emitting or modulating element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/14Detecting light within display terminals, e.g. using a single or a plurality of photosensors
    • G09G2360/145Detecting light within display terminals, e.g. using a single or a plurality of photosensors the light originating from the display screen
    • G09G2360/147Detecting light within display terminals, e.g. using a single or a plurality of photosensors the light originating from the display screen the originated light output being determined for each pixel

Abstract

본 발명은 디스플레이 패널을 촬영한 검출 영상에서 휘점 보상을 수행하는 무라 보상 시스템을 개시하며, 무라 보상 시스템은 개별 휘점 화소를 검출하고 검출된 하나의 휘점 화소에 대한 보상을 구현할 수 있고, 무라 블록의 일부 영역의 휘점 화소들을 블록 베이스로 보상을 구현할 수 있다.

Description

무라 보상 시스템{DMURA COMPENSATION DRIVER}
본 발명은 무라 보상 시스템에 관한 것으로서, 보다 상세하게는 디스플레이 패널을 촬영한 검출 영상에서 휘점 보상을 수행하는 무라 보상 시스템에 관한 것이다.
최근 LCD 패널이나 OLED 패널이 디스플레이 패널로서 많이 이용되고 있다.
상기한 디스플레이 패널은 제조 공정 상의 오류 등의 이유로 디스플레이 영상에 휘점(Defect) 또는 얼룩 형태의 무라(Mura)가 발생하는 불량이 있을 수 있다.
무라 불량은 디스플레이 패널의 제조 공정 상의 오류 또는 제조 불량에 의해서 디스플레이 패널의 특정 화소 또는 일부 영역에 불균일한 휘도의 얼룩이 발생하는 것을 의미한다.
디스플레이 패널이 개선된 화질을 갖기 위해서, 상기한 무라 불량은 검출 및 보상될 필요가 있다.
본 발명은 디스플레이 패널에 표시되는 테스트 영상을 검출한 검출 영상에서 밝기값을 기준으로 개별 휘점 화소를 검출하고, 휘점 화소의 밝기값을 보상하기 위한 이차식의 휘점 보정식에 적용할 수 있는 휘점 보정 데이터를 생성하는 무라 보상 시스템을 제공함을 목적으로 한다.
또한, 본 발명은 디스플레이 패널에 표시되는 테스트 영상을 검출한 검출 영상에서 밝기값을 기준으로 무라 블록을 검출하고, 상기 무라 블록을 상기 휘점 화소들의 무라 서브 블록과 정상 화소들의 정상 서브 블록으로 구분하며, 상기 무라 서브 블록과 상기 정상 서브 블록 중 이들 중 작은 면적의 것을 보정 서브 블록으로 선택하고, 보정 서브 블록 내의 화소들의 밝기값을 보상하기 위한 이차식의 휘점 보정식에 적용할 수 있는 휘점 보정 데이터를 생성하는 무라 보상 시스템을 제공함을 다른 목적으로 한다.
또한, 본 발명은 상기 무라 서브 블록과 상기 정상 서브 블록 중 큰 면적의 것을 비보정 서브 블록으로 선택하고, 비보정 서브 블록에 대한 무라 보정을 수행하는 무라 보상 시스템을 제공함을 또다른 목적으로 한다.
본 발명의 무라 보상 시스템은, 디스플레이 패널의 계조 별 테스트 영상에 대응하는 검출 영상을 수신하며, 휘점 화소에 대한 휘점 보정 데이터를 생성하는 무라 보정 장치;를 포함함을 특징으로 한다.
여기에서, 상기 무라 보정 장치는, 상기 디스플레이 패널의 평균 화소 밝기값을 기준으로 복수의 화소들을 포함하는 블록들 중 휘점 화소가 있는 무라 블록을 검출하고, 상기 무라 블록의 위치값을 제공하는 무라 블록 검출부; 상기 무라 블록의 위치값을 수신하며, 미리 설정된 기준값을 기준으로 상기 무라 블록 내의 휘점 화소를 검출하고, 상기 휘점 화소의 위치값을 제공하는 휘점 화소 검출부; 및 상기 휘점 화소의 위치값을 수신하며, 계조 별 상기 휘점 화소의 밝기값을 상기 디스플레이 패널의 평균 화소 밝기값으로 보정하기 위한 이차식인 휘점 보정식의 계수들의 계수값들을 생성하고, 상기 휘점 화소의 위치값과 상기 휘점 보정식의 계수들의 계수값들을 포함하는 휘점 보정 데이터를 생성하는 제1 계수 생성부;를 포함함을 특징으로 한다.
또한, 상기 무라 보정 장치는, 복수의 화소들을 포함하는 블록들 중 상기 디스플레이 패널의 평균 화소 밝기값을 기준으로 판단되는 무라가 심한 휘점 화소들이 있는 무라 블록을 검출하고, 상기 휘점 화소들을 포함하는 제1 서브 블록과 상기 무라가 상대적으로 덜한 화소들을 포함하는 제2 서브 블록으로 구분하며, 상기 제1 서브 블록과 상기 제2 서브 블록 중 작은 면적의 것을 보정 서브 블록으로 선택하고, 상기 보정 서브 블록의 위치값을 제공하는 무라 블록 검출부; 상기 보정 서브 블록의 위치값을 수신하며, 상기 보정 서브 블록 내의 화소들의 위치값을 제공하는 휘점 화소 검출부; 및 상기 보정 서브 블록 내의 화소들의 위치값을 수신하며, 상기 보정 서브 블록 내의 화소 별로 계조 별 밝기값을 상기 디스플레이 패널의 평균 화소 밝기값으로 보정하기 위한 이차식인 휘점 보정식의 계수들의 계수값들을 생성하고, 상기 보정 서브 블록의 화소들의 위치값들과 상기 휘점 보정식의 계수들의 계수값들을 포함하는 상기 휘점 보정 데이터를 생성하는 제1 계수 생성부;를 포함함을 특징으로 한다.
본 발명은 디스플레이 패널에 표시되는 테스트 영상을 검출한 검출 영상에서 밝기값을 기준으로 개별 휘점 화소를 검출하고, 휘점 화소의 밝기값을 보상하기 위한 이차식의 휘점 보정식에 적용할 수 있는 휘점 보정 데이터를 생성함으로써 휘점 화소에 대한 무라 보정을 구현할 수 있다.
또한, 본 발명은 무라 블록의 화소들을 무라 서브 블록과 정상 서브 블록으로 구분하며, 이들 중 작은 면적의 것을 보정 서브 블록으로 선택하고, 보정 서브 블록 내의 화소들의 밝기값을 보상함으로써 메모리 부담을 경감하면서 휘점 화소에 대한 무라 보정을 구현할 수 있다.
도 1은 본 발명의 무라 보상 시스템의 바람직한 실시예를 나타내는 블록도.
도 2는 테스트 영상을 예시한 도면.
도 3은 도 1의 무라 보정 장치의 실시예를 예시한 블록도.
도 4는 계조 별 테스트 영상에 대응하는 검출 영상들을 예시한 도면.
도 5는 검출 영상에서 무라 블럭을 분석하는 방법을 설명하기 위한 도면.
도 6은 계조 별 상기 무라 블록의 측정값, 무라 보상값 및 디스플레이 패널의 평균 화소 밝기값의 관계를 예시한 그래프.
도 7은 어댑티브 레인지를 적용하여 무라 보정식의 계수값을 저장하는 것을 예시한 메모리 맵.
도 8은 일반적인 계수값을 저장하는 것을 예시한 메모리 맵.
도 9은 무라 블록의 밝기값의 표현 범위를 가변하여 필요한 실제 계수를 구하는 방법을 설명하는 도면.
도 10은 휘점 검출을 위한 블록들을 구분하는 예시도.
도 11은 도 10의 블록들을 표준편차 값의 내림차순으로 정렬한 것을 예시한 테이블.
도 12는 표준편차를 벗어나는 블록의 선택을 예시한 테이블.
도 13은 블록의 휘점 화소의 좌표값 추출을 예시한 테이블.
도 14는 도 13의 블록 B4의 화소들의 밝기값과 밝기값의 표준편차와 차이를 표시하는 도면.
도 15는 무라 서브 블록이 정상 서브 블록보다 작은 면적을 갖는 것을 예시한 도면.
도 16은 정상 서브 블록이 무라 서브 블록보다 작은 면적을 갖는 것을 예시한 도면.
도 17은 도 15 및 도 16의 비보정 서브 블록의 무라 보정을 예시한 룩업 테이블.
도 18은 도 15 및 도 16의 보정 서브 블록의 화소들의 휘점 보정을 예시한 룩업 테이블.
도 19은 도 1의 드라이버의 실시예를 나타내는 블록도.
도 20은 도 19의 무라 보상부를 예시한 블록도.
도 21은 DBV 제어를 적용한 무라 보정값의 변화를 예시한 그래프.
도 22는 오프셋 제어를 적용한 무라 보정값의 변화를 예시한 그래프.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예를 상세하게 설명한다. 본 명세서 및 특허청구범위에 사용된 용어는 통상적이거나 사전적 의미로 한정되어 해석되지 아니하며, 본 발명의 기술적 사항에 부합하는 의미와 개념으로 해석되어야 한다.
본 명세서에 기재된 실시예와 도면에 도시된 구성은 본 발명의 바람직한 실시예이며, 본 발명의 기술적 사상을 모두 대변하는 것이 아니므로, 본 출원 시점에서 이들을 대체할 수 있는 다양한 균등물과 변형예들이 있을 수 있다.
제조 공정 상의 오류 등의 이유로 디스플레이 영상에 휘점(Defect) 또는 얼룩 형태의 무라(Mura)가 발생하는 디스플레이 패널의 무라 불량은 디스플레이 패널에 표시되는 테스트 영상을 정확히 검출하고, 검출 영상에서 무라를 분석하며, 무라를 분석한 결과로 보정함으로써 해소될 수 있다.
이를 위하여, 본 발명의 무라 보상 시스템의 실시예는 도 1과 같이 예시될 수 있다.
도 1을 참조하면, 무라 보상 시스템은 디스플레이 패널(10)에 계조 별 테스트 영상들을 제공하는 테스트 영상 공급부(20), 디스플레이 패널(10)에 표시되는 테스트 영상들을 촬영하고 촬영한 검출 영상들을 제공하는 영상 검출부(30), 검출 영상을 분석하여 영상 검출부(30)가 정확한 검출 영상을 획득하기 위한 교정 정보를 제공하는 카메라 교정부(40), 검출 영상에 대한 무라 분석을 수행하고 무라 분석에 대응하는 무라 보정 데이터를 생성하는 무라 보정 장치(100)를 포함한다. 그리고, 무라 보정 장치(100)는 무라 보정 데이터를 드라이버(200)에 제공하도록 구성된다.
상기한 구성에서, 디스플레이 패널(10)은 최근 LCD 패널이나 OLED 패널 등이 이용될 수 있다.
테스트 영상 공급부(20)는 도 2와 같은 테스트 영상을 제공할 수 있다. 도 2에서, (a)는 작은 사각형 패턴들이 매트릭스 구조로 형성된 것을 예시하고, (b)는 큰 사각형 패턴들이 매트릭스 구조로 형성된 것을 예시한다.
테스트 영상은 도 2와 달리 디스플레이 패널(10)의 크기나 모양 등에 따라 다양하게 적용될 수 있다. 즉, 테스트 영상은 디스플레이 패널(10)의 크기나 모양 등에 따라 패턴들의 모양, 패턴들의 크기, 패턴들의 배열 상태 또는 패턴의 수 등이 결정될 수 있으며, 테스트 영상에 포함되는 패턴도 사각형 뿐만 아니라 다양한 형상이 적용될 수 있으며 단독 또는 복합적으로 형성될 수 있다.
테스트 영상 공급부(20)는 영상 검출부(30)의 촬영 상태를 교정하기 위한 테스트 영상과 디스플레이 패널(10)의 무라 분석을 위한 테스트 영상을 다르게 제공할 수 있으며, 촬영 상태를 교정하기 위한 테스트 영상은 영상의 크기, 영상의 회전 정도(기울기, Rotation) 및 영상의 뒤틀림을 분석하기 용이한 패턴을 갖도록 구성될 수 있고, 무라 분석을 위한 테스트 영상은 계조 별 디스플레이 패널(10)의 화소 밝기값을 얻기 용이하도록 구성될 수 있다. 본 발명의 실시예의 설명에서 두 경우 모두 테스트 영상으로 통칭한다.
디스플레이 패널(10)은 테스트 영상 공급부(20)에서 공급되는 테스트 영상 즉 테스트 영상 데이터를 수신하고, 테스트 영상 데이터에 따라 매트릭스 형태로 배열된 화소들을 구동시키며, 화소들의 구동에 의하여 테스트 영상을 표시할 수 있다.
영상 검출부(30)는 이미지 센서를 이용하는 카메라로 이해될 수 있으며, 무라를 분석하기 위하여 디스플레이 패널(10)에 표시되는 테스트 영상을 촬영하여 검출 영상을 획득한다. 영상 검출부(30)의 촬영 상태는 디스플레이 패널(10)의 모양이나 크기에 따라 다양하게 설정될 수 있다. 그리고, 영상 검출부(30)는 촬영한 검출 영상 즉 검출 영상 데이터를 카메라 교정부(40) 및 무라 보정 장치(100)에 제공할 수 있다. 여기에서, 검출 영상을 표현하는 검출 영상 데이터는 교정부(40) 및 무라 보정 장치(100)에서 수신 가능한 다양한 프로토콜에 대응하는 포맷으로 전송될 수 있다. 이하, 설명에서 검출 영상은 검출 영상 데이터로 이해될 수 있다.
카메라 교정부(40)는 도 2와 같은 테스트 영상을 촬영한 검출 영상을 분석한 결과에 따라 촬영 상태를 교정하기 위한 교정 정보를 별도의 표시 장치(도시되지 않음)에 표시하거나 교정 정보를 영상 검출부(30)로 피드백하도록 구성될 수 있다.
카메라 교정부(40)가 별도의 표시 장치에 교정 정보를 표시하는 경우, 사용자가 교정 정보를 확인하고 매뉴얼로 영상 검출부(30)의 촬영 상태를 교정할 수 있다. 만약, 영상 검출부(30)가 피드백된 교정 정보를 참조하여 자동으로 촬영 상태를 교정할 수 있도록 구성된 경우, 카메라 교정부(40)가 교정 정보를 영상 검출부(30)에 피드백하는 것으로 촬영 상태의 교정이 자동으로 이루어질 수 있다.
무라 분석은 영상 검출부(30)에서 촬영한 검출 영상을 이용한다. 그러므로, 영상 검출부(30)의 촬영 상태의 세팅이 무라 분석 결과에 많은 영향을 미칠 수 있다.
본 발명은 카메라 교정부(40)를 이용함으로써 검출 영상이 테스트 영상의 본래 값을 유지하지 못하고 크기 변화, 회전 및 뒤틀림을 갖는 경우를 객관적으로 판단하여 영상 검출부(30)의 촬영 상태를 교정하고, 상기 교정에 의해 영상 검출부(30)에 의해 발생할 수 있는 오차를 줄일 수 있다.
한편, 무라 보정 장치(100)는 영상 검출부(30)에서 검출 영상을 수신하며, 검출 영상에 대한 무라 분석 및 무라 보정 데이터 생성을 수행한다.
무라 보정 장치(100)는 도 3과 같이 예시될 수 있으며, 도 3에서 검출 영상 V_DATA로 표시하고, 무라 보정 데이터는 C_DATA로 표시한다.
무라 보정 장치(100)는 검출 영상 V_DATA에 대한 전처리 동작을 수행하는 영상 수신부(110) 및 노이즈 감쇠 필터(120)를 포함하며, 전처리된 검출 영상 V_DATA의 무라 보정을 위해서 무라 보정부(130)를 포함한다.
영상 수신부(110)는 외부의 영상 검출부(30)에서 전송되는 검출 영상 V_DATA를 수신하고 노이즈 감쇠 필터(120)에 전달하기 위한 인터페이스 파트이다.
그리고, 노이즈 감쇠 필터(120)는 검출 영상 V-DATA에 대한 노이즈를 필터링하기 위한 것이다.
영상 검출부(30)에서 제공되는 검출 영상 V_DATA는 이미지 센서의 전기적인 특성에 의해 잡음(Noise)을 갖는다. 상기한 잡음은 무라 분석시 오류 편차를 증가시키는 요인으로 작용할 수 있다.
그러므로, 이미지 센서의 전기적인 특성에 의한 잡음은 검출 영상 V_DATA에서 필터링되어야 하며, 이를 위하여 노이즈 감쇠 필터(120)는 로우 패스 필터(Low Pass Filter)를 이용하여 구성될 수 있다. 로우 패스 필터는 가우시안 필터, 평균 필터, 메디안(Median) 필터(중간값 필터) 등을 통칭하는 것으로 이해될 수 있다.
검출 영상 V-DATA는 상기한 전처리를 위한 영상 수신부(110) 및 노이즈 감쇠 필터(120)를 경유한 후 무라 보정부(130)에 입력된다.
무라 보정부(130)는 노이즈 감쇠 필터(120)에서 노이즈가 감쇠된 검출 영상 V-DATA를 수신하며, 복수의 화소들을 포함하는 블록 단위로 각 검출 영상 V-DATA을 밝기값으로 판별하여 무라(Mura)가 있는 무라 블록을 검출한다. 그리고, 무라 보정부(130)는 계조 별 무라 블록의 측정값을 디스플레이 패널(10)의 평균 화소 밝기값으로 보정하기 위한 이차식인 무라 보정식의 계수들의 계수값들을 생성한다. 이때, 무라 보정부(130)는 무라 보정식의 계수들 중 제1 계수 예시적으로 가장 높은 차수의 계수는 무라 블록의 밝기의 표현 범위를 가변하는 어댑티브 레인지 비트들(Adaptive Range Bits)을 포함하도록 세팅된다. 어댑티브 레인지 비트들은 무라 블록에 대한 무라 측정값과 무라 보정값의 합이 상기 평균 화소 밝기값에 근사시키기 위하여 제1 계수의 계수값을 세팅하기 위한 것이다. 그리고, 무라 보정부(130)는 무라 블록의 위치값과 무라 보정식의 계수들의 계수값들을 포함하는 무라 보정 데이터를 생성한다.
이를 위하여, 무라 보정부(130)는 무라 블록 검출부(140), 계수 생성부(142), 휘점 화소 검출부(150), 계수 생성부(152), 메모리(160) 및 출력부(170)를 구비한다.
무라 블록 검출부(140)는 노이즈 감쇠 필터(120)에서 노이즈가 감쇠된 검출 영상 V-DATA를 수신하며, 복수의 화소들을 포함하는 블록 단위로 각 검출 영상을 밝기값으로 판별하여 무라(Mura)가 있는 무라 블록을 검출한다.
예시적으로, 검출 영상 V_DATA은 도 4와 같이 다른 계조 값을 갖는 프레임 단위(A, B, C ... D)로 영상 검출부(30)에서 제공될 수 있으며, 무라 블록 검출부(140)는 각 프레임 단위에 대하여 블록 단위로 무라 블록을 검출한다. 도 4는 18 계조(gray level), 48 계조(gray level), 100 계조(gray level) 및 150 계조(gray level)의 프레임들을 검출 영상 VDATA들로 표현하는 것으로 이해될 수 있다.
예시적으로, 도 4와 같이 각 프레임의 검출 영상 V-DATA은 매트릭스 형상으로 배열된 복수의 블록으로 구분될 수 있으며, 각 블록은 매트릭스 형상으로 배열된 복수의 화소들을 포함한다. 도 5에서, 부호 B11, B12...B23은 각 블록을 구분하여 표시하기 위한 것이며, 부호 P11, P12...P44는 각 화소를 구분하여 표시하기 위한 것이다.
도 5의 블록 단위로 무라 블록이 판단되며, 무라 블록은 디스플레이 패널(10)의 검출 영상 V-DATA의 계조 별 평균 밝기값을 기준으로 판단될 수 있다. 예시적으로, 블록은 포함된 화소들의 밝기에 의해 산출된 평균 밝기 값을 가질 수 있다. 그리고, 블록들 중 디스플레이 패널(10)의 계조 별 평균 밝기값에 의한 표준 편차를 미리 설정된 레벨 이상 벗어나는 평균 밝기 값을 갖는 블록이 무라 블록으로 판단될 수 있다.
무라 블록 검출부(140)는 무라 블록으로 판단된 무라 블록의 위치값을 생성한다. 이때 무라 블록의 위치값은 예시적으로 무라 블록에 포함된 화소들 중 특정한 하나의 위치값으로 지정될 수 있다. 보다 구체적으로, 도 5의 블록 B23이 무라 블록이고, 블록 B23의 화소 P11의 좌표가 (5, 9)인 경우, 무라 블록의 위치값은 (5,9)로 지정될 수 있다.
무라 블록 검출부(140)는 무라 블록의 위치값과 블록에 대한 검출 영상 V_DATA을 포함하는 데이터를 계수 생성부(142)로 출력하고, 검출 영상 V_DATA에 대한 블록들의 정보(위치 정보 및 검출 영상 V_DATA을 포함하는 정보)를 휘점 화소 검출부(150)로 출력한다.
계수 생성부(142)는 계조 별 무라 블록의 측정값을 디스플레이 패널(10)의 계조 별 평균 화소 밝기값으로 보정하기 위한 이차식인 무라 보정식의 계수들의 계수값들을 생성하고, 무라 블록의 위치값과 무라 보정식의 계수들의 계수값들을 메모리(160)에 저장한다. 무라 블록의 위치값과 무라 보정식의 계수들의 계수값들은 서로 조인(Join)되도록 메모리(160)에 저장되며 무라 보정 데이터로 정의할 수 있다.
본 발명의 실시예에서 무라 블록에 대한 무라 보상은 드라이버(200)에서 수행된다. 무라 보상을 위해서는 계조 별 무라 블록의 밝기값을 정확하게 표현할 수 있는 근사식 즉 무라 보정식이 필요하다. 무라 보정식이 정해지는 경우, 무라 보정은 계조 별 무라 보정식의 계수들의 계수값만 결정되면 정확히 수행될 수 있다.
본 발명의 실시예에서 무라 보정 장치(100)는 무라 블록의 무라 보정을 위한 무라 보정식의 계수값을 무라 보정 데이터로 생성하고, 드라이버(200)는 무라 보정식에 따른 연산을 수행하는 알고리즘을 가지며 무라 보정 장치(100)에서 제공된 계수값들이 적용된 무라 보정식에 입력 값(디스플레이 데이터)을 적용함으로써 디스플레이 데이터에 대응하여 개선된 화질로 화면을 디스플레이 할 수 있는 구동 신호들을 디스플레이 패널(10)에 제공할 수 있다.
본 발명은 계조별 무라 블록의 밝기값을 디스플레이 패널의 평균 화소값에 최대한 근사시키기 위하여 이차식의 무라 보정식을 이용하도록 실시된다. 그러므로, 무라 보정 장치(100)는 이차식인 무라 보정식의 계수들의 계수값들을 생성하고, 드라이버(200)는 계수들의 계수값들을 무라 보정식에 적용하고 입력 값(디스플레이 데이터)을 무라 보정식에 의해 보상하며 보상된 디스플레이 데이터에 대응하는 구동 신호들을 출력한다.
무라 보정식은 도 6을 참조하여 설명한다. 도 6에서, 커브 CM은 계조 별 디스플레이 패널의 평균 화소값을 나타내며, 커브 CA는 계조 별 무라 보정값을 나타내고, 커브 CB는 계조 별 무라 측정값을 나타낸다.
수학식 1에서, 계조 별 무라 보정값은 로 표현되고, 계조 별 무라 측정값은 로 표현되며, 계조 별 디스플레이 패널의 평균 화소값은 Y로 표현된다. 수학식 1에서 X는 계조별 무라의 측정값 즉 계조의 계조값이며, 무라 보정식의 각 차수의 계수는 a, b 및 c로 표현된다.
본 발명에 의한 실시예로 무라 보정식의 각 차수의 계수값은 도 7과 같은 메모리맵을 갖도록 저장될 수 있다. 무라 보정식의 계수들은 메모리맵에 의한 저장 용량 범위 내에서 세팅될 수 있다.일반적인 경우, 무라 보정식의 각 차수의 계수값들은 예시적으로 8 비트로 표현되도록 설정될 수 있으며 도 8과 같은 메모리맵을 갖도록 저장될 수 있다. 도 8에서, PGA는 계수 a의 계수값을 표현하는 비트들이고, PGB는 계수 b의 계수값을 표현하는 비트들이며, PGC는 계수 c의 계수값을 표현하는 비트들이다.
계조 별 무라 블록의 밝기값이 큰 변화가 없다면, 계수들 a, b, c의 계수값들은 도 8과 같이 예시된 8 비트로 충분히 표현할 수 있다. 그러나, 계조 별 무라 블록의 밝기값의 변화가 크다면, 계수들 a, b, c의 계수값들은 8 비트로 충분히 표현하기 어렵다.
본 발명의 실시예는 이를 해소하고자 계수들 중 지정된 하나 이상의 계수에 대해 어댑티브 레인지를 적용하여 세팅하도록 구성될 수 있다. 예시적으로, 본 발명의 실시예는 상기한 도 8의 문제점을 해소하고자 도 7과 같이 계수들 중 가장 높은 차수의 계수 a를 어댑티브 레인지(Adaptive Range)를 적용하여 세팅하도록 구성된다.
도 7을 참조하면, 계수들 중 가장 높은 차수의 계수 a는 어댑티브 레인지 비트들(AR)과 기본 레인지 비트들(GA)을 포함하도록 세팅하고, 나머지 계수들 b, c는 기본 레인지 비트들(GB, GC)를 포함하도록 세팅된다. 계수 a, b, c의 기본 레인지 비트들(GA, GB, GC)는 동일한 비트 수를 갖도록 세팅됨이 바람직하다. 여기에서, 어댑티브 레인지 비트들(AR)은 3 비트로 예시하고, 기본 레인지 비트들(GA, GB, GC)은 7 비트로 예시한다.
또한, 각 계수들의 기본 레인지 비트들(GA, GB, GC)은 상이한 비트 수를 갖도록 세팅될 수 있다. 즉, 계수 a의 기본 레인지 비트들(GA)은 m1 개, 계수 b의 기본 레인지 비트들(GB)은 m2 개, 계수 c의 기본 레인지 비트들(GC)은 m3 개로 세팅될 수 있고, 어댑티브 레인지 비트들(AR)은 n 개로 세팅될 수 있다. 여기에서, m1, m2, m3, n은 자연수이다.
즉, 메모리맵 전체 용량은 m1+m2+m3+n 비트이며, 전체 용량에서 계수 a에 할당된 m1+n 비트들을 제한 나머지 비트들은 계수 b와 계수 c의 기본 레인지 비트들(GB, GC)을 표현하기 위해 할당될 수 있다. 예시적으로, 계수 a는 2비트(n=2)의 어댑티브 레인지 비트들(AR)과 7비트(m1=7)의 기본 레인지 비트들(GA)을 갖도록 세팅되고, 계수 b는 7비트(m2=7)의 기본 레인지 비트들(GB)을 갖도록 세팅되며, 계수 c는 8비트(m3=8)의 기본 레인지 비트들(GC)을 갖도록 세팅될 수 있다.상기한 어댑티브 레인지 비트들(AR)은 무라 블록에 대한 무라 측정값과 무라 보정값의 합이 평균 화소 밝기값에 근사하도록 무라 블록의 밝기의 표현 범위를 가변하기 위한 것이다. 여기에서, 어댑티브 레인지 비트들(AR)의 값의 변경에 의해 결정되는 무라 블록의 밝기 표현 범위는 해상도 및 밝기 값의 범위를 포함한다. 즉, 어댑티브 레인지 비트들(AR)의 변경은 무라 블록의 밝기 표현 범위, 무라 블록의 해상도 및 밝기 값의 범위를 변경한다.
본 발명의 실시예는 어댑티브 레인지 비트들(AR)의 변경에 의해서 계수 a를 가변할 수 있다. 즉, 무라 블록의 밝기값의 변화가 커서 계수들 a, b, c의 기본 레인지 비트들의 세팅으로 무라 보정식의 값이 디스플레이 패널의 평균 화소값에 도달하지 못하는 경우, 어댑티브 레인지 비트들(AR)의 변경에 의해 계수 a의 계수 값을 가변할 수 있다. 어댑티브 레인지 비트들(AR)의 세팅에 의해 계수 a는 무라 블록의 밝기의 표현 범위 중 실제 필요한 계수값에 가장 근사하는 계수값을 가질 수 있다.
어댑티브 레인지가 적용된 본 발명의 무라 보정식의 계수 a를 세팅하는 방법은 도 9를 참조하여 설명한다.
계수 a는 어댑티브 레인지 비트들(AR)과 기본 레인지 비트들(GA)에 의해 표현된다. 어댑티브 레인지 비트들(AR)이 3 비트인 경우, 계수 a는 Range0 내지 Range7과 같이 8 단계의 표현 범위에 해당하는 값을 가질 수 있다.
도 9는 무라 블록의 밝기의 표현 범위가 Range0, Range1 및 Range2로 변화되는 것을 예시하며, 무라 블록의 밝기의 표현 범위는 Range0이 가장 좁고 Range2가 가장 넓다.
어댑티브 레인지 비트들(AR)이 높은 값을 가질수록, 무라 블록의 밝기의 표현 범위는 넓어진다. 즉, 무라 블록의 밝기값의 범위는 넓어지고, 해상도는 낮아진다.
표1은 256 계조를 표현하기 위한 계수 a의 어댑티브 레인지 비트들(AR)의 변화에 대한 것이다.
AR -MAX~+MAX 밝기 값의 범위 해상도
0 -2-8 ~ 2-8 2*2-8 (2*2-8)/256
1 -2-9 ~ 2-9 2*2-9 (2*2-9)/256
2 -2-10 ~ 2-10 2*2-10 (2*2-10)/256
표1에서, 계수 a의 어댑티브 레인지 비트들(AR)이 3 비트인 경우, 어댑티브 레인지 비트들(AR)의 값이 (000)2은 0으로 표시하며 도 9의 Range0에 해당되고, 어댑티브 레인지 비트들(AR)의 값이 (001)2은 1로 표시하며 도 9의 Range1에 해당되며, 어댑티브 레인지 비트들(AR)의 값이 (010)2은 2로 표시하며 도 9의 Range2에 해당된다.
표1과 같이, 어댑티브 레인지 비트들(AR)의 값이 변화됨에 따른 Range0, Range1 및 Range2의 표현 범위, 밝기 값의 범위 및 해상도는 어댑티브 레인지 비트들(AR)의 값이 높을수록 변화된다.
상기한 바에서, Range0는 계수 a의 기본 레인지 비트들(GA)로서 표현할 수 있는 최대에 해당된다.
만약, 계수 a가 표현 범위 Range0으로 설정되고, 평균 화소 밝기값에 근사하기 위하여 실제 필요한 계수값 REF가 도 9와 같이 표현 범위 Range0를 벗어나는 경우, 오차 F1이 발생한다.
상기한 오차 F1를 해소하기 위하여, 본 발명의 실시예는 어댑티브 레인지 비트들(AR)의 값을 가변할 수 있다.
어댑티브 레인지 비트들(AR)이 2의 값을 갖는 경우, 실제 필요한 계수값 REF으로 표현할 수 있는 평균 화소 밝기값은 표현 범위 Range2에 포함된다. 그러나, 실제 필요한 계수값 REF으로 표현할 수 있는 평균 화소 밝기값은 Range2의 계조값들로 표현할 수 있는 값들 중 가장 근사한 값 사이에 오차 F2가 발생한다.
어댑티브 레인지 비트들(AR)이 1의 값을 갖는 경우, 실제 필요한 계수값 REF로 표현할 수 있는 평균 화소 밝기값은 표현 범위 Range1에 포함된다. 그리고, 실제 필요한 계수값 REF로 표현할 수 있는 평균 화소 밝기값은 표현 범위 Range1의 최대값(+MAX)에 일치한다.
상기한 도 9 및 표1의 경우, 본 발명의 실시예는 어댑티브 레인지 비트들(AR)의 값을 1로 세팅할 수 있으며, 계수 a는 1에 해당하는 어댑티브 레인지 비트들(AR)의 값과 기본 레인지 비트들(GA)의 최대값을 조합한 계수값을 가질 수 있다.
본 발명의 실시예는 상기한 도 9 및 표1로 설명된 방법과 같이 무라 보정식의 계수 a를 세팅할 수 있다.
만약, 어댑티브 레인지 비트들(AR)의 가변에 대응하는 표현 범위들 중 원하는 계수값 REF에 정확히 일치하는 값이 존재하지 않는 경우, 계수 a는 가장 근사한 값이 존재하는 표현 범위에 해당하는 어댑티브 레인지 비트들(AR)의 값과 기본 레인지 비트들(GA)의 최대값을 조합한 계수값을 가질 수 있다.
상술한 바와 같이, 계수 생성부(142)는 기본 레인지 비트들(GA, GB, GC)로 먼저 무라 보정식의 계수들 a, b, c의 계수값들을 정한다. 이때, 디스플레이 패널(10)의 계조 별 평균 화소 밝기값이 무라 보정식에 의한 값의 범위를 벗어나는 경우, 가장 높은 차수의 계수 a의 어댑티브 레인지 비트들(AR)은 실제 필요한 계수값 REF이 평균 화소 밝기값에 가장 근사하는 값을 것으로 세팅한다.
계수 생성부(142)는 상가와 같이 무라 블록에 대한 무라 보정식의 계수들의 계수값들을 생성하면, 무라 블록의 위치값과 무라 보정식의 계수들의 계수값들을 무라 보정 데이터로서 메모리(160)에 저장한다. 이때, 무라 블록의 위치값과 무라 보정식의 계수들의 계수값들은 메모리(160)에 룩업테이블 형태로 저장되며, 무라 블록의 위치값이 인덱스로 활용되고, 무라 블록의 위치값으로 무라 보정식의 계수들의 계수값들을 리드(read)할 수 있도록 서로 조인(Join)된다.
무라 보정부(130)는 상기와 같이 무라 블록 검출부(140)에 의해 무라 블록을 검출하여 무라 블록의 위치값을 생성하고 계수 생성부(142)에 의해 무라 보정식의 계수들의 계수값들을 생성한다.
그 후, 무라 블록 검출부(140)는 검출 영상 V_DATA을 프레임 단위 또는 블록 단위로 휘점 화소 검출부(150)로 출력할 수 있다. 이때, 무라 블록 검출부(140)는 일반 블록과 무라 블록의 검출 영상 V_DATA에 대한 블록들의 정보(위치 정보 및 검출 영상 V_DATA을 포함하는 정보)를 휘점 화소 검출부(150)로 출력한다.
휘점 화소는 휘점을 갖는 화소를 의미하며, 휘점은 제조 공정 상의 오류 등의 이유로 화소 크기의 점형 무라를 의미한다.
휘점 화소는 검출 영상 V_DATA의 블록 단위로 판단될 수 있다. 휘점 화소는 디스플레이 패널(10)의 평균 화소 밝기값과 인접한 화소의 밝기값을 기준으로 검출될 수 있다.
보다 구체적으로, 백색 점 무라, 흑색 점 무라 및 흑백색 점 무라와 같은 휘점을 갖는 휘점 화소의 밝기값이 평균 화소 밝기값, 인접한 화소의 밝기값 또는 평균 화소 밝기값과 인접한 화소의 밝기값 등을 기준으로 설정된 기준값 이상인 경우, 해당 화소는 휘점 화소로 검출된다.
상기한 화소의 밝기값은 하나의 휘점 화소에 대한 보상 방법과 블록 베이스로 보상하는 방법에 의해 보정될 수 있다.
먼저, 도 10 및 도 14를 참조하여 하나의 휘점 화소에 대한 보상 방법에 대해 설명한다. 도 10은 휘점 검출을 위한 블록들을 구분하는 예시도이고, 도 11은 도 10의 블록들을 표준편차 값의 내림차순으로 정렬한 것을 예시한 테이블이며, 도 12는 표준편차를 벗어나는 블록의 선택을 예시한 테이블이고, 도 13은 블록의 휘점 화소의 좌표값 추출을 예시한 테이블이며, 도 14는 도 13의 블록 B4의 화소들의 밝기값과 밝기값의 표준편차와 차이를 표시하는 도면이다.
무라 보정 장치(100)의 무라 보정부(130)에서 무라 블록 검출부(140), 휘점 화소 검출부(150) 및 계수 생성부(152)가 하나의 휘점 화소의 보상에 이용될 수 있다.
도 10을 참조하면, 검출 영상 V_DATA은 매트릭스 형상으로 배열된 블록들(예시적으로 블록 B1~ 블록 B4)로 구분될 수 있으며, 블록들은 매트릭스 형상으로 배열된 화소들을 포한한다.
예시적으로, 블록 B1의 좌상측 화소의 위치값이 (1,1)인 경우, 블록 B1의 위치값은 (1,1)로 부여될 수 있다. 그에 따라, 블록 B2의 위치값은 (1, 3)으로 부여될 수 있고, 블록 B3의 위치값은 (3,1)로 부여될 수 있으며, 블록 B4의 위치값은 (3,3)으로 부여될 수 있다.
무라 블록 검출부(140)는 디스플레이 패널(10)의 평균 화소 밝기값을 기준으로 복수의 화소들을 포함하는 상기한 블록들(B1~B4) 중 휘점 화소가 있는 무라 블록을 검출한다. 그리고, 무라 블록 검출부(140)는 검출된 무라 블록의 위치값을 제공한다.
무라 블록 검출부(140)는 디스플레이 패널(10)의 평균 화소 밝기값에 대한 미리 설정된 표준편차(Standard Deviation, 이하, Stdev라 함)를 벗어난 블록을 무라 블록으로 검출할 수 있다.
도 10의 블록들은 표준편차 Stdev는 도 11과 같이 표준편차 Stdev의 내림차순으로 정렬될 수 있다. 무라 블록을 검출하기 위한 표준편차 Stdev는 디스플레이 패널(10)의 평균 화소 밝기값과 각 픽셀들의 차이의 평균값으로 이해될 수 있다.
도 10에서 4*4 매트릭스 구조로 예시된 블록들 중, 블록 B4는 화소 별로 12, 12, 11, 1의 값을 갖는다. 블록 B4의 화소들은 다른 블록들과 비교하여 상대적으로 높은 밝기값들을 가지며 그 결과 예시적으로 표준편차 Stdev가 4.63으로 산출될 수 있다.
무라 블록 검출부(140)가 표준편차 stdev 2를 벗어나는 블록을 무라 블록으로 판단하도록 설정된 경우, 도 11의 테이블에서 블록 B4가 무라 블록에 해당된다.
그러므로, 무라 블록 검출부(140)는 도 11의 테이블을 참조하여 도 12와 같이 블록 B4를 무라 블록으로 검출한다. 도 12에서 X, Y는 블록 B4의 위치값이다.
그리고, 무라 블록 검출부(140)는 무라 블록으로 검출된 블록 B4의 위치값 (3,3)을 제공할 수 있다.
휘점 화소 검출부(150)는 상기와 같이 무라 블록 검출부에서 무라 블록으로 검출된 블록 B4의 좌표값을 수신하면, 미리 설정된 기준값을 기준으로 무라 블록인 블록 B4 내의 휘점 화소를 검출한다. 그리고, 휘점 화소 검출부(150)는 휘점 화소의 위치값을 제공한다.
블록 B4의 경우 표준편차 Stdev가 4.6인 것으로 예시된다. 그러므로, 블록 B4 내의 각 화소의 밝기값이 표준편차 Stdev 4.6을 벗어난 것을 구하면, 도 13과 같이 휘점 화소의 좌표가 구해질 수 있다. 도 13을 참조하면, 블록 B4에서 위치값(4,4)에 밝기값 1을 갖는 화소가 휘점 화소로 추출됨을 알 수 있다.
도 14는 블록 B4 의 평균 밝기값 9를 기준으로 각 화소의 밝기값의 편차를 예시한 것이며, 도 14에서 블록 B4의 위치값(4,4)의 화소가 표준편차 Stdev 4.6보다 훨씬 큰 편차값 8을 갖는 것을 확인할 수 있다.
휘점 화소 검출부(150)는 상술한 방법으로 화소를 검출하고 휘점 화소의 위치값을 제공할 수 있다.
계수 생성부(152)는 휘점 화소의 위치값을 수신한다. 그리고, 계수 생성부(152)는 계조 별 휘점 화소의 밝기값을 디스플레이 패널의 평균 화소 밝기값으로 보정하기 위한 이차식인 휘점 보정식의 계수들의 계수값들을 생성하고, 휘점 화소의 위치값과 휘점 보정식의 계수들의 계수값들을 포함하는 휘점 보정 데이터를 생성한다.
여기에서, 휘점 보정식은 무라 보정값 과 무라 측정값 의 합으로 표현될 수 잇으며, 상기 X는 계조의 계조값이며, 상기 a, b 및 c는 계수이다.
계수 생성부(152)에서 휘점 보정식은 계수들의 계수값을 구하는 방법은 상술한 계수 생성부(142)와 동일하므로 이에 대한 중복 설명은 생략한다.
그리고, 계수 생성부(142)는 휘점 화소를 추출하기 위하여 검출된 무라 블록의 위치값을 수신할 수 있다. 이 경우의 계수 생성부(142)의 동작은 도 6 내지 도 9를 참조하여 설명된 바와 동일하므로 이에 대한 중복 설명은 생략한다.
한편, 상기 무라 보정 장치(100)의 무라 보정부(130)는 앞서 설명한 무라 블록에 대한 무라 보정 데이터를 먼저 생성하며, 무라 보정 데이터 생성 후 무라 블록의 휘점 화소에 대한 휘점 보정 데이터를 생성하도록 프로세스를 제어할 수 있다.
한편, 도 15 내지 도 18을 참조하여, 블록 내의 화소의 밝기값을 블록 베이스로 보상하는 방법에 대하여 설명한다. 도 15는 무라 서브 블록이 정상 서브 블록보다 작은 면적을 갖는 것을 예시한 도면이며, 도 16은 정상 서브 블록이 무라 서브 블록보다 작은 면적을 갖는 것을 예시한 도면이고, 도 17은 도 15 및 도 16의 비보정 서브 블록의 무라 보정을 예시한 룩업 테이블이며, 도 18은 도 15 및 도 16의 보정 서브 블록의 화소들의 휘점 보정을 예시한 룩업 테이블이다.
무라 보정 장치(100)의 무라 보정부(130)에서 무라 블록 검출부(140), 휘점 화소 검출부(150) 및 계수 생성부(152)가 블록 내의 화소의 밝기값을 블록 베이스로 보상하는데 이용될 수 있다.
도 15는 위치값이 (188, 80)인 블록 B0를 예시하고, 도 16은 위치값이 (208, 108)인 블록 B9를 예시한다.
도 15의 블록 B0는 무라 블록 검출부(140)에 의해 무라 블록에 해당되는지 판단될 수 있다.
블록 B0는 디스플레이 패널의 평균 화소 밝기값을 기준으로 휘점 화소들에 해당하는 화소들을 일부 영역에 포함한다.
그러므로, 무라 블록 검출부(140)는 블록 B0를 무라 블록으로 검출한다. 블록 B0는 무라가 약한 정상 화소들의 정상 서브 블록 BS01과 무라가 심한 휘점 화소들의 무라 서브 블록 BS02로 구분된다.
무라 블록 검출부(140)는 블록 B0에서 무라 서브 블록 BS02가 정상 서브 블록 BS01보다 작은 면적을 갖기 때문에 무라 서브 블록 BS02을 보정 서브 블록으로 선택하고, 보정 서브 블록인 무라 서브 블록 BS02의 위치값 (190, 80)을 제공한다.
한편, 도 16의 블록 B9도 무라 블록 검출부(140)에 의해 무라 블록에 해당되는지 판단될 수 있다.
블록 B9도 디스플레이 패널의 평균 화소 밝기값을 기준으로 휘점 화소들에 해당하는 화소들을 일부 영역에 포함한다.
그러므로, 무라 블록 검출부(140)는 블록 B9를 무라 블록으로 검출한다. 블록 B9는 무라가 심한 휘점 화소들의 무라 서브 블록 BS91과 무라가 약한 정상 화소들의 정상 서브 블록 BS92로 구분된다.
무라 블록 검출부(140)는 블록 B9에서 정상 서브 블록 BS92가 무라 서브 블록 BS91보다 작은 면적을 갖기 때문에 정상 서브 블록 BS92를 보정 서브 블록으로 선택하고, 보정 서브 블록인 정상 서브 블록 BS92의 위치값 (208, 111)을 제공한다.
상술한 바와 같이 본 발명에서 무라 블록 검출부9140)가 면적인 작은 것을 보정 서브 블록으로 선택하는 것은 도 18과 같은 룩업 테이블의 사이즈를 줄임으로써 메모리 부담을 경감하기 위한 것이다.
상술한 바와 같이 무라 블록 검출부(140)가 도 15 또는 도 16과 같은 경우에 대응한 보정 서브 블록의 위치값을 제공하면, 휘점 화소 검출부(150)가 보정 서브 블록의 위치값을 수신하고 보정 서브 블록 내의 화소들의 위치값을 제공한다.
휘점 화소 검출부(150)에서 제공되는 보정 서브 블록 내의 화소들의 위치값은 도 18을 참조할 수 있으며, 도 18은 도 15의 무라 서브 블록 BS02에 포함된 화소들의 위치값과 도 16의 정상 서브 블록 BS92에 포함된 화소들의 위치값을 룩업 테이블로 예시한다.
한편, 무라 블록으로 판단된 도 15의 블록 B0과 도 16의 블록 B9의 위치값은 도 17과 같이 무라 블록에 대한 룩업테이블에 저장될 수 있다.
도 17 및 도 18과 같은 룩업 테이블은 플래시 메모리와 같은 기록 장치로 구성되는 메모리(160)에 저장될 수 있다.
한편, 계수 생성부(152)는 휘점 화소 검출부(150)에서 보정 서브 블록 내의 화소들의 위치값을 수신한다. 그리고, 계수 생성부(152)는 보정 서브 블록 내의 화소 별로 계조 별 밝기값을 디스플레이 패널(10)의 평균 화소 밝기값으로 보정하기 위한 이차식인 휘점 보정식의 계수들의 계수값들을 생성한다. 그리고, 계수 생성부(152)는 도 18과 같이 보정 서브 블록의 화소들의 위치값들과 휘점 보정식의 계수들의 계수값들을 포함하는 휘점 보정 데이터를 생성할 수 있다.
여기에서, 휘점 보정식은 무라 보정값 과 무라 측정값 의 합으로 표현될 수 잇으며, 상기 X는 계조의 계조값이며, 상기 a, b 및 c는 계수이다. 그리고, 이들 계수의 계수값은 도 18의 보상 파라메터로 저장될 수 있다.
그리고, 계수 생성부(152)에서 휘점 보정식은 계수들의 계수값을 구하는 방법은 상술한 계수 생성부(142)와 동일하므로 이에 대한 중복 설명은 생략한다.
한편, 무라 블록 검출부(140)는 도 15 및 도 16과 같이 구분되는 무라 서브 블록과 정상 서브 블록 중 큰 면적의 것을 비보정 서브 블록으로 선택하고, 비보정 서브 블록의 위치값을 더 제공할 수 있다.
계수 생성부(142)는 무라 블록 검출부(140)의 비보정 서브 블록의 위치값을 수신한다. 그리고, 계수 생성부9(142)는 비보정 서브 블록에 대한 계조 별 비보정 서브 블록의 측정값을 디스플레이 패널(10)의 평균 화소 밝기값으로 보정하기 위한 이차식인 무라 보정식의 계수들의 계수값들을 생성한다. 그리고, 계수 생성부(142)는 무라 보정식의 계수들 가장 높의 차수의 계수는 비보정 서브 블록에 대한 무라 측정값과 무라 보정값의 합이 평균 화소 밝기값에 근사하도록 비보정 서브 블록의 밝기의 표현 범위를 가변하는 어댑티브 레인지 비트들(Adaptive Range Bits)을 포함하도록 세팅된다. 상기한 바에 의해 계수 생성부(142)는 비보정 서브 블록의 위치값과 무라 보정식의 계수들의 계수값들을 포함하는 무라 보정 데이터를 생성하며 도 17과 같이 룩업 테이블로 저장하기 위하여 메모리(160)에 제공할 수 있다.
상술한 계수 생성부(142)의 동작은 도 6 내지 도 9를 참조하여 설명된 바와 동일하므로 이에 대한 중복 설명은 생략한다.
한편, 상기 무라 보정 장치(100)의 무라 보정부(130)는 상기 비보정 서브 블록에 대한 무라 보정 데이터를 먼저 생성하며, 무라 보정 데이터 생성 후 보정 서브 블록에 포함된 화소들에 대한 휘점 보정 데이터를 생성하도록 프로세스를 제어할 수 있다.
상술한 바에 의해서, 메모리(160)는 계수 생성부(142)에서 제공되는 무라 블록의 위치값과 무라 보정식의 계수들의 계수값을 포함하는 무라 보정 데이터와 휘점 화소의 위치값과 휘점 보정식의 계수들의 계수값을 포함하는 휘점 보정 데이터를 도 17 및 도 18과 같이 저장할 수 있다.
출력부(170)는 무라 블록 검출부(140)에 의한 무라 블록 검출과 휘점 화소 검출부(150)에 의한 휘점 화소 검출이 완료되면, 무라 블록 검출부(140)에서 전달되는 무라 블록의 위치값에 대응하는 무라 보정 데이터와 휘점 화소 검출부(150)에서 전달되는 휘점 화소의 위치값에 대응하는 휘점 보정 데이터를 메모리(160)로부터 전달받고, 무라 보정 데이터와 휘점 보정 데이터를 드라이버(200)로 제공한다.
드라이버(200)는 무라 보정 데이터와 휘점 보정 데이터를 내부에 구성된 플래시 메모리와 같은 저장 장소에 저장한다.
상기한 방법에 의해 테스트된 디스플레이 패널(10)은 무라 보정 데이터와 휘점 보정 데이터를 내부에 저장한 드라이버(200)와 세트로 제작될 수 있으며, 드라이버(200)는 무라 블록 또는 휘점 화소에 대한 디스플레이 데이터를 무라 보정 데이터 및 휘점 보정 데이터를 이용하여 보상할 수 있다.
그 결과, 디스플레이 패널(10)은 상기한 디스플레이 데이터의 보상에 의해 개선될 화질로 화면을 디스플레이할 수 있다.
보다 구체적으로, 드라이버(200)의 실시예는 도 19를 참조하여 설명한다. 이하, 드라이버(200)는 무라 보상 드라이버로 이해될 수 있다.
드라이버(200)는 무라 메모리(210), 무라 보상부(220), 및 표시 밝기값(Display Brightness Value, 이하, "DBV"라 함) 제어부(240)를 포함하도록 구성된다. 여기에서, 드라이버(200)는 타이밍 컨트롤러(230) 및 신호 구동부(250)를 포함하도록 구성된 것을 실시예로 예시한다. 본 발명은 무라 메모리(210), 무라 보상부(220) 및 DBV 제어부(240)가 디스플레이 데이터의 무라 보상을 위한 다양한 어플리케이션에 실시될 수 있으며, 상기한 어플리케이션은 타이밍 컨트롤러(230) 및 신호 구동부(250)를 포함하지 않을 수 있다.
여기에서, 신호 구동부(250)는 데이터 래치(260), 디지털 아날로그 컨버터(Digital Analog Converter, 이하, "DAC"라 함), 감마부(2280) 및 구동 회로(290)를 포함할 수 있다.
그리고, 타이밍 컨트롤러(230)는 무라 블록 및 휘점 화소의 무라 보상이 이루어진 무라 보상부(220)의 디스플레이 데이터를 수신한다. 타이밍 컨트롤러(230)는 신호 전송을 위한 디스플레이 데이터의 프로토콜 변경과 같은 내부 프로세스를 거친 후 신호 구동부(250)의 데이터 래치(250)에 디스플레이 데이터를 제공하도록 구성된다.
신호 구동부(250)는 디스플레이 데이터를 수신하고, 디스플레이 데이터에 대응하는 소스 신호 Sout를 구동 회로(290)에 연결된 디스플레이 패널(10)에 제공하는 구성을 갖는다.
이 중, 데이터 래치(260)는 디스플레이 패널의 한 라인에 해당하는 디스플레이 데이터를 동시에 처리하기 위하여 래치하는 복수의 래치 소자들을 포함하도록 구성될 수 있다.
감마부(280)는 계조 별 감마 전압들을 DAC(270)에 제공하도록 구성된다.
DAC(270)는 데이터 래치(260)의 디스플레이 데이터를 수신하고, 감마부(280)의 감마 전압들 중 디스플레이 데이터에 해당하는 계조의 감마 전압을 선택하며, 선택된 구동 전압을 구동 회로(290)에 출력하도록 구성된다.
구동 회로(290)는 DAC(270)의 출력을 구동하여 소스 신호 Sout로 출력하기 위한 출력 버퍼이다. 구동 회로(290)의 소스 신호 Sout는 디스플레이 패널(10)로 제공된다.
본 발명의 드라이버(200)의 실시예는 디스플레이 데이터에 포함된 무라 블록의 밝기값을 이차식의 무라 보정식을 이용하여 보상하며, 이를 위하여 무라 메모리(210)와 무라 보상부(220)를 포함한다. 드라이버(200)는 디스플레이 데이터에 포함된 휘점 화소의 밝기값을 이차식의 휘점 보정식을 이용하여 보상할 수 있으며, 휘점 화소의 보상에도 메모리(210)와 무라 보상부(220)가 이용될 수 있다.
여기에서, 무라 메모리(210)는 디스플레이 패널(10)에 대한 무라 블록의 위치값과 무라 블록에 대한 계수값들을 포함하는 무라 보정 데이터와 디스플레이 패널(10)에 대한 휘점 화소의 위치값과 휘점 화소에 대한 계수값들을 포함하는 휘점 보정 데이터를 저장한다. 무라 메모리(210)의 무라 보정 데이터 C_DATA는 앞서 설명한 무라 보정 장치(100)에서 제공되는 것으로 이해될 수 있으며, 휘점 보정 데이터로 이해될 수 있다.
여기에서, 무라 블록과 무라 블록의 위치값, 휘점 화소와 휘점 화소의 위치값은 도 5를 참조하여 설명된 바로 이해될 수 있다. 그리고, 무라 보정식 및 그의 계수들의 계수값들과 휘점 보정식 및 그의 계수들의 계수값들은 도 6 내지 도 9를 참조하여 설명된 바로 이해될 수 있다.
도 5와 같은 무라 보정식의 계수들 중 가장 높은 차수의 계수인 a는 상술한 바와 같이 다른 계수들과 비교하여 어댑티브 레인지 비트들(AR)을 더 포함한다.
드라이버(200)는 상기한 무라 메모리(210)의 무라 블록의 위치값과 무라 보정 데이터를 이용하여 무라 블록에 대한 무라 보상을 수행할 수 있다. 또한, 드라이버(200)는 상기한 무라 메모리(210)의 휘점 화소의 위치값과 휘점 보정 데이터를 이용하여 휘점 화소에 대한 무라 보상을 수행할 수 있다.
먼저, 드라이버(200)의 무라 블록에 대한 무라 보상을 위한 구성 및 동작을 설명한다.
무라 보상부(220)는 무라 메모리(210)의 무라 보정 데이터 C_DATA와 디스플레이 데이터 D_DATA를 수신한다. 여기에서, 디스플레이 데이터 D_DATA는 외부 데이터 소스에서 화면의 표시를 위하여 드라이버(200)에 제공되는 것으로 이해될 수 있다.
그리고, 무라 보상부(220)는 디스플레이 데이터 D_DATA 중 무라 블록의 위치값에 대응하는 디스플레이 데이터(제1 디스플레이 데이터)를 무라 보정식의 제1 입력값(X)으로 세팅한다. 상기한 무라 보정식은 무라 블록에 대한 무라 보정 데이터 C_DATA의 계수값들을 적용한 것이다. 이때, 무라 보정식은 수학식 1과 같이 로 이해될 수 있다.
무라 보상부(220)는 무라 보정식의 계수들 중, 계수 a는 도 7과 같이 어댑티브 레인지 비트들(AR)과 기본 레인지 비트들(GA)를 포함하도록 세팅하고, 나머지 계수들 b, c는 도 7과 같이 기본 레인지 비트들(GB, GC)들을 포함하도록 세팅한다. 어댑티브 레인지 비트들(AR)은 기본 레인지 비트들(GA, GB, GC)의 표현 범위를 가변하여서 실제 필요한 계수값 a에 가장 근사하는 값을 갖는 표현 범위에 해당하는 값을 갖도록 세팅될 수 있다.
무라 보상부(220)는 제1 입력값(X)에 대응한 무라 보정식의 해를 제1 디스플레이 데이터에 대한 제1 보상 디스플레이 데이터로서 생성하고, 무라 블록의 위치값에 제1 보상 디스플레이 데이터를 포함하는 디스플레이 데이터를 타이밍 컨트롤러(230)에 출력한다.
한편, 무라 보상부(220)는 도 11과 같이 DBV 제어 기능을 위하여 DBV 제어부(240)와 연결된다.
DBV 제어부(240)는 DBV 제어를 위한 제어 신호 DBV_C를 수신하고, 제어 신호 DBV_C에 대응하는 제어값(X0)을 무라 보상부(220)에 제공한다. 제어 신호 DBV_C는 무라 보상에서 발생할 수 있는 오류를 해소하기 위하여 드라이버(200)의 외부에서 제공되는 전기적 신호이며 일정한 범위 내에 레벨이 변동되는 값을 가질 수 있다. 제어값(X0)은 제어 신호 DBV_C의 레벨에 대응하는 값을 가질 수 있다. 무라 보상부(220)의 제어값(X0)에 대응한 동작은 도 12를 참조하여 후술한다.
무라 보상부(220)는 무라 블록에 대한 무라 보상과 DBV 제어를 수행하기 위하여 도 12와 같이 구성될 수 있다.
도 20을 참조하면, 무라 보상부(220)는 무라 보정식 세팅부(310), 입력값 조정부(320) 및 보상 출력부(330)를 포함한다.
무라 보정식 세팅부(310)는 무라 보정 데이터 C_DATA를 수신하고, 제1 입력값(X)에 대한 무라 보정식을 무라 블록의 계수값들을 적용하여 세팅한다. 이때, 무라 보정식은 수학식 1과 같이 로 이해될 수 있다.
그리고, 입력값 조정부(320)는 제1 입력값(X)과 DVB 제어를 위한 제어값(X0)을 연산하는 제3 입력값(X1)을 세팅하고, 무라 보정식을 제3 입력값(X1)에 대한 식으로 변경한다. 즉, 제3 입력값(X1)은 로 이해될 수 있고, 무라 보정식은 과 같이 제3 입력값(X1)에 대한 식으로 변경된다.
이때, 제1 입력값(X)과 제어값(X0)의 연산은 제1 입력값(X)에 제어값(X0)을 합하거나 곱하는 것 중 하나가 선택될 수 있으며, 본 발명의 실시예에서 연산은 제1 입력값(X)에 네가티브 제어값(-X0)을 합하는 것으로 이해될 수 있다.
그리고, 보상 출력부(330)는 디스플레이 데이터 D_DATA 중 무라 블록의 제1 디스플레이 데이터를 제1 입력값(X)에 대입하여 세팅되는 제3 입력값에 대응한 무라 보정식의 해를 제1 디스플레이 데이터에 대한 제1 보상 디스플레이 데이터로서 생성하고, 무라 블록의 위치값에 제1 보상 디스플레이 데이터를 포함하는 디스플레이 데이터 T_DATA를 출력한다.
예시적으로, 계수 a의 값이 0.1이고, 계수 b의 값이 1이며, 계수 c의 값이 0이라 가정하고, 제1 입력값(X)이 100인 경우, 무라 보정식의 무라 보정값은 이 되고, 이때 무라 보정값은 1100이 된다.
상기한 경우에서, DBV에 의해 입력값이 5만큼 어두워지는 경우, 이때, 제3 입력값(X1)은 = 95로 연산되며, 무라 보정식의 무라 보정값은 이 되고, 이때 무라 보정값은 997.5가 된다.
상기와 같이 본 발명에 의해 무라 보정식의 무라 보정값은 도 21과 같이 변형될 수 있고, 그에 따라 무라 보정에 의한 밝기값(Y)도 입력값이 어두워진만큼 변경될 수 있다.
그러나, 일반적인 오프셋(Offset) 제어를 적용하는 경우, 무라 보정식 에서 c값만 변경한다. 이 경우, 무라 보정식의 무라 보정값은 도 22와 같이 변형될 수 있다.
상기한 오프셋 제어에서 입력값이 5만큼 어두워지는 경우, 무라 보정식의 무라 보정값은 이 되고, 이때 무라 보정값은 1095가 된다. 즉, 일반적인 오프셋 제어의 경우, 무라 보정에 의한 밝기값(Y)이 입력값이 어두워진 것과 무라 보정값의 변화는 상응하지 않는다.
상술한 도 21 및 도 22의 대비에서 알 수 있듯이, 본 발명의 실시예는 DBV 제어에 의하여 이차식의 무라 보정식과 어댑티브 레인지를 계수에 적용한 무라 보상에서 발생할 수 있는 오류를 정확히 보상할 수 있다.
한편, 드라이버(200)의 휘점 화소에 대한 무라 보상은 무라 메모리(210)의 휘점 화소의 위치값과 휘점 보정 데이터를 이용하는 점을 제외하고 상술한 무라 블록에 대한 무라 보상과 실질적으로 동일한 방법으로 수행될 수 있다.
즉, 무라 보상부(220)는 휘점 보정 데이터를 수신하고, 휘점 화소의 위치값에 대응하는 디스플레이 데이터(제2 디스플레이 데이터)를 휘점 화소에 대한 계수값들을 적용한 이차식의 휘점 보정식의 제2 입력값(X)으로 세팅한다. 상기한 휘점 보정식은 휘점에 대한 휘점 보정 데이터의 계수값들을 적용한 것이다. 이때, 휘점 보정식은 수학식 1과 같이 로 이해될 수 있다.
그리고, 무라 보상부(220)는 제2 입력값에 대응한 휘점 보정식의 해를 제2 디스플레이 데이터에 대한 제2 보상 디스플레이 데이터로서 생성하고, 디스플레이 데이터의 휘점 화소의 위치값에 제2 보상 디스플레이 데이터를 포함하는 디스플레이 데이터를 타이밍 컨트롤러(230)에 출력한다.
또한, 본 발명의 실시예는 상기한 휘점 화소에 대한 제1 무라 보상과 무라 블록에 대한 제2 무라 보상을 순차적으로 수행할 수 있다.
이 경우, 무라 보상부(220)는 휘점 화소에 대한 제1 무라 보상을 수행하여 제2 디스플레이 데이터에 대한 제2 보상 디스플레이 데이터로서 디스플레이 데이터를 보상하고, 그 후 무라 블록에 대한 제2 무라 보상을 수행한다.
무라 보상부(220)는 제2 무라 보상에 의하여, 제1 디스플레이 데이터에 대한 제1 보상 디스플레이 데이터로서 디스플레이 데이터를 보상하며, 제1 무라 보상과 제2 무라 보상을 완료한 디스플레이 데이터를 타이밍 컨트롤러(230)에 출력한다.
상술한 바에 의하여, 본 발명은 디스플레이 패널의 무라 블록 또는 휘점 화소의 밝기값을 이차식의 무라 보정식을 이용하여 보상함으로써 양질의 화질을 갖도록 디스플레이 패널을 구동할 수 있다.
또한, 본 발명은 어댑티브 레인지를 무라 보정식의 계수에 적용함에 의해 무라 블록의 밝기의 표현 범위를 가변할 수 있으며, 그 결과 무라 블록의 밝기값을 계수들의 기본 레인지 비트들의 표현 범위 이상으로 보상할 수 있으므로 디스플레이 패널의 화질을 보다 효과적으로 개선할 수 있다.
또한, 본 발명은 DBV 제어에 의해 무라 보상에서 발생할 수 있는 오류를 효과적으로 해소할 수 있다.
또한, 본 발명은 개별 휘점 화소를 검출하고, 휘점 화소의 밝기값을 보상하기 위한 이차식의 휘점 보정식에 적용할 수 있는 휘점 보정 데이터를 생성함으로써 휘점 화소에 대한 무라 보정을 구현할 수 있다.
또한, 본 발명은 무라 블록의 화소들을 무라 서브 블록과 정상 서브 블록으로 구분하며, 이들 중 작은 면적의 것을 보정 서브 블록으로 선택하고, 보정 서브 블록 내의 화소들의 밝기값을 보상함으로써 메모리 부담을 경감하면서 휘점 화소에 대한 무라 보정을 구현할 수 있다.

Claims (15)

  1. 디스플레이 패널의 계조 별 테스트 영상에 대응하는 검출 영상을 수신하며, 휘점 화소에 대한 휘점 보정 데이터를 생성하는 무라 보정 장치;를 포함하며,
    상기 무라 보정 장치는,
    상기 디스플레이 패널의 평균 화소 밝기값을 기준으로 복수의 화소들을 포함하는 블록들 중 휘점 화소가 있는 무라 블록을 검출하고, 상기 무라 블록의 위치값을 제공하는 무라 블록 검출부;
    상기 무라 블록의 위치값을 수신하며, 미리 설정된 기준값을 기준으로 상기 무라 블록 내의 휘점 화소를 검출하고, 상기 휘점 화소의 위치값을 제공하는 휘점 화소 검출부; 및
    상기 휘점 화소의 위치값을 수신하며, 계조 별 상기 휘점 화소의 밝기값을 상기 디스플레이 패널의 평균 화소 밝기값으로 보정하기 위한 이차식인 휘점 보정식의 계수들의 계수값들을 생성하고, 상기 휘점 화소의 위치값과 상기 휘점 보정식의 계수들의 계수값들을 포함하는 휘점 보정 데이터를 생성하는 제1 계수 생성부;를 포함함을 특징으로 하는 무라 보상 시스템.
  2. 제1 항에 있어서, 상기 무라 블록 검출부는,
    상기 디스플레이 패널의 평균 화소 밝기값에 대한 표준편차를 벗어난 블록을 상기 무라 블록으로 검출하는 무라 보상 시스템.
  3. 제1 항에 있어서, 상기 휘점 화소 검출부는,
    상기 무라 블록 내의 화소들 중 상기 무라 블록의 평균 화소 밝기값에 대한 표준편차를 벗어난 화소를 상기 휘점 화소로 검출하는 무라 보상 시스템.
  4. 제1 항에 있어서,
    상기 제1 계수 생성부는 무라 보정값 과 무라 측정값 의 합으로 표현되는 상기 휘점 보정식의 계수들의 계수값들을 생성하고, 상기 X는 계조의 계조값이며, 상기 a, b 및 c는 계수인 무라 보상 시스템.
  5. 제1 항에 있어서,
    상기 무라 블록의 위치값을 수신하는 제2 계수 생성부를 더 포함하며,
    상기 제2 계수 생성부는 계조 별 상기 무라 블록의 측정값을 상기 디스플레이 패널의 평균 화소 밝기값으로 보정하기 위한 이차식인 무라 보정식의 계수들의 계수값들을 생성하며, 상기 무라 보정식의 계수들 가장 높의 차수의 계수는 상기 무라 블록에 대한 무라 측정값과 무라 보정값의 합이 상기 평균 화소 밝기값에 근사하도록 상기 무라 블록의 밝기의 표현 범위를 가변하는 어댑티브 레인지 비트들(Adaptive Range Bits)을 포함하도록 세팅되고, 상기 무라 블록의 위치값과 상기 무라 보정식의 계수들의 계수값들을 포함하는 무라 보상 데이터를 생성하는 무라 보상 시스템.
  6. 제5 항에 있어서,
    상기 제2 계수 생성부는 무라 보정값 과 무라 측정값 의 합으로 표현되는 상기 무라 보정식의 계수들의 계수값들을 생성하고, 상기 X는 계조의 계조값이며, 상기 a, b 및 c는 계수인 무라 보상 시스템.
  7. 제6 항에 있어서, 상기 제2 계수 생성부는,
    상기 어댑티브 레인지 비트들과 기본 레인지 비트들을 포함하도록 상기 계수 a를 세팅하고 기본 레인지 비트들을 포함하도록 계수들 b, c를 세팅하며,
    상기 계수 b 및 계수 c는 계수들을 표현하기 위하여 할당된 메모리맵의 전체 비트들에서 상기 계수 a를 표현하는 비트들을 제하고 남은 비트들로 세팅하고, 그리고
    상기 어댑티브 레인지 비트들의 값은 가변되는 상기 무라 블록의 밝기의 표현 범위 중 상기 제1 계수에 실제 필요한 계수값에 가장 근사하는 값을 갖는 것으로 세팅하는 무라 보상 시스템.
  8. 제6 항에 있어서,
    상기 무라 보정 장치는 상기 무라 블록에 대한 무라 보정 데이터를 먼저 생성하며, 상기 무라 보정 데이터 생성 후 무라 블록의 상기 휘점 화소에 대한 휘점 보정 데이터를 생성하는 무라 보상 시스템.
  9. 디스플레이 패널의 계조 별 테스트 영상에 대응하는 검출 영상을 수신하며, 휘점 화소에 대한 휘점 보정 데이터를 생성하는 무라 보정 장치;를 포함하며,
    상기 무라 보정 장치는,
    복수의 화소들을 포함하는 블록들 중 상기 디스플레이 패널의 평균 화소 밝기값을 기준으로 판단되는 무라가 심한 휘점 화소들이 있는 무라 블록을 검출하고, 상기 휘점 화소들을 포함하는 제1 서브 블록과 상기 무라가 상대적으로 덜한 화소들을 포함하는 제2 서브 블록으로 구분하며, 상기 제1 서브 블록과 상기 제2 서브 블록 중 작은 면적의 것을 보정 서브 블록으로 선택하고, 상기 보정 서브 블록의 위치값을 제공하는 무라 블록 검출부;
    상기 보정 서브 블록의 위치값을 수신하며, 상기 보정 서브 블록 내의 화소들의 위치값을 제공하는 휘점 화소 검출부; 및
    상기 보정 서브 블록 내의 화소들의 위치값을 수신하며, 상기 보정 서브 블록 내의 화소 별로 계조 별 밝기값을 상기 디스플레이 패널의 평균 화소 밝기값으로 보정하기 위한 이차식인 휘점 보정식의 계수들의 계수값들을 생성하고, 상기 보정 서브 블록의 화소들의 위치값들과 상기 휘점 보정식의 계수들의 계수값들을 포함하는 상기 휘점 보정 데이터를 생성하는 제1 계수 생성부;를 포함함을 특징으로 하는 무라 보상 시스템.
  10. 제9 항에 있어서, 상기 무라 블록 검출부는,
    상기 디스플레이 패널의 평균 화소 밝기값에 대한 표준편차를 벗어난 블록을 상기 무라 블록으로 검출하고, 상기 디스플레이 패널의 평균 화소 밝기값을 기준으로 상기 제1 서브 블록과 상기 제2 서브 블록을 구분하는 무라 보상 시스템.
  11. 제9 항에 있어서,
    상기 제1 계수 생성부는 무라 보정값 과 무라 측정값 의 합으로 표현되는 상기 휘점 보정식의 계수들의 계수값들을 생성하고, 상기 X는 계조의 계조값이며, 상기 a, b 및 c는 계수인 무라 보상 시스템.
  12. 제9 항에 있어서,
    상기 무라 블록 검출부는 상기 제1 서브 블록과 상기 제2 서브 블록 중 큰 면적의 것을 비보정 서브 블록으로 선택하고, 상기 비보정 서브 블록의 위치값을 더 제공하며,
    상기 비보정 서브 블록의 위치값을 수신하는 제2 계수 생성부를 더 포함하며,
    상기 제2 계수 생성부는 상기 비보정 서브 블록에 대한 계조 별 측정값을 상기 디스플레이 패널의 평균 화소 밝기값으로 보정하기 위한 이차식인 무라 보정식의 계수들의 계수값들을 생성하며, 상기 무라 보정식의 계수들 가장 높의 차수의 계수는 상기 비보정 서브 블록에 대한 무라 측정값과 무라 보정값의 합이 상기 평균 화소 밝기값에 근사하도록 상기 비보정 서브 블록의 밝기의 표현 범위를 가변하는 어댑티브 레인지 비트들(Adaptive Range Bits)을 포함하도록 세팅되고, 상기 비보정 서브 블록의 위치값과 상기 무라 보정식의 계수들의 계수값들을 포함하는 무라 보정 데이터를 생성하는 무라 보상 시스템.
  13. 제12 항에 있어서,
    상기 제2 계수 생성부는 무라 보정값 과 무라 측정값 의 합으로 표현되는 상기 무라 보정식의 계수들의 계수값들을 생성하고, 상기 X는 계조의 계조값이며, 상기 a, b 및 c는 계수인 무라 보상 시스템.
  14. 제13 항에 있어서, 상기 제2 계수 생성부는,
    상기 어댑티브 레인지 비트들과 기본 레인지 비트들을 포함하도록 상기 계수 a를 세팅하고 기본 레인지 비트들을 포함하도록 계수들 b, c를 세팅하며,
    상기 계수 b 및 계수 c는 계수들을 표현하기 위하여 할당된 메모리맵의 전체 비트들에서 상기 계수 a를 표현하는 비트들을 제하고 남은 비트들로 세팅하고, 그리고
    상기 어댑티브 레인지 비트들의 값은 가변되는 상기 블록의 밝기의 표현 범위 중 상기 제1 계수에 실제 필요한 계수값에 가장 근사하는 값을 갖는 것으로 세팅하는 무라 보상 시스템.
  15. 제13 항에 있어서,
    상기 무라 보정 장치는 상기 비보정 서브 블록에 대한 무라 보정 데이터를 먼저 생성하며, 무라 보정 데이터 생성 후 상기 보정 서브 블록에 포함된 화소들에 대한 휘점 보정 데이터를 생성하는 무라 보상 시스템.
KR1020180169629A 2018-12-26 2018-12-26 무라 보상 시스템 KR102575130B1 (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1020180169629A KR102575130B1 (ko) 2018-12-26 2018-12-26 무라 보상 시스템
US16/723,713 US10839731B2 (en) 2018-12-26 2019-12-20 Mura correction system
TW108147245A TWI829836B (zh) 2018-12-26 2019-12-23 Mura校正系統
CN201911336522.8A CN111383566A (zh) 2018-12-26 2019-12-23 Mura校正系统
JP2019234546A JP2020106837A (ja) 2018-12-26 2019-12-25 ムラ補正システム

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020180169629A KR102575130B1 (ko) 2018-12-26 2018-12-26 무라 보상 시스템

Publications (2)

Publication Number Publication Date
KR20200079923A KR20200079923A (ko) 2020-07-06
KR102575130B1 true KR102575130B1 (ko) 2023-09-05

Family

ID=71123047

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020180169629A KR102575130B1 (ko) 2018-12-26 2018-12-26 무라 보상 시스템

Country Status (5)

Country Link
US (1) US10839731B2 (ko)
JP (1) JP2020106837A (ko)
KR (1) KR102575130B1 (ko)
CN (1) CN111383566A (ko)
TW (1) TWI829836B (ko)

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI759669B (zh) * 2019-12-23 2022-04-01 中強光電股份有限公司 顯示畫面檢測方法與顯示畫面檢測系統
TWI720813B (zh) * 2020-02-10 2021-03-01 商之器科技股份有限公司 醫療影像用行動裝置顯示器亮度校正系統與方法
US11276345B2 (en) 2020-05-22 2022-03-15 Huayuan Semiconductor (Shenzhen) Limited Company Display device with feedback via parallel connections from distributed driver circuits to a single wire interface
KR20220014062A (ko) * 2020-07-28 2022-02-04 삼성전자주식회사 휘도 보상 방법, 상기 방법을 수행하는 휘도 보상 회로 및 휘도 보상 시스템
KR20220100759A (ko) 2021-01-08 2022-07-18 삼성디스플레이 주식회사 복수의 표시 패널들을 가지는 타일드 표시 장치
CN114765015A (zh) * 2021-01-13 2022-07-19 敦泰电子股份有限公司 显示驱动电路系统
DE102021205703A1 (de) 2021-06-07 2022-12-08 TechnoTeam Holding GmbH Verfahren und Vorrichtung zur lichttechnischen Vermessung eines elektronischen Displays sowie Verfahren zur Ansteuerung eines elektronischen Displays
CN113593479B (zh) * 2021-09-27 2022-01-07 华兴源创(成都)科技有限公司 一种显示面板子像素级mura补偿方法
CN114112323B (zh) * 2021-11-08 2024-03-22 云谷(固安)科技有限公司 显示面板显示均匀性的检测方法及检测装置
CN114495803A (zh) * 2022-03-31 2022-05-13 武汉精立电子技术有限公司 一种显示面板的mura修复方法
US11810531B1 (en) * 2022-04-28 2023-11-07 Pixelworks Semiconductor Technology (Shanghai) Co., Ltd. Methods and systems for calibrating and controlling a display device
CN114913825B (zh) * 2022-05-16 2023-08-11 惠科股份有限公司 面板异常显示点的补偿方法、装置及计算机可读介质
CN114863886A (zh) * 2022-07-05 2022-08-05 惠科股份有限公司 显示面板的亮度修正方法、装置以及显示设备
KR20240040964A (ko) * 2022-09-22 2024-03-29 주식회사 엘엑스세미콘 무라 보상 장치 및 디스플레이 구동 장치
CN115797342B (zh) * 2023-02-06 2023-04-21 深圳市鑫旭飞科技有限公司 一种工业控制电容触摸lcd显示总成缺陷检测方法
CN117557449B (zh) * 2024-01-12 2024-03-22 昇显微电子(苏州)股份有限公司 一种从demura设备自适应提取像素位置和数据的方法

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101374989B1 (ko) 2006-12-27 2014-03-17 엘지디스플레이 주식회사 무라 검출장치 및 그의 구동방법
TWI375198B (en) * 2007-05-17 2012-10-21 Tpo Displays Corp A system for displaying images
US8665295B2 (en) 2008-11-20 2014-03-04 Global Oled Technology Llc Electroluminescent display initial-nonuniformity-compensated drve signal
KR101470019B1 (ko) * 2008-12-26 2014-12-05 엘지이노텍 주식회사 이미지센서의 불량 픽셀 검출 및 보정 방법
CN101510393B (zh) * 2009-03-16 2011-06-22 深圳市元亨光电股份有限公司 基于空间矢量的色度led全彩色显示屏校正方法
CN102426816B (zh) * 2011-11-19 2014-04-02 昆山工研院新型平板显示技术中心有限公司 一种有源矩阵有机发光显示器的显示不良修复方法
KR101640118B1 (ko) * 2012-03-01 2016-07-15 가부시키가이샤 니혼 마이크로닉스 표시 디바이스의 표시 불균일 검출 방법 및 그 장치
KR101958634B1 (ko) 2012-12-13 2019-03-15 엘지디스플레이 주식회사 디스플레이 장치의 무라 검출 장치 및 방법
KR102090706B1 (ko) * 2012-12-28 2020-03-19 삼성디스플레이 주식회사 디스플레이 장치, 광학 보상 시스템 및 광학 보상 방법
KR102151262B1 (ko) * 2013-09-11 2020-09-03 삼성디스플레이 주식회사 표시 패널의 구동 방법, 이를 수행하는 표시 장치, 이에 적용되는 보정값 산출 방법 및 계조 데이터의 보정 방법
KR102119091B1 (ko) * 2013-12-30 2020-06-04 엘지디스플레이 주식회사 표시장치 및 그의 구동방법
KR102130144B1 (ko) 2013-12-31 2020-07-03 엘지디스플레이 주식회사 얼룩 보상 방법과 이를 이용한 표시장치
KR102169720B1 (ko) * 2014-04-02 2020-10-26 삼성디스플레이 주식회사 표시 패널, 이의 얼룩 보정 시스템 및 이의 얼룩 보정 방법
JP2016050982A (ja) * 2014-08-29 2016-04-11 サイバネットシステム株式会社 輝度補正装置及びこれを備えるシステム並びに輝度補正方法
TWI540566B (zh) * 2014-12-09 2016-07-01 緯創資通股份有限公司 顯示器及其亮度、色彩補償方法與系統
CN104409066B (zh) * 2014-12-10 2017-04-19 深圳市华星光电技术有限公司 一种获取像素的灰阶补偿值的方法
WO2016149877A1 (zh) * 2015-03-20 2016-09-29 华为技术有限公司 一种校正显示屏不均匀的方法、装置及系统
CN104994283B (zh) * 2015-06-30 2018-01-23 广东欧珀移动通信有限公司 一种局部畸变的校正方法及移动终端
KR102315266B1 (ko) * 2015-06-30 2021-10-19 엘지디스플레이 주식회사 휘도보상 시스템 및 방법, 이를 구비한 표시장치
KR102597221B1 (ko) 2015-12-31 2023-11-02 엘지디스플레이 주식회사 유기발광 표시 장치 및 이에 적용되는 휘점 보상 방법
CN105590604B (zh) * 2016-03-09 2018-03-30 深圳市华星光电技术有限公司 Mura现象补偿方法
KR101747405B1 (ko) 2017-01-06 2017-06-15 주식회사 브이오 디스플레이 패널의 무라 보정방법
KR102552012B1 (ko) * 2018-12-26 2023-07-05 주식회사 엘엑스세미콘 무라 보정 시스템

Also Published As

Publication number Publication date
TW202025131A (zh) 2020-07-01
JP2020106837A (ja) 2020-07-09
TWI829836B (zh) 2024-01-21
CN111383566A (zh) 2020-07-07
US20200211502A1 (en) 2020-07-02
KR20200079923A (ko) 2020-07-06
US10839731B2 (en) 2020-11-17

Similar Documents

Publication Publication Date Title
KR102575130B1 (ko) 무라 보상 시스템
KR102552012B1 (ko) 무라 보정 시스템
KR102552033B1 (ko) 무라 보상 드라이버
EP3131084A1 (en) Image processing device with image compensation function and image processing method thereof
CN109523955A (zh) 像素补偿方法及装置、存储介质、显示屏
TWI405181B (zh) 增進顯示裝置之亮度均勻性的校正方法及相關裝置
KR20200074645A (ko) 디스플레이장치 및 그 제어방법
CN110073431B (zh) 不均匀校正系统、不均匀校正装置及面板驱动电路
US7477294B2 (en) Method for evaluating and correcting the image data of a camera system
US7701473B2 (en) Method and apparatus for Gamma correction and flat-panel display using the same
KR20220077553A (ko) 무라 보상을 위한 무라 보상장치 및 데이터처리회로
US20060209215A1 (en) Video display device and luminance characteristic correcting method of video display device
US8274526B2 (en) Method, apparatus and system for visual gamma correction of displays
US20140327695A1 (en) Image processing apparatus and control method therefor
KR101826112B1 (ko) Tft―lcd 모니터 기반의 블라인드 조정 시스템 및 블라인드 조정 방법
KR100581866B1 (ko) 화이트 밸런스 조정 방법, 장치, 및 이를 구비한디스플레이 패널
US7259773B2 (en) Display device with improved representation of the shades of grey
Carney et al. Gray-scale adjacent pixel luminance nonlinearity compensation with three-color guns
JP2014178956A (ja) 画像処理装置及びその制御方法
CN116324869A (zh) 亮色度校正的方法和装置
KR19990079999A (ko) 플라즈마 디스플레이 패널의 콘트라스트 조절장치
JP2017134361A (ja) 画像表示装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant