KR102506735B1 - Pdlc 디스플레이 - Google Patents

Pdlc 디스플레이 Download PDF

Info

Publication number
KR102506735B1
KR102506735B1 KR1020210007381A KR20210007381A KR102506735B1 KR 102506735 B1 KR102506735 B1 KR 102506735B1 KR 1020210007381 A KR1020210007381 A KR 1020210007381A KR 20210007381 A KR20210007381 A KR 20210007381A KR 102506735 B1 KR102506735 B1 KR 102506735B1
Authority
KR
South Korea
Prior art keywords
electrode
transparent
dot
layer
matrix
Prior art date
Application number
KR1020210007381A
Other languages
English (en)
Other versions
KR20220104944A (ko
Inventor
도수호
김상규
이재구
김미옥
Original Assignee
주식회사 티케이케미칼
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 티케이케미칼 filed Critical 주식회사 티케이케미칼
Priority to KR1020210007381A priority Critical patent/KR102506735B1/ko
Publication of KR20220104944A publication Critical patent/KR20220104944A/ko
Application granted granted Critical
Publication of KR102506735B1 publication Critical patent/KR102506735B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1334Constructional arrangements; Manufacturing methods based on polymer dispersed liquid crystals, e.g. microencapsulated liquid crystals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134336Matrix

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Mathematical Physics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Geometry (AREA)
  • Dispersion Chemistry (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Superconductors And Manufacturing Methods Therefor (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명의 실시에에 따른 PDLC 디스플레이는, PDLC 층; 상기 PDLC 층의 일측으로 배치되는 제1 투명 전극 매트리스로서, 복수의 도트 전극이 일측 방향으로 갭을 가지고 배열되어 형성된 도트 전극 열을 포함하고, 복수의 도트 전극 열이 타측 방향으로 갭을 가지고 연속적으로 배열되며, 상기 각 도트 전극이 개별적으로 전원을 인가받게 연결된 제1 투명 전극 매트리스; 및 상기 PDLC 층의 타측으로 배치되고, 상기 제1 투명 전극 매트리스의 각 도트 전극에 대하여 기준 전위를 형성하도록 공통 전극이 형성된 제2 투명 전극 매트리스를 포함한다.

Description

PDLC 디스플레이{PDLC DISPLAY}
본 발명은 PDLC 디스플레이에 관한 것으로, 더욱 상세하게는 투명 전극 매트리스의 도트 전극에 의해 픽셀을 구분하고 화면 표시가 가능하게 한, PDLC 디스플레이에 관한 것이다.
PDLC는 고분자 접착제층 내에 미세 마이크로 크기의 수많은 액정(liquid crystal)의 액적(droplet)들이 마구잡이로 분산되어 있는 복합체이며, 이는 액정과 고분자의 균일한 혼합물로부터 각각의 액정과 고분자로 상분리가 일어나면서 형성된다. 이렇게 형성된 액정 도메인들은 전기장 하에서 배열이 일어나기 때문에 전기 광학적 조절기능을 제공해주며, 고분자 매트릭스는 주로 기계적, 열적, 내구적 안정성을 부여하는 기능을 담당한다.
전기가 꺼진 상태에서 PDLC는 불투명한 상태로 존재한다. 그 이유는 액정의 액적(droplet)들과 고분자 매트릭스 사이의 굴절률이 일치하지 않아 빛이 강하게 산란되기 때문이다. 반면, 전기가 켜진 상태에서는 액정들이 전기장 방향으로 배열을 일으켜 액적(droplet)들과 고분자 매트릭스 사이의 굴절률이 일치하게 되므로 PDLC가 투과 상태로 되는 것이다.
PDLC는 사생활 보호를 위한 스마트 윈도우, 광학 셔터, 전자 커튼, 프로젝션 스크린 등으로 응용되고 있는 데, 동영상 표시가 가능한 디스플레이로는 활용되지 못하고 있다.
본 발명은 제1 및 제2 플레이트 사이에 PDLC층을 배치하고, 제1 및 제2 플레이트 중 적어도 픽셀을 구분하는 도트 전극을 구비한 투명 전극 매트리스를 형성하고, 상기 도트 전극에 의해 픽셀 별로 불투명 및 투명이 제어되도록 함으로써 디스플레이 효과가 구현되는, PDLC 디스플레이를 제공하는 것을 기술적 과제로 한다.
본 발명의 실시에에 따른 PDLC 디스플레이는, PDLC 층; 상기 PDLC 층의 일측으로 배치되는 제1 투명 전극 매트리스로서, 복수의 도트 전극이 일측 방향으로 갭을 가지고 배열되어 형성된 도트 전극 열을 포함하고, 복수의 도트 전극 열이 타측 방향으로 갭을 가지고 연속적으로 배열되며, 상기 각 도트 전극이 개별적으로 전원을 인가받게 연결된 제1 투명 전극 매트리스; 및 상기 PDLC 층의 타측으로 배치되고, 상기 제1 투명 전극 매트리스의 각 도트 전극에 대하여 기준 전위를 형성하도록 공통 전극이 형성된 제2 투명 전극 매트리스를 포함한다.
본 발명의 실시예에 의하면, 상기 제1 투명 전극 매트리스의 각 도트 전극에 대응하여 형성된 각 연결전극과, 상기 각 연결전극에 연결되어 일측 방향으로 외측으로 연장된 각 배선 전극을 포함하는 제1 투명 배선전극층; 및 상기 제1 투명 전극 매트리스와 상기 제1 투명 배선전극층 사이에 형성되는 제1 투명 절연층으로서, 상기 연결전극 각각과 대응되는 상기 도트 전극 각각을 전기적으로 연결하는 비아홀들이 형성된 제1 투명 절연층을 포함한다.
본 발명의 실시예에 의하면, 상기 제1 투명 절연층에서 상기 각 바이홀에 상기 연결전극과 상기 도트 전극을 전기적으로 연결하기 위해 충진되는 투명도전체는, 상기 투명 전극 매트리스의 소재 일부가 충진되어 형성될 수 있다.
본 발명의 실시예에 의하면, 상기 제1 투명 전극 매트리스는, ITO, PEDOT계 도전성 폴리머로 형성될 수 있다.
본 발명의 실시예에 의하면, 상기 제2 투명 전극 매트리스는 단일 전극판으로 형성된 공통 전극일 수 있다.
본 발명의 실시예에 의하면, 상기 제2 투명 전극 매트리스는 상기 제1 투명 전극 매트리스의 거울 상의 배치로 형성됨으로써, 상기 공통 전극은 상기 도트 전극에 거울 상으로 배치되는 단위 공통 전극을 포함하며, 상기 제1 투명 배선전극층 및 상기 제1 투명 절연층에 거울 상의 제2 투명 배선전극층 및 상기 제2 투명 절연층을 포함하고, 상기 제2 투명 배선전극층의 연결전극이 상기 제2 투명 전극 매트리스 상기 단위 공통 전극에 제2 투명 절연층에 형성된 비아홀을 통해 전기적으로 연결될 수 있다.
본 발명의 실시예에 의하면, 상기 도트 전극은 1㎟ ~ 2500㎟ 넓이로 형성되며, 사각, 다각형, 원형의 정형 타일 형상 또는 비정형 타일 형상으로 형성될 수 있다.
본 발명의 다른 실시예에 의하면, PDLC 층; 상기 PDLC 층의 일측으로 배치되는 제1 투명 전극 매트리스로서, 복수의 도트 전극이 일측 방향으로 갭을 가지고 배열된 도트 전극열과, 바 형태로 일측 방향으로 연장된 공통 전극을 포함하고, 상기 각 도트 전극은 개별적으로 전원을 인가받게 연결되며, 상기 공통 전극은 공통 전위를 인가받게 연결된 제1 투명 전극 매트리스; 및 상기 PDLC 층의 타측으로 배치되는 제2 투명 전극 매트리스로서, 복수의 도트 전극이 일측 방향으로 갭을 가지고 배열된 도트 전극열과, 단일 전극 형태로 일측 방향으로 연장된 공통 전극을 포함하고, 상기 각 도트 전극은 개별적으로 전원을 인가받게 연결되며, 상기 공통 전극은 공통 전위를 인가받게 연결된 제2 투명 전극 매트리스를 포함하며, 상기 제1 투명 전극 매트리스의 상기 도트 전극열은 상기 제2 투명 전극 매트리스의 상기 공통 전극이 대면하고, 상기 제1 투명 전극 매트리스의 상기 공통 전극은 상기 제2 투명 전극 매트리스의 상기 도트 전극열에 대면하게 배치될 수 있다.
본 발명의 다른 실시예에 의하면, 상기 제1 및 제2 투명 도트 매트리스에서, 상기 도트 전극열과 상기 공통 전극이 타측 방향으로 번갈아 배치될 수 있다.
본 발명의 다른 실시예에 의하면, 상기 제1 및 제2 투명 전극 매트리스의 각 도트 전극에 대응하여 형성된 각 연결전극과, 상기 각 연결전극에 연결되어 일측 방향으로 외측으로 연장된 각 배선 전극을 포함하는 제1 및 제2 투명 배선전극층; 및 상기 제1 투명 전극 매트리스와 상기 제1 투명 배선전극층 사이 및 상기 제2 투명 전극 매트리스와 상기 제2 투명 배선전극층 사이 각각에 형성되는 제1 및 제2 투명 절연층으로서, 상기 연결전극 각각과 대응되는 상기 도트 전극 각각을 전기적으로 연결하는 비아홀들이 형성된 제1 및 제2 투명 절연층을 포함할 수 있다.
본 발명의 다른 실시예에 의하면, 제1 및 제2 투명 배선전극층은, 상기 제1 및 제2 투명 전극 매트리스의 상기 공통 전극에 대응하여 일측으로 연장되어 형성된 제2 연결전극과, 상기 제2 연결전극에 연결되어 일측 방향으로 외측으로 연장된 제2 배선 전극을 포함할 수 있다.
본 발명의 다른 실시예에 의하면, 상기 제1 투명 배선전극층의 일측 단부에 형성되는 연결패드부와, 상기 제2 투명 배선전극층의 일측 단부에 형성되는 연결패드부는 상기 PDLC 디스플레이의 동일한 일측 방향으로 형성되어, FPCB와 본딩 연결될 수 있다.
본 발명에 의하면, PDLC 층의 적어도 일측 복수의 도트 전극이 형성된 투명 전극 매트리스를 형성하고, 각 도트 전극에 개별적으로 전원을 인가하도록 구성됨으로써, 상기 도트 전극에 의해 픽셀이 구분되고 픽셀 별로 불투명 및 투명이 제어되는 PDLC 디스플레이를 제공할 수 있다.
본 발명에 의하면, PDLC 층의 액정 도메인들의 배열을 투명 전극 매트리스의 도전 영역에 대응되는 단위 영역으로 제어할 수 있게 되므로, 동영상의 구현이 가능한 PDLC 디스플레이를 제공할 수 있다.
도 1 은 본 발명의 일 실시예에 따른 PDLC 디스플레이의 단면도이다.
도 2 는 본 발명의 일 실시예에 따른 PDLC 디스플레이의 분해 사시도이다.
도 3 은 본 발명의 일 실시예에 따른 제1 투명 전극 매트리스의 평면도이다.
도 4 은 본 발명의 실시예에 따른 제1 투명 배선전극층 및 제1 투명 절연층을 설명하기 도면이다.
도 5 는 본 발명의 다른 실시예에 따른 PDLC 디스플레이의 단면도이다.
도 6 은 본 발명의 다른 실시예에 따른 PDLC 디스플레이의 제2 투명 도트 매트리스의 개략적 평면도이다.
도 7 은 본 발명의 다른 실시예의 변형예에 따른 PDLC 디스플레이의 제1 도트 전극 매트리스의 개략적 평면도이다.
도 8 은 본 발명의 다른 실시예의 변형예에 따른 PDLC 디스플레이의 제2 도트 전극 매트리스의 개략적 평면도이다.
도 9 은 본 발명의 다른 실시예의 변형예에 따른 PDLC 디스플레이에서 제1 및 제2 투명 배선전극층 및 제1 및 제2 투명 절연층의 변형예를 도시한 것이다.
도 10 은 본 발명의 실시예에 따른 PDLC 제조방법을 설명하기 위한 구성도이다.
본 발명은 다양한 변경을 가할 수 있고 여러 가지 실시예를 가질 수 있는 바, 특정 실시예들을 도면에 예시하고 상세한 설명에 상세하게 설명하고자 한다. 그러나 이는 본 발명을 특정한 실시 형태에 대해 한정하려는 것이 아니며, 본 발명의 사상 및 기술 범위에 포함되는 모든 변경, 균등물 내지 대체물을 포함하는 것으로 이해되어야 한다. 본 발명을 설명함에 있어 관련된 공지 기술에 대한 구체적 설명이 본 발명의 요지를 흐릴 수 있다고 판단되는 경우 그 상세한 설명을 생략한다.
제1, 제2 등의 용어는 다양한 구성요소들을 설명하는 데 사용될 수 있지만, 상기 구성요소들은 상기 용어들에 의해 한정되어서는 아니된다. 상기 용어들은 하나의 구성요소들을 다른 구성요소로부터 구별하는 목적으로만 사용된다.
본 출원에서 사용하는 용어는 단지 특정 실시예를 설명하기 위해 사용된 것으로, 본 발명을 한정하려는 의도가 아니다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 아니하는 한, 복수의 표현을 포함한다.
도 1 은 본 발명의 일 실시예에 따른 PDLC 디스플레이의 단면도이고, 도 2 는 본 발명의 일 실시예에 따른 PDLC 디스플레이의 분해 사시도이며, 도 3 은 본 발명의 일 실시예에 따른 투명 전극 매트리스의 평면도이고, 도 4 은 본 발명의 실시예에 따른 투명 배선전극층 및 투명 절연층을 설명하기 도면이다.
본 발명의 일 실시예에 따른 PDLC 디스플레이는, PDLC 층(300)을 사이에 두고, 일측으로 제1 투명 전극 매트리스(120)를 포함하는 제1 플레이트(100)와, 타측으로 제2 투명 전극 매트리스(220)를 포함하는 제2 플레이트(200)를 포함한다.
PDLC 층(300)은, 고분자 접착제층 내에 미세 마이크로 크기의 수많은 액정(liquid crystal)의 액적(droplet)들이 마구잡이로 분산되어 있는 복합체이며, 이는 액정과 고분자의 균일한 혼합물로부터 각각의 액정과 고분자로 상분리가 일어나면서 형성된다. 이렇게 형성된 액정 도메인들은 전기장 하에서 배열이 일어나기 때문에 전기광학적 조절기능을 제공해주며, 고분자 매트릭스는 주로 기계적, 열적, 내구적 안정성을 부여하는 기능을 담당한다. PDLC에 전기장이 인가되는 경우 액정과 고분자의 굴절율이 상호 일치하는 것에 의해 입사광이 투과됨으로써 PDLC 층(300)이 투명해져 투과 상태(Transmission state)가 구현되며, 전기장이 인가되지 않은 경우에는 액정과 고분자의 굴절율이 상호 일치하지 않는 것에 의해 입사광이 산란됨으로써 PDLC 층(300)이 불투명해져 화이트 상태(White state)가 구현될 수 있다. PDLC 층(300)은 10um 두께로 형성될 수 있다. PDLC 층(300)은 대략 10um 두께로 형성된다.
제1 투명 전극 매트리스(120)는 PDLC 층(300)의 일측 표면에 접하도록 배치된다.
도 3 을 참조하면, 본 발명의 일 실시예에 따른 제1 투명 전극 매트리스(120)는 복수의 도트 전극(130)이 바둑판 형태로 배열된 매트리스 패턴을 이루며 배열되어 형성된다. 제1 투명 전극 매트리스(120)는 제1 방향으로 형성된 복수의 제1 절연라인(L1)과 제1 방향과 교차하는 제2 방향으로 형성된 복수의 제2 절연라인(L2)에 의해 각 도트 전극(130)이 제1 및 제2 방향으로 구분되어 형성된다. 제1 방향과 제2 방향은 수직 방향으로 교차될 수 있으며, 이 경우 각 도트 전극(130)은 제1 절연라인(L1)과 제2 절연라인(L2)을 따라 형성된 갭(132)에 의해 서로 절연된 정사각 형상으로 점으로 형성된다. 각 도트 전극(130)은 1㎟ ~ 2500㎟ 넓이로 형성되며, 사각, 다각형, 원형 등의 정형 타일 형상 또는 비정형 타일 형상으로 형성될 수 있다.
본 발명의 실시에에 의하면, 제1 투명 전극 매트리스(120)에서 제1 방향을 따라 배치된 복수의 도트 전극(130)이 갭(132)을 가지고 일렬로 배치되어 도트 전극열(131)을 형성한다. 따라서, 투명 전극 매트리스(120)는 복수의 도트 전극열(131)이 제2 방향으로 갭(132)을 가지고 복수개 배치되어 형성되는 것으로 정의될 수 있다. 제1 투명 전극 매트리스(120)의 각 도트 전극(130)은 PDLC 디스플레이의 픽셀을 구분하는 투명 전극을 형성한다. 본 발명의 일 실시예에 의하면, 제1 투명 전극 매트리스(120)의 각 도트 전극(130)과 제2 플레이트(200)의 제2 투명 전극 매트리스(220) 사이에서의 전계 형성 여부에 따라 PDLC 층(300)에서는 각 도트 전극(130)에 대응하는 단위 픽셀 영역에서 투명과 불투명이 조절된다. 따라서 제1 투명 전극 매트리스(120)의 도트 전극(130)에 의해 PDLC 디스플레이의 픽셀이 구분되면서 디스플레이 효과가 구현될 수 있다.
제1 투명 전극 매트리스(120)는 ITO 또는 PEDOT계 도전성 폴리머로 형성될 수 있으며, 제1 투명 절연층(140)의 상부에서 노광 식각 또는 인쇄 방식으로 형성될 수 있다. 제1 투명 전극 매트리스(120)는 PEDOT계 도전성 폴리머로 형성되는 것이 유리하다. PEDOT계 도전성 폴리머를 이용하여 액상 인쇄 방식으로 제1 투명 전극 매트리스(120)를 형성하는 경우 후술하는 제1 투명 절연층(140)의 비아홀(142) 충진 효과를 얻을 수 있으며, PDLC 층(300)과의 평탄에 유리하다.
PEDOT은 폴리 3,4-에칠렌디옥시티오펜을 나타내며 통상 PEDOT:PSS(poly 3,4-ethylenedioxythiophene:polystyrene sulfonate)라는 두 이오노머(ionomer)의 폴리머 혼합물의 형태로 많이 사용된다. PEDOT은 도전성 고분자의 일종으로, 노광 식각 방식뿐만 아니라, 잉크와 같은 액체 형태로 만들어 인쇄 방식으로 도전 패턴을 형성할 수도 있다. 제1 투명 전극 매트리스(120)는 0.1 ~ 20um 두께로 형성될 수 있으며, 또한, 10um 두께로 형성될 수 있다.
제1 투명 전극 매트리스(120)의 각 도트 전극(130)은 개별적으로 전원이 인가되도록 전기적으로 연결된다.
본 발명의 일 실시예에 의하면, 제1 플레이트(100)는 제1 투명 절연층(140) 및 제1 투명 배선전극층(160)을 포함하고, 제1 투명 전극 매트리스(120)의 각 도트 전극(130)이 제1 투명 절연층(140)을 사이에 두고 접합되는 제1 투명 배선전극층(160)의 각 연결전극(162)으로부터 개별적으로 전원을 인가받을 수 있게 구성된다.
제1 투명 배선전극층(160)은 투명 기판(400) 상에 형성된다. 투명 기판(400)은 유리, PET 필름 및 기타 투명재질로 구성되며, 투명 기판(400)은 투명 배선전극층(160)이 형성되는 투명 레이어(layer)를 의미할 수 있다. 투명 기판(400)은 25 ~ 250um 두께로 형성될 수 있다.
도 4 를 참조하면, 제1 투명 배선전극층(160)은 제1 투명 전극 매트리스(120)의 각 도트 전극(130)에 대응하여 배치되는 연결전극(162)들과, 상기 연결전극(162)에 연결되어 외측으로 연장되는 배선전극(164)들 포함하는 전극 패턴을 갖는다. 배선전극(164)은 연결전극(162)을 시작점으로 하고 연결패드부(168)를 종점으로 하여 투명 배선전극층(160)의 일측 방향, 예컨대 제1 방향으로 연장된다.
각 연결전극(162)은 제1 투명 절연층(140)에 형성된 각 비아홀(142)을 통해 각 도트 전극(130)에 전기적으로 연결 가능하게 배치된다. 도 4 는, 제1 투명 절연층(140)에서 각 연결전극(162)에 대응하는 위치에 비아홀(142)이 형성되어 전기적으로 접촉된 것을 보여 준다. 비아홀(142) 내부에는 투명도전체가 구비되어 연결전극(142)과 도트 전극(130)을 전기적으로 연결한다.
제1 투명 배선전극층(160)은 제1 투명 전극 매트리스(120)에 대응하는 메쉬 패턴의 전극 배치를 갖는다. 투명 기판(400)은 제1 투명 전극 매트리스(120)의 각 도트 전극(130)에 대응되는 메쉬 영역(165)을 가지며, 연결전극(162)이 메쉬 영역(165)에 배치된다. 메쉬 영역(165)은 제1 투명 배선전극층(160)의 전극의 배치를 위한 설계기준 패턴이며, 실제로 형성되지 않고 설계도면 상에만 존재하는 패턴일 수 있다. 연결전극(162)은 도트 전극(130)에 대응되어 형성되므로, 도트 전극열(131)에 대응하여 연결전극 열을 이루며 배치된다.
연결전극(162)은 메쉬 영역(165)의 중앙에 사각 형상으로 형성될 수 있다. 그러나 이러한 위치 및 형상에 제한되지 않는다. 배선전극(164)은 상기 연결전극(162)과 연결되고 투명 기판(400)의 일측 방향, 도면에서 제1 방향으로 미세 선폭으로 연장된다. 도면에서 보이는 바와 같이 각 배선전극(164)은 동일한 선폭으로 형성될 수 있으며, 연결전극(162)은 대응하는 배선전극(164)과 연결되기 위해 상이한 크기를 가질 수 있다. 제1 투명 배선전극층(160)에서 연결전극(162)과 배선전극(164)은 1:1 대응 관계를 이루며 형성되는 전극 패턴을 지닌다.
배선전극(164)이 연장되는 제1 투명 배선전극층(160)을 일측 단부에는, 배선전극(164)이 연결되는 연결패드부(168)가 형성된다. 연결패드부(168)는 연결전극(162) 열에 대응하여 각각 형성될 수 있다.
PDLC 디스플레이에서, 연결전극(162)과 배선전극(164)은 화면 영역에 위치하고 연결패드부(168)는 배젤 영역에 위치한다. 연결패드부(168)는 컨트롤러(미도시)와 연결되고, 컨트롤러는 연결패드부(168) 및 배선전극(164)을 통하여 각 연결전극(162)에 인가되는 전원을 제어한다.
제1 투명 배선전극층(160)의 전극들 즉, 연결전극들(162) 및 배선전극들(164)은, 메탈메쉬, 은나노와이어, ITO, 또는 상기 물질들의 복합재로 제조될 수 있다. 제1 투명 배선전극층(160)은 투명 기판(400)에 메탈층, Ag층, ITO층 또는 그 복합재층을 형성하고 노광 식각 방식으로 형성할 수 있다. 또한, 투명 기판(400) 상에 인쇄 방식으로 형성될 수 있다. 제1 투명 배선전극층(160)은 0.1 ~ 1um 두께로 형성될 수 있다.
제1 투명 배선전극층(160)과 제1 투명 전극 매트리스(120) 사이에는 제1 투명 절연층(140)이 형성된다. 제1 투명 절연층(140)은 감광성 필름을 이용하여 형성되거나 스크린 인쇄 방식으로 형성될 수 있다. 제1 투명 절연층(140)은 절연 물질을 이용하여 수~수십 um 두께로 형성될 수 있는데, 0.1um~ 10um 의 두께로 형성될 수 있다. 또한, 0.1 ~ 2.5 um 두께로 형성될 수 있다.
제1 투명 절연층(140)에는 제1 투명 배선전극층(160)의 각 연결전극(162)과 제1 투명 전극 매트리스(120)의 각 도트 전극(130)을 전기적으로 연결하는 비아홀(142)들이 형성된다. 비아홀(142)들은 제1 투명 전극 매트리스(120)의 각 도트 전극(130)과 제1 투명 배선전극층(160)의 각 연결전극(164) 사이에 형성되며, 전기적 연결을 위해 내부에 투명도전체가 구비된다. 투명도전체는 제1 투명 전극 매트리스(120)를 형성할 때 충진되어 제1 투명 전극 매트리스(120)의 일부로서 형성될 수 있으며, 별도로 배치된 투명 도전체일 수 있다. 본 명세서에서 바이홀(142)을 설명할 때 전기적 연결을 위한 비아홀은 내부에 투명 도전체를 구비하여 도트 전극(130)과 연결전극(162)을 전기적으로 연결시킨 비아홀 (142)을 의미한다.
제1 투명 절연층(140)은 비아홀(142)을 통해 제1 투명 전극 매트리스(120)의 각 도트 전극(130)과 제1 투명 배선전극층(160)의 각 연결전극(162)을 1:1 대응관계로 연결한다. 따라서 컨트롤러는 제1 투명 전극 매트리스(120)의 각 도트 전극(130)을 전기적으로 컨트롤할 수 있다.
제2 투명 전극 매트리스(220)는 PDLC 층(300)의 타측 표면에 접하도록 배치된다. 본 발명의 일 실시예에 의하면, 제2 투명 전극 매트리스(220)는 제1 투명 전극 매트리스(120)의 각 도트 전극(130)에 대하여 기준 전위를 형성하는 전극이 형성된다. 본 명세서에서 전극 패턴의 형태 등에 관계없이 컨트롤러에 의해 동일한 전위가 형성되는 전극을 공통 전극으로 지칭한다.
본 발명의 일 실시예에 따르면, 제2 투명 전극 매트리스(220)는 단일 전극판(210) 형태의 공통 전극으로 형성된다.
제2 투명 전극 매트리스(220)를 이루는 단일 전극판(210)은 ITO, PEDOT계 도전성 폴리머로 형성될 수 있으며, 유리하게는 ITO로 형성된다. 단일 전극판(210)은 25 ~ 250um 의 투명 기판(400) 상에 0.1 ~ 1um 두께의 층으로 형성될 수 있다. 투명 기판(400)은 단일 전극판(210)이 적층되는 투명 레이어를 의미할 수 있다
제2 투명 전극 매트리스(220)를 이루는 단일 전극판(210)은 컨트롤러에 연결되고, 컨트롤러에 의해 투명 전극층(210)과 투명 전극 매트리스(120)의 각 도트 전극(130) 사이에 전기장이 형성되도록 한다. 단일 전극판(210)은 일측 단부에 형성된 배선 등을 통해 컨트롤러에 연결되며, 단일 전극판(210) 전체로서 하나의 전극(공통 전극)을 형성하므로 별도의 배선 전극층을 형성함이 없이 전원을 인가하도록 설계될 수 있다.
단일 전극판(210)의 전위를 기준 전위로 하여 제1 투명 전극 매트리스(120)의 각 도트 전극(130)에서 인가되는 전위에 의해 PDLC의 각 픽셀 영역이 투명 또는 불투명하게 되면서 전체적으로 디스플레이 효과를 구현할 수 있다.
도 5 는 본 발명의 다른 실시예에 따른 PDLC 디스플레이의 단면도이다.
본 발명의 다른 실시예에 의하면, PDLC층(300)을 사이에 두고, 일측으로 제1 투명 전극 매트리스(120), 제1 투명 절연층(140) 및 제1 투명 배선전극층(160)을 구비한 제1 플레이트(100)가 배치되고, 타측으로 제2 투명 전극 매트리스(220), 제2 투명 절연층(240), 및 제2 투명 배선전극층(260)을 구비한 제2 플레이트(200)가 배치된다.
도 6 은 본 발명의 다른 실시예에 따른 PDLC 디스플레이의 제2 투명 도트 매트리스의 개략적 평면도로서, 제2 투명 도트 매트리스가 제1 투명 도트 매트리스와 거울 상의 배치로 형성된 것을 도시하고 있다.
본 발명의 다른 실시예에 의하면, 제2 플레이트(200)는 제1 플레이트(100)와 거울 상으로 형성될 수 있다. 따라서, 제2 투명 전극 매트리스(220), 제2 투명 절연층(240) 및 제2 투명 배선전극층(260)은 제1 투명 전극 매트리스(120), 제1 투명 절연층(140) 및 제1 투명 배선전극층(160)에 대하여 거울 상의 배치를 갖는다.
도 6 을 참조하면, 제2 투명 전극 매트리스(220)는 제1 방향을 따라 배치된 복수의 단위 공통 전극(230)이 갭(232)을 가지고 일렬로 배치되어 공통 전극 열(231)을 형성한다. 그리고 복수의 공통 전극 열(231)이 제2 방향으로 갭(232)을 가지고 복수개 배치되어 형성된다. 제2 투명 전극 매트리스(220)의 단위 공통 전극(230)은 상기 제1 투명 전극 매트리스(120)의 각 도트 전극(130)과 대면하여 일치한다.
제1 투명 전극 매트리스(120)의 각 도트 전극(130)은 PDLC 디스플레이의 픽셀을 구분하는 투명 전극을 형성하고, 각 도트 전극(130)에 대면하는 단위 공통 전극(230)들은 기준 전위를 형성한다. 제1 투명 전극 매트리스(120)의 각 도트 전극(130)과 제2 투명 전극 매트리스(220)의 단위 공통 전극(230) 사이에서의 전계 형성 여부에 따라 PDLC 층(300)에서는 각 도트 전극(130)에 대응하는 단위 픽셀 영역에서 투명과 불투명이 조절된다. 따라서 제1 투명 전극 매트리스(120)의 도트 전극(130)에 의해 PDLC 디스플레이의 픽셀이 구분되면서 디스플레이 효과가 구현될 수 있다.
상술한 바와 같이, 제2 투명 배선전극층(260) 및 제2 투명 전극층(240)은 제1 투명 배선전극층(160)과 제1 투명 전연층(140)에 대하여 거울상으로 형성된다. 따라서 도 4 에 도시된 바와 같이, 제2 투명 배선전극층(260)은 각 단위 공통 전극(230)에 대응하여 형성된 연결전극(162)과, 연결전극(162)에 연결되어 일측으로 연장된 배선전극(164)을 포함하고, 제2 투명 배선전극층(260)의 일측 단부에는 연결전극 열을 이루는 각 연결전극에 연결된 배선전극들이 연결된 본딩연결부(168)가 형성된다. 또한, 제2 투명 전극 매트리스(220)와 제2 투명 배선전극층(260) 사이에 개지되는 제2 투명 절연층(240)에는 제2 투명 전극 매트리스(220)의 각 단위 공통 전극(230)과 제2 투명 배선전극층(260)의 연결전극(162)을 전기적으로 연결하는 비아홀(142)이 형성된다.
제2 투명 전극 매트리스(220), 제2 투명 절연층(240) 및 제2 투명 배선전극층(260)은 제1 투명 전극 매트리스(120), 제1 투명 절연층(140) 및 제1 투명 배선전극층(160)에 대응하는 두께로 형성될 수 있다. 제2 투명 전극 매트리스(220)는, 0.1 ~ 20um 두께로 형성될 수 있으며, 10um 두께로 형성될 수 있다. 제2 투명 배선전극층(160)은 0.1 ~ 1um 두께로 형성될 수 있다. 제1 투명 절연층(140)은 0.1um~ 10um 의 두께로 형성되거나, 0.1 ~ 2.5 um 두께로 형성될 수 있다.
도 7 및 도 8 은 본 발명의 다른 실시예의 변형예에 따른 PDLC 디스플레이에서, 각각 제1 도트 전극 매트리스 및 제2 도트 전극 매트리스의 개략적 평면도이다.
도 7 및 도 8을 참조하면, 본 발명의 다른 실시예의 변형예에 따르면, 제1 투명 전극 매트리스와 제2 투명 전극 매트리스에, PDLC 디스플레이의 픽셀을 구분하는 도트 전극을 분산하는 배치하는 구현예도 가능하다.
도 7 을 참조하면, 제1 투명 전극 매트리스(120)에는 도트 전극열(131)과 공통 전극(135)을 포함한다. 도트 전극열(131)은 복수개의 도트 전극(130)이 제1 방향을 따라 갭(132)을 가지고 서로 이격하여 일렬로 배치된다. 공통 전극(135)은 제1 방향을 따라 바(bar) 형태의 제1 방향으로 연장되어 형성된다. 도 7 의 (a)에서 보이는 바와 같이, 도트 전극열(131)과 공통 전극(135)은 제2 방향을 따라 번갈아 배치되며, 도트 전극열(131)과 공통 전극(135)은 갭(132)을 가지고 이격된다.
도 8 을 참조하면, 제2 투명 전극 매트리스(220)는 제1 투명 전극 매트리스와 같이 도트 전극열(131)과 공통 전극(135)을 포함한다. 도트 전극열(131)은 복수개의 도트 전극(130)이 제1 방향을 따라 갭(132)을 가지고 서로 이격하여 일렬로 배치된다. 공통 전극(135)은 제1 방향을 따라 바(bar) 형태의 제1 방향으로 연장되어 형성된다.
도 7 및 도 8 에 도시된 바와 같이, 제1 투명 전극 매트리스(120)에서 도트 전극열(131)과 공통 전극(135)은 제2 방향을 따라 번갈아 배치됨으로, 이에 대응하여 제2 투명 전극 매트리스(120)에서 도트 전극열(131)과 공통 전극(135)은 제2 방향을 따라 번갈아 배치되되 제1 투명 전극 매트리스(120)의 도트 전극열(131)과 공통 전극(135) 배치와 엇갈리게 배치를 갖는다. 따라서, 제1 투명 전극 매트리스(120)의 도트 전극열(131)과 제2 투명 전극 매트리스(220)의 공통 전극(135)이 PDLC층(300)을 사이에 두고 대면하게 배치되며, 제1 투명 전극 매트리스(120)의 공통 전극(135)과 제2 투명 전극 매트리스(220)의 도트 전극열(131)이 PDLC 층(300)을 사이에 두고 대면하게 배치된다.
본 발명의 다른 실시예의 변형예에 따르면, 제1 투명 전극 매트리스(120)와 제2 투명 전극 매트리스(220)에 PDLC 디스플레이의 픽셀을 구분하는 도트 전극(130)이 분산하여 배치된다. 공통 전극(135)은 기준 전위를 형성하며, 각 도트 전극(130)에 인가되는 전위에 의해, 각 도트 전극(130)에 대응하는 픽셀 영역이 투명 또는 불투명하게 되면서 전체적으로 디스플레이 효과를 구현할 수 있다.
본 발명의 다른 실시예의 변형예에 따른 PDLC 디스플레이에서 제1 및 제2 투명 배선전극층(160, 260) 및 제1 및 제2 투명 절연층(140, 240)은 도 3 에 도시된 본 발명의 일 실시예에 따른 제1 투명 배선전극층(160) 및 제1 투명 절연층(140)과 동일하게 형성될 수 있다.
이때, 도트 전극열(131)의 각 도트 전극(130)에 대응하는 연결전극(162)은 각 도트 전극(130)에 개별적으로 전원을 인가하는 기능을 한다. 공통 전극(135)에 대응하는 연결전극(162)은 공통 전극(135)에 기준 전위를 인가하는 경로가 된다. 하나의 공통 전극(135)에 하나의 연결전극(162)의 열이 대응되므로, 연결전극 열 중 어느 하나의 연결전극(162)에 가준 전위가 인가될 수 있다.
도 9 은 본 발명의 다른 실시예의 변형예에 따른 PDLC 디스플레이에서 제1 및 제2 투명 배선전극층(160, 260) 및 제1 및 제2 투명 절연층(140, 240)의 변형예를 도시한 것이다.
도 9 를 참조하면, 제1 및 제2 투명 배선전극층(160, 260)에는 제1 및 제2 투명 토트 매리리스(120, 220)의 도트 전극열(131)에 대응하여 연결전극(162)과, 연결전극(162)에 연결되어 일측으로 연장된 배선전극(164)을 포함한다. 도트 전극열(131)에 대응하여 연결전극(162)의 열 사이에 공통 전극(135)에 대응하여 바 형태로 일측으로 연장된 제2 연결전극(168')이 배치되고, 제2 배선전극(142')이 연결될 수 있다. 제2 배선전극(142')은 공통 전극(135)에 기준 전위를 인가하기 위해 제2 연결패드부(168')를 통해 컨트롤러에 연결된다. 제2 연결전극(162')은 제1 및 제2 투명 절연층(140, 240)의 바이홀(142')을 통해 공통 전극(135)에 연결된다.
제1 투명 전극 매트리스(120)와 제2 투명 전극 매트리스(220)의 공통 전극(135)은 바 형태로 제1 방향으로 연장되므로, 도 9 에 도시된 바와 같이, 공통 전극(135)에 기준 전위를 인가하기 위하여 제1 및 제2 투명 배선전극층(160, 260)에 형성되는 제2 연결전극(162')은 도트 전극(130)에 전원을 인가하기 위한 연결전극(162)과 다른 패턴으로 형성될 수 있다.
제1 및 제2 투명 배선전극층(160, 260)에서 도트 전극열(131)에 대응하여 형성된 연결전극(162)의 열은 복수의 배선전극(164)을 포함하므로, 공통 전극(135)에 기준 전위를 인가하기 위한 제2 연결전극(162')을 다른 패턴으로 형성시키는 경우 배선전극(164)을 위한 상대적으로 넓은 배치 공간을 확보할 수 있고, 공통 전극(135)에 기준 전위를 인가하기 위해 제2 연결패드부(168')를 상대적으로 작게 형성시키는 것이 가능하므로, 연결패드부의 병복 현상을 방지할 수 있다.
도 10 은 본 발명의 실시예에 따른 PDLC 디스플레이의 제조방법을 설명하기 위한 도면이다.
본 발명의 실시예에 따른 PDLC 디스플레이의 제조방법은 제1 플레이트 제조 단계(S100)와, 제2 플레이트 제조 단계(S200)와, PDLD 코팅 단계(S300)와, 제1 및 제2 플레이트 부착 단계(S400)를 포함한다.
제1 플레이트 제조 단계(S100)는, 투명 기판(400) 상에 연결전극(162)과 배선전극(164)을 포함하는 전극 패턴을 갖는 제1 투명 배선전극층(160)을 형성하는 단계(S120)와, 상기 제1 투명 배선전극층(160)에 제1 투명 절연층(140)을 적층하는 단계(S140)와, 상기 제1 투명 절연층(140)에 비아홀을 형성하는 단계(S160)와, 상기 제1 투명 절연층(140)에 제1 투명 전극 매트리스(120)를 형성하는 단계(S180)를 포함한다.
제1 투명 배선전극층(160)을 형성하는 단계(S120)는, 투명 기판(400) 상에 도전막을 형성하고, 각 도전막에 연결전극(162, 162') 및 배선전극(164, 164')을 구비한 전극 패턴을 패터닝하여 형성될 수 있다. 도전막에 형성되는 전극 패턴은 메탈 메쉬, 은나노와이어, ITO 또는 상기 물질들의 복합재로 형성될 수 있다.
제1 투명 배선전극층(160)은 전극 패턴은 실시예에 따라 상이하게 형성될 수 있다. 도 4 에 도시된 전극 패턴을 갖거나, 도 9 에 도시된 전극 패턴을 가질 수 있다.
제1 투명 배선전극층(160)의 상부에 제1 투명 절연층(140)을 적층하는 단계(S140)는 감광성 필름을 적층하거나, 스크린 인쇄 방식으로 투명 절연층을 형성하는 방식으로 수행될 수 있다.
제1 투명 절연층(160)에 비아홀(142, 142')을 형성하는 단계(S160)에서는, 제1 배선전극층(160)의 각 연결전극(162, 162')에 대응하여 제1 투명 절연층(140)에 비아홀(142, 142)이 형성된다. 비아홀(142, 142')은 노광 식각 방식으로 형성될 수 있다.
제1 투명 전극 매트리스 형성 단계(S180)는 ITO 또는 PEDOT계 도전성 폴리머를 이용하여 도 3 또는 도 7 에 도시된 도트 전극 패턴의 투명 전극 매트리스를 형성한다. 제1 투명 전극 매트리스(120)를 형성할 때, 투명 전극 매트리스의 일부가 비아홀(142, 142')을 메우면서 투명 전극 매트리스의 도트 전극(130) 또는 공통 전극(135)과 연결전극(162, 162')이 전기적으로 연결되는 투명도전체를 형성하도록 한다 PEDOT계 도전성 폴리머를 이용하여 액상 인쇄 방식으로 형성할 때, 상기 도전성 폴리머가 비아홀(142, 142')을 메우면 투명도전체를 형성한다. 또한, 투명 전극 매트리스의 형성 전에 별도의 투명도전체를 형성하는 방식으로 수행될 수 있다.
상기한 공정을 통해 제1 플레이트(100)가 제조된다.
제2 플레이트 제조 단계(S200)는 본 발명의 일 실시예의 경우에는, 투명 기판(400) 상에 ITO 또는 PEDOT 폴리머로 된 공통 전극이 되는 단일 전극판(210)을 형성하는 방식으로 수행될 수 있다.
본 발명의 다른 실시예에 의할 경우, 제2 플레이트 제조단계(S200)는 투명 기판(400) 상에 연결전극(162, 162')과 배선전극(164, 164')을 포함하는 전극 패턴을 갖는 제2 투명 배선전극층(260)을 형성하는 단계와, 상기 제2 투명 배선전극층(260)에 제2 투명 절연층(240)을 적층하는 단계와, 상기 제2 투명 절연층(240)에 비아홀(142, 142')을 형성하는 단계와, 상기 제2 투명 절연층(240)에 제2 투명 전극 매트리스(220)를 형성하는 단계를 포함할 수 있다.
제2 플레이트(200)가 제1 플레이트(100)와 거울 상의 배치를 갖는 동일한 구조로 형성되는 경우, 제2 플레이트 제조단계(S200)에서 제조되는 제2 플레이트(200)는 제1 플레이트 제조 단계(S100)에서 제조되는 제1 플레이트(100)와 동일할 수 있다. 이때 제2 투명 전극 매트리스(220)는 도 6 에 도시된 전극 패턴을 갖는다.
또한, 도 7 및 도 8 에 설명된 바와 같이, 제2 플레이트(200)의 제2 투명 전극 매트리스(220)와 제1 투명 전극 매트리스(120)와 서로 엇갈린 배치를 갖는 형태로 제조될 수 있다. 이때, 제2 투명 절연층(240) 및 제2 투명 배선전극층(260)은 도 9 에 도시된 전극 패턴을 가질 수 있다.
PDLC 코팅 단계(S300)는 제1 또는 제2 플레이트(100, 200) 상에 PDLC를 코팅하여 수행된다. PDLC 코팅이 제1 플레이트(100) 상에 이루어지는 경우, 제1 플레이트 제조단계(S100)에서 연속하여 PDLC 코팅 단계(S300)가 수행되고, PDLC 코팅이 제2 플레이트 상에 이루어지는 경우, 제2 플레이트 제조단계(S200)에서 연속하여 수행될 수 있다. 또한, 제1 및 제2 플레이트 제조단계(S100, S200)와 별도의 공정으로 제공된 제1 및 제2 플레이트(100, 200) 어느 하나에 PDLC 코팅이 수행될 수 있다.
제1 및 제2 플레이트 부착 단계(S400)는, PDLC가 코팅된 제1 또는 제2 플레이트(100, 200)와, 나머지 플레이트 즉, 제2 또는 제1 플레이트(200, 100)를 서로 부착하여 수행된다.
본 발명의 특허청구범위에 기재된 보호범위가 위에서 명시적으로 설명한 실시예의 기재와 표현에 제한되는 것은 아니다. 또한, 본 발명이 속하는 기술분야에서 자명한 변경이나 치환으로 말미암아 본 발명의 보호범위가 제한될 수도 없다.
100: 제1 플레이트 200: 제2 플레이트
300: PDLC 층
120, 220: 투명 전극 매트리스 도전체
130: 도트 전극 131: 도트 전극열
135: 공통 전극
140: 투명 절연층 142, 142': 비아홀
160, 260: 투명 전극배선층 162, 162': 연결전극
164, 164': 배선전극
210: 단일 전극판
400: 투명 기판

Claims (12)

  1. 삭제
  2. 삭제
  3. 삭제
  4. 삭제
  5. 삭제
  6. 삭제
  7. 삭제
  8. PDLC 층;
    상기 PDLC 층의 일측으로 배치되는 제1 투명 전극 매트리스로서, 복수의 도트 전극이 일측 방향으로 갭을 가지고 배열된 도트 전극열과, 바 형태로 일측 방향으로 연장된 공통 전극을 포함하고, 상기 각 도트 전극은 개별적으로 전원을 인가받게 연결되며, 상기 공통 전극은 공통 전위를 인가받게 연결된 제1 투명 전극 매트리스; 및
    상기 PDLC 층의 타측으로 배치되는 제2 투명 전극 매트리스로서, 복수의 도트 전극이 일측 방향으로 갭을 가지고 배열된 도트 전극열과, 단일 전극 형태로 일측 방향으로 연장된 공통 전극을 포함하고, 상기 각 도트 전극은 개별적으로 전원을 인가받게 연결되며, 상기 공통 전극은 공통 전위를 인가받게 연결된 제2 투명 전극 매트리스를 포함하며,
    상기 제1 투명 전극 매트리스의 상기 도트 전극열은 상기 제2 투명 전극 매트리스의 상기 공통 전극이 대면하고, 상기 제1 투명 전극 매트리스의 상기 공통 전극은 상기 제2 투명 전극 매트리스의 상기 도트 전극열에 대면하게 배치된 것을 특징으로 하는 PDLC 디스플레이.
  9. 제8항에 있어서,
    상기 제1 및 제2 투명 도트 매트리스에서, 상기 도트 전극열과 상기 공통 전극이 타측 방향으로 번갈아 배치된 것을 특징으로 하는 PDLC 디스플레이.
  10. 제8항에 있어서,
    상기 제1 및 제2 투명 전극 매트리스의 각 도트 전극에 대응하여 형성된 각 연결전극과, 상기 각 연결전극에 연결되어 일측 방향으로 외측으로 연장된 각 배선 전극을 포함하는 제1 및 제2 투명 배선전극층; 및
    상기 제1 투명 전극 매트리스와 상기 제1 투명 배선전극층 사이 및 상기 제2 투명 전극 매트리스와 상기 제2 투명 배선전극층 사이 각각에 형성되는 제1 및 제2 투명 절연층으로서, 상기 연결전극 각각과 대응되는 상기 도트 전극 각각을 전기적으로 연결하는 비아홀들이 형성된 제1 및 제2 투명 절연층을 포함하는 것을 특징으로 하는 PDLC 디스플레이.
  11. 제10항에 있어서,
    상기 제1 투명 배선전극층의 일측 단부에 형성되는 연결패드부와, 상기 제2 투명 배선전극층의 일측 단부에 형성되는 연결패드부는 상기 PDLC 디스플레이의 동일한 일측 방향으로 형성되어, FPCB와 본딩 연결되는 것을 특징으로 하는 PDLC 디스플레이.
  12. 제10항에 있어서,
    상기 제1 및 제2 투명 배선전극층은, 상기 제1 및 제2 투명 전극 매트리스의 상기 공통 전극에 대응하여 일측으로 연장되어 형성된 제2 연결전극과, 상기 제2 연결전극에 연결되어 일측 방향으로 외측으로 연장된 제2 배선 전극을 포함하는 것을 특징으로 하는 PDLC 디스플레이.
KR1020210007381A 2021-01-19 2021-01-19 Pdlc 디스플레이 KR102506735B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020210007381A KR102506735B1 (ko) 2021-01-19 2021-01-19 Pdlc 디스플레이

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020210007381A KR102506735B1 (ko) 2021-01-19 2021-01-19 Pdlc 디스플레이

Publications (2)

Publication Number Publication Date
KR20220104944A KR20220104944A (ko) 2022-07-26
KR102506735B1 true KR102506735B1 (ko) 2023-03-08

Family

ID=82609640

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020210007381A KR102506735B1 (ko) 2021-01-19 2021-01-19 Pdlc 디스플레이

Country Status (1)

Country Link
KR (1) KR102506735B1 (ko)

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05232490A (ja) * 1992-02-21 1993-09-10 Matsushita Electric Works Ltd 液晶素子
KR101152434B1 (ko) * 2009-09-17 2012-06-07 한화폴리드리머 주식회사 스마트 윈도우 장치 및 그 제조 방법

Also Published As

Publication number Publication date
KR20220104944A (ko) 2022-07-26

Similar Documents

Publication Publication Date Title
KR102647969B1 (ko) 광 필드 표시 장치 및 이의 제조 방법
JP4396984B2 (ja) 立体映像表示装置用パララックスバリヤー液晶パネル及びその製造方法
KR100633960B1 (ko) 매트릭스-어드레스가능한 광전자 장치 및 동일한 전극 수단
KR20170030464A (ko) 백플레인 어셈블리들을 위한 멀티-레이어 확장 전극 구조들
CN210516181U (zh) 透明显示基板及显示装置
KR960038440A (ko) 공간 광 변조기 어레이 및 공간 광 변조기 어레이 형성방법
JP7261097B2 (ja) 光線方向制御装置及び電子機器
US7151578B2 (en) Two-layered conductive film having transmitting and expanding electrical signal functions
US10558312B2 (en) Touch panel
DE112014001157T5 (de) gekachelte Anzeigen
KR20060078405A (ko) 마이크로 렌즈 기판 어레이, 그를 포함하는 입체 영상디스플레이 장치 및 그의 제조 방법
KR20170079529A (ko) 유기 발광 표시 장치 및 이의 제조 방법
CN111580698B (zh) 一种触控面板及其制备方法、显示面板
CN105074550B (zh) 具有集成的触摸和改进的图像像素孔的显示器
CN106125417B (zh) 一种液晶光栅及其控制方法、3d显示面板及显示装置
KR20180062292A (ko) 터치 스크린 일체형 표시 장치 및 그 제조 방법
US20020044251A1 (en) Image device
KR102387849B1 (ko) 피에조 전기영동 디스플레이
EP3264244B1 (en) Arrangement of the routing area of an electronic device
JP6017904B2 (ja) 実装基板、表示パネルおよび表示装置
EP3101469B1 (en) Liquid crystal grating, manufacturing method therefor, and splicing screen
KR102506735B1 (ko) Pdlc 디스플레이
KR102500553B1 (ko) 표시 장치
JP7012130B1 (ja) マイクロled表示パネルとその製造方法
US11916096B2 (en) Circuit and system integration onto a micro-device substrate

Legal Events

Date Code Title Description
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right