KR102485561B1 - 표시 장치 및 이의 구동 방법 - Google Patents
표시 장치 및 이의 구동 방법 Download PDFInfo
- Publication number
- KR102485561B1 KR102485561B1 KR1020150163423A KR20150163423A KR102485561B1 KR 102485561 B1 KR102485561 B1 KR 102485561B1 KR 1020150163423 A KR1020150163423 A KR 1020150163423A KR 20150163423 A KR20150163423 A KR 20150163423A KR 102485561 B1 KR102485561 B1 KR 102485561B1
- Authority
- KR
- South Korea
- Prior art keywords
- data
- kickback
- signal
- period
- level
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3607—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals for displaying colours or for displaying grey scales with a specific pixel layout, e.g. using sub-pixels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3614—Control of polarity reversal in general
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/027—Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0297—Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0223—Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0242—Compensation of deficiencies in the appearance of colours
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0247—Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
표시 장치는 제1 데이터 라인 및 상기 제1 데이터 라인에 연결되는 제1 및 제2 픽셀들을 포함하는 표시 패널, 입력 영상 데이터를 기초로 데이터 신호 및 데이터 킥백 제어 신호를 생성하는 타이밍 컨트롤러, 및 상기 데이터 신호를 기초로 상기 제1 픽셀에 대응하는 제1 데이터 전압 및 상기 제2 픽셀에 대응하는 제2 데이터 전압을 생성하고, 상기 데이터 킥백 제어 신호를 기초로 데이터 킥백 신호를 생성하며, 상기 제1 및 제2 데이터 전압들 및 상기 데이터 킥백 신호를 합성하여 제1 구간 동안 상기 제1 데이터 라인에 상기 제1 데이터 전압을 출력하고 제2 구간 동안 상기 제1 데이터 라인에 상기 제2 데이터 전압을 출력하며 상기 제1 구간과 상기 제2 구간 사이의 제1 데이터 킥백 구간 동안 상기 제1 데이터 라인에 제1 데이터 킥백 레벨을 갖는 제1 킥백 데이터 전압을 출력하는 데이터 구동부를 포함한다.
Description
본 발명은 표시 장치 및 이의 구동 방법에 관한 것으로, 보다 상세하게는 표시 품질을 향상시킬 수 있는 표시 장치 및 이의 구동 방법에 관한 것이다.
일반적으로, 액정 표시 장치는 픽셀 전극을 포함하는 제1 기판, 공통 전극을 포함하는 제2 기판 및 상기 기판들 사이에 개재되는 액정층을 포함한다. 상기 두 전극에 전압을 인가하여 상기 액정층에 전계를 생성하고, 이 전계의 세기를 조절하여 상기 액정층을 통과하는 빛의 투과율을 조절함으로써 원하는 화상을 얻는다.
액정 표시 장치는 표시 패널 및 패널 구동부를 포함한다. 상기 표시 패널은 복수의 게이트 라인들, 복수의 데이터 라인들 및 상기 게이트 라인들 및 상기 데이터 라인들에 연결되는 복수의 픽셀들을 포함한다. 상기 패널 구동부는 상기 게이트 라인들에 게이트 신호를 제공하는 게이트 구동부 및 상기 데이터 라인들에 데이터 전압을 제공하는 데이터 구동부를 포함한다.
상기 데이터 라인들의 RC 딜레이로 인해 상기 표시 패널의 영역별로 상기 픽셀들의 충전율이 달라진다. 이로 인해, 혼색 패턴을 표시하는 경우 상기 표시 패널의 영역별로 색감 차이가 발생한다.
이에 본 발명의 기술적 과제는 이러한 점에서 착안된 것으로, 본 발명의 목적은 표시 품질을 향상시키는 표시 장치를 제공하는 것이다.
본 발명의 다른 목적은 상기 표시 장치의 구동 방법을 제공하는 것이다.
상기한 본 발명의 목적을 실현하기 위한 실시예들에 따른 표시 장치는 제1 데이터 라인 및 상기 제1 데이터 라인에 연결되는 제1 및 제2 픽셀들을 포함하는 표시 패널, 입력 영상 데이터를 기초로 데이터 신호 및 데이터 킥백 제어 신호를 생성하는 타이밍 컨트롤러, 및 상기 데이터 신호를 기초로 상기 제1 픽셀에 대응하는 제1 데이터 전압 및 상기 제2 픽셀에 대응하는 제2 데이터 전압을 생성하고, 상기 데이터 킥백 제어 신호를 기초로 데이터 킥백 신호를 생성하며, 상기 제1 및 제2 데이터 전압들 및 상기 데이터 킥백 신호를 합성하여 제1 구간 동안 상기 제1 데이터 라인에 상기 제1 데이터 전압을 출력하고 제2 구간 동안 상기 제1 데이터 라인에 상기 제2 데이터 전압을 출력하며 상기 제1 구간과 상기 제2 구간 사이의 제1 데이터 킥백 구간 동안 상기 제1 데이터 라인에 제1 데이터 킥백 레벨을 갖는 제1 킥백 데이터 전압을 출력하는 데이터 구동부를 포함한다.
본 발명의 일 실시예에 있어서, 상기 데이터 킥백 신호는 상기 제1 데이터 킥백 구간 동안 상기 제1 데이터 킥백 레벨을 가질 수 있다.
본 발명의 일 실시예에 있어서, 상기 데이터 킥백 제어 신호는 상기 제1 데이터 킥백 레벨을 결정하는 제1 데이터 킥백 제어 신호 및 상기 제1 데이터 킥백 구간의 길이를 결정하는 제2 데이터 킥백 제어 신호를 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 데이터 신호에 대응하는 감마 기준 전압들을 생성하는 감마 기준 전압 생성부를 더 포함하고, 상기 데이터 킥백부는 상기 제1 데이터 킥백 제어 신호를 기초로 상기 감마 기준 전압들 중 하나를 선택하여 상기 제1 데이터 킥백 레벨을 결정할 수 있다.
본 발명의 일 실시예에 있어서, 상기 데이터 킥백부는 상기 제1 데이터 킥백 제어 신호를 기초로 상기 감마 기준 전압들 중 하나를 선택하는 멀티플렉서를 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 데이터 구동부는 스위칭 소자의 스위칭 동작에 의해 상기 제1 및 제2 데이터 전압들 및 상기 데이터 킥백 신호를 합성할 수 있다.
본 발명의 일 실시예에 있어서, 상기 표시 패널은 복수 개의 영역들로 나누어지고, 상기 제1 및 제2 픽셀이 위치한 영역에 따라 상기 제1 데이터 킥백 레벨 및 상기 제1 데이터 킥백 구간의 길이가 결정될 수 있다.
본 발명의 일 실시예에 있어서, 상기 영역들은 상기 데이터 구동부로부터 떨어진 거리에 따라 나누어지고, 상기 제1 및 제2 픽셀이 상기 데이터 구동부로부터 멀리 떨어진 영역에 위치할수록 상기 제1 데이터 킥백 레벨이 낮을 수 있다.
본 발명의 일 실시예에 있어서, 상기 영역들은 상기 데이터 구동부로부터 떨어진 거리에 따라 나누어지고, 상기 제1 및 제2 픽셀이 상기 데이터 구동부로부터 멀리 떨어진 영역에 위치할수록 상기 제1 데이터 킥백 구간의 길이가 길 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 픽셀은 제1 색을 표시하고, 상기 제2 픽셀은 상기 제1 색과 다른 제2 색을 표시할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 및 제2 픽셀들은 하나의 단위 픽셀에 포함될 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 데이터 킥백 레벨은 상기 제1 데이터 전압의 레벨 및 상기 제2 데이터 전압의 레벨과 다를 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 킥백 데이터 전압의 극성은 상기 제1 데이터 전압의 극성 및 상기 제2 데이터 전압의 극성과 같을 수 있다.
상기한 본 발명의 목적을 실현하기 위한 실시예들에 따른 표시 장치는 제1 데이터 라인 및 상기 제1 데이터 라인에 연결되는 제1 및 제2 픽셀들을 포함하는 표시 패널을 포함하고, 상기 표시 장치의 구동 방법은 상기 제1 픽셀에 대응하는 제1 데이터 전압 및 상기 제2 픽셀에 대응하는 제2 데이터 전압을 생성하는 단계, 제1 구간 동안 상기 제1 데이터 라인에 상기 제1 데이터 전압을 출력하는 단계, 제2 구간 동안 상기 제1 데이터 라인에 상기 제2 데이터 전압을 출력하는 단계, 및 상기 제1 구간과 상기 제2 구간 사이의 제1 데이터 킥백 구간 동안 상기 제1 데이터 라인에 제1 데이터 킥백 레벨을 갖는 제1 킥백 데이터 전압을 출력하는 단계를 포함한다.
본 발명의 일 실시예에 있어서, 입력 영상 신호를 기초로 데이터 킥백 신호를 생성하는 단계 및 상기 제1 및 제2 데이터 전압들 및 상기 데이터 킥백 신호를 합성하는 단계를 더 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 데이터 킥백 신호는 상기 제1 데이터 킥백 구간 동안 상기 제1 데이터 킥백 레벨을 가질 수 있다.
본 발명의 일 실시예에 있어서, 상기 데이터 킥백 제어 신호를 기초로 상기 제1 데이터 킥백 레벨을 결정하는 단계 및 상기 데이터 킥백 제어 신호를 기초로 상기 제1 데이터 킥백 구간의 길이를 결정하는 단계를 더 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 데이터 킥백 레벨을 결정하는 단계는 상기 데이터 킥백 제어 신호를 기초로 감마 기준 전압들 중 하나를 선택하여 상기 제1 데이터 킥백 레벨을 결정할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 및 제2 데이터 전압들 및 상기 데이터 킥백 신호를 합성하는 단계는 스위칭 소자의 스위칭 동작에 의해 상기 제1 및 제2 데이터 전압들 및 상기 데이터 킥백 신호를 합성할 수 있다.
본 발명의 실시예들에 따른 표시 장치 및 이의 구동 방법에 따르면, 연속하여 출력되는 데이터 전압들 사이에 입력 영상 데이터 및 표시 패널 내 픽셀의 위치에 기초하여 킥백 데이터 전압을 출력함으로써 표시 패널의 영역별 픽셀의 충전율 차이를 감소시킬 수 있다. 이에 따라, 표시 장치의 표시 품질을 향상시킬 수 있다.
도 1은 본 발명의 실시예들에 따른 표시 장치를 나타내는 블록도이다.
도 2는 본 발명의 실시예들에 따른 표시 장치에 포함되는 표시 패널을 나타내는 도면이다.
도 3은 본 발명의 실시예들에 따른 표시 장치에 포함되는 표시 패널 내의 영역들을 나타내는 도면이다.
도 4는 본 발명의 실시예들에 따른 표시 장치에 포함되는 데이터 구동부를 나타내는 블록도이다.
도 5는 본 발명의 실시예들에 따른 표시 장치에 포함되는 데이터 킥백부를 나타내는 블록도이다.
도 6은 본 발명의 실시예들에 따른 표시 장치에 포함되는 데이터 킥백 레벨 선택부를 나타내는 도면이다.
도 7은 본 발명의 실시예들에 따른 표시 장치에서 생성되는 신호들을 나타내는 도면이다.
도 2는 본 발명의 실시예들에 따른 표시 장치에 포함되는 표시 패널을 나타내는 도면이다.
도 3은 본 발명의 실시예들에 따른 표시 장치에 포함되는 표시 패널 내의 영역들을 나타내는 도면이다.
도 4는 본 발명의 실시예들에 따른 표시 장치에 포함되는 데이터 구동부를 나타내는 블록도이다.
도 5는 본 발명의 실시예들에 따른 표시 장치에 포함되는 데이터 킥백부를 나타내는 블록도이다.
도 6은 본 발명의 실시예들에 따른 표시 장치에 포함되는 데이터 킥백 레벨 선택부를 나타내는 도면이다.
도 7은 본 발명의 실시예들에 따른 표시 장치에서 생성되는 신호들을 나타내는 도면이다.
이하, 첨부한 도면들을 참조하여, 본 발명을 보다 상세하게 설명하고자 한다.
도 1은 본 발명의 실시예들에 따른 표시 장치를 나타내는 블록도이다.
도 1을 참조하면, 상기 표시 장치는 표시 패널(100) 및 패널 구동부를 포함한다. 상기 패널 구동부는 타이밍 컨트롤러(200), 게이트 구동부(300), 감마 기준 전압 생성부(400) 및 데이터 구동부(500)를 포함한다.
상기 표시 패널(100)은 영상을 표시하는 표시부 및 상기 표시부에 이웃하여 배치되는 주변부를 포함한다.
상기 표시 패널(100)은 복수의 게이트 라인들(GL), 복수의 데이터 라인들(DL) 및 상기 게이트 라인들(GL) 및 상기 데이터 라인들(DL) 각각에 전기적으로 연결된 복수의 픽셀들을 포함한다. 상기 게이트 라인들(GL)은 제1 방향(D1)으로 연장되고, 상기 데이터 라인들(DL)은 상기 제1 방향(D1)과 교차하는 제2 방향(D2)으로 연장된다.
상기 복수의 픽셀들 각각은 스위칭 소자(미도시), 상기 스위칭 소자에 전기적으로 연결된 액정 캐패시터(미도시) 및 스토리지 캐패시터(미도시)를 포함할 수 있다. 상기 픽셀들은 매트릭스 형태로 배치된다.
상기 표시 패널(100)에 대해서는 도 2 및 3을 참조하여 상세히 설명한다.
상기 타이밍 컨트롤러(200)는 외부의 장치(미도시)로부터 입력 영상 데이터(RGB) 및 입력 제어 신호(CONT)를 수신한다. 상기 입력 영상 데이터(RGB)는 적색 영상 데이터(R), 녹색 영상 데이터(G) 및 청색 영상 데이터(B)를 포함할 수 있다. 상기 입력 제어 신호(CONT)는 마스터 클럭 신호, 데이터 인에이블 신호를 포함할 수 있다. 상기 입력 제어 신호(CONT)는 수직 동기 신호 및 수평 동기 신호를 더 포함할 수 있다.
상기 타이밍 컨트롤러(200)는 상기 입력 영상 데이터(RGB) 및 상기 입력 제어 신호(CONT)를 기초로 제1 제어 신호(CONT1), 제2 제어 신호(CONT2), 제3 제어 신호(CONT3), 데이터 킥백 제어 신호(DKB_CONT) 및 데이터 신호(DAT)를 생성한다.
상기 타이밍 컨트롤러(200)는 상기 입력 제어 신호(CONT)를 기초로 상기 게이트 구동부(300)의 동작을 제어하기 위한 상기 제1 제어 신호(CONT1)를 생성한다. 상기 타이밍 컨트롤러(200)는 상기 제1 제어 신호(CONT1)를 상기 게이트 구동부(300)에 출력한다. 상기 제1 제어 신호(CONT1)는 수직 개시 신호 및 게이트 클럭 신호를 포함할 수 있다.
상기 타이밍 컨트롤러(200)는 상기 입력 제어 신호(CONT)를 기초로 상기 데이터 구동부(500)의 동작을 제어하기 위한 상기 제2 제어 신호(CONT2)를 생성한다. 상기 타이밍 컨트롤러(200)는 상기 제2 제어 신호(CONT2)를 상기 데이터 구동부(500)에 출력한다. 상기 제2 제어 신호(CONT2)는 수평 개시 신호 및 로드 신호를 포함할 수 있다.
상기 타이밍 컨트롤러(200)는 상기 입력 영상 데이터(RGB)를 기초로 상기 데이터 신호(DAT)를 생성한다. 상기 타이밍 컨트롤러(200)는 상기 데이터 신호(DAT)를 상기 데이터 구동부(500)에 출력한다.
상기 타이밍 컨트롤러(200)는 상기 입력 영상 데이터(RGB)를 기초로 상기 데이터 구동부(500)의 동작을 제어하기 위한 데이터 킥백 제어 신호(DKB_CONT)를 생성한다. 상기 타이밍 컨트롤러(200)는 상기 데이터 킥백 제어 신호(DKB_CONT)를 상기 데이터 구동부(500)에 출력한다.
상기 타이밍 컨트롤러(200)는 상기 입력 제어 신호(CONT)를 기초로 상기 감마 기준 전압 생성부(400)의 동작을 제어하기 위한 상기 제3 제어 신호(CONT3)를 생성한다. 상기 타이밍 컨트롤러(200)는 상기 제3 제어 신호(CONT3)를 상기 감마 기준 전압 생성부(400)에 출력한다.
상기 게이트 구동부(300)는 상기 타이밍 컨트롤러(200)로부터 입력 받은 상기 제1 제어 신호(CONT1)에 응답하여 상기 게이트 라인들(GL)을 구동하기 위한 게이트 신호들을 생성한다. 상기 게이트 구동부(300)는 상기 게이트 신호들을 상기 게이트 라인들(GL)에 순차적으로 출력한다.
상기 게이트 구동부(300)는 상기 표시 패널(100)에 직접 실장(mounted)되거나, 테이프 캐리어 패키지(tape carrier package: TCP) 형태로 상기 표시 패널(100)에 연결될 수 있다. 한편, 상기 게이트 구동부(300)는 상기 표시 패널(100)의 상기 주변부에 집적(integrated)될 수 있다.
상기 감마 기준 전압 생성부(400)는 상기 타이밍 컨트롤러(200)로부터 입력 받은 상기 제3 제어 신호(CONT3)에 응답하여 감마 기준 전압(VGREF)을 생성한다. 상기 감마 기준 전압 생성부(400)는 상기 감마 기준 전압(VGREF)을 상기 데이터 구동부(500)에 제공한다. 상기 감마 기준 전압(VGREF)은 각각의 데이터 신호(DAT)에 대응하는 값을 갖는다.
본 발명의 일 실시예에서, 상기 감마 기준 전압 생성부(400)는 상기 타이밍 컨트롤러(200) 내에 배치되거나 상기 데이터 구동부(500) 내에 배치될 수 있다.
상기 데이터 구동부(500)는 상기 타이밍 컨트롤러(200)로부터 상기 제2 제어 신호(CONT2), 상기 데이터 신호(DAT) 및 상기 데이터 킥백 제어 신호(DKB_CONT)를 입력 받고, 상기 감마 기준 전압 생성부(400)로부터 상기 감마 기준 전압(VGREF)을 입력 받는다. 상기 데이터 구동부(500)는 상기 데이터 신호(DAT)를 상기 감마 기준 전압(VGREF)을 이용하여 아날로그 형태의 데이터 전압들로 변환한다. 상기 데이터 구동부(500)는 상기 데이터 킥백 제어 신호(DKB_CONT)를 기초로 데이터 킥백 신호를 생성한다. 상기 데이터 구동부(500)는 상기 데이터 전압들 및 상기 데이터 킥백 신호를 합성하여 킥백 데이터 전압들을 생성한다. 상기 데이터 구동부(500)는 상기 데이터 전압들 및 상기 킥백 데이터 전압들을 상기 데이터 라인들(DL)에 출력한다.
상기 데이터 구동부(500)는 상기 표시 패널(100)에 직접 실장되거나, 테이프 캐리어 패키지(tape carrier package: TCP) 형태로 상기 표시 패널(100)에 연결될 수 있다. 한편, 상기 데이터 구동부(500)는 상기 표시 패널(100)의 상기 주변부에 집적될 수도 있다.
상기 데이터 구동부(500)의 구성 및 구체적인 동작에 대해서는 도 4 내지 6을 참조하여 상세히 설명한다.
도 2는 본 발명의 실시예들에 따른 표시 장치에 포함되는 표시 패널을 나타내는 도면이다.
도 1 및 2를 참조하면, 상기 표시 패널(100)은 상기 제1 방향(D1)으로 연장되는 제1 내지 제n 게이트 라인들(GL1 ~ GLn)을 포함할 수 있다. 상기 표시 패널(100)은 상기 제2 방향(D2)으로 연장되는 제1 데이터 라인(DL1)을 포함한다.
상기 표시 패널(100)은 상기 제1 내지 제n 게이트 라인들(GL1 ~ GLn) 각각 및 상기 제1 데이터 라인(DL1)에 전기적으로 연결되는 제1 내지 제n 픽셀들(SP1 ~ SPn)을 포함할 수 있다. 예를 들어, 상기 표시 패널(100)은 상기 제1 게이트 라인(GL1) 및 상기 제1 데이터 라인(DL1)에 전기적으로 연결되는 상기 제1 픽셀(SP1)을 포함할 수 있다. 상기 표시 패널(100)은 상기 제2 게이트 라인(GL2) 및 상기 제1 데이터 라인(DL1)에 전기적으로 연결되는 상기 제2 픽셀(SP2)을 포함할 수 있다. 상기 표시 패널(100)은 상기 제3 게이트 라인(GL3) 및 상기 제1 데이터 라인(DL1)에 전기적으로 연결되는 상기 제3 픽셀(SP3)을 포함할 수 있다. 상기 표시 패널(100)은 상기 제(n-2) 게이트 라인(GLn-2) 및 상기 제1 데이터 라인(DL1)에 전기적으로 연결되는 상기 제(n-2) 픽셀(SPn-2)을 포함할 수 있다. 상기 표시 패널(100)은 상기 제(n-1) 게이트 라인(GLn-1) 및 상기 제1 데이터 라인(DL1)에 전기적으로 연결되는 상기 제(n-1) 픽셀(SPn-1)을 포함할 수 있다. 상기 표시 패널(100)은 상기 제n 게이트 라인(GLn) 및 상기 제1 데이터 라인(DL1)에 전기적으로 연결되는 상기 제n 픽셀(SPn)을 포함할 수 있다.
상기 제1 픽셀(SP1) 및 상기 제(n-2) 픽셀(SPn-2)은 제1 색을 표시하는 서브 픽셀일 수 있다. 상기 제2 픽셀(SP1) 및 상기 제(n-1) 픽셀(SPn-1)은 상기 제1 색과 다른 제2 색을 표시하는 서브 픽셀일 수 있다. 상기 제3 픽셀(SP3) 및 상기 제n 픽셀(SPn)은 상기 제1 색 및 상기 제2 색과 다른 제3 색을 표시하는 서브 픽셀일 수 있다. 상기 제1 내지 제3 픽셀들(SP1 ~ SP3)은 하나의 단위 픽셀을 구성할 수 있다. 상기 제(n-2) 내지 제n 픽셀들(SPn-2 ~ SPn)은 하나의 단위 픽셀을 구성할 수 있다.
도 3은 본 발명의 실시예들에 따른 표시 장치에 포함되는 표시 패널 내의 영역들을 나타내는 도면이다.
도 1 내지 3을 참조하면, 상기 표시 패널(100)은 복수의 영역들로 나누어질 수 있다. 상기 표시 패널(100)은 상기 데이터 구동부(500)로부터 떨어진 거리에 따라 상기 복수의 영역들로 나누어질 수 있다. 예를 들어, 상기 표시 패널(100)은 제1 내지 제4 영역들(A1 ~ A4)로 나누어질 수 있다. 상기 표시 패널(100)은 상기 데이터 구동부(500)로부터 떨어진 거리에 따라 상기 제1 내지 제4 영역들(A1 ~ A4)로 나누어질 수 있다.
상기 제1 내지 제3 픽셀들(SP1 ~ SP3)은 상기 제1 영역(A1)에 위치할 수 있다. 상기 제(n-2) 내지 제n 픽셀들(SPn-2 ~ SPn)은 상기 제4 영역(A4)에 위치할 수 있다.
도 4는 본 발명의 실시예들에 따른 표시 장치에 포함되는 데이터 구동부를 나타내는 블록도이다.
도 1 내지 4를 참조하면, 상기 데이터 구동부(500)는 데이터 전압 생성부(510), 데이터 킥백부(520) 및 스위칭부(530)를 포함한다.
상기 데이터 전압 생성부(510)는 상기 데이터 신호(DAT)를 상기 감마 기준 전압(VGREF)을 이용하여 데이터 전압들(DV)로 변환한다. 예를 들어, 상기 데이터 전압 생성부(510)는 상기 제1 픽셀(SP1)에 대응하는 제1 데이터 전압을 생성할 수 있다. 상기 데이터 전압 생성부(510)는 상기 제2 픽셀(SP2)에 대응하는 제2 데이터 전압을 생성할 수 있다. 상기 데이터 전압 생성부(510)는 상기 제3 픽셀(SP3)에 대응하는 제3 데이터 전압을 생성할 수 있다. 상기 데이터 전압 생성부(510)는 상기 제(n-2) 픽셀(SPn-2)에 대응하는 제(n-2) 데이터 전압을 생성할 수 있다. 상기 데이터 전압 생성부(510)는 상기 제(n-1) 픽셀(SPn-1)에 대응하는 제(n-1) 데이터 전압을 생성할 수 있다. 상기 데이터 전압 생성부(510)는 상기 제n 픽셀(SPn)에 대응하는 제n 데이터 전압을 생성할 수 있다.
상기 데이터 킥백부(520)는 상기 데이터 킥백 제어 신호(DKB_CONT)를 기초로 상기 데이터 킥백 신호(DKB_O)를 생성한다.
상기 데이터 킥백부(520)의 구성 및 구체적인 동작에 대해서는 도 5를 참조하여 상세히 설명한다.
상기 스위칭부(530)는 상기 데이터 전압들(DV) 및 상기 데이터 킥백 신호(DKB_O)를 합성하여 킥백 데이터 전압(DV_KB)을 생성한다. 상기 스위칭부(530)는 스위칭 소자를 포함할 수 있다. 상기 스위칭부(530)는 상기 스위칭 소자의 스위칭 동작을 통해 상기 데이터 전압들(DV) 및 상기 데이터 킥백 신호(DKB_O)를 합성할 수 있다. 상기 스위칭부(530)는 상기 킥백 데이터 전압(DV_KB)을 상기 데이터 라인들(DL)에 출력한다.
상기 스위칭부(530)의 구성 및 구체적인 동작에 대해서는 도 6을 참조하여 상세히 설명한다.
상기 데이터 구동부(500)에서 생성되는 신호들에 대해서는 도 7을 참조하여 상세히 설명한다.
도 5는 본 발명의 실시예들에 따른 표시 장치에 포함되는 데이터 킥백부를 나타내는 블록도이다.
도 1 내지 5를 참조하면, 상기 데이터 킥백부(520)는 데이터 킥백 레벨 선택부(521) 및 데이터 킥백 신호 생성부(522)를 포함할 수 있다.
상기 데이터 킥백 제어 신호(DKB_CONT)는 데이터 킥백 레벨(DKB_L)을 결정하는 제1 데이터 킥백 제어 신호(DKB_CONT1) 및 데이터 킥백 구간의 길이를 결정하는 제2 데이터 킥백 제어 신호(DKB_CONT2)를 포함할 수 있다.
상기 데이터 킥백 레벨 선택부(521)는 상기 제1 데이터 킥백 제어 신호(DKB_CONT1)를 기초로 상기 데이터 킥백 레벨(DKB_L)을 결정할 수 있다. 예를 들어, 상기 데이터 킥백 레벨 선택부(521)는 상기 제1 데이터 킥백 제어 신호(DKB_CONT1)를 기초로 상기 감마 기준 전압들(VGREF) 중 하나를 선택하여 상기 데이터 킥백 레벨(DKB_L)을 결정할 수 있다.
상기 데이터 킥백 레벨 선택부(521)의 구성 및 구체적인 동작에 대해서는 도 6을 참조하여 상세히 설명한다.
상기 데이터 킥백 신호 생성부(522)는 상기 데이터 킥백 레벨(DKB_L) 및 상기 제2 데이터 킥백 제어 신호(DKB_CONT2)를 기초로 상기 데이터 킥백 신호(DKB_O)를 생성한다. 상기 데이터 킥백 신호(DKB_O)는 상기 데이터 킥백 구간 동안 상기 데이터 킥백 레벨(DKB_L)을 갖는다.
도 6은 본 발명의 실시예들에 따른 표시 장치에 포함되는 데이터 킥백 레벨 선택부를 나타내는 도면이다.
도 1 내지 6을 참조하면, 상기 데이터 킥백 레벨 선택부(521)는 아날로그 디지털 변환기(ADC) 및 멀티플렉서(MUX)를 포함할 수 있다.
상기 아날로그 디지털 컨버터(ADC)는 상기 감마 기준 전압들(VGREF)을 디지털 형태로 변환할 수 있다.
상기 멀티플렉서(MUX)는 상기 제1 데이터 킥백 제어 신호(DKB_CONT1)를 기초로 상기 디지털 형태로 변환된 상기 감마 기준 전압들(VGREF) 중 하나를 선택할 수 있다.
도 7은 본 발명의 실시예들에 따른 표시 장치에서 생성되는 신호들을 나타내는 도면이다.
도 1 내지 7을 참조하면, 상기 데이터 전압 생성부(500)는 상기 데이터 신호(DAT)를 기초로 상기 데이터 전압들(DV)을 생성한다. 예를 들어, 상기 데이터 전압 생성부(500)는 상기 제1 픽셀(SP1)에 대응하는 제1 데이터 전압, 상기 제2 픽셀(SP2)에 대응하는 제2 데이터 전압 및 상기 제3 픽셀(SP3)에 대응하는 제3 데이터 전압을 생성할 수 있다. 상기 제1 및 제2 데이터 전압들은 최고 계조에 대응하는 데이터 전압들이고, 상기 제3 데이터 전압은 최저 계조에 대응하는 데이터 전압일 수 있다. 이 경우, 상기 제1 픽셀(SP1)이 적색을 표시하는 서브 픽셀이고, 상기 제2 픽셀(SP2)이 녹색을 표시하는 서브 픽셀이면, 상기 제1 내지 제3 데이터 전압들은 황색을 표시하는 데이터 전압들일 수 있다.
상기 데이터 킥백 신호 생성부(522)는 상기 제2 데이터 킥백 신호(DKB_CONT2)를 기초로 상기 데이터 킥백 신호(DKB_O)를 생성한다. 예를 들어, 상기 데이터 킥백 신호 생성부(522)는 제1 데이터 킥백 구간(T_DKB1) 동안 제1 데이터 킥백 레벨(DKB_L1)을 갖는 제1 데이터 킥백 신호를 생성할 수 있다. 상기 제1 데이터 킥백 레벨(DKB_L1)은 상기 제1 및 제2 데이터 전압들의 레벨들과 다를 수 있다. 예를 들어, 상기 제1 데이터 킥백 레벨(DKB_L1)은 상기 제1 및 제2 데이터 전압들의 레벨들보다 작을 수 있다. 상기 제1 데이터 킥백 신호의 극성은 상기 제1 및 제2 데이터 전압들의 극성과 같을 수 있다.
상기 스위칭부(530)는 상기 데이터 전압들(DV) 및 상기 데이터 킥백 신호(DKB_O)를 합성하여 상기 킥백 데이터 전압(DV_KB)을 생성한다. 상기 킥백 데이터 전압(DV_KB)은 상기 데이터 킥백 구간(T_DKB) 동안 상기 데이터 킥백 레벨(DKB_L)을 가진다. 예를 들어, 상기 스위칭부(530)는 상기 제1 및 제2 데이터 전압들 및 상기 제1 데이터 킥백 신호를 합성하여 제1 킥백 데이터 전압을 생성할 수 있다. 상기 제1 킥백 데이터 전압은 상기 제1 데이터 킥백 구간(T_DKB1) 동안 상기 제1 데이터 킥백 레벨(DKB_L1)을 가질 수 있다.
상기 스위칭부(530)는 상기 데이터 전압들(DV) 및 상기 킥백 데이터 전압(DV_KB)을 상기 데이터 라인들(DL)에 출력한다. 예를 들어, 상기 스위칭부(530)는 제1 구간(T1) 동안 상기 제1 데이터 라인(DL1)에 상기 제1 데이터 전압을 출력할 수 있다. 상기 스위칭부(530)는 상기 제1 데이터 킥백 구간(T_DKB1) 동안 상기 제1 데이터 라인(DL1)에 상기 제1 킥백 데이터 전압을 출력할 수 있다. 상기 스위칭부(530)는 제2 구간(T2) 동안 상기 제1 데이터 라인(DL1)에 상기 제2 데이터 전압을 출력할 수 있다.
본 실시예에 따르면, 상기 제1 구간(T1)과 상기 제2 구간(T2) 사이에 상기 제1 킥백 데이터 전압을 출력함으로써, 상기 제2 픽셀(SP2)에도 RC 딜레이에 의해 상기 제2 데이터 전압이 덜 충전되도록 한다. 이로 인해, 상기 제1 픽셀(SP1)과 상기 제2 픽셀(SP2)의 충전율이 비슷해진다.
상기 데이터 전압 생성부(500)는 상기 데이터 신호(DAT)를 기초로 상기 데이터 전압들(DV)을 생성한다. 예를 들어, 상기 데이터 전압 생성부(500)는 상기 제(n-2) 픽셀(SPn-2)에 대응하는 제(n-2) 데이터 전압, 상기 제(n-1) 픽셀(SPn-1)에 대응하는 제(n-1) 데이터 전압 및 상기 제n 픽셀(SPn)에 대응하는 제n 데이터 전압을 생성할 수 있다. 상기 제(n-1) 및 제n 데이터 전압들은 최고 계조에 대응하는 데이터 전압들이고, 상기 제(n-2) 데이터 전압은 최저 계조에 대응하는 데이터 전압일 수 있다. 이 경우, 상기 제(n-1) 픽셀(SPn-1)이 상기 녹색을 표시하는 서브 픽셀이고, 상기 제n 픽셀(SPn)이 청색을 표시하는 서브 픽셀이면, 상기 제(n-2) 내지 제n 데이터 전압들은 청록색을 표시하는 데이터 전압들일 수 있다.
상기 데이터 킥백 신호 생성부(522)는 상기 제2 데이터 킥백 신호(DKB_CONT2)를 기초로 상기 데이터 킥백 신호(DKB_O)를 생성한다. 예를 들어, 상기 데이터 킥백 신호 생성부(522)는 제2 데이터 킥백 구간(T_DKB2) 동안 제2 데이터 킥백 레벨(DKB_L2)을 갖는 제2 데이터 킥백 신호를 생성할 수 있다. 상기 제2 데이터 킥백 레벨(DKB_L2)은 상기 제(n-1) 및 제n 데이터 전압들의 레벨들과 다를 수 있다. 예를 들어, 상기 제2 데이터 킥백 레벨(DKB_L2)은 상기 제(n-1) 및 제n 데이터 전압들의 레벨들보다 작을 수 있다. 상기 제2 데이터 킥백 신호의 극성은 상기 제(n-1) 및 제n 데이터 전압들의 극성과 같을 수 있다.
상기 제1 픽셀(SP1) 및 상기 제2 픽셀(SP2)은 상기 표시 패널(100)의 상기 제1 영역(A1)에 위치하고, 상기 제(n-1) 픽셀(SPn-1) 및 상기 제n 픽셀(SPn)은 상기 표시 패널(100)의 상기 제4 영역(A4)에 위치할 수 있다.
이 경우, 상기 제2 데이터 킥백 레벨(DKB_L2)은 상기 제1 데이터 킥백 레벨(DKB_L1)과 다를 수 있다. 예를 들어, 상기 제2 데이터 킥백 레벨(DKB_L2)은 상기 제1 데이터 킥백 레벨(DKB_L1)보다 작을 수 있다. 즉, 상기 제2 데이터 킥백 레벨(DKB_L2)과 상기 제(n-1) 및 제n 데이터 전압들의 레벨들과의 차이는 상기 제1 데이터 킥백 레벨(DKB_L1)과 상기 제1 및 제2 데이터 전압들의 레벨들과의 차이보다 클 수 있다.
이 경우, 상기 제2 데이터 킥백 구간(T_DKB2)의 길이는 상기 제1 데이터 킥백 구간(T_DKB1)의 길이와 다를 수 있다. 예를 들어, 상기 제2 데이터 킥백 구간(T_DKB2)의 길이는 상기 제1 데이터 킥백 구간(T_DKB1)의 길이보다 길 수 있다.
상기 스위칭부(530)는 상기 데이터 전압들(DV) 및 상기 데이터 킥백 신호(DKB_O)를 합성하여 상기 킥백 데이터 전압(DV_KB)을 생성한다. 상기 킥백 데이터 전압(DV_KB)은 상기 데이터 킥백 구간(T_DKB) 동안 상기 데이터 킥백 레벨(DKB_L)을 가진다. 예를 들어, 상기 스위칭부(530)는 상기 제(n-1) 및 제n 데이터 전압들 및 상기 제2 데이터 킥백 신호를 합성하여 제2 킥백 데이터 전압을 생성할 수 있다. 상기 제2 킥백 데이터 전압은 상기 제2 데이터 킥백 구간(T_DKB2) 동안 상기 제2 데이터 킥백 레벨(DKB_L2)을 가질 수 있다.
상기 스위칭부(530)는 상기 데이터 전압들(DV) 및 상기 킥백 데이터 전압(DV_KB)을 상기 데이터 라인들(DL)에 출력한다. 예를 들어, 상기 스위칭부(530)는 제3 구간(T3) 동안 상기 제1 데이터 라인(DL1)에 상기 제(n-1) 데이터 전압을 출력할 수 있다. 상기 스위칭부(530)는 상기 제2 데이터 킥백 구간(T_DKB2) 동안 상기 제1 데이터 라인(DL1)에 상기 제2 킥백 데이터 전압을 출력할 수 있다. 상기 스위칭부(530)는 제4 구간(T4) 동안 상기 제1 데이터 라인(DL1)에 상기 제n 데이터 전압을 출력할 수 있다.
본 실시예에 따르면, 상기 제3 구간(T3)과 상기 제4 구간(T4) 사이에 상기 제2 킥백 데이터 전압을 출력함으로써, 상기 제n 픽셀(SPn)에도 RC 딜레이에 의해 상기 제n 데이터 전압이 덜 충전되도록 한다. 이로 인해, 상기 제(n-1) 픽셀(SPn-1)과 상기 제n 픽셀(SPn)의 충전율이 비슷해진다.
또한, 상기 표시 패널(100)의 영역별로 상기 데이터 킥백 구간의 길이와 상기 데이터 킥백 레벨을 다르게 함으로써, 영역별 RC 딜레이의 차이도 고려할 수 있다.
본 발명은 표시 장치 및 이를 포함하는 다양한 장치 및 시스템에 적용될 수 있다. 따라서 본 발명은 휴대폰, 스마트 폰, PDA, PMP, 디지털 카메라, 캠코더, PC, 서버 컴퓨터, 워크스테이션, 노트북, 디지털 TV, 셋-탑 박스, 음악 재생기, 휴대용 게임 콘솔, 네비게이션 시스템, 스마트 카드, 프린터 등과 같은 다양한 전자기기에 유용하게 이용될 수 있다.
이상 실시예들을 참조하여 설명하였지만, 해당 기술분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
100: 표시 패널 200: 타이밍 컨트롤러
300: 게이트 구동부 400: 감마 기준 전압 생성부
500: 데이터 구동부
300: 게이트 구동부 400: 감마 기준 전압 생성부
500: 데이터 구동부
Claims (19)
- 제1 데이터 라인 및 상기 제1 데이터 라인에 연결되는 제1 및 제2 픽셀들을 포함하는 표시 패널;
입력 영상 데이터를 기초로 데이터 신호 및 데이터 킥백 제어 신호를 생성하는 타이밍 컨트롤러; 및
상기 데이터 신호를 기초로 상기 제1 픽셀에 대응하는 제1 데이터 전압 및 상기 제2 픽셀에 대응하는 제2 데이터 전압을 생성하고, 상기 데이터 킥백 제어 신호를 기초로 데이터 킥백 신호를 생성하며, 상기 제1 및 제2 데이터 전압들 및 상기 데이터 킥백 신호를 합성하여 제1 구간 동안 상기 제1 데이터 라인에 상기 제1 데이터 전압을 출력하고 제2 구간 동안 상기 제1 데이터 라인에 상기 제2 데이터 전압을 출력하며 상기 제1 구간과 상기 제2 구간 사이의 제1 데이터 킥백 구간 동안 상기 제1 데이터 라인에 제1 데이터 킥백 레벨을 갖는 제1 킥백 데이터 전압을 출력하는 데이터 구동부를 포함하는 표시 장치. - 제1항에 있어서,
상기 데이터 킥백 신호는 상기 제1 데이터 킥백 구간 동안 상기 제1 데이터 킥백 레벨을 갖는 것을 특징으로 하는 표시 장치. - 제2항에 있어서,
상기 데이터 킥백 제어 신호는 상기 제1 데이터 킥백 레벨을 결정하는 제1 데이터 킥백 제어 신호 및 상기 제1 데이터 킥백 구간의 길이를 결정하는 제2 데이터 킥백 제어 신호를 포함하는 것을 특징으로 하는 표시 장치. - 제3항에 있어서,
상기 데이터 신호에 대응하는 감마 기준 전압들을 생성하는 감마 기준 전압 생성부를 더 포함하고,
상기 데이터 구동부는 상기 제1 데이터 킥백 제어 신호를 기초로 상기 감마 기준 전압들 중 하나를 선택하여 상기 제1 데이터 킥백 레벨을 결정하는 것을 특징으로 하는 표시 장치. - 제4항에 있어서,
상기 데이터 구동부는 상기 제1 데이터 킥백 제어 신호를 기초로 상기 감마 기준 전압들 중 하나를 선택하는 멀티플렉서를 포함하는 것을 특징으로 하는 표시 장치. - 제1항에 있어서,
상기 데이터 구동부는 스위칭 소자의 스위칭 동작에 의해 상기 제1 및 제2 데이터 전압들 및 상기 데이터 킥백 신호를 합성하는 것을 특징으로 하는 표시 장치. - 제1항에 있어서,
상기 표시 패널은 복수 개의 영역들로 나누어지고,
상기 제1 및 제2 픽셀이 위치한 영역에 따라 상기 제1 데이터 킥백 레벨 및 상기 제1 데이터 킥백 구간의 길이가 결정되는 것을 특징으로 하는 표시 장치. - 제7항에 있어서,
상기 영역들은 상기 데이터 구동부로부터 떨어진 거리에 따라 나누어지고,
상기 제1 및 제2 픽셀이 상기 데이터 구동부로부터 멀리 떨어진 영역에 위치할수록 상기 제1 데이터 킥백 레벨이 낮은 것을 특징으로 하는 표시 장치. - 제7항에 있어서,
상기 영역들은 상기 데이터 구동부로부터 떨어진 거리에 따라 나누어지고,
상기 제1 및 제2 픽셀이 상기 데이터 구동부로부터 멀리 떨어진 영역에 위치할수록 상기 제1 데이터 킥백 구간의 길이가 긴 것을 특징으로 하는 표시 장치. - 제1항에 있어서,
상기 제1 픽셀은 제1 색을 표시하고, 상기 제2 픽셀은 상기 제1 색과 다른 제2 색을 표시하는 것을 특징으로 하는 표시 장치. - 제10항에 있어서,
상기 제1 및 제2 픽셀들은 하나의 단위 픽셀에 포함되는 것을 특징으로 하는 표시 장치. - 제1항에 있어서,
상기 제1 데이터 킥백 레벨은 상기 제1 데이터 전압의 레벨 및 상기 제2 데이터 전압의 레벨과 다른 것을 특징으로 하는 표시 장치. - 제1항에 있어서,
상기 제1 킥백 데이터 전압의 극성은 상기 제1 데이터 전압의 극성 및 상기 제2 데이터 전압의 극성과 같은 것을 특징으로 하는 표시 장치. - 제1 데이터 라인 및 상기 제1 데이터 라인에 연결되는 제1 및 제2 픽셀들을 포함하는 표시 패널을 포함하는 표시 장치의 구동 방법에 있어서,
상기 제1 픽셀에 대응하는 제1 데이터 전압 및 상기 제2 픽셀에 대응하는 제2 데이터 전압을 생성하는 단계;
제1 구간 동안 상기 제1 데이터 라인에 상기 제1 데이터 전압을 출력하는 단계;
제2 구간 동안 상기 제1 데이터 라인에 상기 제2 데이터 전압을 출력하는 단계; 및
상기 제1 구간과 상기 제2 구간 사이의 제1 데이터 킥백 구간 동안 상기 제1 데이터 라인에 제1 데이터 킥백 레벨을 갖는 제1 킥백 데이터 전압을 출력하는 단계를 포함하는 표시 장치의 구동 방법. - 제14항에 있어서,
입력 영상 신호를 기초로 데이터 킥백 신호를 생성하는 단계; 및
상기 제1 및 제2 데이터 전압들 및 상기 데이터 킥백 신호를 합성하는 단계를 더 포함하는 것을 특징으로 하는 표시 장치의 구동 방법. - 제15항에 있어서,
상기 데이터 킥백 신호는 상기 제1 데이터 킥백 구간 동안 상기 제1 데이터 킥백 레벨을 갖는 것을 특징으로 하는 표시 장치의 구동 방법. - 제16항에 있어서,
데이터 킥백 제어 신호를 기초로 상기 제1 데이터 킥백 레벨을 결정하는 단계; 및
상기 데이터 킥백 제어 신호를 기초로 상기 제1 데이터 킥백 구간의 길이를 결정하는 단계를 더 포함하는 것을 특징으로 하는 표시 장치의 구동 방법. - 제17항에 있어서,
상기 제1 데이터 킥백 레벨을 결정하는 단계는
상기 데이터 킥백 제어 신호를 기초로 감마 기준 전압들 중 하나를 선택하여 상기 제1 데이터 킥백 레벨을 결정하는 것을 특징으로 하는 표시 장치의 구동 방법. - 제15항에 있어서,
상기 제1 및 제2 데이터 전압들 및 상기 데이터 킥백 신호를 합성하는 단계는
스위칭 소자의 스위칭 동작에 의해 상기 제1 및 제2 데이터 전압들 및 상기 데이터 킥백 신호를 합성하는 것을 특징으로 하는 표시 장치의 구동 방법.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020150163423A KR102485561B1 (ko) | 2015-11-20 | 2015-11-20 | 표시 장치 및 이의 구동 방법 |
US15/179,080 US9966021B2 (en) | 2015-11-20 | 2016-06-10 | Display apparatus having a data driver for generating a data kickback signal and a method of driving the same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020150163423A KR102485561B1 (ko) | 2015-11-20 | 2015-11-20 | 표시 장치 및 이의 구동 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20170059534A KR20170059534A (ko) | 2017-05-31 |
KR102485561B1 true KR102485561B1 (ko) | 2023-01-09 |
Family
ID=58720988
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020150163423A KR102485561B1 (ko) | 2015-11-20 | 2015-11-20 | 표시 장치 및 이의 구동 방법 |
Country Status (2)
Country | Link |
---|---|
US (1) | US9966021B2 (ko) |
KR (1) | KR102485561B1 (ko) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20080224983A1 (en) | 2007-03-13 | 2008-09-18 | Samsung Electronics Co., Ltd. | Method of compensating for kick-back voltage and liquid crystal display using the same |
US20120274624A1 (en) | 2011-04-27 | 2012-11-01 | Lee Neung-Beom | Display apparatus |
US20130293526A1 (en) | 2012-05-04 | 2013-11-07 | Samsung Display Co., Ltd. | Display device and method of operating the same |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101407297B1 (ko) * | 2007-11-08 | 2014-06-13 | 엘지디스플레이 주식회사 | 액정 표시장치의 구동장치와 그 구동방법 |
KR101639308B1 (ko) * | 2010-03-10 | 2016-07-14 | 삼성디스플레이 주식회사 | 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치 |
-
2015
- 2015-11-20 KR KR1020150163423A patent/KR102485561B1/ko active IP Right Grant
-
2016
- 2016-06-10 US US15/179,080 patent/US9966021B2/en active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20080224983A1 (en) | 2007-03-13 | 2008-09-18 | Samsung Electronics Co., Ltd. | Method of compensating for kick-back voltage and liquid crystal display using the same |
US20120274624A1 (en) | 2011-04-27 | 2012-11-01 | Lee Neung-Beom | Display apparatus |
US20130293526A1 (en) | 2012-05-04 | 2013-11-07 | Samsung Display Co., Ltd. | Display device and method of operating the same |
Also Published As
Publication number | Publication date |
---|---|
US9966021B2 (en) | 2018-05-08 |
US20170148397A1 (en) | 2017-05-25 |
KR20170059534A (ko) | 2017-05-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109584809B (zh) | 栅极驱动器和包括其的平板显示装置 | |
KR102564458B1 (ko) | 표시 장치 및 이의 구동 방법 | |
US9691341B2 (en) | Data driver and display apparatus including the same | |
US10062347B2 (en) | Display apparatus and method for driving the same | |
KR20150066894A (ko) | 액정표시장치 | |
US20160049123A1 (en) | Method of driving a display panel and display apparatus performing the same | |
KR102651807B1 (ko) | 액정표시장치와 그 구동 방법 | |
US10672321B2 (en) | Display apparatus and method of operating the same based on N gate clock control signals | |
US9852707B2 (en) | Display apparatus | |
US10217431B2 (en) | Display apparatus and method of driving the same | |
KR102257449B1 (ko) | 게이트 구동부, 이를 포함하는 표시 장치 및 이를 이용하는 표시 패널의 구동 방법 | |
KR20160141345A (ko) | 액정 표시 장치 | |
KR102498281B1 (ko) | 표시 장치 및 이의 구동 방법 | |
KR20160141237A (ko) | 슈퍼픽셀에서의 다중 센싱 방법 및 이를 적용하는 유기발광표시장치 | |
US10008144B2 (en) | Display apparatus and a method of driving the same | |
US10389357B2 (en) | Level shifter and display device including the same | |
JP2020507133A (ja) | 液晶表示パネルの駆動方法 | |
KR102485561B1 (ko) | 표시 장치 및 이의 구동 방법 | |
US9984643B2 (en) | Data driver, display apparatus having the same and method of driving the display apparatus | |
KR102423615B1 (ko) | 타이밍 컨트롤러 및 이를 포함하는 표시 장치 | |
US20170092216A1 (en) | Display apparatus and a method of driving the same | |
US20170018237A1 (en) | Display panel, display apparatus having the same and method of driving the same | |
US9881540B2 (en) | Gate driver and a display apparatus having the same | |
KR102290615B1 (ko) | 액정표시장치 | |
KR102633163B1 (ko) | 표시 장치 및 이의 구동 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant |