KR102371906B1 - 디스플레이 장치, 이를 포함하는 모바일 장치 및 디스플레이 장치의 동작 방법 - Google Patents

디스플레이 장치, 이를 포함하는 모바일 장치 및 디스플레이 장치의 동작 방법 Download PDF

Info

Publication number
KR102371906B1
KR102371906B1 KR1020150118732A KR20150118732A KR102371906B1 KR 102371906 B1 KR102371906 B1 KR 102371906B1 KR 1020150118732 A KR1020150118732 A KR 1020150118732A KR 20150118732 A KR20150118732 A KR 20150118732A KR 102371906 B1 KR102371906 B1 KR 102371906B1
Authority
KR
South Korea
Prior art keywords
coordinates
current
hand
minute hand
image data
Prior art date
Application number
KR1020150118732A
Other languages
English (en)
Other versions
KR20170024193A (ko
Inventor
신형민
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020150118732A priority Critical patent/KR102371906B1/ko
Priority to CN201610586358.6A priority patent/CN106486044B/zh
Priority to US15/234,251 priority patent/US11217206B2/en
Publication of KR20170024193A publication Critical patent/KR20170024193A/ko
Application granted granted Critical
Publication of KR102371906B1 publication Critical patent/KR102371906B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/18Timing circuits for raster scan displays
    • GPHYSICS
    • G04HOROLOGY
    • G04GELECTRONIC TIME-PIECES
    • G04G21/00Input or output devices integrated in time-pieces
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G04HOROLOGY
    • G04GELECTRONIC TIME-PIECES
    • G04G9/00Visual time or date indication means
    • G04G9/02Visual time or date indication means by selecting desired characters out of a number of characters or by selecting indicating elements the position of which represent the time, e.g. by using multiplexing techniques
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0626Adjustment of display parameters for control of overall brightness
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Abstract

디스플레이 장치는 디스플레이 패널 및 구동 회로를 포함한다. 디스플레이 패널은 복수의 화소들을 포함한다. 구동 회로는 정상 모드에서 외부로부터 제공되는 입력 데이터에 상응하는 이미지를 디스플레이 패널에 출력하고, 대기 모드에서 내부적으로 미리 저장된 시계 바늘의 종점(end point) 좌표들에 기초하여 현재 시각을 나타내는 아날로그 시계 형상의 이미지를 디스플레이 패널에 출력한다.

Description

디스플레이 장치, 이를 포함하는 모바일 장치 및 디스플레이 장치의 동작 방법{DISPLAY DEVICE, MOBILE DEVICE HAVING THE SAME, AND METHOD OF OPERATING DISPLAY DEVICE}
본 발명은 디스플레이 장치에 관한 것으로서, 더욱 상세하게는 스마트 워치(smart watch)에 포함되는 디스플레이 장치에 관한 것이다.
최근 시계 형태를 가지면서 통신, 헬스케어 등과 같은 다양한 기능을 수행하는 스마트 워치(smart watch)가 개발되었다.
일반적으로 사용자가 스마트 워치를 사용하고 있지 않은 대기 모드에서도 스마트 워치는 턴온 상태를 유지하며 디스플레이 장치를 통해 현재 시각을 지속적으로 표시하므로, 스마트 워치는 대기 모드에서도 일정량의 전력을 소비한다.
스마트 워치는 배터리를 사용하여 동작하므로, 대기 모드에서 스마트 워치의 소비 전력이 증가하는 경우 스마트 워치의 배터리 지속 시간이 감소하는 문제점이 있다.
상기와 같은 문제점을 해결하기 위한 본 발명의 일 목적은 대기 모드에서 소비 전력을 감소시킬 수 있는 디스플레이 장치를 제공하는 것이다.
본 발명의 다른 목적은 상기 디스플레이 장치를 포함하는 모바일 장치를 제공하는 것이다.
본 발명의 또 다른 목적은 상기 디스플레이 장치의 동작 방법을 제공하는 것이다.
상술한 본 발명의 일 목적을 달성하기 위하여, 본 발명의 일 실시예에 따른 디스플레이 장치는 디스플레이 패널 및 구동 회로를 포함한다. 상기 디스플레이 패널은 복수의 화소들을 포함한다. 상기 구동 회로는 정상 모드에서 외부로부터 제공되는 입력 데이터에 상응하는 이미지를 상기 디스플레이 패널에 출력하고, 대기 모드에서 내부적으로 미리 저장된 시계 바늘의 종점(end point) 좌표들에 기초하여 현재 시각을 나타내는 아날로그 시계 형상의 이미지를 상기 디스플레이 패널에 출력한다.
일 실시예에 있어서, 상기 대기 모드에서, 상기 구동 회로는 내부 클럭 신호를 생성하고, 상기 내부 클럭 신호에 기초하여 상기 시계 바늘의 종점 좌표들 중에서 현재 시침 좌표 및 현재 분침 좌표를 결정하고, 내부적으로 미리 저장된 기준 좌표와 상기 현재 시침 좌표를 연결하는 현재 시침 직선 및 상기 기준 좌표와 상기 현재 분침 좌표를 연결하는 현재 분침 직선을 상기 디스플레이 패널에 출력할 수 있다.
일 실시예에 있어서, 상기 구동 회로는, 복수의 게이트 라인들을 통해 상기 디스플레이 패널과 연결되는 게이트 드라이버, 복수의 데이터 라인들을 통해 상기 디스플레이 패널과 연결되는 소스 드라이버, 및 상기 게이트 드라이버 및 상기 소스 드라이버의 동작을 제어하고, 상기 정상 모드에서 상기 입력 데이터에 상응하는 영상 데이터를 생성하여 상기 소스 드라이버에 제공하고, 상기 대기 모드에서 상기 시계 바늘의 종점 좌표들 및 내부 클럭 신호에 기초하여 상기 현재 시각을 나타내는 상기 아날로그 시계 형상에 상응하는 영상 데이터를 생성하여 상기 소스 드라이버에 제공하는 컨트롤러를 포함할 수 있다.
상기 컨트롤러는, 상기 시계 바늘의 종점 좌표들 및 상기 아날로그 시계 형상의 중심점에 상응하는 기준 좌표를 저장하는 레지스터, 상기 내부 클럭 신호를 생성하는 내부 클럭 생성기, 및 상기 정상 모드에서 상기 입력 데이터를 프레임 단위로 구분하여 상기 영상 데이터를 생성하여 상기 소스 드라이버에 제공하고, 상기 대기 모드에서 상기 내부 클럭 신호에 기초하여 상기 현재 시각을 결정하고, 상기 시계 바늘의 종점 좌표들 중에서 상기 현재 시각에 상응하는 현재 시침 좌표 및 현재 분침 좌표를 결정하고, 상기 기준 좌표와 상기 현재 시침 좌표를 연결하는 현재 시침 직선 및 상기 기준 좌표와 상기 현재 분침 좌표를 연결하는 현재 분침 직선을 포함하는 상기 영상 데이터를 생성하여 상기 소스 드라이버에 제공하는 제어 회로를 포함할 수 있다.
상기 레지스터는, 미리 정해진 시간 간격 마다 시침의 종점의 위치를 나타내는 시침 좌표들을 순차적으로 저장하는 제1 레지스터, 매 분 마다 분침의 종점의 위치를 나타내는 분침 좌표들을 순차적으로 저장하는 제2 레지스터, 및 상기 기준 좌표를 저장하는 제3 레지스터를 포함할 수 있다.
상기 대기 모드에서, 상기 제어 회로는 상기 제1 레지스터에 저장된 상기 시침 좌표들 중에서 상기 현재 시각에 상응하는 상기 현재 시침 좌표를 결정하고, 상기 제2 레지스터에 저장된 상기 분침 좌표들 중에서 상기 현재 시각에 상응하는 상기 현재 분침 좌표를 결정할 수 있다.
상기 대기 모드에서, 상기 제어 회로는 상기 미리 정해진 시간 간격 마다 상기 제1 레지스터에 저장된 상기 시침 좌표들을 순환하여 선택하여 상기 현재 시침 좌표로서 결정하고, 상기 현재 시각의 분(minute)이 변경될 때마다 상기 제2 레지스터에 저장된 상기 분침 좌표들을 순환하여 선택하여 상기 현재 분침 좌표로서 결정할 수 있다.
상기 대기 모드에서, 상기 제어 회로는 상기 현재 시각의 분(minute)이 변경되는 시점으로부터 제1 시간 이전에 상응하는 시점 사이의 오버랩 구간(overlap period) 동안 상기 시계 바늘의 종점 좌표들 중에서 상기 현재 시각의 다음 분(next minute)에 상응하는 다음 분침 좌표를 결정하고, 상기 현재 시침 직선, 상기 현재 분침 직선, 및 상기 기준 좌표와 상기 다음 분침 좌표를 연결하는 다음 분침 직선을 포함하는 상기 영상 데이터를 생성하여 상기 소스 드라이버에 제공할 수 있다.
상기 영상 데이터에 포함되는 상기 현재 시침 직선 및 상기 현재 분침 직선은 제1 계조 레벨을 갖고, 상기 영상 데이터에 포함되는 상기 다음 분침 직선은 상기 제1 계조 레벨 보다 낮은 제2 계조 레벨을 가질 수 있다.
상기 대기 모드에서, 상기 소스 드라이버는 상기 제어 회로로부터 제공되는 상기 영상 데이터에 기초하여 상기 현재 시침 직선 및 상기 현재 분침 직선은 상기 디스플레이 패널에 제1 밝기(brightness)로 표시하고, 상기 다음 분침 직선은 상기 디스플레이 패널에 상기 제1 밝기 보다 낮은 제2 밝기로 표시할 수 있다.
상기 오버랩 구간의 길이는 미리 결정된 고정값을 가질 수 있다.
상기 제어 회로는 오버랩 제어 신호에 기초하여 상기 오버랩 구간의 길이를 가변할 수 있다.
상술한 본 발명의 일 목적을 달성하기 위하여, 본 발명의 일 실시예에 따른 모바일 장치는 어플리케이션 프로세서 및 디스플레이 장치를 포함한다. 상기 어플리케이션 프로세서는 정상 모드에서 제1 논리 레벨을 갖고 대기 모드에서 제2 논리 레벨을 갖는 모드 신호를 생성하고, 상기 정상 모드에서 입력 데이터를 출력하고 상기 대기 모드에서 상기 입력 데이터의 출력을 중단한다. 상기 디스플레이 장치는 상기 모드 신호를 수신하고, 상기 정상 모드에서 상기 입력 데이터에 상응하는 이미지를 표시하고, 상기 대기 모드에서 내부적으로 미리 저장된 시계 바늘의 종점(end point) 좌표들에 기초하여 현재 시각을 나타내는 아날로그 시계 형상의 이미지를 표시한다.
일 실시예에 있어서, 상기 디스플레이 장치는, 복수의 화소들을 포함하는 디스플레이 패널, 복수의 게이트 라인들을 통해 상기 디스플레이 패널과 연결되는 게이트 드라이버, 복수의 데이터 라인들을 통해 상기 디스플레이 패널과 연결되는 소스 드라이버, 및 상기 게이트 드라이버 및 상기 소스 드라이버의 동작을 제어하고, 상기 모드 신호를 수신하고, 상기 정상 모드에서 상기 입력 데이터에 상응하는 영상 데이터를 생성하여 상기 소스 드라이버에 제공하고, 상기 대기 모드에서 상기 시계 바늘의 종점 좌표들 및 내부 클럭 신호에 기초하여 상기 현재 시각을 나타내는 상기 아날로그 시계 형상에 상응하는 영상 데이터를 생성하여 상기 소스 드라이버에 제공하는 컨트롤러를 포함할 수 있다.
상기 컨트롤러는, 상기 시계 바늘의 종점 좌표들 및 상기 아날로그 시계 형상의 중심점에 상응하는 기준 좌표를 저장하는 레지스터, 상기 내부 클럭 신호를 생성하는 내부 클럭 생성기, 및 상기 정상 모드에서 상기 입력 데이터를 프레임 단위로 구분하여 상기 영상 데이터를 생성하여 상기 소스 드라이버에 제공하고, 상기 대기 모드에서 상기 내부 클럭 신호에 기초하여 상기 현재 시각을 결정하고, 상기 시계 바늘의 종점 좌표들 중에서 상기 현재 시각에 상응하는 현재 시침 좌표 및 현재 분침 좌표를 결정하고, 상기 기준 좌표와 상기 현재 시침 좌표를 연결하는 현재 시침 직선 및 상기 기준 좌표와 상기 현재 분침 좌표를 연결하는 현재 분침 직선을 포함하는 상기 영상 데이터를 생성하여 상기 소스 드라이버에 제공하는 제어 회로를 포함할 수 있다.
상기 대기 모드에서, 상기 제어 회로는 상기 현재 시각의 분(minute)이 변경되는 시점으로부터 제1 시간 이전에 상응하는 시점 사이의 오버랩 구간(overlap period) 동안 상기 시계 바늘의 종점 좌표들 중에서 상기 현재 시각의 다음 분(next minute)에 상응하는 다음 분침 좌표를 결정하고, 상기 현재 시침 직선 및 상기 현재 분침 직선을 제1 계조 레벨로 포함하고 상기 기준 좌표와 상기 다음 분침 좌표를 연결하는 다음 분침 직선을 상기 제1 계조 레벨 보다 낮은 제2 계조 레벨로 포함하는 상기 영상 데이터를 생성하여 상기 소스 드라이버에 제공할 수 있다.
일 실시예에 있어서, 상기 모바일 장치는 스마트 워치(smart watch)에 상응할 수 있다.
상술한 본 발명의 일 목적을 달성하기 위하여, 본 발명의 일 실시예에 따른 디스플레이 장치의 동작 방법에서, 동작 모드를 판단하고, 상기 동작 모드가 정상 모드인 경우, 외부로부터 제공되는 입력 데이터에 상응하는 이미지를 디스플레이 패널에 표시하고, 상기 동작 모드가 대기 모드인 경우, 내부적으로 미리 저장된 시계 바늘의 종점(end point) 좌표들에 기초하여 현재 시각을 나타내는 아날로그 시계 형상의 이미지를 상기 디스플레이 패널에 표시한다.
일 실시예에 있어서, 상기 대기 모드에서 상기 시계 바늘의 종점 좌표들에 기초하여 상기 현재 시각을 나타내는 상기 아날로그 시계 형상의 이미지를 상기 디스플레이 패널에 표시하는 단계는, 내부 클럭 신호에 기초하여 상기 현재 시각을 결정하는 단계, 상기 시계 바늘의 종점 좌표들 중에서 상기 현재 시각에 상응하는 현재 시침 좌표 및 현재 분침 좌표를 결정하는 단계, 내부적으로 미리 저장된 기준 좌표와 상기 현재 시침 좌표를 연결하는 현재 시침 직선 및 상기 기준 좌표와 상기 현재 분침 좌표를 연결하는 현재 분침 직선을 포함하는 상기 아날로그 시계 형상의 영상 데이터를 생성하는 단계, 및 상기 영상 데이터를 상기 디스플레이 패널에 표시하는 단계를 포함한다.
상기 대기 모드에서 상기 시계 바늘의 종점 좌표들에 기초하여 상기 현재 시각을 나타내는 상기 아날로그 시계 형상의 이미지를 상기 디스플레이 패널에 표시하는 단계는, 상기 현재 시각의 분(minute)이 변경되는 시점으로부터 오버랩 구간(overlap period) 이전에 상응하는 시점부터 상기 현재 시각의 분(minute)이 변경되는 시점까지의 시간 구간 동안 상기 시계 바늘의 종점 좌표들 중에서 상기 현재 시각의 다음 분(next minute)에 상응하는 다음 분침 좌표를 결정하는 단계, 및 상기 현재 시침 직선 및 상기 현재 분침 직선을 제1 계조 레벨로 포함하고 상기 기준 좌표와 상기 다음 분침 좌표를 연결하는 다음 분침 직선을 상기 제1 계조 레벨 보다 낮은 제2 계조 레벨로 포함하는 상기 영상 데이터를 생성하는 단계를 더 포함할 수 있다.
본 발명의 실시예들에 따른 모바일 장치는 대기 모드에서 디스플레이 장치가 자체적으로 현재 시각을 나타내는 아날로그 시계 형상의 이미지를 생성하여 표시하므로 소비 전력을 감소시킬 수 있다.
또한, 모바일 장치는 다음 시각에 상응하는 분침을 미리 낮은 밝기로 표시(pre-driving)하고, 시각이 변경되는 시점에 정상 밝기로 표시함으로써 색번짐(color bleed)을 효과적으로 감소시킬 수 있다
도 1은 본 발명의 일 실시예에 따른 모바일 장치를 나타내는 블록도이다.
도 2는 도 1의 모바일 장치가 스마트 워치(smart watch)로 구현된 예를 나타내는 도면이다.
도 3은 대기 모드에서 도 1의 모바일 장치에 포함되는 디스플레이 패널에 표시되는 이미지의 일 예를 도면이다.
도 4는 도 1의 모바일 장치에 포함되는 디스플레이 장치의 일 예를 나타내는 블록도이다.
도 5는 도 4의 디스플레이 장치에 포함되는 컨트롤러의 일 예를 나타내는 블록도이다.
도 6은 도 5의 컨트롤러에 포함되는 레지스터의 일 예를 나타내는 도면이다.
도 7은 도 6의 레지스터에 저장되는 포함되는 시침 좌표들, 분침 좌표들 및 기준 좌표를 설명하기 위한 도면이다.
도 8은 도 4의 디스플레이 장치에 포함되는 컨트롤러의 다른 예를 나타내는 블록도이다.
도 9 및 10은 도 1의 모바일 장치가 도 8의 컨트롤러를 포함하는 경우에 도 1의 모바일 장치의 동작을 설명하기 위한 도면들이다.
도 11은 본 발명의 일 실시예에 따른 디스플레이 장치의 동작 방법을 나타내는 순서도이다.
도 12는 도 11에 도시된 대기 모드에서의 동작의 일 예를 나타내는 순서도이다.
도 13은 도 11에 도시된 대기 모드에서의 동작의 다른 예를 나타내는 순서도이다.
도 14는 도 1에 도시된 모바일 장치의 일 예를 나타내는 블록도이다.
이하, 첨부한 도면들을 참조하여, 본 발명의 바람직한 실시예를 보다 상세하게 설명하고자 한다. 도면상의 동일한 구성요소에 대해서는 동일한 참조부호를 사용하고 동일한 구성요소에 대해서 중복된 설명은 생략한다.
도 1은 본 발명의 일 실시예에 따른 모바일 장치를 나타내는 블록도이다.
도 1을 참조하면, 모바일 장치(10)는 어플리케이션 프로세서(100) 및 디스플레이 장치(200)를 포함한다.
사용자의 명령에 기초하여 동작하는 정상 모드에서, 모바일 장치(10)는 어플리케이션 프로세서(100)로부터 생성되는 이미지를 디스플레이 장치(200)에 표시한다.
한편, 사용자가 모바일 장치(10)를 사용하지 않는 대기 모드에서, 어플리케이션 프로세서(100)는 휴지 상태(idle state)가 되고, 디스플레이 장치(200)는 자체적으로 현재 시각을 나타내는 아날로그 시계 형상의 이미지를 생성하여 표시한다.
일 실시예에 있어서, 모바일 장치(10)는, 도 2에 도시된 바와 같이, 스마트 워치(smart watch)로 구현될 수 있다. 그러나 본 발명은 이에 한정되지 않으며, 모바일 장치(10)는 손목 밴드형(wrist band type) 전자 기기, 목걸이형(necklace type) 전자 기기 등과 같은 임의의 웨어러블 전자 기기일 수 있다.
디스플레이 장치(200)는 구동 회로(300) 및 디스플레이 패널(400)을 포함한다.
구체적인 동작에 있어서, 어플리케이션 프로세서(100)는 상기 정상 모드에서 제1 논리 레벨을 갖고 상기 대기 모드에서 제2 논리 레벨을 갖는 모드 신호(MD)를 구동 회로(300)에 제공한다.
일 실시예에 있어서, 상기 제1 논리 레벨은 논리 하이 레벨이고, 상기 제2 논리 레벨은 논리 로우 레벨일 수 있다. 다른 실시예에 있어서, 상기 제1 논리 레벨은 논리 로우 레벨이고, 상기 제2 논리 레벨은 논리 하이 레벨일 수 있다.
구동 회로(300)는 모드 신호(MD)의 논리 레벨에 기초하여 동작 모드를 판단한다. 또한, 구동 회로(300)는 시간에 따른 시침(hour hand)의 종점(end point) 좌표들 및 분침(minute hand)의 종점 좌표들에 상응하는 시계 바늘(clock hand)의 종점 좌표들을 내부적으로 미리 저장한다.
상기 정상 모드에서, 어플리케이션 프로세서(100)는 제어 신호들(CONS) 및 입력 데이터(IDATA)를 구동 회로(300)에 제공하고, 구동 회로(300)는 제어 신호들(CONS)에 기초하여 입력 데이터(IDATA)에 상응하는 이미지를 디스플레이 패널(400)에 표시한다.
상기 대기 모드에서, 어플리케이션 프로세서(100)는 제어 신호들(CONS) 및 입력 데이터(IDATA)의 출력을 중단하고 휴지 상태로 진입한다. 구동 회로(300)는 상기 시계 바늘의 종점 좌표들에 기초하여 현재 시각을 나타내는 상기 아날로그 시계 형상의 이미지를 디스플레이 패널(400)에 표시한다.
일 실시예에 있어서, 구동 회로(300)는 상기 시계 바늘의 종점 좌표들을 미리 저장하는 레지스터(REG)(331)를 포함할 수 있다. 상기 대기 모드에서, 구동 회로(300)는 레지스터(331)에 저장된 상기 시계 바늘의 종점 좌표들 중에서 현재 시각을 나타내는 시침의 종점에 상응하는 현재 시침 좌표 및 현재 시각을 나타내는 분침의 종점에 상응하는 현재 분침 좌표를 결정할 수 있다. 이후, 구동 회로(300)는 내부적으로 미리 저장된 상기 아날로그 시계 형상의 중심점에 상응하는 기준 좌표와 상기 현재 시침 좌표를 연결하는 현재 시침 직선 및 상기 기준 좌표와 상기 현재 분침 좌표를 연결하는 현재 분침 직선을 디스플레이 패널(400)에 출력함으로써 상기 아날로그 시계 형상의 이미지를 디스플레이 패널(400)에 표시할 수 있다.
도 3은 대기 모드에서 도 1의 모바일 장치에 포함되는 디스플레이 패널에 표시되는 이미지의 일 예를 도면이다.
도 3은 현재 시각이 3시 정각인 경우에 상기 대기 모드에서 디스플레이 패널(400)에 표시된 이미지의 일 예를 나타낸다.
도 3에 도시된 바와 같이, 상기 대기 모드에서, 구동 회로(300)는 레지스터(331)에 저장된 상기 시계 바늘의 종점 좌표들 중에서 현재 시각인 3시 정각을 나타내는 시침의 종점에 상응하는 현재 시침 좌표(CHHC) 및 현재 시각인 3시 정각을 나타내는 분침의 종점에 상응하는 현재 분침 좌표(CMHC)를 결정할 수 있다. 이후, 구동 회로(300)는 기준 좌표(RC)와 현재 시침 좌표(CHHC)를 연결하는 현재 시침 직선(CHHL) 및 기준 좌표(RC)와 현재 분침 좌표(CMHC)를 연결하는 현재 분침 직선(CMHL)을 디스플레이 패널(400)에 출력함으로써 상기 아날로그 시계 형상의 이미지를 디스플레이 패널(400)에 표시할 수 있다.
한편, 상기 아날로그 시계 형상의 이미지에서 현재 시침 좌표(CHHC) 및 현재 분침 좌표(CMHC)를 제외한 나머지 이미지는 구동 회로(300) 내부에 이미지 데이터 형태로 미리 저장될 수 있다.
도 4는 도 1의 모바일 장치에 포함되는 디스플레이 장치의 일 예를 나타내는 블록도이다.
도 4를 참조하면, 디스플레이 장치(200)는 구동 회로(300) 및 디스플레이 패널(400)을 포함하고, 구동 회로(300)는 게이트 드라이버(310), 소스 드라이버(320), 및 컨트롤러(330)를 포함할 수 있다.
디스플레이 패널(400)은 로우들 및 컬럼들로 배치되는 복수의 화소들을 포함할 수 있다.
게이트 드라이버(310)는 복수의 게이트 라인들(GL1~GLn)을 통해 디스플레이 패널(400)에 포함되는 상기 복수의 화소들과 연결될 수 있다.
소스 드라이버(320)는 데이터 라인들(DL1~DLm)을 통해 디스플레이 패널(400)에 포함되는 상기 복수의 화소들과 연결될 수 있다.
여기서, n 및 m은 임의의 양의 정수를 나타낸다.
컨트롤러(330)는 게이트 드라이버(310) 및 소스 드라이버(320)의 동작을 제어함으로써 이미지를 디스플레이 패널(400)에 표시할 수 있다.
컨트롤러(330)는 어플리케이션 프로세서(100)로부터 모드 신호(MD)를 수신하고, 모드 신호(MD)에 기초하여 동작 모드를 결정할 수 있다.
상기 정상 모드에서, 컨트롤러(330)는 어플리케이션 프로세서(100)로부터 입력 데이터(IDATA), 수평 동기 신호(HSYNC), 수직 동기 신호(VSYNC), 및 메인 클럭 신호(MCLK)를 수신할 수 있다. 컨트롤러(330)는 수평 동기 신호(HSYNC), 수직 동기 신호(VSYNC) 및 메인 클럭 신호(MCLK)에 기초하여 게이트 제어 신호(GCS) 및 소스 제어 신호(SCS)를 생성할 수 있다. 또한, 컨트롤러(330)는 입력 데이터(IDATA)를 프레임 단위로 구분하여 영상 데이터(RGB)를 생성할 수 있다.
일 실시예에 있어서, 영상 데이터(RGB)는 디스플레이 패널(400)에 포함되는 적색 화소들에 대응되는 적색 영상 데이터, 디스플레이 패널(400)에 포함되는 녹색 화소들에 대응되는 녹색 영상 데이터, 및 디스플레이 패널(400)에 포함되는 청색 화소들에 대응되는 청색 영상 데이터를 포함할 수 있다.
상기 대기 모드에서, 어플리케이션 프로세서(100)는 휴지 상태가 되므로, 컨트롤러(330)는 어플리케이션 프로세서(100)로부터 입력 데이터(IDATA), 수평 동기 신호(HSYNC), 수직 동기 신호(VSYNC), 및 메인 클럭 신호(MCLK)를 수신하지 않을 수 있다. 컨트롤러(330)는 내부적으로 생성되는 내부 클럭 신호에 기초하여 게이트 제어 신호(GCS) 및 소스 제어 신호(SCS)를 생성할 수 있다. 또한, 컨트롤러(330)는 시간에 따른 시침의 종점 좌표들 및 분침의 종점 좌표들에 상응하는 상기 시계 바늘의 종점 좌표들을 미리 저장하는 레지스터(331)를 포함할 수 있다. 컨트롤러(330)는 레지스터(331)에 저장된 상기 시계 바늘의 종점 좌표들 및 상기 내부 클럭 신호에 기초하여 현재 시각을 나타내는 아날로그 시계 형상에 상응하는 영상 데이터(RGB)를 생성할 수 있다.
컨트롤러(330)는 게이트 제어 신호(GCS)를 게이트 드라이버(310)에 제공하고, 소스 제어 신호(SCS) 및 영상 데이터(RGB)를 소스 드라이버(320)에 제공할 수 있다.
게이트 드라이버(310)는 게이트 제어 신호(GCS)에 기초하여 복수의 게이트 라인들(GL1~GLn)을 순차적으로 선택할 수 있다.
소스 드라이버(320)는 소스 제어 신호(SCS)에 기초하여 영상 데이터(RGB)를 처리하여 복수의 구동 전압들을 생성하고, 상기 복수의 구동 전압들을 복수의 데이터 라인들(DL1~DLm)을 통해 디스플레이 패널(400)에 제공함으로써, 영상 데이터(RGB)에 상응하는 이미지를 디스플레이 패널(400)에 표시할 수 있다.
예를 들어, 소스 드라이버(320)는 상기 적색 영상 데이터에 상응하는 적색 구동 전압, 상기 녹색 영상 데이터에 상응하는 녹색 구동 전압, 및 상기 청색 영상 데이터에 상응하는 청색 구동 전압을 생성하고, 복수의 데이터 라인들(DL1~DLm)을 통해 상기 적색 구동 전압, 상기 녹색 구동 전압, 및 상기 청색 구동 전압을 각각 디스플레이 패널(400)에 포함되는 상기 적색 화소들, 상기 녹색 화소들, 및 상기 청색 화소들에 제공함으로써, 영상 데이터(RGB)에 상응하는 이미지를 디스플레이 패널(400)에 표시할 수 있다.
도 5는 도 4의 디스플레이 장치에 포함되는 컨트롤러의 일 예를 나타내는 블록도이다.
도 5를 참조하면, 컨트롤러(330a)는 레지스터(331), 내부 클럭 생성기(ICLK_G)(332) 및 제어 회로(333a)를 포함할 수 있다.
레지스터(331)는 상기 시계 바늘의 종점 좌표들 및 상기 아날로그 시계 형상의 중심점에 상응하는 기준 좌표(RC)를 미리 저장할 수 있다.
도 6은 도 5의 컨트롤러에 포함되는 레지스터의 일 예를 나타내는 도면이고, 도 7은 도 6의 레지스터에 저장되는 포함되는 시침 좌표들, 분침 좌표들 및 기준 좌표를 설명하기 위한 도면이다.
도 6 및 7을 참조하면, 레지스터(331)는 제1 레지스터(331a), 제2 레지스터(331b), 및 제3 레지스터(331c)를 포함할 수 있다.
제1 레지스터(331a)는 미리 정해진 제1 시간 간격 마다 디스플레이 패널(400) 상에서의 시침의 종점의 위치를 나타내는 시침 좌표들(HHC[1], HHC[2], , HHC[s])을 순차적으로 저장할 수 있다. 여기서, s는 양의 정수를 나타낸다.
도 7에 도시된 바와 같이, 시침 좌표들(HHC[1], HHC[2], , HHC[s])은 상기 아날로그 시계 형상의 중심점에 상응하는 기준 좌표(RC)를 중심으로 제1 반지름을 갖는 시침 경로(HPATH) 상에 존재할 수 있다.
예를 들어, 제1 레지스터(331a)가 12분 간격마다 시침의 종점의 위치를 나타내는 시침 좌표들(HHC[1], HHC[2], , HHC[s])을 순차적으로 저장하는 경우, 도 7에 도시된 바와 같이, 제1 레지스터(331a)는 시침 경로(HPATH) 상에 존재하는 60개의 시침 좌표들(HHC[1], HHC[2], , HHC[60])을 순차적으로 저장할 수 있다.
그러나, 본 발명은 이에 한정되지 않으며, 제1 레지스터(331a)는 임의의 시간 간격 마다 시침의 종점의 위치를 나타내는 시침 좌표들(HHC[1], HHC[2], , HHC[s])을 순차적으로 저장할 수 있다.
제2 레지스터(331b)는 미리 정해진 제2 시간 간격 마다 디스플레이 패널(400) 상에서의 분침의 종점의 위치를 나타내는 분침 좌표들(MHC[1], MHC[2], , MHC[t])을 순차적으로 저장할 수 있다. 여기서, t는 양의 정수를 나타낸다.
도 7에 도시된 바와 같이, 분침 좌표들(MHC[1], MHC[2], , MHC[t])은 상기 아날로그 시계 형상의 중심점에 상응하는 기준 좌표(RC)를 중심으로 제2 반지름을 갖는 분침 경로(MPATH) 상에 존재할 수 있다.
예를 들어, 제2 레지스터(331b)가 1분 간격마다 분침의 종점의 위치를 나타내는 분침 좌표들(MHC[1], MHC[2], , MHC[t])을 순차적으로 저장하는 경우, 도 7에 도시된 바와 같이, 제2 레지스터(331b)는 분침 경로(MPATH) 상에 존재하는 60개의 분침 좌표들(MHC[1], MHC[2], , MHC[60])을 순차적으로 저장할 수 있다.
그러나, 본 발명은 이에 한정되지 않으며, 제2 레지스터(331b)는 임의의 시간 간격 마다 분침의 종점의 위치를 나타내는 분침 좌표들(MHC[1], MHC[2], , MHC[t])을 순차적으로 저장할 수 있다.
이하, 설명의 편의를 위하여 제2 레지스터(331b)는 매 분 마다 분침의 종점의 위치를 나타내는 분침 좌표들(MHC[1], MHC[2], , MHC[60])을 순차적으로 저장하는 것으로 설명한다.
한편, 제3 레지스터(331c)는 상기 아날로그 시계 형상의 중심점에 상응하는 기준 좌표(RC)를 저장할 수 있다.
다시 도 5를 참조하면, 제어 회로(333a)는 어플리케이션 프로세서(100)로부터 모드 신호(MD)를 수신하고, 모드 신호(MD)에 기초하여 동작 모드를 결정할 수 있다.
상기 정상 모드에서, 제어 회로(333a)는 비활성화된 인에이블 신호(EN)를 내부 클럭 생성기(332)에 제공할 수 있다. 내부 클럭 생성기(332)는 비활성화된 인에이블 신호(EN)에 응답하여 턴오프될 수 있다.
한편, 상기 정상 모드에서, 제어 회로(333a)는 어플리케이션 프로세서(100)로부터 입력 데이터(IDATA), 수평 동기 신호(HSYNC), 수직 동기 신호(VSYNC), 및 메인 클럭 신호(MCLK)를 수신할 수 있다. 제어 회로(333a)는 수평 동기 신호(HSYNC), 수직 동기 신호(VSYNC) 및 메인 클럭 신호(MCLK)에 기초하여 게이트 제어 신호(GCS) 및 소스 제어 신호(SCS)를 생성할 수 있다. 또한, 제어 회로(333a)는 입력 데이터(IDATA)를 프레임 단위로 구분하여 영상 데이터(RGB)를 생성할 수 있다. 제어 회로(333a)는 게이트 제어 신호(GCS)를 게이트 드라이버(310)에 제공하고, 소스 제어 신호(SCS) 및 영상 데이터(RGB)를 소스 드라이버(320)에 제공할 수 있다.
상기 대기 모드에서, 제어 회로(333a)는 활성화된 인에이블 신호(EN)를 내부 클럭 생성기(332)에 제공할 수 있다. 내부 클럭 생성기(332)는 활성화된 인에이블 신호(EN)에 응답하여 턴온되어 내부 클럭 신호(ICLK)를 생성할 수 있다.
한편, 상기 대기 모드에서, 제어 회로(333a)는 내부 클럭 신호(ICLK)에 기초하여 게이트 제어 신호(GCS) 및 소스 제어 신호(SCS)를 생성할 수 있다.
또한, 제어 회로(333a)는 내부 클럭 신호(ICLK)에 기초하여 현재 시각을 결정할 수 있다. 예를 들어, 제어 회로(333a)는 상기 대기 모드로 진입 시에 어플리케이션 프로세서(100)로부터 현재 시각을 수신하고, 상기 대기 모드 진입 이후에 내부 클럭 신호(ICLK)를 카운트하여 시간의 흐름에 따른 현재 시각을 결정할 수 있다.
이후, 제어 회로(333a)는 제1 레지스터(331a)에 저장된 시침 좌표들(HHC[1], HHC[2], , HHC[s]) 중에서 상기 현재 시각에 상응하는 현재 시침 좌표(CHHC)를 결정하고, 제2 레지스터(331b)에 저장된 분침 좌표들(MHC[1], MHC[2], , MHC[60]) 중에서 상기 현재 시각에 상응하는 현재 분침 좌표(CMHC)를 결정할 수 있다.
예를 들어, 제어 회로(333a)는 상기 제1 시간 간격 마다 제1 레지스터(331a)에 저장된 시침 좌표들(HHC[1], HHC[2], , HHC[s])을 순환하여 선택하여 현재 시침 좌표(CHHC)로서 결정하고, 상기 현재 시각의 분(minute)이 변경될 때마다 제2 레지스터(331b)에 저장된 분침 좌표들(MHC[1], MHC[2], , MHC[60])을 순환하여 선택하여 현재 분침 좌표(CMHC)로서 결정할 수 있다.
제어 회로(333a)는 제3 레지스터(331c)에 저장된 기준 좌표(RC)와 현재 시침 좌표(CHHC)를 연결하는 현재 시침 직선(CHHL) 및 기준 좌표(RC)와 현재 분침 좌표(CMHC)를 연결하는 현재 분침 직선(CMHL)을 포함하는 상기 아날로그 시계 형상의 영상 데이터(RGB)를 생성할 수 있다.
제어 회로(333a)는 게이트 제어 신호(GCS)를 게이트 드라이버(310)에 제공하고, 소스 제어 신호(SCS) 및 영상 데이터(RGB)를 소스 드라이버(320)에 제공할 수 있다.
도 1 내지 7을 참조하여 상술한 바와 같이, 본 발명의 실시예들에 따른 모바일 장치(10)에 있어서, 상기 대기 모드에서 어플리케이션 프로세서(100)는 휴지 상태로 진입하고, 디스플레이 장치(200)가 내부적으로 미리 저장된 시침 좌표들(HHC[1], HHC[2], , HHC[s]) 및 분침 좌표들(MHC[1], MHC[2], , MHC[60])에 기초하여 현재 시각에 상응하는 현재 시침 좌표(CHHC) 및 현재 분침 좌표(CMHC)를 각각 결정하고, 기준 좌표(RC)와 현재 시침 좌표(CHHC)를 연결하는 현재 시침 직선(CHHL) 및 기준 좌표(RC)와 현재 분침 좌표(CMHC)를 연결하는 현재 분침 직선(CMHL)을 포함하는 상기 아날로그 시계 형상의 이미지를 생성하여 디스플레이 패널(400)에 표시할 수 있다. 따라서 본 발명의 실시예들에 따른 모바일 장치(10)는 상기 대기 모드에서의 소비 전력을 효과적으로 감소시킬 수 있다.
도 8은 도 4의 디스플레이 장치에 포함되는 컨트롤러의 다른 예를 나타내는 블록도이다.
도 8을 참조하면, 컨트롤러(330b)는 레지스터(331), 내부 클럭 생성기(ICLK_G)(332) 및 제어 회로(333b)를 포함할 수 있다.
도 8의 컨트롤러(330b)에 포함되는 레지스터(331) 및 내부 클럭 생성기(332)는 도 5의 컨트롤러(330a)에 포함되는 레지스터(331) 및 내부 클럭 생성기(332)와 동일할 수 있다. 따라서 레지스터(331) 및 내부 클럭 생성기(332)에 대한 중복되는 설명은 생략한다.
제어 회로(333b)는 어플리케이션 프로세서(100)로부터 모드 신호(MD)를 수신하고, 모드 신호(MD)에 기초하여 동작 모드를 결정할 수 있다.
상기 정상 모드에서, 제어 회로(333b)는 비활성화된 인에이블 신호(EN)를 내부 클럭 생성기(332)에 제공할 수 있다. 내부 클럭 생성기(332)는 비활성화된 인에이블 신호(EN)에 응답하여 턴오프될 수 있다.
한편, 상기 정상 모드에서, 제어 회로(333b)는 어플리케이션 프로세서(100)로부터 입력 데이터(IDATA), 수평 동기 신호(HSYNC), 수직 동기 신호(VSYNC), 및 메인 클럭 신호(MCLK)를 수신할 수 있다. 제어 회로(333b)는 수평 동기 신호(HSYNC), 수직 동기 신호(VSYNC) 및 메인 클럭 신호(MCLK)에 기초하여 게이트 제어 신호(GCS) 및 소스 제어 신호(SCS)를 생성할 수 있다. 또한, 제어 회로(333b)는 입력 데이터(IDATA)를 프레임 단위로 구분하여 영상 데이터(RGB)를 생성할 수 있다. 제어 회로(333b)는 게이트 제어 신호(GCS)를 게이트 드라이버(310)에 제공하고, 소스 제어 신호(SCS) 및 영상 데이터(RGB)를 소스 드라이버(320)에 제공할 수 있다.
상기 대기 모드에서, 제어 회로(333b)는 활성화된 인에이블 신호(EN)를 내부 클럭 생성기(332)에 제공할 수 있다. 내부 클럭 생성기(332)는 활성화된 인에이블 신호(EN)에 응답하여 턴온되어 내부 클럭 신호(ICLK)를 생성할 수 있다.
한편, 상기 대기 모드에서, 제어 회로(333b)는 내부 클럭 신호(ICLK)에 기초하여 게이트 제어 신호(GCS) 및 소스 제어 신호(SCS)를 생성할 수 있다.
또한, 제어 회로(333b)는 내부 클럭 신호(ICLK)에 기초하여 현재 시각을 결정할 수 있다. 예를 들어, 제어 회로(333b)는 상기 대기 모드로 진입 시에 어플리케이션 프로세서(100)로부터 현재 시각을 수신하고, 상기 대기 모드 진입 이후에 내부 클럭 신호(ICLK)를 카운트하여 시간의 흐름에 따른 현재 시각을 결정할 수 있다.
이후, 제어 회로(333b)는 제1 레지스터(333b)에 저장된 시침 좌표들(HHC[1], HHC[2], , HHC[s]) 중에서 상기 현재 시각에 상응하는 현재 시침 좌표(CHHC)를 결정하고, 제2 레지스터(333b)에 저장된 분침 좌표들(MHC[1], MHC[2], , MHC[60]) 중에서 상기 현재 시각에 상응하는 현재 분침 좌표(CMHC)를 결정할 수 있다.
예를 들어, 제어 회로(333b)는 상기 제1 시간 간격 마다 제1 레지스터(331a)에 저장된 시침 좌표들(HHC[1], HHC[2], , HHC[s])을 순환하여 선택하여 현재 시침 좌표(CHHC)로서 결정하고, 상기 현재 시각의 분(minute)이 변경될 때마다 제2 레지스터(331b)에 저장된 분침 좌표들(MHC[1], MHC[2], , MHC[60])을 순환하여 선택하여 현재 분침 좌표(CMHC)로서 결정할 수 있다.
또한, 제어 회로(333b)는 상기 현재 시각의 분(minute)이 변경되는 시점으로부터 제1 시간 이전에 상응하는 시점 사이의 오버랩 구간(overlap period) 동안 제2 레지스터(333b)에 저장된 분침 좌표들(MHC[1], MHC[2], , MHC[60]) 중에서 상기 현재 시각의 다음 분(next minute)에 상응하는 다음 분침 좌표(NMHC)를 결정할 수 있다.
일 실시예에 있어서, 상기 오버랩 구간의 길이는 미리 결정된 고정값을 가질 수 있다. 예를 들어, 상기 오버랩 구간의 길이는 1초에 상응할 수 있다. 이 경우, 상기 오버랩 구간은 매 분 59초부터 매 분 00초 사이의 1초에 상응하는 시간 구간일 수 있다. 예를 들어, 현재 시각이 3시 00분 59초인 경우, 도 6 및 7을 참조하면, 현재 시침 좌표(CHHC)는 HHC[15]에 상응하고, 현재 분침 좌표(CMHC)는 MHC[60]에 상응하고, 다음 분침 좌표(NMHC)는 MHC[1]에 상응할 수 있다.
다른 실시예에 있어서, 제어 회로(333b)는 오버랩 제어 신호(OLCS)에 기초하여 상기 오버랩 구간의 길이를 가변할 수 있다. 오버랩 제어 신호(OLCS)는 어플리케이션 프로세서(100)로부터 제공될 수 있다.
이후, 제어 회로(333b)는 상기 현재 시각이 상기 오버랩 구간에 포함되지 않는 경우, 제3 레지스터(331c)에 저장된 기준 좌표(RC)와 현재 시침 좌표(CHHC)를 연결하는 현재 시침 직선(CHHL) 및 기준 좌표(RC)와 현재 분침 좌표(CMHC)를 연결하는 현재 분침 직선(CMHL)을 포함하는 상기 아날로그 시계 형상의 영상 데이터(RGB)를 생성할 수 있다. 이 때, 영상 데이터(RGB)에 포함되는 현재 시침 직선(CHHL) 및 현재 분침 직선(CMHL)은 제1 계조 레벨을 가질 수 있다.
반면에, 제어 회로(333b)는 상기 현재 시각이 상기 오버랩 구간에 포함되는 경우, 제3 레지스터(331c)에 저장된 기준 좌표(RC)와 현재 시침 좌표(CHHC)를 연결하는 현재 시침 직선(CHHL), 기준 좌표(RC)와 현재 분침 좌표(CMHC)를 연결하는 현재 분침 직선(CMHL), 및 기준 좌표(RC)와 다음 분침 좌표(NMHC)를 연결하는 다음 분침 직선(NMHL)을 포함하는 상기 아날로그 시계 형상의 영상 데이터(RGB)를 생성할 수 있다. 이 경우, 영상 데이터(RGB)에 포함되는 현재 시침 직선(CHHL) 및 현재 분침 직선(CMHL)은 상기 제1 계조 레벨을 갖고, 영상 데이터(RGB)에 포함되는 다음 분침 직선(NMHL)은 상기 제1 계조 레벨 보다 낮은 제2 계조 레벨을 가질 수 있다.
제어 회로(333b)는 게이트 제어 신호(GCS)를 게이트 드라이버(310)에 제공하고, 소스 제어 신호(SCS) 및 영상 데이터(RGB)를 소스 드라이버(320)에 제공할 수 있다.
따라서, 상기 대기 모드에서, 소스 드라이버(310)는 제어 회로(333b)로부터 제공되는 영상 데이터(RGB)에 기초하여 현재 시침 직선(CHHL) 및 현재 분침 직선(CMHL)은 디스플레이 패널(400)에 제1 밝기(brightness)로 표시하고, 다음 분침 직선(NMHL)은 디스플레이 패널(400)에 상기 제1 밝기 보다 낮은 제2 밝기로 표시할 수 있다. 상기 제1 밝기는 상기 제1 계조 레벨에 상응하고, 상기 제2 밝기는 상기 제2 계조 레벨에 상응할 수 있다.
도 9 및 10은 도 1의 모바일 장치가 도 8의 컨트롤러를 포함하는 경우에 도 1의 모바일 장치의 동작을 설명하기 위한 도면들이다.
도 9는 상기 오버랩 구간의 길이가 1초이고 상기 현재 시각이 3시 00분 59초인 경우에, 상기 대기 모드에서 디스플레이 패널(400)에 표시되는 이미지를 나타내고, 도 10은 상기 오버랩 구간의 길이가 1초이고 상기 현재 시각이 3시 01분 00초 이후인 경우에, 상기 대기 모드에서 디스플레이 패널(400)에 표시되는 이미지를 나타낸다.
도 8을 참조하여 상술한 바와 같이, 상기 오버랩 구간의 길이가 1초인 경우, 상기 오버랩 구간은 매 분 59초부터 매 분 00초 사이의 1초에 상응하는 시간 구간일 수 있다.
따라서 상기 현재 시각이 3시 00분 59초인 경우에, 상기 현재 시각은 상기 오버랩 구간에 포함되므로, 도 9에 도시된 바와 같이, 현재 시침 직선(CHHL) 및 현재 분침 직선(CMHL)은 디스플레이 패널(400)에 제1 밝기(brightness)로 표시되고, 다음 분침 직선(NMHL)은 디스플레이 패널(400)에 상기 제1 밝기 보다 낮은 제2 밝기로 표시될 수 있다.
이에 반해, 상기 현재 시각이 3시 01분 00초 이후인 경우에, 상기 현재 시각은 상기 오버랩 구간에 포함되지 않으므로, 도 10에 도시된 바와 같이, 현재 시침 직선(CHHL) 및 현재 분침 직선(CMHL)은 디스플레이 패널(400)에 제1 밝기(brightness)로 표시되고, 다음 분침 직선(NMHL)은 디스플레이 패널(400)에 표시되지 않을 수 있다.
도 1 내지 10을 참조하여 상술한 바와 같이, 본 발명의 실시예들에 따른 모바일 장치(10)에 있어서, 상기 대기 모드에서 어플리케이션 프로세서(100)는 휴지 상태로 진입하고, 디스플레이 장치(200)가 내부적으로 미리 저장된 시침 좌표들(HHC[1], HHC[2], , HHC[s]) 및 분침 좌표들(MHC[1], MHC[2], , MHC[60])에 기초하여 현재 시각에 상응하는 현재 시침 좌표(CHHC) 및 현재 분침 좌표(CMHC)를 각각 결정하고, 기준 좌표(RC)와 현재 시침 좌표(CHHC)를 연결하는 현재 시침 직선(CHHL) 및 기준 좌표(RC)와 현재 분침 좌표(CMHC)를 연결하는 현재 분침 직선(CMHL)을 포함하는 상기 아날로그 시계 형상의 이미지를 생성하여 디스플레이 패널(400)에 표시할 수 있다. 따라서 본 발명의 실시예들에 따른 모바일 장치(10)는 상기 대기 모드에서의 소비 전력을 효과적으로 감소시킬 수 있다.
또한, 상기 대기 모드에서, 디스플레이 장치(200)는 상기 현재 시각의 분(minute)이 변경되는 시점으로부터 상기 제1 시간 이전에 상응하는 시점 사이에 상응하는 상기 오버랩 구간 동안, 현재 시침 직선(CHHL) 및 현재 분침 직선(CMHL)은 디스플레이 패널(400)에 제1 밝기(brightness)로 표시하고, 다음 분침 직선(NMHL)은 디스플레이 패널(400)에 상기 제1 밝기 보다 낮은 상기 제2 밝기로 미리 표시할 수 있다. 이후 상기 오버랩 구간이 종료되어 상기 현재 시각의 분(minute)이 변경되는 경우, 다음 분침 직선(NMHL)의 밝기는 상기 제2 밝기에서 상기 제2 밝기로 변경되면서 현재 분침 직선(CMHL)으로서 표시될 수 있다. 이와 같이, 디스플레이 장치(200)는 다음 분침 직선(NMHL)을 미리 낮은 밝기로 표시(pre-driving)하고, 시각이 변경되는 시점에 정상 밝기로 표시함으로써 색번짐(color bleed)을 효과적으로 감소시킬 수 있다.
도 11은 본 발명의 일 실시예에 따른 디스플레이 장치의 동작 방법을 나타내는 순서도이다.
도 11에 도시된 디스플레이 장치의 동작 방법은 도 1의 모바일 장치(10)에 포함되는 디스플레이 장치(200)를 통해 수행될 수 있다.
이하, 도 1 내지 11을 참조하여 디스플레이 장치(200)의 동작 방법에 대해 설명한다.
도 11을 참조하면, 디스플레이 장치(200)에 포함되는 컨트롤러(330)는 어플리케이션 프로세서(100)로부터 제공되는 모드 신호(MD)에 기초하여 동작 모드를 판단한다(단계 S100). 컨트롤러(330)는 모드 신호(MD)가 상기 제1 논리 레벨인 경우 상기 정상 모드로 동작하고, 모드 신호(MD)가 상기 제2 논리 레벨인 경우 상기 대기 모드로 동작할 수 있다.
상기 동작 모드가 상기 정상 모드인 경우, 컨트롤러(330)는 어플리케이션 프로세서(100)로부터 제공되는 입력 데이터(IDATA)에 상응하는 이미지를 디스플레이 패널(400)에 표시한다(단계 S200).
상기 동작 모드가 상기 대기 모드인 경우, 컨트롤러(330)는 레지스터(331)에 미리 저장된 상기 시계 바늘의 종점(end point) 좌표들에 기초하여 현재 시각을 나타내는 아날로그 시계 형상의 이미지를 디스플레이 패널(400)에 표시한다(단계 S300). 상술한 바와 같이, 상기 시계 바늘의 종점(end point) 좌표들은 시침 좌표들(HHC[1], HHC[2], , HHC[s]) 및 분침 좌표들(MHC[1], MHC[2], , MHC[60])을 포함할 수 있다.
도 12는 도 11에 도시된 대기 모드에서의 동작의 일 예를 나타내는 순서도이다.
도 12를 참조하면, 상기 대기 모드에서, 컨트롤러(330)는 내부 클럭 생성기(332)로부터 생성되는 내부 클럭 신호(ICLK)에 기초하여 상기 현재 시각을 결정할 수 있다(단계 S310).
컨트롤러(330)는 제1 레지스터(331a)에 저장된 시침 좌표들(HHC[1], HHC[2], , HHC[s]) 중에서 상기 현재 시각에 상응하는 현재 시침 좌표(CHHC)를 결정하고, 제2 레지스터(331b)에 저장된 분침 좌표들(MHC[1], MHC[2], , MHC[60]) 중에서 상기 현재 시각에 상응하는 현재 분침 좌표(CMHC)를 결정할 수 있다(단계 S320).
이후, 컨트롤러(330)는 제3 레지스터(331c)에 저장된 기준 좌표(RC)와 현재 시침 좌표(CHHC)를 연결하는 현재 시침 직선(CHHL) 및 기준 좌표(RC)와 현재 분침 좌표(CMHC)를 연결하는 현재 분침 직선(CMHL)을 포함하는 상기 아날로그 시계 형상의 영상 데이터(RGB)를 생성할 수 있다(단계 S360).
컨트롤러(330)는 영상 데이터(RGB)를 소스 드라이버(320)에 제공하고, 소스 드라이버(320)는 영상 데이터(RGB)에 상응하는 상기 아날로그 시계 형상의 이미지를 디스플레이 패널(400)에 표시할 수 있다(단계 S370).
도 13은 도 11에 도시된 대기 모드에서의 동작의 다른 예를 나타내는 순서도이다.
도 13을 참조하면, 상기 대기 모드에서, 컨트롤러(330)는 내부 클럭 생성기(332)로부터 생성되는 내부 클럭 신호(ICLK)에 기초하여 상기 현재 시각을 결정할 수 있다(단계 S310).
컨트롤러(330)는 제1 레지스터(331a)에 저장된 시침 좌표들(HHC[1], HHC[2], , HHC[s]) 중에서 상기 현재 시각에 상응하는 현재 시침 좌표(CHHC)를 결정하고, 제2 레지스터(331b)에 저장된 분침 좌표들(MHC[1], MHC[2], , MHC[60]) 중에서 상기 현재 시각에 상응하는 현재 분침 좌표(CMHC)를 결정할 수 있다(단계 S320).
또한, 컨트롤러(330)는 상기 현재 시각의 분(minute)이 변경되는 시점으로부터 제1 시간 이전에 상응하는 시점 사이에 상응하는 상기 오버랩 구간에 상기 현재 시각이 포함되는지 여부를 판단할 수 있다(단계 S330).
상기 현재 시각이 상기 오버랩 구간에 포함되지 않는 경우(단계 S330; 아니오), 컨트롤러(330)는 제3 레지스터(331c)에 저장된 기준 좌표(RC)와 현재 시침 좌표(CHHC)를 연결하는 현재 시침 직선(CHHL) 및 기준 좌표(RC)와 현재 분침 좌표(CMHC)를 연결하는 현재 분침 직선(CMHL)을 포함하는 상기 아날로그 시계 형상의 영상 데이터(RGB)를 생성할 수 있다(단계 S360). 이 때, 영상 데이터(RGB)에 포함되는 현재 시침 직선(CHHL) 및 현재 분침 직선(CMHL)은 제1 계조 레벨을 가질 수 있다.
컨트롤러(330)는 영상 데이터(RGB)를 소스 드라이버(320)에 제공하고, 소스 드라이버(320)는 영상 데이터(RGB)에 상응하는 상기 아날로그 시계 형상의 이미지를 디스플레이 패널(400)에 표시할 수 있다(단계 S370). 따라서 현재 시침 직선(CHHL) 및 현재 분침 직선(CMHL)은 디스플레이 패널(400)에 상기 제1 계조 레벨에 상응하는 제1 밝기로 표시될 수 있다.
한편, 상기 현재 시각이 상기 오버랩 구간에 포함되는 경우(단계 S330; 예), 컨트롤러(330)는 제2 레지스터(333b)에 저장된 분침 좌표들(MHC[1], MHC[2], , MHC[60]) 중에서 상기 현재 시각의 다음 분(next minute)에 상응하는 다음 분침 좌표(NMHC)를 결정할 수 있다(단계 S340).
이후, 컨트롤러(330)는 제3 레지스터(331c)에 저장된 기준 좌표(RC)와 현재 시침 좌표(CHHC)를 연결하는 현재 시침 직선(CHHL), 기준 좌표(RC)와 현재 분침 좌표(CMHC)를 연결하는 현재 분침 직선(CMHL), 및 기준 좌표(RC)와 다음 분침 좌표(NMHC)를 연결하는 다음 분침 직선(NMHL)을 포함하는 상기 아날로그 시계 형상의 영상 데이터(RGB)를 생성할 수 있다(단계 S350). 이 때, 영상 데이터(RGB)에 포함되는 현재 시침 직선(CHHL) 및 현재 분침 직선(CMHL)은 상기 제1 계조 레벨을 갖고, 영상 데이터(RGB)에 포함되는 다음 분침 직선(NMHL)은 상기 제1 계조 레벨 보다 낮은 상기 제2 계조 레벨을 가질 수 있다.
컨트롤러(330)는 영상 데이터(RGB)를 소스 드라이버(320)에 제공하고, 소스 드라이버(320)는 영상 데이터(RGB)에 상응하는 상기 아날로그 시계 형상의 이미지를 디스플레이 패널(400)에 표시할 수 있다(단계 S370). 따라서 현재 시침 직선(CHHL) 및 현재 분침 직선(CMHL)은 디스플레이 패널(400)에 상기 제1 계조 레벨에 상응하는 상기 제1 밝기로 표시되고, 다음 분침 직선(NMHL)은 디스플레이 패널(400)에 상기 제1 밝기 보다 낮은 상기 제2 밝기로 표시될 수 있다.
디스플레이 장치(200)의 구성 및 동작에 대해서는 도 1 내지 10을 참조하여 상세히 설명하였으므로, 여기서는 도 11 내지 13에 도시된 각 단계에 대한 상세한 설명은 생략한다.
도 14는 도 1에 도시된 모바일 장치의 일 예를 나타내는 블록도이다.
도 14를 참조하면, 모바일 장치(10)는 어플리케이션 프로세서(AP)(100), 통신(Connectivity)부(500), 사용자 인터페이스(600), 비휘발성 메모리 장치(NVM)(700), 휘발성 메모리 장치(VM)(800) 및 디스플레이 장치(200)를 포함한다.
비휘발성 메모리 장치(700)는 모바일 장치(10)를 부팅하기 위한 부트 이미지를 저장할 수 있다. 또한, 비휘발성 메모리 장치(700)는 멀티미디어 데이터를 저장할 수 있다. 예를 들어, 비휘발성 메모리 장치(700)는 EEPROM(Electrically Erasable Programmable Read-Only Memory), 플래시 메모리(Flash Memory), PRAM(Phase Change Random Access Memory), RRAM(Resistance Random Access Memory), NFGM(Nano Floating Gate Memory), PoRAM(Polymer Random Access Memory), MRAM(Magnetic Random Access Memory), FRAM(Ferroelectric Random Access Memory) 또는 이와 유사한 메모리로 구현될 수 있다.
어플리케이션 프로세서(100)는 정상 모드에서 인터넷 브라우저, 게임, 동영상 등을 제공하는 어플리케이션들을 실행할 수 있다. 또한, 어플리케이션 프로세서(100)는 상기 정상 모드에서 비휘발성 메모리 장치(700)에 저장되는 상기 멀티미디어 데이터를 독출하고, 상기 멀티미디어 데이터에 상응하는 입력 데이터를 생성하여 디스플레이 장치(700)에 제공할 수 있다. 한편, 대기 모드에서 어플리케이션 프로세서(100)는 유지 상태로 진입할 수 있다. 실시예에 따라, 어플리케이션 프로세서(100)는 하나의 프로세서 코어(Single Core)를 포함하거나, 복수의 프로세서 코어들(Multi-Core)을 포함할 수 있다. 예를 들어, 어플리케이션 프로세서(100)는 듀얼 코어(Dual-Core), 쿼드 코어(Quad-Core), 헥사 코어(Hexa-Core) 등의 멀티 코어(Multi-Core)를 포함할 수 있다. 또한, 실시예에 따라, 어플리케이션 프로세서(100)는 내부 또는 외부에 위치한 캐시 메모리(Cache Memory)를 더 포함할 수 있다.
통신부(500)는 외부 장치와 무선 통신 또는 유선 통신을 수행할 수 있다. 예를 들어, 통신부(500)는 이더넷(Ethernet) 통신, 근거리 자기장 통신(Near Field Communication; NFC), 무선 식별(Radio Frequency Identification; RFID) 통신, 이동 통신(Mobile Telecommunication), 메모리 카드 통신, 범용 직렬 버스(Universal Serial Bus; USB) 통신 등을 수행할 수 있다. 예를 들어, 통신부(500)는 베이스밴드 칩 셋(Baseband Chipset)을 포함할 수 있고, GSM, GPRS, WCDMA, HSxPA 등의 통신을 지원할 수 있다.
휘발성 메모리 장치(800)는 어플리케이션 프로세서(100)에 의해 처리되는 데이터를 저장하거나, 동작 메모리(Working Memory)로서 작동할 수 있다.
사용자 인터페이스(600)는 키패드, 터치 스크린과 같은 하나 이상의 입력 장치, 및/또는 스피커와 같은 하나 이상의 출력 장치를 포함할 수 있다.
디스플레이 장치(200)는 상기 정상 모드에서 어플리케이션 프로세서(100)로부터 제공되는 상기 입력 데이터를 표시할 수 있다. 한편, 디스플레이 장치(200)는 상기 대기 모드에서 자체적으로 현재 시각을 나타내는 아날로그 시계 형상의 이미지를 생성하여 표시할 수 있다. 디스플레이 장치(200)는 도 1에 도시된 디스플레이 장치(200)로 구현될 수 있다. 도 1의 디스플레이 장치(200)의 구성 및 동작에 대해서는 도 1 내지 13을 참조하여 상세히 설명하였으므로, 여기서는 디스플레이 장치(200)에 대한 상세한 설명은 생략한다.
또한, 실시예에 따라, 모바일 장치(10)는 이미지 프로세서를 더 포함할 수 있고, 메모리 카드(Memory Card) 등과 같은 저장 장치를 더 포함할 수 있다.
모바일 장치(10) 또는 모바일 장치(10)의 구성 요소들은 다양한 형태들의 패키지를 이용하여 실장될 수 있는데, 예를 들어, PoP(Package on Package), BGAs(Ball grid arrays), CSPs(Chip scale packages), PLCC(Plastic Leaded Chip Carrier), PDIP(Plastic Dual In-Line Package), Die in Waffle Pack, Die in Wafer Form, COB(Chip On Board), CERDIP(Ceramic Dual In-Line Package), MQFP(Plastic Metric Quad Flat Pack), TQFP(Thin Quad Flat-Pack), SOIC(Small Outline Integrated Circuit), SSOP(Shrink Small Outline Package), TSOP(Thin Small Outline Package), TQFP(Thin Quad Flat-Pack), SIP(System In Package), MCP(Multi Chip Package), WFP(Wafer-level Fabricated Package), WSP(Wafer-Level Processed Stack Package) 등과 같은 패키지들을 이용하여 실장될 수 있다.
본 발명은 근거리 디스플레이 장치를 구비하는 임의의 모바일 장치에 유용하게 이용될 수 있다. 예를 들어, 본 발명은 스마트 워치(smart watch), 손목 밴드형(wrist band type) 전자 기기, 목걸이형(necklace type) 전자 기기 등과 같은 임의의 웨어러블 전자 기기 등에 적용될 수 있다.
상술한 바와 같이, 본 발명의 바람직한 실시예를 참조하여 설명하였지만 해당 기술 분야에서 통상의 지식을 가진 자라면 하기의 특허청구범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.

Claims (20)

  1. 복수의 화소들을 포함하는 디스플레이 패널; 및
    정상 모드에서 외부로부터 제공되는 입력 데이터에 상응하는 이미지를 상기 디스플레이 패널에 출력하고, 대기 모드에서 내부적으로 미리 저장된 시계 바늘의 종점(end point) 좌표들에 기초하여 현재 시각을 나타내는 아날로그 시계 형상의 이미지를 상기 디스플레이 패널에 출력하는 구동 회로를 포함하고,
    상기 대기 모드에서, 상기 구동 회로는 내부 클럭 신호를 생성하고, 상기 내부 클럭 신호에 기초하여 상기 시계 바늘의 종점 좌표들 중에서 현재 시침 좌표 및 현재 분침 좌표를 결정하고, 내부적으로 미리 저장된 기준 좌표와 상기 현재 시침 좌표를 연결하는 현재 시침 직선 및 상기 기준 좌표와 상기 현재 분침 좌표를 연결하는 현재 분침 직선을 상기 디스플레이 패널에 출력하는 디스플레이 장치.
  2. 삭제
  3. 제1 항에 있어서, 상기 구동 회로는,
    복수의 게이트 라인들을 통해 상기 디스플레이 패널과 연결되는 게이트 드라이버;
    복수의 데이터 라인들을 통해 상기 디스플레이 패널과 연결되는 소스 드라이버; 및
    상기 게이트 드라이버 및 상기 소스 드라이버의 동작을 제어하고, 상기 정상 모드에서 상기 입력 데이터에 상응하는 영상 데이터를 생성하여 상기 소스 드라이버에 제공하고, 상기 대기 모드에서 상기 시계 바늘의 종점 좌표들 및 상기 내부 클럭 신호에 기초하여 상기 현재 시각을 나타내는 상기 아날로그 시계 형상에 상응하는 영상 데이터를 생성하여 상기 소스 드라이버에 제공하는 컨트롤러를 포함하는 디스플레이 장치.
  4. 제3 항에 있어서, 상기 컨트롤러는,
    상기 시계 바늘의 종점 좌표들 및 상기 아날로그 시계 형상의 중심점에 상응하는 상기 기준 좌표를 저장하는 레지스터;
    상기 내부 클럭 신호를 생성하는 내부 클럭 생성기; 및
    상기 정상 모드에서 상기 입력 데이터를 프레임 단위로 구분하여 상기 영상 데이터를 생성하여 상기 소스 드라이버에 제공하고, 상기 대기 모드에서 상기 내부 클럭 신호에 기초하여 상기 현재 시각을 결정하고, 상기 시계 바늘의 종점 좌표들 중에서 상기 현재 시각에 상응하는 상기 현재 시침 좌표 및 상기 현재 분침 좌표를 결정하고, 상기 기준 좌표와 상기 현재 시침 좌표를 연결하는 상기 현재 시침 직선 및 상기 기준 좌표와 상기 현재 분침 좌표를 연결하는 상기 현재 분침 직선을 포함하는 상기 영상 데이터를 생성하여 상기 소스 드라이버에 제공하는 제어 회로를 포함하는 디스플레이 장치.
  5. 제4 항에 있어서, 상기 레지스터는,
    미리 정해진 시간 간격 마다 시침의 종점의 위치를 나타내는 시침 좌표들을 순차적으로 저장하는 제1 레지스터;
    매 분 마다 분침의 종점의 위치를 나타내는 분침 좌표들을 순차적으로 저장하는 제2 레지스터; 및
    상기 기준 좌표를 저장하는 제3 레지스터를 포함하는 디스플레이 장치.
  6. 제5 항에 있어서, 상기 대기 모드에서, 상기 제어 회로는 상기 제1 레지스터에 저장된 상기 시침 좌표들 중에서 상기 현재 시각에 상응하는 상기 현재 시침 좌표를 결정하고, 상기 제2 레지스터에 저장된 상기 분침 좌표들 중에서 상기 현재 시각에 상응하는 상기 현재 분침 좌표를 결정하는 디스플레이 장치.
  7. 제5 항에 있어서, 상기 대기 모드에서, 상기 제어 회로는 상기 미리 정해진 시간 간격 마다 상기 제1 레지스터에 저장된 상기 시침 좌표들을 순환하여 선택하여 상기 현재 시침 좌표로서 결정하고, 상기 현재 시각의 분(minute)이 변경될 때마다 상기 제2 레지스터에 저장된 상기 분침 좌표들을 순환하여 선택하여 상기 현재 분침 좌표로서 결정하는 디스플레이 장치.
  8. 제4 항에 있어서, 상기 대기 모드에서, 상기 제어 회로는 상기 현재 시각의 분(minute)이 변경되는 시점으로부터 제1 시간 이전에 상응하는 시점 사이의 오버랩 구간(overlap period) 동안 상기 시계 바늘의 종점 좌표들 중에서 상기 현재 시각의 다음 분(next minute)에 상응하는 다음 분침 좌표를 결정하고, 상기 현재 시침 직선, 상기 현재 분침 직선, 및 상기 기준 좌표와 상기 다음 분침 좌표를 연결하는 다음 분침 직선을 포함하는 상기 영상 데이터를 생성하여 상기 소스 드라이버에 제공하는 디스플레이 장치.
  9. 제8 항에 있어서, 상기 영상 데이터에 포함되는 상기 현재 시침 직선 및 상기 현재 분침 직선은 제1 계조 레벨을 갖고, 상기 영상 데이터에 포함되는 상기 다음 분침 직선은 상기 제1 계조 레벨 보다 낮은 제2 계조 레벨을 갖는 디스플레이 장치.
  10. 제9 항에 있어서, 상기 대기 모드에서, 상기 소스 드라이버는 상기 제어 회로로부터 제공되는 상기 영상 데이터에 기초하여 상기 현재 시침 직선 및 상기 현재 분침 직선은 상기 디스플레이 패널에 제1 밝기(brightness)로 표시하고, 상기 다음 분침 직선은 상기 디스플레이 패널에 상기 제1 밝기 보다 낮은 제2 밝기로 표시하는 디스플레이 장치.
  11. 제8 항에 있어서, 상기 오버랩 구간의 길이는 미리 결정된 고정값을 갖는 디스플레이 장치.
  12. 제8 항에 있어서, 상기 제어 회로는 오버랩 제어 신호에 기초하여 상기 오버랩 구간의 길이를 가변하는 디스플레이 장치.
  13. 정상 모드에서 제1 논리 레벨을 갖고 대기 모드에서 제2 논리 레벨을 갖는 모드 신호를 생성하고, 상기 정상 모드에서 입력 데이터를 출력하고 상기 대기 모드에서 상기 입력 데이터의 출력을 중단하는 어플리케이션 프로세서; 및
    상기 모드 신호를 수신하고, 상기 정상 모드에서 상기 입력 데이터에 상응하는 이미지를 표시하고, 상기 대기 모드에서 내부적으로 미리 저장된 시계 바늘의 종점(end point) 좌표들에 기초하여 현재 시각을 나타내는 아날로그 시계 형상의 이미지를 표시하는 디스플레이 장치를 포함하고,
    상기 디스플레이 장치는 상기 대기 모드에서 내부 클럭 신호에 기초하여 상기 현재 시각을 결정하고, 상기 시계 바늘의 종점 좌표들 중에서 상기 현재 시각에 상응하는 현재 시침 좌표 및 현재 분침 좌표를 결정하고, 상기 아날로그 시계 형상의 중심점에 상응하는 기준 좌표와 상기 현재 시침 좌표를 연결하는 현재 시침 직선 및 상기 기준 좌표와 상기 현재 분침 좌표를 연결하는 현재 분침 직선을 포함하는 상기 아날로그 시계 형상에 상응하는 영상 데이터를 생성하는 모바일 장치.
  14. 제13 항에 있어서, 상기 디스플레이 장치는,
    복수의 화소들을 포함하는 디스플레이 패널;
    복수의 게이트 라인들을 통해 상기 디스플레이 패널과 연결되는 게이트 드라이버;
    복수의 데이터 라인들을 통해 상기 디스플레이 패널과 연결되는 소스 드라이버; 및
    상기 게이트 드라이버 및 상기 소스 드라이버의 동작을 제어하고, 상기 모드 신호를 수신하고, 상기 정상 모드에서 상기 입력 데이터에 상응하는 영상 데이터를 생성하여 상기 소스 드라이버에 제공하고, 상기 대기 모드에서 상기 시계 바늘의 종점 좌표들 및 상기 내부 클럭 신호에 기초하여 상기 현재 시각을 나타내는 상기 아날로그 시계 형상에 상응하는 상기 영상 데이터를 상기 소스 드라이버에 제공하는 컨트롤러를 포함하는 모바일 장치.
  15. 제14 항에 있어서, 상기 컨트롤러는,
    상기 시계 바늘의 종점 좌표들 및 상기 기준 좌표를 저장하는 레지스터;
    상기 내부 클럭 신호를 생성하는 내부 클럭 생성기; 및
    상기 정상 모드에서 상기 입력 데이터를 프레임 단위로 구분하여 상기 영상 데이터를 생성하여 상기 소스 드라이버에 제공하고, 상기 현재 시침 직선 및 상기 현재 분침 직선을 포함하는 상기 영상 데이터를 생성하여 상기 소스 드라이버에 제공하는 제어 회로를 포함하는 모바일 장치.
  16. 제15 항에 있어서, 상기 대기 모드에서, 상기 제어 회로는 상기 현재 시각의 분(minute)이 변경되는 시점으로부터 제1 시간 이전에 상응하는 시점 사이의 오버랩 구간(overlap period) 동안 상기 시계 바늘의 종점 좌표들 중에서 상기 현재 시각의 다음 분(next minute)에 상응하는 다음 분침 좌표를 결정하고, 상기 현재 시침 직선 및 상기 현재 분침 직선을 제1 계조 레벨로 포함하고 상기 기준 좌표와 상기 다음 분침 좌표를 연결하는 다음 분침 직선을 상기 제1 계조 레벨 보다 낮은 제2 계조 레벨로 포함하는 상기 영상 데이터를 생성하여 상기 소스 드라이버에 제공하는 모바일 장치.
  17. 제13 항에 있어서, 상기 모바일 장치는 스마트 워치(smart watch)에 상응하는 모바일 장치.
  18. 동작 모드를 판단하는 단계;
    상기 동작 모드가 정상 모드인 경우, 외부로부터 제공되는 입력 데이터에 상응하는 이미지를 디스플레이 패널에 표시하는 단계; 및
    상기 동작 모드가 대기 모드인 경우, 내부적으로 미리 저장된 시계 바늘의 종점(end point) 좌표들에 기초하여 현재 시각을 나타내는 아날로그 시계 형상의 이미지를 상기 디스플레이 패널에 표시하는 단계를 포함하고,
    상기 대기 모드에서 상기 시계 바늘의 종점 좌표들에 기초하여 상기 현재 시각을 나타내는 상기 아날로그 시계 형상의 이미지를 상기 디스플레이 패널에 표시하는 단계는,
    내부 클럭 신호에 기초하여 상기 현재 시각을 결정하는 단계;
    상기 시계 바늘의 종점 좌표들 중에서 상기 현재 시각에 상응하는 현재 시침 좌표 및 현재 분침 좌표를 결정하는 단계;
    내부적으로 미리 저장된 기준 좌표와 상기 현재 시침 좌표를 연결하는 현재 시침 직선 및 상기 기준 좌표와 상기 현재 분침 좌표를 연결하는 현재 분침 직선을 포함하는 상기 아날로그 시계 형상의 영상 데이터를 생성하는 단계; 및
    상기 영상 데이터를 상기 디스플레이 패널에 표시하는 단계를 포함하는 디스플레이 장치의 동작 방법.
  19. 삭제
  20. 제18 항에 있어서, 상기 대기 모드에서 상기 시계 바늘의 종점 좌표들에 기초하여 상기 현재 시각을 나타내는 상기 아날로그 시계 형상의 이미지를 상기 디스플레이 패널에 표시하는 단계는,
    상기 현재 시각의 분(minute)이 변경되는 시점으로부터 오버랩 구간(overlap period) 이전에 상응하는 시점부터 상기 현재 시각의 분(minute)이 변경되는 시점까지의 시간 구간 동안 상기 시계 바늘의 종점 좌표들 중에서 상기 현재 시각의 다음 분(next minute)에 상응하는 다음 분침 좌표를 결정하는 단계; 및
    상기 현재 시침 직선 및 상기 현재 분침 직선을 제1 계조 레벨로 포함하고 상기 기준 좌표와 상기 다음 분침 좌표를 연결하는 다음 분침 직선을 상기 제1 계조 레벨 보다 낮은 제2 계조 레벨로 포함하는 상기 영상 데이터를 생성하는 단계를 더 포함하는 디스플레이 장치의 동작 방법.
KR1020150118732A 2015-08-24 2015-08-24 디스플레이 장치, 이를 포함하는 모바일 장치 및 디스플레이 장치의 동작 방법 KR102371906B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020150118732A KR102371906B1 (ko) 2015-08-24 2015-08-24 디스플레이 장치, 이를 포함하는 모바일 장치 및 디스플레이 장치의 동작 방법
CN201610586358.6A CN106486044B (zh) 2015-08-24 2016-07-22 显示设备及其操作方法与包括该显示设备的移动设备
US15/234,251 US11217206B2 (en) 2015-08-24 2016-08-11 Display device, mobile device including the same, and method of operating display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020150118732A KR102371906B1 (ko) 2015-08-24 2015-08-24 디스플레이 장치, 이를 포함하는 모바일 장치 및 디스플레이 장치의 동작 방법

Publications (2)

Publication Number Publication Date
KR20170024193A KR20170024193A (ko) 2017-03-07
KR102371906B1 true KR102371906B1 (ko) 2022-03-11

Family

ID=58104197

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020150118732A KR102371906B1 (ko) 2015-08-24 2015-08-24 디스플레이 장치, 이를 포함하는 모바일 장치 및 디스플레이 장치의 동작 방법

Country Status (3)

Country Link
US (1) US11217206B2 (ko)
KR (1) KR102371906B1 (ko)
CN (1) CN106486044B (ko)

Families Citing this family (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9459781B2 (en) 2012-05-09 2016-10-04 Apple Inc. Context-specific user interfaces for displaying animated sequences
US10452253B2 (en) 2014-08-15 2019-10-22 Apple Inc. Weather user interface
WO2016144385A1 (en) 2015-03-08 2016-09-15 Apple Inc. Sharing user-configurable graphical constructs
CN107921317B (zh) 2015-08-20 2021-07-06 苹果公司 基于运动的表盘和复杂功能块
CN114740963A (zh) 2016-09-23 2022-07-12 苹果公司 观影模式
DK179412B1 (en) 2017-05-12 2018-06-06 Apple Inc Context-Specific User Interfaces
DK179555B1 (en) 2017-05-16 2019-02-13 Apple Inc. USER INTERFACE FOR A FLASHLIGHT MODE ON AN ELECTRONIC DEVICE
US10636362B2 (en) * 2018-04-09 2020-04-28 Apple Inc. Radio frequency signal emission induced display artifact mitigation systems and methods
US11327650B2 (en) 2018-05-07 2022-05-10 Apple Inc. User interfaces having a collection of complications
US11960701B2 (en) 2019-05-06 2024-04-16 Apple Inc. Using an illustration to show the passing of time
US11340778B2 (en) 2019-05-06 2022-05-24 Apple Inc. Restricted operation of an electronic device
US11131967B2 (en) 2019-05-06 2021-09-28 Apple Inc. Clock faces for an electronic device
US11670252B2 (en) * 2019-05-31 2023-06-06 Apple Inc. Power management for image display
CN112905282B (zh) * 2019-09-09 2022-05-31 苹果公司 用于管理显示器使用的技术
DK201970599A1 (en) 2019-09-09 2021-05-17 Apple Inc Techniques for managing display usage
US11372659B2 (en) 2020-05-11 2022-06-28 Apple Inc. User interfaces for managing user interface sharing
US11526256B2 (en) 2020-05-11 2022-12-13 Apple Inc. User interfaces for managing user interface sharing
DK202070625A1 (en) 2020-05-11 2022-01-04 Apple Inc User interfaces related to time
TWI756912B (zh) * 2020-11-11 2022-03-01 元太科技工業股份有限公司 顯示裝置及其驅動方法
US11694590B2 (en) 2020-12-21 2023-07-04 Apple Inc. Dynamic user interface with time indicator
US11720239B2 (en) 2021-01-07 2023-08-08 Apple Inc. Techniques for user interfaces related to an event
US11921992B2 (en) 2021-05-14 2024-03-05 Apple Inc. User interfaces related to time

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050018998A1 (en) * 2003-07-24 2005-01-27 Tunney William Patrick Method and system for recognizing time
US20080088548A1 (en) * 2006-10-12 2008-04-17 Jae Sung Lee Organic light emitting diode display device and driving method thereof
US20080186808A1 (en) * 2007-02-07 2008-08-07 Lg Electronics Inc. Electronic device with a touchscreen displaying an analog clock
US20110025677A1 (en) * 2009-08-03 2011-02-03 Park Sung-Un Organic light emitting display and method of driving the same
CN104765266A (zh) * 2015-04-30 2015-07-08 西安诺瓦电子科技有限公司 模拟时钟显示方法及装置、以及led显示控制卡

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001282164A (ja) * 2000-03-31 2001-10-12 Sanyo Electric Co Ltd 表示装置用駆動装置
TW200841683A (en) * 2007-04-04 2008-10-16 Hsien-Chin Chiang Watch shape cellular phone
CN201690507U (zh) * 2010-05-11 2010-12-29 深圳鑫联迅科技有限公司 一种gps手表式手机
CN104834470A (zh) * 2010-10-01 2015-08-12 夏普株式会社 显示方法
CN102768627B (zh) * 2012-06-04 2015-04-15 北京百纳威尔科技有限公司 模拟表针实现方法、装置和具有模拟时钟的电子设备
CN103279025A (zh) * 2013-05-23 2013-09-04 上海与德通讯技术有限公司 双显示屏的电子腕表
CH708234B1 (fr) * 2013-06-27 2015-05-15 Soprod Sa Dispositif portatif multifonctions contrôlé par information externe.

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050018998A1 (en) * 2003-07-24 2005-01-27 Tunney William Patrick Method and system for recognizing time
US20080088548A1 (en) * 2006-10-12 2008-04-17 Jae Sung Lee Organic light emitting diode display device and driving method thereof
US20080186808A1 (en) * 2007-02-07 2008-08-07 Lg Electronics Inc. Electronic device with a touchscreen displaying an analog clock
US20110025677A1 (en) * 2009-08-03 2011-02-03 Park Sung-Un Organic light emitting display and method of driving the same
CN104765266A (zh) * 2015-04-30 2015-07-08 西安诺瓦电子科技有限公司 模拟时钟显示方法及装置、以及led显示控制卡

Also Published As

Publication number Publication date
CN106486044B (zh) 2021-08-13
US20170061934A1 (en) 2017-03-02
CN106486044A (zh) 2017-03-08
KR20170024193A (ko) 2017-03-07
US11217206B2 (en) 2022-01-04

Similar Documents

Publication Publication Date Title
KR102371906B1 (ko) 디스플레이 장치, 이를 포함하는 모바일 장치 및 디스플레이 장치의 동작 방법
EP3563369B1 (en) Operating method using gamma voltage corresponding to display configuration and electronic device supporting the same
US20200294185A1 (en) Display driving circuit and method of partial image data
KR102275707B1 (ko) 디스플레이 드라이버, 디스플레이 장치 및 디스플레이 시스템
KR102496347B1 (ko) 디스플레이 구동 회로 및 이를 포함하는 전자 장치
KR102211123B1 (ko) 디스플레이 드라이버, 디스플레이 시스템 및 디스플레이 드라이버의 동작방법
US10275012B2 (en) Operating method for display corresponding to luminance, driving circuit, and electronic device supporting the same
TWI644305B (zh) 電子裝置以及畫面更新率控制方法
KR102328583B1 (ko) 소스 드라이버 및 이를 포함하는 디스플레이 장치
KR102417633B1 (ko) 디스플레이에 표시된 콘텐트의 표시 위치에 기반하여, 콘텐트를 수신할 수 있는 상태에 대응하는 신호의 출력 타이밍을 제어하기 위한 전자 장치 및 방법
KR20160046620A (ko) 디스플레이 구동 회로 및 디스플레이 시스템
US20200227010A1 (en) Electronic display partial image frame update systems and methods
US10674112B2 (en) Display driver circuit for adjusting framerate to reduce power consumption
KR20150127319A (ko) 디스플레이 장치
JP6699166B2 (ja) 表示制御装置、表示制御方法及びプログラム
KR20180047860A (ko) 디스플레이 구동 회로 및 이를 포함하는 디스플레이 구동 시스템
US20190165590A1 (en) Method for indicating charging status, system for indicating charging status, and terminal device
US9542721B2 (en) Display control device and data processing system
KR102447889B1 (ko) 콘텐트의 표시에 기반하여 감마 블록의 동작을 제어하는 디스플레이 및 상기 디스플레이를 포함하는 전자 장치
US11341928B2 (en) Display device that provides over driven data signals to data lines and image displaying method therefor
US11410283B2 (en) Electronic device and control method thereof
KR102448340B1 (ko) 디스플레이 구동 회로에 저장된 좌표 정보에 기반하여, 콘텐트의 표시 위치를 이동하기 위한 전자 장치 및 방법
KR20210101968A (ko) 디스플레이 제어 방법 및 이를 지원하는 전자 장치
KR20200034320A (ko) 수평 동기화 신호에 기반하여 업 스케일링을 수행하는 시간 구간을 확장하기 위한 전자 장치 및 방법
CN112859377B (zh) 一种复用寄存器、三维显示装置及其控制方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant