KR102304893B1 - 디스플레이 패널, 디스플레이 패널의 픽셀 휘도 보상 방법 및 픽셀 파라미터들을 보상하기 위한 방법 - Google Patents

디스플레이 패널, 디스플레이 패널의 픽셀 휘도 보상 방법 및 픽셀 파라미터들을 보상하기 위한 방법 Download PDF

Info

Publication number
KR102304893B1
KR102304893B1 KR1020150078218A KR20150078218A KR102304893B1 KR 102304893 B1 KR102304893 B1 KR 102304893B1 KR 1020150078218 A KR1020150078218 A KR 1020150078218A KR 20150078218 A KR20150078218 A KR 20150078218A KR 102304893 B1 KR102304893 B1 KR 102304893B1
Authority
KR
South Korea
Prior art keywords
pixel
pixel parameter
parameters
parameter
remainder
Prior art date
Application number
KR1020150078218A
Other languages
English (en)
Other versions
KR20150139464A (ko
Inventor
디홍 티안
닝 루
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US14/720,669 external-priority patent/US9799257B2/en
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Publication of KR20150139464A publication Critical patent/KR20150139464A/ko
Application granted granted Critical
Publication of KR102304893B1 publication Critical patent/KR102304893B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/10Intensity circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of El Displays (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)

Abstract

디스플레이 패널의 픽셀 휘도를 보상하기 위한 방법은, 디스플레이 패널의 서브-픽셀들에 대응하는 픽셀 파라미터들을 수신하는 단계; 입력 이미지를 수신하는 단계; 픽셀 파라미터들에 따라 입력 이미지를 조정하는 단계; 및 조정된 입력 이미지를 디스플레이 패널에 디스플레이하는 단계를 포함한다. 픽셀 파라미터들은, 베이스 컬러 채널의 베이스 휘도 레벨의 제 1 픽셀 파라미터, 채널간 예측을 수행하는 것으로부터 결정되는 제 1 나머지, 레벨간 예측을 수행하는 것으로부터 결정되는 제 2 나머지 및 레벨간 예측의 수행에서 이용되는 파라미터들을 포함한다.

Description

디스플레이 패널, 디스플레이 패널의 픽셀 휘도 보상 방법 및 픽셀 파라미터들을 보상하기 위한 방법{DISPLAY PANEL, METHOD FOR COMPENSATING PIXEL LUMINANCE OF DISPLAY PANEL AND METHOD FOR COMPENSATING PIXEL PARAMITERS}
본 발명은 디스플레이 패널의 픽셀 휘도 보상 방법 및 픽셀 파라미터들을 보상하기 위한 방법 및 그 디스플레이 패널에 대한 것으로, 더 상세하게는 픽셀 파라미터 압축을 위한 계층적 예측에 관한 내용을 포함한다.
모바일 디바이스들의 디스플레이 해상도는 수년에 걸쳐 끊임없이 증가해왔다. 특히, 모바일 디바이스들에 대한 디스플레이 해상도들은 풀(full) 고해상도(HD) (1920x1080)를 포함하도록 증가하였고, 장래에는 울트라 HD (3840x2160)와 같은 더 높은 해상도의 포맷들을 포함할 것이다. 그러나, 디스플레이 패널들의 크기는 인간 팩터 제약들로 인해 대략적으로 변함없이 유지될 것이다. 그 결과 픽셀 밀집도가 증가되고, 그 다음, 이것은, 일정한 품질을 갖는 디스플레이 패널들을 생산하는 곤란함을 증가시킨다. 게다가, 유기 발광 다이오드(OLED) 디스플레이 패널들은, 픽셀 구동 회로에서의 전류 변화에 의해 초래되는, 픽셀들 사이에서의 컬러 변화를 겪고 (따라서 픽셀의 휘도에 영향을 미치고), 이는, 가시적 아티팩트들(예를 들어, mura 효과)을 초래할 수 있다. 픽셀들의 해상도 또는 수를 증가시키는 것은 아티팩트들의 가능성을 추가로 증가시킬 수 있다.
본 배경 섹션에 개시된 상기 정보는 오직 설명된 기술의 배경에 대한 이해의 향상을 위한 것이고, 따라서, 당업자에게 이미 공지된 종래 기술을 구성하지 않는 정보를 포함할 수 있다.
본 발명이 해결하고자 하는 과제는 디스플레이 패널의 픽셀 휘도를 보상하는 방법 및 그에 대한 디스플레이 패널을 제공하는 것이다.
본 발명의 한 실시예에 따른 디스플레이 패널의 픽셀 휘도 보상 방법은 디스플레이 패널의 서브-픽셀들에 대응하는 픽셀 파라미터들을 수신하는 단계; 입력 이미지를 수신하는 단계; 픽셀 파라미터들에 따라 입력 이미지를 조정하는 단계; 및 조정된 입력 이미지를 디스플레이 패널에 디스플레이하는 단계를 포함하고, 픽셀 파라미터들은: 베이스 컬러 채널의 베이스 휘도 레벨의 제 1 픽셀 파라미터; 채널간 예측을 수행하는 것으로부터 결정되는 제 1 나머지; 레벨간 예측을 수행하는 것으로부터 결정되는 제 2 나머지; 및 레벨간 예측의 수행에서 이용되는 파라미터들을 포함한다.
수신된 픽셀 파라미터들은 압축된 픽셀 파라미터들일 수 있다.
방법은, 입력 이미지를 조정하는 단계 전에, 압축된 픽셀 파라미터들을 압축해제하는 단계를 더 포함할 수 있다.
픽셀 파라미터들은, 프로세서에 의해, 복수의 컬러 채널들로부터 베이스 컬러 채널을 선택하고; 프로세서에 의해, 복수의 휘도 레벨들로부터, 선택된 베이스 컬러 채널의 베이스 휘도 레벨을 선택하고; 프로세서에 의해, 선택된 베이스 컬러 채널 및 베이스 휘도 레벨에 대한 픽셀 파라미터를 결정하고; 그리고 프로세서에 의해, 제 1 나머지를 생성하기 위해, 제 1 픽셀 파라미터로부터 제 2 픽셀 파라미터를 예측함으로써 압축될 수 있고, 제 2 픽셀 파라미터는 베이스 컬러 채널과는 상이한 컬러 채널에 대응하고, 베이스 휘도 레벨과 동일한 휘도 레벨에 대응한다.
픽셀 파라미터들은, 추가로, 프로세서에 의해, 제 2 나머지를 생성하기 위해, 예측된 제 2 픽셀 파라미터로부터 제 3 픽셀 파라미터를 예측하고; 그리고 제 1 픽셀 파라미터, 제 1 나머지 및 제 2 나머지를 인코딩함으로써 압축될 수 있고, 제 3 픽셀 파라미터는 제 2 픽셀 파라미터에 대응하는 동일한 컬러 채널에 대응하고, 제 2 픽셀 파라미터에 대응하는 휘도 레벨과는 상이한 휘도 레벨에 대응한다.
본 발명의 한 실시예에 따른 디스플레이 패널의 픽셀 파라미터들을 압축하기 위한 방법은 프로세서에 의해, 복수의 컬러 채널들로부터 베이스 컬러 채널을 선택하는 단계; 프로세서에 의해, 복수의 휘도 레벨들로부터 선택된 베이스 컬러 채널의 베이스 휘도 레벨을 선택하는 단계; 프로세서에 의해, 선택된 베이스 컬러 채널 및 베이스 휘도 레벨에 대한 제 1 픽셀 파라미터를 결정하는 단계; 및 프로세서에 의해, 제 1 나머지를 생성하기 위해 제 1 픽셀 파라미터로부터 제 2 픽셀 파라미터를 예측하는 단계를 포함할 수 있고, 제 2 픽셀 파라미터는 베이스 컬러 채널과는 상이한 컬커 채널에 대응하고, 베이스 휘도 레벨과 동일한 휘도 레벨에 대응한다.
방법은, 프로세서에 의해, 제 2 나머지를 생성하기 위해, 예측된 제 2 픽셀 파라미터로부터 제 3 픽셀 파라미터를 예측하는 단계; 및 제 1 픽셀 파라미터, 제 1 나머지 및 제 2 나머지를 인코딩하는 단계를 더 포함할 수 있고, 제 3 픽셀 파라미터는 제 2 픽셀 파라미터에 대응하는 동일한 컬러 채널에 대응하고, 제 2 픽셀 파라미터에 대응하는 휘도 레벨과는 상이한 휘도 레벨에 대응한다.
제 2 픽셀 파라미터를 예측하는 단계는 채널간 예측을 포함할 수 있다.
제 2 나머지는 제 2 픽셀 파라미터와 제 3 픽셀 파라미터 사이의 차이일 수 있다.
제 3 픽셀 파라미터를 예측하는 단계는 레벨간 예측을 포함할 수 있다.
레벨간 예측은 선형 회귀를 수행하는 것을 포함할 수 있다.
제 1 나머지는, 제 1 픽셀 파라미터와 제 2 픽셀 파라미터 사이의 차이일 수 있다.
방법은, 제 1 픽셀 파라미터, 제 1 나머지 및 제 2 나머지를 멀티플렉싱하는 단계를 더 포함할 수 있다.
본 발명의 한 실시예에 따른 디스플레이 패널은, 디스플레이 패널의 서브-픽셀들에 대한 압축된 파라미터들을 포함하는 메모리; 압축된 파라미터들을 압축해제하도록 구성되는 디코더; 및 압축해제된 파라미터들을 입력 이미지 신호에 적용하도록 구성되는 프로세서를 포함할 수 있고, 파라미터들의 각각의 파라미터는 서브-픽셀들의 각각의 서브-픽셀에 대응하고, 파라미터들은, 복수의 컬러 채널들로부터 베이스 컬러 채널을 선택하고; 복수의 휘도 레벨들로부터 선택된 베이스 컬러 채널의 베이스 휘도 레벨을 선택하고; 선택된 베이스 컬러 채널 및 베이스 휘도 레벨에 대한 제 1 픽셀 파라미터를 결정하고; 제 1 나머지를 생성하기 위해 제 1 픽셀 파라미터로부터 제 2 픽셀 파라미터를 예측하고 ― 제 2 픽셀 파라미터는 베이스 컬러 채널과는 상이한 컬커 채널에 대응하고, 베이스 휘도 레벨과 동일한 휘도 레벨에 대응함―; 제 2 나머지를 생성하기 위해, 예측된 제 2 픽셀 파라미터로부터 제 3 픽셀 파라미터를 예측하고 ― 제 3 픽셀 파라미터는 제 2 픽셀 파라미터에 대응하는 동일한 컬러 채널에 대응하고, 제 2 픽셀 파라미터에 대응하는 휘도 레벨과는 상이한 휘도 레벨에 대응함―; 그리고 제 1 픽셀 파라미터, 제 1 나머지 및 제 2 나머지를 인코딩함으로써 압축된다.
제 2 픽셀 파라미터를 예측하는 것은 채널간 예측을 포함할 수 있다.
제 3 픽셀 파라미터를 예측하는 것은 레벨간 예측을 포함할 수 있다.
레벨간 예측은 선형 회귀를 수행하는 것을 포함할 수 있다.
제 1 나머지는, 제 1 픽셀 파라미터와 제 2 픽셀 파라미터 사이의 차이일 수 있다.
제 2 나머지는, 제 2 픽셀 파라미터와 제 3 픽셀 파라미터 사이의 차이일 수 있다.
디스플레이 패널은, 제 1 픽셀 파라미터, 제 1 나머지 및 제 2 나머지를 멀티플렉싱하는 것을 더 포함할 수 있다.
본 발명의 실시예에 따르면 디스플레이 패널의 픽셀 휘도를 보상하는 방법 및 그에 대한 디스플레이 패널이 제공된다.
도 1은, 디스플레이 디바이스의 예시적인 개략 및 블록도이다.
도 2는, 도 1에 도시된 디스플레이 디바이스의 디스플레이 패널에 대한 확대도를 도시한다.
도 3은, 4:2:2 컬러 샘플링 방식을 갖는 예시적인 컬러 서브-픽셀 레이아웃의 도면이다.
도 4는, 제조 동안, 교정 단계로부터 픽셀 파라미터들의 정보 흐름을 도시하는, 도 1의 디스플레이 패널의 블록도이다.
도 5는, 3개의 휘도 레벨들을 각각 갖는 적색, 녹색 및 청색 서브-픽셀들에 대한 파라미터들의 예를 도시한다.
도 6은, 3개의 휘도 레벨들에 대한 서브-픽셀 파라미터들을 각각 포함하는 녹색, 적색 및 청색 서브-픽셀들에 대한 파라미터들에 대응하는 블록도를 도시한다.
도 7a 및 도 7b는, 베이스 레벨로부터 2개의 상이한 휘도 레벨들에 대한 픽셀 파라미터들을 예측하기 위한 예시적인 결과들을 도시한다.
도 8은, 픽셀 파라미터들을 압축하기 위해 계층적 예측 방법을 활용하는 인코딩 프로세스를 도시하는 흐름도이다.
도 9는, 픽셀 파라미터들을 인코딩하기 위한 흐름도이다.
이후, 예시적인 실시예들은 첨부된 도면들을 참조하여 더 상세히 설명될 것이고, 도면에서 유사한 참조 부호들은 도면들에 걸쳐 유사한 요소들을 지칭한다. 그러나, 본 발명은 다양한 상이한 형태들로 구현될 수 있고, 본 명세서에서 예시된 실시예들에만 제한되는 것으로 해석되어서는 안된다. 오히려, 이러한 실시예들은, 본 개시가 철저하고 완전해지도록, 그리고 본 발명의 양상들 및 특징들의 일부를 당업자들에게 완전히 전달하도록 예시들로서 제공된다. 따라서, 본 발명의 실시예들 중 일부에 대해, 본 발명의 양상들 및 특징들의 완전한 이해를 위해 당업자들에게 필수적이지는 않은 프로세스들, 요소들 및 기술들은 설명되지 않는다. 달리 언급되지 않으면, 첨부된 도면들 및 기재된 설명 전반에 걸쳐 유사한 참조 부호들은 유사한 요소들을 나타내고, 따라서 이들의 설명들은 반복되지 않을 것이다. 도면들에서, 요소들, 층들 및 영역들의 상대적 크기들은 명확화를 위해 과장될 수 있다.
용어들, "제 1", "제 2", "제 3" 등은 본 명세서에서 다양한 요소들, 컴포넌트들, 영역들, 층들 및/또는 부분들을 설명하기 위해 사용될 수 있지만, 이러한 요소들, 컴포넌트들, 영역들, 층들 및/또는 부분들이 이러한 용어들에 의해 제한되어서는 안됨을 이해할 것이다. 이러한 용어들은 오직, 하나의 요소, 컴포넌트, 영역, 층 또는 부분을 다른 요소, 컴포넌트, 영역, 층 또는 부분과 구별하기 위해 사용된다. 따라서, 본 발명의 사상 및 범위를 벗어남이 없이, 아래에서 설명되는 제 1 요소, 컴포넌트, 영역, 층 또는 부분은 제 2 요소, 컴포넌트, 영역, 층 또는 부분으로 지칭될 수 있다.
공간적으로 상대적인 용어들, 예를 들어, "밑", "아래", "하부", "하", "위", "상부" 등은, 본 명세서에서 설명의 용이함을 위해, 도면들에 도시된 바와 같은 하나의 요소 또는 특징의, 다른 요소(들) 또는 특징(들)에 대한 관계를 설명하기 위해 사용될 수 있다. 공간적으로 상대적인 용어들은, 도면들에 도시된 배향에 부가하여, 이용되는 또는 동작되는 디바이스의 상이한 배향들을 포함하도록 의도됨을 이해할 것이다. 예를 들어, 도면들의 디바이스가 뒤집어지면, 다른 요소들 또는 특징들의 "아래" 또는 "밑" 또는 "하"로 설명된 요소들은 그 다른 요소들 또는 특징들의 "위"로 배향될 것이다. 따라서, 예시적인 용어들 "아래" 및 "하"는 위 및 아래의 배향 둘 모두를 포함할 수 있다. 디바이스는 달리 배향될 수 있고(예를 들어, 90도 또는 다른 배향들로 회전될 수 있고), 본 명세서에서 사용되는 공간적으로 상대적인 설명어들은 그에 따라 해석되어야 한다.
요소 또는 층이 다른 요소 또는 층 "위에 있는 것", "그에 접속된 것" 또는 "그에 커플링된 것"으로 지칭되는 경우, 요소 또는 층은, 다른 요소 또는 층의 바로 위에 있거나, 그에 접속되거나, 그에 커플링될 수 있거나, 또는 하나 이상의 개입 요소들 또는 층들이 존재할 수 있음을 이해할 것이다. 그러나, 요소 또는 층이 다른 요소 또는 층 "바로 위에 있는 것", "그에 직접 접속된 것" 또는 "그에 직접 커플링된 것"으로 지칭되는 경우, 어떠한 개입 요소들 또는 층들도 존재하지 않는다. 또한, 요소 또는 층이 2개의 요소들 또는 층들 "사이"에 있는 것으로 지칭되는 경우, 요소 또는 층은 2개의 요소들 또는 층들 사이의 유일한 요소 또는 층일 수 있거나, 또는 하나 이상의 개입 요소들 또는 층들이 또한 존재할 수 있음을 또한 이해할 것이다.
본 명세서에서 사용되는 용어는, 오직 특정 실시예들을 설명하기 위한 목적이며, 본 발명의 제한으로 의도되지 않는다. 본 명세서에서 사용되는 바와 같이, 단수형 형태들은, 문맥에서 달리 명시적으로 나타내기 않으면, 복수형 형태들을 포함하도록 의도된다. 용어들 "포함하다" 및/또는 "포함하는"은, 본 명세서에서 사용되는 경우, 언급된 특징들, 정수들, 단계들, 동작들, 요소들, 및/또는 컴포넌트들의 존재를 특정하지만, 하나 이상의 다른 특징들, 정수들, 단계들, 동작들, 엘리먼트들, 컴포넌트들, 및/또는 그들의 그룹들의 존재 또는 부가를 배제하지 않음을 추가로 이해할 것이다. 본 명세서에서 사용되는 바와 같이, 용어 "및/또는"은 연관된 나열된 항목들 중 하나 이상의 임의의 그리고 모든 조합들을 포함한다. "적어도 하나"와 같은 표현들은, 요소들의 리스트에 선행되는 경우, 요소들의 전체 리스트를 수정하지만, 리스트의 개별적인 요소들을 수정하지는 않는다. 추가로, 본 발명의 실시예들을 설명하는 경우 "할 수 있는"의 사용은, "본 발명의 하나 이상의 실시예들"을 지칭한다.
도 1은, 타이밍 제어기(110), 스캔 드라이버(120), 데이터 드라이버(130) 및 디스플레이 패널(140) 내의 복수의 픽셀들(160)을 포함하는 디스플레이 디바이스(100)의 개략 및 블록도를 도시한다. 복수의 픽셀들(160) 각각은, 스캔 라인들 SL1 내지 SLn과 데이터 라인들 DL1 내지 DLj의 교차 구역들에서, 각각의 스캔 라인들 SL1 내지 SLn(여기서 n은 양의 정수임) 및 데이터 라인들 DL1 내지 DLj(여기서 j는 양의 정수임)에 커플링된다. 픽셀들(160) 각각은, 스캔 신호가 스캔 라인들 SL1 내지 SLn의 각각의 라인을 통해 스캔 드라이버(120)로부터 수신되는 경우, 데이터 라인들 DL1 내지 DLj의 각각의 라인을 통해 데이터 드라이버(130)로부터 데이터 신호를 수신한다.
타이밍 제어기(110)는 외부 소스(예를 들어, 타이밍 제어기 외부의 소스)로부터 이미지 신호 IMAGE, 동기화 신호 SYNC 및 클럭 신호 CLK를 수신한다. 타이밍 제어기(110)는 이미지 데이터 DATA, 데이터 드라이버 제어 신호 DCS 및 스캔 드라이버 제어 신호 SCS를 생성한다. 동기화 신호 SYNC는 수직 동기화 신호 Vsync 및 수평 동기화 신호 Hsync를 포함할 수 있다.
타이밍 제어기(110)는 데이터 드라이버(130) 및 스캔 드라이버(120)에 커플링된다. 타이밍 제어기(110)는 이미지 데이터 DATA 및 데이터 드라이버 제어 신호 DCS를 데이터 드라이버(130)에 송신하고, 스캔 드라이버 제어 신호 SCS를 스캔 드라이버(120)에 송신한다.
도 2는, 디스플레이 패널(140)의 복수의 픽셀들(160)의 확대도를 도시한다. 복수의 픽셀들(160) 각각은, 도 3에 더 상세히 도시된 바와 같이, R1 G1 B2 G2 R3 G3 B4 G4 레이아웃을 갖는 복수의 서브-픽셀들(200)을 포함하고, 여기서 R은 적색 서브-픽셀을 표현하고, G는 녹색 픽셀을 표현하고, B는 청색 픽셀을 표현한다. 이러한 배열은, 4:2:2 컬러 샘플링을 갖는 것으로 당업자에게 이해될 것이다 (즉, 각각의 픽셀은 8개의 컬러 서브-픽셀들의 2개의 세트들에 대응함). 본 명세서에서 4:2:2 컬러 샘플링 레이아웃이 예로서 설명되지만, 설명은 제한적인 것으로 의도되지 않는다. 따라서, 픽셀들은, 예를 들어, 4:4:4와 같이, 당업자들에게 공지된 다른 배열들을 가질 수 있다.
OLED 디스플레이 패널 내의 픽셀 구동 회로의 구동 전류에서의 변화에 의해 초래될 수 있는 픽셀들의 휘도 변화는 각각의 디스플레이 패널에 고유하다. 따라서, 본 발명의 실시예들에 따르면, 디스플레이 패널이 제조되는 경우, 서브-픽셀들이 측정되어, 서브-픽셀들의 휘도 레벨들이 허용가능한 범위 내에 있도록, 각각의 특정 서브-픽셀에 특정되는 보상 파라미터를 결정할 수 있다. 이러한 방식으로, 디스플레이 패널들은, 제조 동안 교정되어, 동작 동안 변화가 보상될 수 있다. 변화는 픽셀당 또는 서브-픽셀당 보상 파라미터들로 모델링될 수 있고, 컬러 변화를 인지가능한 임계치 아래로 유지하기 위해 제조-후 솔루션으로서 디지털 보상 로직이 도입될 수 있다. 픽셀당 보상 파라미터들(또는 이후 "파라미터들")은 일반적으로, 디지털 보상 로직에 의한 이용을 위해 메모리에 저장된다. 디지털 보상 로직은 다양한 휘도 레벨들에서 디스플레이 패널의 픽셀들을 보상한다. 각각의 픽셀은, 상이한 휘도 레벨들에서의 컬러 변화에 대응하는 다수의 파라미터들을 가질 수 있다. 예를 들어, UHD-4K (3840x2160 해상도)의 경우, 예를 들어, 8 비트를 갖는 각각의 서브-픽셀 파라미터를 표현하는 4:2:2 컬러 샘플링을 갖는 패널은, 128 메가비트(Mb)의 단일 휘도 레벨에 대한 파라미터 정보를 도출시킬 수 있다. 따라서, 3개의 휘도 레벨들(예를 들어, 높은, 중간, 낮은 휘도 레벨들)에 대해 8 비트를 갖는 파라미터들 저장하는 것은, 384 Mb의 파라미터 정보를 도출시킬 것이다. 디스플레이 레벨에서 384 Mb의 파라미터 데이터를 저장하는 것은, 저장 메모리의 요구량을 증가시켜, 디스플레이 패널 상에 장착되기에는 너무 고가의 것을 초래할 것이다. 많은 경우들에서, 일부 디스플레이 패널들의 메모리 크기는 단지 수 메가비트일 수 있다. 따라서, 디스플레이 패널들의 메모리 크기 요건들을 감소시키는 것은 제조 비용을 감소시킬 수 있다.
파라미터들을 저장하기 위한 메모리 요건을 감소시키기 위한 하나의 방법은, 예를 들어, 복수의 픽셀들 또는 서브-픽셀들에 대해 오직 하나의 파라미터만을 저장함으로써, 메모리에 저장되는 파라미터들의 수를 감소시키는 것이다. 그러나, 파라미터들의 수를 (예를 들어, 복수의 픽셀들 또는 서브-픽셀들을 함께 그룹화함으로써) 단순히 감소시키는 것은, 파라미터들을 이용하는 임의의 보상 로직의 효과를 감소시킬 수 있고, 결과적으로, 특히 그룹의 크기가 큰 경우, 이미지 품질을 악화시킬 수 있다.
도 4는, 메모리 요건들을 감소시키면서 픽셀들의 컬러 변화를 보상하는 방법을 도시하는 실시예에 따른 디스플레이 패널(140) 및 블록도를 도시한다.
도 4에 도시된 바와 같이, 서브-픽셀들 중 일부에 대한 파라미터는 파라미터 생성기(430)에 의해 생성되고, 파라미터 나머지들(이후 "나머지들")은 픽셀 파라미터 압축기(420)에서 생성된 파라미터들에 기초하여 서브-픽셀들 중 일부에 대해 예측되고, 이들은 함께 디스플레이 패널의 서브-픽셀들 모두에 대한 파라미터들을 형성한다. 생성된 파라미터들 및 예측된 나머지들은 픽셀 파라미터 압축기(420)에 의해 압축 및 인코딩되고, 압축된 파라미터들은 저장을 위해 메모리(410)에 제공된다. 파라미터 생성기(430) 및 압축기(420)는 제조 동안 활용되고, 따라서, 디스플레이 패널(140)과는 별개이고 그 외부에 위치될 수 있다. 예를 들어, 파라미터 생성기(430) 및 압축기(420)는, 교정을 위해 제조 동안 디스플레이 디바이스(140)와 커플링되는 외부 하드웨어 또는 소프트웨어 모듈일 수 있다.
디스플레이 패널(140)은, 파라미터들을 저장하기 위한 메모리(410), 및 메모리(410)로부터 리트리브되는 인코딩 및압축된 파라미터들을 디코딩 및 압축해제하기 위한 픽셀 파라미터 압축해제기(480)를 포함한다. 디스플레이 패널(140)은 또한 입력 이미지(450)를 프로세싱하기 위한 픽셀 프로세서(470)를 포함한다. 즉, 압축해제기(480)로부터 제공되는 디코딩 및 압축해제된 파라미터는, 서브-픽셀에 의한 컬러 변화를 보상하기 위해 픽셀 프로세서(470)에서 입력 이미지에 적용된다. 조정된 입력 이미지인 보상된 이미지는 출력 이미지(460)로서 디스플레이 패널(140) 상에 서브-픽셀에 의해 디스플레이된다. 따라서, 파라미터들 및 나머지들의 압축은 파라미터들의 비교적 높은 신뢰도를 유지하면서, 디스플레이에 서브-픽셀들이 렌더링되는 것과 동일한 레이트로 압축된 파라미터들의 디코딩을 허용하는 경량의 계산을 제공한다.
픽셀 프로세서(470)는, 본 발명의 실시예들에 따른 다양한 방법들 및 동작들을 수행하기 위해 비일시적 매체(예를 들어, 메모리)에 저장된 프로그램 명령들을 실행하고 다른 시스템 컴포넌트들과 상호작용하는 중앙 처리 장치(CPU)와 같은 프로세서일 수 있다.
메모리(410)는, 프로세서(470)로 하여금 메모리에 저장된 추가적인 명령들을 실행하게 하는, 디스플레이 디바이스(100)에 의해 이용되는 명령들을 저장하기 위해, 예를 들어, 드라이브 어레이, 플래쉬 메모리 또는 랜덤 액세스 메모리(RAM)와 같은, 프로세서(470)에 의해 실행될 명령들을 저장하기 위한 어드레스가능한 메모리 유닛일 수 있다.
프로세서(470)는, 메모리(410)에 저장된 정보에 기초하여 소프트웨어 루틴의 명령들을 실행할 수 있다. 당업자는 또한, 프로세스가 하드웨어, 펌웨어를 통해 (예를 들어, ASIC를 통해), 또는 소프트웨어, 펌웨어 및/또는 하드웨어의 임의의 결합에서 실행될 수 있음을 또한 인식해야 한다. 게다가, 프로세스의 단계들의 순서는 고정되는 것이 아니라, 당업자에 의해 인식되는 바와 같이 임의의 원하는 순서로 변경될 수 있다. 또한, 본 발명의 예시적인 실시예들의 사상을 벗어남이 없이, 다양한 컴퓨팅 모듈들의 기능이 단일 컴퓨팅 디바이스로 결합 또는 통합될 수 있거나, 특정 컴퓨팅 모듈의 기능이 하나 이상의 다른 컴퓨팅 디바이스들에 걸쳐 분산될 수 있음을 당업자는 인식해야 한다.
도 5는, 1080x1920 패널 상에서 3개의 휘도 레벨들을 각각 갖는 적색, 녹색 및 청색 서브-픽셀들에 대한 파라미터들의 예를 도시하고, 여기서 L1, L2 및 L3은 각각 낮은, 중간 및 높은 휘도 레벨들에 대응한다. 파라미터들은 [0, 255]의 범위로 정규화될 수 있다. 이 예에서는 오직 3개의 휘도 레벨들이 도시되지만, 다른 실시예들은 디스플레이 패널에 대해 생성되는 파라미터들의 3개 초과의 휘도 레벨들을 포함할 수 있다.
본 발명의 실시예에 따르면, 파라미터들은, 주어진 휘도 레벨(예를 들어, 높은, 중간 및 낮은 레벨들)로 컬러를 생성하기 위해, 서브-픽셀들의 컬러들(예를 들어, 적색, 녹색 및 청색)의 변화들을 모델링한다. 각각의 생성된 서브-픽셀 파라미터는 [0, 255]의 범위로 양자화되는 경우 8 비트로 표현될 수 있다. 따라서, 서브-픽셀들 각각은 대응하는 서브-픽셀에 대한 입력 이미지 신호에 파라미터를 적용함으로써 보상될 수 있다.
몇몇 실시예들에서, 서브-픽셀들 각각에 대한 파라미터를 생성하는 것 대신에, 다중-채널 및 다중-휘도-레벨 파라미터들을 압축하기 위해 계층적 예측이 활용될 수 있다. 즉, 서브-픽셀들 중 일부에 대한 파라미터들은 다른 서브-픽셀들(예를 들어, 인접한 서브-픽셀들)의 공지된 파라미터들로부터의 나머지들로서 계층적으로 예측될 수 있다. 예를 들어, 상이한 컬러 서브-픽셀들에 대응하는 파라미터들은, 이들의 공간적 인접성들(예를 들어, 녹색의 L2를 갖는 청색의 L2와 적색의 L2의 공간적 인접성들)로 인해 상관된다. 따라서, 실시예에 따르면, 인접한 컬러 서브-픽셀들의 파라미터들 사이에서 채널간 예측이 수행될 수 있고, 상이한 휘도 레벨들을 갖는 동일한 컬러의 파라미터들 사이에서 레벨간 예측이 수행될 수 있다. 즉, 나머지들은, 채널간 예측 및/또는 레벨간 예측을 수행함으로써 결정될 수 있다.
도 6은, 녹색 서브-픽셀(601), 적색 서브-픽셀(602) 및 청색 서브-픽셀(603)에 대한 파라미터들에 대응하는 블록도를 도시한다. 각각의 대응하는 파라미터 박스(601, 602, 603)는, 각각의 컬러에 대한 3개의 휘도 레벨들 L1, L2, L3에 대한 서브-픽셀 파라미터들을 포함한다. 실시예에 따르면, 베이스 채널(또는 베이스 컬러 채널)이 초기에 시작 포인트(또는 시작 파라미터)로서 선택된다. 도 6에 도시된 예에서, 녹색 서브-픽셀(601)이 베이스 채널로서 선택된다. 특히, 녹색 서브-픽셀(601)에 대한 중간 휘도 레벨 L2 파라미터가 베이스 레벨(또는 베이스 휘도 레벨) 및 베이스 채널로 각각 선택된다. 임의의 컬러가 베이스 채널로서 선택될 수 있지만, 녹색 컬러가 베이스 채널로서 선택될 수 있는데, 이는, 녹색 컬러가 풀 픽셀당 해상도를 갖기 때문이고, 녹색 채널이 일반적으로 가장 적은 양의 잡음을 갖기 때문이다. 본 명세서에서 사용되는 바와 같은 용어 "채널"은, 모든 서브-픽셀 파라미터들 중, 그 파라미터가 대응하는 서브-픽셀의 컬러를 지칭한다.
베이스 채널이 선택되면(예를 들어, 녹색의 L2), 동일한 휘도 레벨(예를 들어, L2)에 대한 다른 채널들(예를 들어, 녹색의 L2 및/또는 청색의 L2)의 파라미터들을 획득하기 위해 채널간 예측이 수행된다. 즉, 적색 및 청색 서브-픽셀들에 대한 중간 휘도 레벨 L2 파라미터를 예측하기 위해, 녹색 서브-픽셀의 중간 휘도 레벨 L2로부터의 파라미터가 활용된다. 그 다음, L2 적색/청색의 나머지들을 획득하기 위해, L2 녹색 파라미터와 L2 적색/청색 파라미터들 사이의 차이가 계산된다. 즉, L2 적색/청색 나머지들은, L2 녹색 파라미터와 L2 적색/청색 파라미터들 사이의 차이를 형성한다. 결과적으로, 베이스 채널 파라미터 및 다른 채널의 파라미터 둘 모두를 저장하는 것 대신에, 베이스 채널 파라미터 및 다른 채널의 나머지를 저장함으로써, 메모리 공간이 보존될 수 있다.
실시예에 따르면, 채널간 예측은, 적색 서브-픽셀 파라미터와 녹색 서브-픽셀 파라미터의 인코딩-디코딩된 버전 사이의 차이를 계산함으로써 수행될 수 있다. 예를 들어, 예측은,
d R (i,j) = R(i,j) -
Figure 112015053348069-pat00001
(i,j) (1)
로서 표현될 수 있고, 여기서, R(i,j) 는 적색 서브-픽셀 파라미터를 나타내고, 여기서 (i,j)는 픽셀 위치를 나타내고,
Figure 112015053348069-pat00002
(i,j)는, 동일한 픽셀 (i,j)에 대응하는 녹색 서브-픽셀 파라미터의 인코딩-다음-디코딩된 버전을 나타낸다. 이 예에 따르면, R(i,j)G(i,j)는 [0, 255]의 범위를 갖고, 따라서 나머지 d R (i,j)는 [-255, 255]의 범위를 갖는다.
채널간 예측을 수행하는 것은 적색 서브-픽셀 파라미터에 대한 나머지 dR을 도출하고, 이는 추후에 인코딩될 것이다. 몇몇 실시예들에서, 예측된 적색 파라미터를 재구성하는 경우,
Figure 112015053348069-pat00003
R 로 표기되는 나머지의 디코딩된 버전은, 디코딩된 녹색 서브-픽셀 파라미터
Figure 112015053348069-pat00004
와 함께 이용되어, 예측된 베이스 레벨 적색 파라미터를 재구성할 것이고, 예측된 베이스 레벨 적색 파라미터는,
Figure 112015053348069-pat00005
(i,j) =
Figure 112015053348069-pat00006
R (i,j) +
Figure 112015053348069-pat00007
(i,j) (2)
로서 제시될 수 있다.
다른 채널(예를 들어, 청색 채널)의 베이스 레벨 파라미터를 예측하기 위해 동일한 프로세스가 반복될 수 있고, "R"을 "B"로 대체함으로써 상기 표기들이 여전히 적용된다. 재구성된 파라미터들
Figure 112015053348069-pat00008
,
Figure 112015053348069-pat00009
Figure 112015053348069-pat00010
는 3개의 채널들 각각에 대한 레벨간 예측에 대한 베이스들로서 이용될 것이고, 이는 추후에 더 상세히 설명될 것이다. 따라서, 채널간 예측은, 베이스 채널(예를 들어, 녹색)의 베이스 레벨(예를 들어, L2)과 동일한 레벨(예를 들어, L2)의 다른 채널들(예를 들어, 적색 및 청색)의 베이스 레벨 사이에 수행되어, 나머지들을 결정할 수 있다.
다른 실시예에 따르면, 레벨간 예측은 각각의 컬러 채널의 베이스 레벨과 동일한 컬러 채널의 다른 레벨들 사이에 수행될 수 있다. 즉, 녹색의 L1 및 L3의 나머지들이 녹색의 L2(즉, 베이스 채널 및 베이스 레벨)로부터 결정될 수 있고, 적색의 L1 및 L3은 적색의 L2로부터 결정될 수 있고, 청색의 L1 및 L3은 청색의 L2로부터 결정될 수 있다. 도 5의 예시적인 실시예에는 각각의 채널 내에 오직 2개의 레벨들만이 예측되지만, 다음의 실질적으로 유사한 단계들에 의해 더 많은 레벨들이 예측될 수 있음을 당업자는 인식할 것이다.
본 명세서에서 레벨간 예측을 설명하기 위한 목적으로, 컬러 채널은 X로서 표기되고, 여기서 X = R, G 또는 B이다. 재구성된 베이스 레벨 파라미터 X는
Figure 112015053348069-pat00011
로서 표기되고, 이것은, 앞서 설명된 바와 같은 채널간 예측, 및 Xk(k≠0)로서의 넌-베이스 레벨 파라미터에 의해 생성된다.
픽셀당 차이를 계산함으로써 예측이 수행되는 채널간 예측과는 상이하게,
Figure 112015053348069-pat00012
부터 Xk까지의 레벨간 예측은 블록 기반으로 그리고 파라미터 모델을 통해 수행된다. 즉, 데이터의 로컬 선형성을 가정하면, 인접한 파라미터들의 영역에 대해 동일한 예측 파라미터들 (α, β)가 이용된다. 몇몇 실시예들에서, 파라미터 모델은 선형 회귀 모델일 수 있다. 예를 들어, 선형 회귀 모델은, 2개의 예측 파라미터들 (α, β)로 B의 선형 변환된 버전을 결정함으로써, 벡터 V(여기서 V
Figure 112015053348069-pat00013
의 재구성된 픽셀 파라미터들의 블록임)로부터 벡터 U(여기서 U는 Xk의 픽셀 파라미터들의 블록임)를 예측한다.
Figure 112015053348069-pat00014
= αV+ β (3)
파라미터들 (α, β)는 U
Figure 112015053348069-pat00015
사이의 제곱 평균 에러가 최소화되도록 결정될 수 있다.
Figure 112015053348069-pat00016
(4)
Xk의 픽셀 파라미터들의 각각의 블록에 대해, 선형 회귀 기반 예측은, 블록의 각각의 픽셀 파라미터에 대해 한 쌍의 예측 파라미터들 (α, β) 및 나머지를 도출시킨다. 예측 파라미터들은, 디코더에서 블록을 재구성하기 위해 나머지들과 함께 인코딩된다.
레벨간 예측의 효과는 도 7a 및 도 7b에 도시되고, 여기서, 적색 채널 파라미터들의 L2(예를 들어, 베이스 레벨)로부터 L1 및 L3 파라미터들을 각각 예측하기 위한 결과들이 도시된다. 도 7a 및 도 7b의 701 및 703에 표시된 플롯들은 각각, 원래의 L1/L3 데이터와 L2 데이터 사이의 제곱 평균 에러들을 도시하는 한편, 702 및 704로 표시된 플롯들은 예측된 L1/L3 데이터와 L2 데이터 사이의 제곱 평균 에러들을 도시한다. 예시적인 실시예에 도시된 것으로 포함된 각각의 예측 단위는 픽셀 파라미터들의 2개의 라인들을 도시하고, x-축들은, 상이한 예측 단위들에 대응하는 라인 인덱스들을 나타낸다. 플롯들로부터, 예측된 L1/L3 데이터의 제곱 평균 에러들은 원래의 L1/L3의 제곱 평균 에러들에 비해 상당히 감소됨을 볼 수 있다. 이것은, 레벨간 예측 이후 압축된 정보가 원래의 데이터의 정보보다 훨씬 적어서, 예측의 효과를 확인함을 나타낸다.
도 8은, 파라미터들의 계층적 예측의 인코딩 프로세스를 도시하는 흐름도이다. 이전에 설명된 바와 같이, 베이스 채널 및 베이스 레벨이 먼저 결정되고, 설명된 예에서, 베이스 채널 및 베이스 레벨은 녹색 서브-픽셀의 중간 휘도 레벨 L2이다. 따라서, 녹색의 L2에 대한 파라미터가 파라미터 생성기(430)에 의해 생성되고, 블록(800)에서 인코딩된다. 인코딩된 L2 녹색 파라미터는 비트 스트림 멀티플렉서(809)에 제공되어, 다른 파라미터들 및 나머지들과 멀티플렉싱된다. 인코딩된 L2 녹색 파라미터는 또한 블록(801)에서 디코딩되어, L2 적색 및 L2 청색 파라미터들을 채널간 예측하기 위해, 디코딩된 L2 녹색 파라미터가 활용될 수 있다. L2 녹색과 L2 적색 사이의 나머지 및 L2 녹색과 L2 청색 사이의 나머지를 생성하기 위해 블록(804)에서 L2 녹색 파라미터와 L2 적색 파라미터 사이의 차이, 및 L2 녹색 파라미터와 L2 청색 파라미터 사이의 차이가 계산된다. L2 적색 및 L2 청색 나머지들은 블록(805)에서 인코딩되고, 블록(809)에서 비트 스트림 멀티플렉서에 제공된다. 인코딩된 L2 적색 및 L2 청색 나머지들은 블록(806)에서 디코딩되고, 블록(807)에서 L1/L3 적색/청색 파라미터들을 레벨간 예측 및 생성하기 위해 활용된다. 예측된 레벨간 예측된 L1/L3 적색/청색 파라미터들과 L2 적색/청색 파라미터들 사이의 차이들은, 예측된 레벨간 예측된 L1/L3 적색/청색 파라미터들과 L2 적색/청색 파라미터들 사이의 나머지들을 생성하기 위해 계산된다. L1/L3 적색/청색 나머지들은 블록(808)에서 인코딩되고, 비트 스트림 멀티플렉서(809)에 제공된다.
블록(801)으로 되돌아가서, 디코딩된 L2 녹색 파라미터는 또한, 블록(802)에서 L1 녹색 및 L3 녹색 파라미터들을 레벨간 예측하기 위해 활용된다. 레벨간 예측된 L1 및 L3 녹색 파라미터들과 L2 녹색 파라미터 사이의 차이는, 예측된 L1 및 L3 녹색 파라미터들과 L2 녹색 파라미터 사이의 나머지들을 생성하기 위해 계산된다. 나머지들은 블록(803)에서 인코딩되고 비트 스트림 멀티플렉서(809)에 제공된다. 따라서, 다중-채널, 다중-레벨 파라미터들의 인코딩은, 파라미터 및 나머지 데이터의 4개의 세트들, 즉, 베이스 채널의 베이스 레벨에 대한 파라미터 정보, 각각의 채널간 예측의 나머지들, 각각의 레벨간 예측의 나머지들, 및 레벨간 예측에서 활용된 파라미터(예를 들어, 상기 수식 4에 의해 결정된 선형 회귀 파라미터들)를 비트 스트림 멀티플렉서(809)에 의해 멀티플렉싱하는 것을 포함한다.
몇몇 실시예들에서, 각각의 채널간/레벨간 예측의 나머지들 및 인코딩된 파라미터들(예를 들어, 블록들(800, 803, 805, 808))은 비트 스트림 멀티플렉서(809)에 의해 멀티플렉싱되고, 멀티플렉싱된 출력은, 파라미터들 및 나머지들을 블록들로 그룹화하고, 엔트로피 코딩에 선행한 Haar 또는 Hadamard 변환을 적용하여 변형-기반 인코딩을 수행함으로써 인코딩된다.
채널간 및 레벨간 예측은 도 8의 예시적인 실시예에서 제공된 단계들에서 계층적 방식으로 수행되지만, 채널간 및 레벨간 예측들 각각은 서로 독립적이고, 개별적으로 그리고 임의의 순서로 또는 병렬적으로 수행될 수 있다. 예를 들어, 레벨간 예측은 각각의 컬러 채널의 다수의 레벨들 사이에서 각각 수행될 수 있는 한편, 각각의 컬러 채널의 파라미터들은 별개로 인코딩될 수 있다. 다른 변화들이 가능하고, 각각의 변화는 다양한 정도의 압축 효율을 가질 수 있음을 당업자는 이해할 것이다.
다른 실시예에 따르면, 압축된 파라미터들 및 나머지가 메모리(410)로부터 리트리브되는 경우, 멀티플렉싱된 파라미터들 및 나머지는 파라미터 및 나머지 데이터의 4개의 개별적인 세트들, 즉, 베이스 채널의 베이스 레벨에 대한 파라미터 정보, 각각의 채널간 예측의 나머지들, 각각의 레벨간 예측의 나머지들 및 레벨간 예측에서 활용된 파라미터들을 획득하기 위해 디멀티플렉싱된다. 나머지들은, 채널들 및 레벨들 각각에 대한 예측된 파라미터들을 재구성하기 위해 파라미터들과 함께 디코딩될 수 있다. 실시예에 따르면, 나머지들은, 예측된 파라미터들을 재구성하기 위해 파라미터들과 함께 디코딩될 수 있다. 채널들 및 레벨들 각각에 대한 파라미터들은, 나머지 데이터를 디코딩하고, 대응하는 예측된 파라미터들을 재구성하고, 나머지 데이터 및 재구성된 파라미터들을 함께 추가하여 대응하는 디코딩된 파라미터들을 형성함으로써 디코딩된다.
도 9는, Hadamard 또는 Haar 변환을 수행함으로써 다수의 휘도 레벨들에 대한 파라미터들을 압축하기 위한 흐름도를 도시한다. 실시예에 따르면, 디스플레이 패널의 모든 서브-픽셀들에 대한 파라미터들 또는 나머지들은 3개의 상이한 휘도 레벨들(예를 들어, L1, L2, L3)에 대해 결정된다. 서브-픽셀들은, 블록(910)에서 서브-픽셀들의 컬러 및 휘도 레벨들에 따라 블록 또는 수퍼 블록들로 그룹화될 수 있다. 이 예시적인 실시예에서, 각각의 수퍼 블록은, 3개의 블록들로 이루어진 768개의 파라미터들 또는 나머지들의 크기를 가질 수 있으며, 블록들 각각은 256개의 파라미터들 또는 나머지들을 갖는다. 파라미터들 또는 나머지들을 블록들 또는 수퍼 블록들로 그룹화한 후, 블록(920)에서 Hadamard 또는 Haar 변환과 같은 수학적 변환이 768개의 파라미터들 각각에 적용되어, 블록의 크기에 따라 미리 정의된 스캔 순서를 따르는 768개의 정수 계수들의 시퀀스를 생성한다. 다음의 정수 변환이 적용될 수 있다:
T2 = H1 - H2,
t = H2 + [T2 ≫ 1],
T1 = H3 - t,
T3 = t + [T1 ≫ 1],
여기서, H는 각각의 컬러 서브-픽셀(예를 들어, R, G, B)에 대한 상이한 휘도 레벨들을 표현하고, T는 압축을 위해 이용되는 실제 값들을 표현한다. D(Tn)를 대응하는 디코딩된 값들로 표기함으로써, 다음이 계산될 수 있다:
t = D(T3) - [D(T1) ≫ 1].
H3 = t + D(T1),
H2 = t -[D(T2) ≫ 1],
H1 = H2 + D(T2)
몇몇 블록 크기들/배열들의 경우, 스캔 순서는, 예를 들어, 점진적 스캔 순서일 수 있는 한편, 다른 블록 크기들/배열들의 경우, 스캔 순서는 지그재그 스캔 순서일 수 있다. 그 다음, 계수들을 최고 비트 평면으로부터 더 낮은 비트 평면들까지 스캔하고, 블록(930)에서 조인트(joint) 비트 평면들을 각각의 넌-제로 계수에 대한 제로 및 부호들의 나열들로서 인코딩함으로써, 계수들은 비트들의 시퀀스(예를 들어, 비트 스트림)으로 패킹된다. 몇몇 실시예들에서, 제로의 나열들의 인코딩은, 당업자들에 의해 이해되는 바와 같이, 나머지들을 인코딩하는 것에 비해 오버헤드가 비교적 작은 경우 고정 길이 형태일 수 있거나 또는 가변 길이 코드(VLC) 표에 따를 수 있다. 스캔 및 인코딩은, 타겟 데이터 크기(예를 들어, 4 대 1 압축의 경우 512x3 비트)에 도달할 때까지 계속된다. 즉, 768개의 파라미터들 각각은 768개의 정수 계수들을 생성하도록 Hadamard 또는 Haar 변환을 적용하기 위해 미리 정의된 스캔 순서에 따라 스캔된다. 계수들을 인코딩(930)에 의한 비트들의 시퀀스로 패킹하기 위해, 코드 사전-생성된 코드 표(예를 들어, 검색 표)가 이용된다. 상기 Hadamard 또는 Haar 변환 방법은 예시로서 설명되고, 제한적으로 의도되지 않는다. 아울러, 블록-기반 변환 및 엔트로피 코딩의 추가적인 개시는, 2015년 3월 13일에 출원된 관련 미국 특허 출원 제 14/658,039호에서 설명될 수 있으며, 상기 미국 특허 출원의 내용들은 그 전체가 참조로 본원에 통합된다.
본 명세서에서 설명되는 본 발명의 실시예들에 따른 디스플레이 디바이스 및/또는 임의의 다른 관련 디바이스들 또는 컴포넌트들은 임의의 적절한 하드웨어, 펌웨어(예를 들어, 주문형 집적 회로), 소프트웨어, 또는 소프트웨어, 펌웨어 및 하드웨어의 적절한 결합을 활용하여 구현될 수 있다. 예를 들어, 디스플레이 디바이스의 다양한 컴포넌트들은 하나의 집적 회로(IC) 칩 또는 별개의 IC 칩들 상에 형성될 수 있다. 추가로, 디스플레이 디바이스의 다양한 컴포넌트들은, 플렉서블 인쇄 회로 필름, 테이프 캐리어 패키지(TCP), 인쇄 회로 기판(PCB) 상에 구현될 수 있거나 디스플레이 디바이스와 동일한 기판 상에 형성될 수 있다. 추가로, 디스플레이 디바이스의 다양한 컴포넌트들은, 본 명세서에서 설명되는 다양한 기능들을 수행하기 위해 컴퓨터 프로그램 명령들을 실행하고 다른 시스템 컴포넌트들과 상호작용하는, 하나 이상의 컴퓨팅 디바이스들의 하나 이상의 프로세서들 상에서 실행되는 프로세스 또는 스레드(thread)일 수 있다. 컴퓨터 프로그램 명령들은, 예를 들어, 랜덤 액세스 메모리(RAM)와 같은 표준 메모리 디바이스를 이용하여 컴퓨팅 디바이스에서 구현될 수 있는 메모리에 저장된다. 컴퓨터 프로그램 명령들은 또한, 예를 들어, CD-ROM, 플래쉬 드라이브 등과 같은 다른 비일시적 컴퓨터 판독가능 매체에 저장될 수 있다. 또한, 본 발명의 예시적인 실시예들의 범위를 벗어남이 없이, 다양한 컴퓨팅 디바이스들의 기능이 단일 컴퓨팅 디바이스로 결합 또는 통합될 수 있거나, 특정 컴퓨팅 디바이스의 기능이 하나 이상의 다른 컴퓨팅 디바이스들에 걸쳐 분산될 수 있음을 당업자는 인식한다.
본 발명은 예시적인 실시예들을 참조하여 설명되었지만, 본 발명의 사상 및 범위를 모두 벗어남이 없이, 설명된 실시예들에 대한 다양한 변화들 및 변형들이 수행될 수 있음을 당업자들은 인식할 것이다. 게다가, 다양한 분야의 당업자들은, 본 명세서에서 설명된 본 발명이 다른 작업들에 대한 솔루션들 및 다른 애플리케이션들에 대한 적응들을 제시할 것을 인식할 것이다. 예를 들어, 본 발명의 실시예는, 이미지 품질을 개선하기 위해 디바이스-특정 픽셀당 파라미터들을 저장 및 리트리브하는, 예를 들어, 디스플레이 패널들, 카메라들 및 프린터들과 같은(그러나, 이에 제한되는 것은 아님) 임의의 이미지 디바이스들에 적용될 수 있다.
본 발명의 사상 및 범위를 모두 벗어남이 없이, 본 명세서의 청구항들에 의해, 본 발명의 모든 이러한 이용들, 및 본 개시의 목적을 위해 본 명세서에서 선택된 본 발명의 예시적인 실시예들에 대해 행해질 수 있는 이러한 변화들 및 변형들을 커버하는 것이 본 출원인의 의도이다. 따라서, 본 발명의 예시적인 실시예들은 모든 양상들에서 제한적인 것이 아니라 예시적인 것으로 고려되어야 하며, 본 발명의 사상 및 범위는 첨부된 청구항들 및 이들의 균등물들에 의해 나타난다.
달리 정의되지 않으면, 본 명세서에서 사용되는 (기술적 및 과학적 용어들을 포함하는) 모든 용어들은, 본 발명이 속한 분야의 당업자에 의해 통상적으로 이해되는 것과 동일한 의미를 갖는다. 통상적으로 이용되는 사전들에서 정의된 것과 같은 용어들은 관련 분야 및/또는 본 명세서의 문맥에서의 용어들의 의미와 일치하는 의미를 갖는 것으로 해석되어야 하며, 본 명세서에서 명시적으로 그렇게 정의되지 않는 한 이상화되거나 과도하게 형식화된 관점에서 해석되어서는 안됨을 추가로 이해할 것이다.

Claims (20)

  1. 프로세서에 의해, 디스플레이 패널의 서브-픽셀들에 대응하는 파라미터들을 수신하는 단계;
    상기 프로세서에 의해, 입력 이미지를 수신하는 단계;
    상기 프로세서에 의해, 상기 파라미터들에 따라 상기 입력 이미지를 조정하여 상기 디스플레이 패널의 픽셀 회도를 보상하는 단계; 및
    상기 프로세서에 의해, 상기 조정된 입력 이미지를 상기 디스플레이 패널에 디스플레이하는 단계
    를 포함하고,
    상기 파라미터들은:
    베이스 컬러 채널의 베이스 휘도 레벨의 제 1 픽셀 파라미터;
    상기 베이스 컬러 채널과는 상이한 컬러 채널에 대응하고, 상기 베이스 휘도 레벨과 동일한 휘도 레벨에 대응하는 제2 픽셀 파라미터;
    상기 제 2 픽셀 파라미터에 대응하는 동일한 컬러 채널에 대응하고, 상기 제 2 픽셀 파라미터에 대응하는 상기 휘도 레벨과는 상이한 휘도 레벨에 대응하는 제3 픽셀 파라미터;
    채널간 예측을 수행하는 것으로부터 결정되며 상기 제 1 픽셀 파라미터와 상기 제 2 픽셀 파라미터 사이의 차이인 제 1 나머지;
    레벨간 예측을 수행하는 것으로부터 결정되며 상기 제 2 픽셀 파라미터와 상기 제 3 픽셀 파라미터 사이의 차이인 제 2 나머지
    를 포함하는,
    디스플레이 패널의 픽셀 휘도를 보상하는 방법.
  2. 제 1 항에 있어서,
    상기 수신된 파라미터들은 압축된 파라미터들인,
    디스플레이 패널의 픽셀 휘도를 보상하는 방법.
  3. 제 2 항에 있어서,
    상기 프로세서에 의해, 상기 입력 이미지를 조정하는 단계 전에 상기 압축된 파라미터들을 압축해제하는 단계를 더 포함하는,
    디스플레이 패널의 픽셀 휘도를 보상하는 방법.
  4. 제 2 항에 있어서,
    상기 파라미터들은,
    상기 프로세서에 의해, 복수의 컬러 채널들로부터 상기 베이스 컬러 채널을 선택하고;
    상기 프로세서에 의해, 복수의 휘도 레벨들로부터, 상기 선택된 베이스 컬러 채널의 상기 베이스 휘도 레벨을 선택하고;
    상기 프로세서에 의해, 상기 선택된 베이스 컬러 채널 및 상기 베이스 휘도 레벨에 대한 상기 제1 픽셀 파라미터를 결정하고;
    상기 프로세서에 의해, 상기 제 1 픽셀 파라미터로부터 상기 제 2 픽셀 파라미터를 예측하여 상기 제 1 나머지를 생성함으로써
    압축되는,
    디스플레이 패널의 픽셀 휘도를 보상하기 위한 방법.
  5. 제 4 항에 있어서,
    상기 파라미터들은, 추가로,
    상기 프로세서에 의해, 상기 예측된 제 2 픽셀 파라미터로부터 제 3 픽셀 파라미터를 예측하여 상기 제 2 나머지를 생성하고; 그리고
    상기 제 1 픽셀 파라미터, 상기 제 1 나머지 및 상기 제 2 나머지를 인코딩함으로써
    압축되는,
    디스플레이 패널의 픽셀 휘도를 보상하기 위한 방법.
  6. 프로세서에 의해, 복수의 컬러 채널들로부터 베이스 컬러 채널을 선택하는 단계;
    상기 프로세서에 의해, 복수의 휘도 레벨들로부터 상기 선택된 베이스 컬러 채널의 베이스 휘도 레벨을 선택하는 단계;
    상기 프로세서에 의해, 상기 선택된 베이스 컬러 채널 및 상기 베이스 휘도 레벨에 대한 제 1 픽셀 파라미터를 결정하는 단계;
    상기 프로세서에 의해, 제 1 나머지를 생성하기 위해 상기 제 1 픽셀 파라미터로부터 제 2 픽셀 파라미터를 예측하는 단계; 및
    상기 프로세서에 의해, 제 2 나머지를 생성하기 위해, 상기 예측된 제 2 픽셀 파라미터로부터 제 3 픽셀 파라미터를 예측하는 단계
    를 포함하고,
    상기 제 2 픽셀 파라미터는 상기 베이스 컬러 채널과는 상이한 컬러 채널에 대응하고, 상기 베이스 휘도 레벨과 동일한 휘도 레벨에 대응하고,
    상기 제 3 픽셀 파라미터는 상기 제 2 픽셀 파라미터에 대응하는 동일한 컬러 채널에 대응하고, 상기 제 2 픽셀 파라미터에 대응하는 휘도 레벨과는 상이한 휘도 레벨에 대응하고,
    상기 제1 나머지는 상기 제 1 픽셀 파라미터와 상기 제 2 픽셀 파라미터 사이의 차이이고,
    상기 제2 나머지는 상기 제 2 픽셀 파라미터와 상기 제 3 픽셀 파라미터 사이의 차이인
    픽셀 파라미터들을 보상하기 위한 방법.
  7. 제 6 항에 있어서,
    상기 제 1 픽셀 파라미터, 상기 제 1 나머지 및 상기 제 2 나머지를 인코딩하는 단계를 더 포함하는,
    픽셀 파라미터들을 보상하기 위한 방법.
  8. 제 7 항에 있어서,
    상기 제 2 픽셀 파라미터를 예측하는 단계는 채널간 예측을 포함하는,
    픽셀 파라미터들을 보상하기 위한 방법.
  9. 삭제
  10. 제 7 항에 있어서,
    상기 제 3 픽셀 파라미터를 예측하는 단계는 레벨간 예측을 포함하는,
    픽셀 파라미터들을 보상하기 위한 방법.
  11. 제 10 항에 있어서,
    상기 레벨간 예측은 선형 회귀를 수행하는 것을 포함하는,
    픽셀 파라미터들을 보상하기 위한 방법.
  12. 삭제
  13. 제 6 항에 있어서,
    상기 제 1 픽셀 파라미터, 상기 제 1 나머지, 그리고 제 2 나머지를 멀티플렉싱하는 단계를 더 포함하는,
    픽셀 파라미터들을 보상하기 위한 방법.
  14. 디스플레이 패널의 서브-픽셀들에 대한 압축된 파라미터들을 포함하는 메모리;
    상기 압축된 파라미터들을 압축해제하도록 구성되는 디코더; 및
    상기 압축해제된 파라미터들을 입력 이미지 신호에 적용하도록 구성되는 프로세서를 포함하고,
    상기 파라미터들의 각각의 파라미터는 상기 서브-픽셀들의 각각의 서브-픽셀에 대응하고,
    상기 파라미터들은,
    복수의 컬러 채널들로부터 베이스 컬러 채널을 선택하고;
    복수의 휘도 레벨들로부터 상기 선택된 베이스 컬러 채널의 베이스 휘도 레벨을 선택하고;
    상기 선택된 베이스 컬러 채널 및 상기 베이스 휘도 레벨에 대한 제 1 픽셀 파라미터를 결정하고;
    제 1 나머지를 생성하기 위해 상기 제 1 픽셀 파라미터로부터 제 2 픽셀 파라미터를 예측하고 ―상기 제 2 픽셀 파라미터는 상기 베이스 컬러 채널과는 상이한 컬커 채널에 대응하고, 상기 베이스 휘도 레벨과 동일한 휘도 레벨에 대응함―;
    제 2 나머지를 생성하기 위해, 상기 예측된 제 2 픽셀 파라미터로부터 제 3 픽셀 파라미터를 예측하고 ―상기 제 3 픽셀 파라미터는 상기 제 2 픽셀 파라미터에 대응하는 동일한 컬러 채널에 대응하고, 상기 제 2 픽셀 파라미터에 대응하는 휘도 레벨과는 상이한 휘도 레벨에 대응함―; 그리고
    상기 제 1 픽셀 파라미터, 상기 제 1 나머지 및 상기 제 2 나머지를 인코딩함으로써
    압축되며,
    상기 제 1 나머지는, 상기 제 1 픽셀 파라미터와 상기 제 2 픽셀 파라미터 사이의 차이이고,
    상기 제 2 나머지는, 상기 제 2 픽셀 파라미터와 상기 제 3 픽셀 파라미터 사이의 차이인,
    디스플레이 패널.
  15. 제 14 항에 있어서,
    상기 제 2 픽셀 파라미터를 예측하는 것은 채널간 예측을 포함하는,
    디스플레이 패널.
  16. 제 14 항에 있어서,
    상기 제 3 픽셀 파라미터를 예측하는 것은 레벨간 예측을 포함하는,
    디스플레이 패널.
  17. 제 16 항에 있어서,
    상기 레벨간 예측은 선형 회귀를 수행하는 것을 포함하는,
    디스플레이 패널.
  18. 삭제
  19. 삭제
  20. 제 14 항에 있어서,
    상기 제 1 픽셀 파라미터, 상기 제 1 나머지 및 상기 제 2 나머지를 멀티플렉싱하는 것을 더 포함하는,
    디스플레이 패널.
KR1020150078218A 2014-06-02 2015-06-02 디스플레이 패널, 디스플레이 패널의 픽셀 휘도 보상 방법 및 픽셀 파라미터들을 보상하기 위한 방법 KR102304893B1 (ko)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201462006725P 2014-06-02 2014-06-02
US62/006,725 2014-06-02
US14/720,669 2015-05-22
US14/720,669 US9799257B2 (en) 2014-06-02 2015-05-22 Hierarchical prediction for pixel parameter compression

Publications (2)

Publication Number Publication Date
KR20150139464A KR20150139464A (ko) 2015-12-11
KR102304893B1 true KR102304893B1 (ko) 2021-09-24

Family

ID=54885498

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020150078218A KR102304893B1 (ko) 2014-06-02 2015-06-02 디스플레이 패널, 디스플레이 패널의 픽셀 휘도 보상 방법 및 픽셀 파라미터들을 보상하기 위한 방법

Country Status (2)

Country Link
JP (1) JP6661285B2 (ko)
KR (1) KR102304893B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20180039725A (ko) * 2015-08-19 2018-04-18 밸브 코포레이션 디스플레이의 픽셀 휘도 및/또는 색차 응답 변화의 검출 및/또는 보정을 위한 시스템 및 방법

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102555096B1 (ko) * 2016-06-09 2023-07-13 엘지디스플레이 주식회사 데이터 압축 방법 및 이를 이용한 유기 발광 다이오드 표시 장치
US10176761B2 (en) * 2017-02-23 2019-01-08 Synaptics Incorporated Compressed data transmission in panel display system
CN114360449B (zh) * 2022-01-14 2023-08-08 苇创微电子(上海)有限公司 一种显示器Mura校准的多像素融合压缩方法
CN116132688B (zh) * 2023-01-17 2024-04-12 格兰菲智能科技有限公司 像素补偿数据编码方法、解码方法、装置和计算机设备
CN116364008B (zh) * 2023-03-30 2024-05-03 合肥维信诺科技有限公司 显示面板的亮度补偿数据的存储方法及读取方法、存储设备、亮度补偿控制电路和驱动芯片
CN116935788B (zh) * 2023-09-15 2023-12-29 长春希达电子技术有限公司 一种基于像素复用的颜色补偿方法、存储介质和系统

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000101848A (ja) 1998-09-25 2000-04-07 Asahi Optical Co Ltd 画像圧縮装置および画像伸張装置
US20050243025A1 (en) 2002-07-06 2005-11-03 Koninklijke Philips Electronics N.V. Matrix display including inverse transform decoding and method of driving such a matrix display
JP2007271940A (ja) * 2006-03-31 2007-10-18 Toshiba Corp 映像表示装置及び映像表示方法
JP2007279290A (ja) * 2006-04-05 2007-10-25 Eastman Kodak Co 表示装置
US20100008591A1 (en) 2008-07-09 2010-01-14 Yeping Su Methods and Systems for Display Correction

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4996501B2 (ja) * 2007-04-06 2012-08-08 キヤノン株式会社 多次元データの符号化装置及び復号装置並びにその制御方法
JP5207832B2 (ja) * 2008-05-30 2013-06-12 キヤノン株式会社 表示装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000101848A (ja) 1998-09-25 2000-04-07 Asahi Optical Co Ltd 画像圧縮装置および画像伸張装置
US20050243025A1 (en) 2002-07-06 2005-11-03 Koninklijke Philips Electronics N.V. Matrix display including inverse transform decoding and method of driving such a matrix display
JP2007271940A (ja) * 2006-03-31 2007-10-18 Toshiba Corp 映像表示装置及び映像表示方法
JP2007279290A (ja) * 2006-04-05 2007-10-25 Eastman Kodak Co 表示装置
US20100008591A1 (en) 2008-07-09 2010-01-14 Yeping Su Methods and Systems for Display Correction

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20180039725A (ko) * 2015-08-19 2018-04-18 밸브 코포레이션 디스플레이의 픽셀 휘도 및/또는 색차 응답 변화의 검출 및/또는 보정을 위한 시스템 및 방법
KR102556275B1 (ko) 2015-08-19 2023-07-18 밸브 코포레이션 디스플레이의 픽셀 휘도 및/또는 색차 응답 변화의 검출 및/또는 보정을 위한 시스템 및 방법

Also Published As

Publication number Publication date
JP2015228027A (ja) 2015-12-17
KR20150139464A (ko) 2015-12-11
JP6661285B2 (ja) 2020-03-11

Similar Documents

Publication Publication Date Title
US9799257B2 (en) Hierarchical prediction for pixel parameter compression
KR102304893B1 (ko) 디스플레이 패널, 디스플레이 패널의 픽셀 휘도 보상 방법 및 픽셀 파라미터들을 보상하기 위한 방법
US20150279325A1 (en) System and method for storing and retrieving pixel parameters in a display panel
CN110337685B (zh) 编码demura校准信息
JP6560367B2 (ja) バーチャルリアリティビデオの任意ビュー角度及びラインバッファ低減のための部分デコーディング
US9071838B2 (en) Image data compressing and decompressing methods and display driving device using the same
KR102294830B1 (ko) 디스플레이 구동 장치 및 이미지 데이터 처리 장치의 동작 방법
CN107454404B (zh) 用于压缩数据的方法以及使用该方法的显示装置
JP2009273106A (ja) エントロピー復号化回路、エントロピー復号化方法、およびパイプライン方式を利用したエントロピー復号化方法
US10283032B2 (en) Integrated circuit for nonlinear data encoding
US10803791B2 (en) Burrows-wheeler based stress profile compression
CN111726615B (zh) 点云编解码方法及编解码器
CN114467133A (zh) 压缩和解压缩显示补偿亮度不匀的补偿数据的方法和系统
CN114120915A (zh) 数据压缩方法和装置、数据解压方法和装置
AU2014227492B2 (en) Apparatus and method for compact bit-plane data compression
US10230982B2 (en) Image encoding apparatus and method, and image decoding apparatus and method
US20080279463A1 (en) Image processing apparatus, image processing circuit, and image processing method
EP4047929A1 (en) Systems and methods for joint color channel entropy
KR102401851B1 (ko) 영상 압축 방법 및 이를 수행하는 표시 장치
KR102622956B1 (ko) 보상 데이터 처리 장치 및 방법과 이를 이용한 유기 발광 다이오드 표시 장치
KR102586957B1 (ko) 감마 보정 장치 및 이를 이용한 감마 보정 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant