KR102269319B1 - 표시 장치 및 이의 구동 방법 - Google Patents

표시 장치 및 이의 구동 방법 Download PDF

Info

Publication number
KR102269319B1
KR102269319B1 KR1020140139777A KR20140139777A KR102269319B1 KR 102269319 B1 KR102269319 B1 KR 102269319B1 KR 1020140139777 A KR1020140139777 A KR 1020140139777A KR 20140139777 A KR20140139777 A KR 20140139777A KR 102269319 B1 KR102269319 B1 KR 102269319B1
Authority
KR
South Korea
Prior art keywords
control signal
gate
reference control
signal
masking
Prior art date
Application number
KR1020140139777A
Other languages
English (en)
Other versions
KR20160045176A (ko
Inventor
전재관
박재형
윤기태
박동원
손영수
이원복
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020140139777A priority Critical patent/KR102269319B1/ko
Priority to US14/697,996 priority patent/US9916804B2/en
Publication of KR20160045176A publication Critical patent/KR20160045176A/ko
Application granted granted Critical
Publication of KR102269319B1 publication Critical patent/KR102269319B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

표시 장치는 복수의 게이트 라인들 및 상기 복수의 게이트 라인들과 교차하는 복수의 데이터 라인들을 포함하는 표시 패널, 상기 복수의 게이트 라인들에 인가되는 복수의 게이트 신호들을 생성하여 순차적으로 출력하는 게이트 구동 회로, 및 게이트 신호를 제어하는 기준 제어 신호를 생성하고, 상기 기준 제어 신호는 특정 게이트 신호의 펄스 폭 및 위상 중 적어도 하나를 국부적으로 조절하는 타이밍 컨트롤러를 포함한다.

Description

표시 장치 및 이의 구동 방법{DISPLAY APPARATUS AND METHOD OF DRIVING THE DISPLAY APPARATUS}
본 발명은 표시 장치 및 이의 구동 방법에 관한 것으로, 보다 상세하게는 국부적 충전 불량을 개선하기 위한 표시 장치 및 이의 구동 방법을 제공하는 것이다.
일반적으로 액정 표시 장치는 두께가 얇고 무게가 가벼우며 전력소모가 낮은 장점이 있어, 모니터, 노트북, 휴대폰 등에 주로 사용된다. 이러한 액정 표시장치는 액정의 광투과율을 이용하여 영상을 표시하는 액정 표시 패널, 상기 액정 표시 패널의 하부에 배치되어 상기 액정 표시 패널로 광을 제공하는 백라이트 어셈블리 및 상기 액정 표시 패널을 구동하는 구동 회로를 포함한다.
상기 액정 표시 패널은 게이트 라인, 데이터 라인, 박막 트랜지스터 및 화소 전극을 갖는 어레이 기판, 상기 어레이 기판과 대향하며 공통 전극을 갖는 대향 기판, 및 상기 어레이 기판과 상기 대향 기판 사이에 개재된 액정층을 포함한다. 상기 구동 회로는 상기 게이트 라인을 구동하는 게이트 구동부 및 상기 데이터 라인을 구동하는 데이터 구동부를 포함한다.
최근 상기 액정 표시 패널이 대형화됨에 따라서, 게이트 신호 및 데이터 신호의 RC 지연에 의해 표시 품질이 저하되는 문제가 발생한다.
예를 들면, 상기 게이트 구동부로부터 출력된 게이트 신호는 상기 게이트 구동부의 출력단과 인접한 영역에 비해 상대적으로 먼 영역에서의 RC 지연이 증가한다. 상기 게이트 신호는 화소에 인가되는 데이터 신호의 충전 시간을 제어하는 신호로서, 상기 게이트 신호의 지연은 상기 데이터 신호의 충전율을 저하시킬 수 있다. 또한, 데이터 라인의 길이가 길어짐에 따라서, 상기 데이터 구동부와 인접한 표시 패널의 최상단부와 상기 데이터 구동부와 가장 먼 표시 패널의 최하단부에서의 데이터 라인에 인가된 데이터 신호는 RC 지연차를 가진다.
이와 같은 게이트 신호 및 데이터 신호의 RC 지연에 따라서 휘도 저하, 혼색 및 줄무늬 시인 등과 같은 표시 불량을 발생한다.
이에 본 발명의 기술적 과제는 이러한 점에서 착안된 것으로, 본 발명의 목적은 불연속적인 로드 변화에 의한 국부적 충전율 차이를 개선하기 위한 표시 장치를 제공하는 것이다.
본 발명의 다른 목적은 상기 표시 장치의 구동 방법을 제공하는 것이다.
상기한 본 발명의 목적을 실현하기 위한 일 실시예에 따른 표시 장치는 복수의 게이트 라인들 및 상기 복수의 게이트 라인들과 교차하는 복수의 데이터 라인들을 포함하는 표시 패널, 상기 복수의 게이트 라인들에 인가되는 복수의 게이트 신호들을 생성하여 순차적으로 출력하는 게이트 구동 회로, 및 게이트 신호를 제어하는 기준 제어 신호를 생성하고, 상기 기준 제어 신호는 특정 게이트 신호의 펄스 폭 및 위상 중 적어도 하나를 국부적으로 조절하는 타이밍 컨트롤러를 포함한다.
일 실시예에서, 상기 기준 제어 신호는 상기 특정 게이트 신호와 상기 특정 게이트 신호와 인접한 복수의 게이트 신호들의 펄스 폭 및 위상 중 적어도 하나를 점진적으로 조절할 수 있다.
일 실시예에서, 상기 타이밍 컨트롤러는 데이터 인에이블 신호에 기초하여 제1 기준 제어 신호를 생성하는 제1 기준 제어 신호 생성부, 라이징 마스킹 펄스와 폴링 마스킹 펄스를 포함하는 마스킹 신호를 생성하는 마스킹 신호 생성부, 및 상기 제1 기준 제어 신호와 상기 마스킹 신호를 연산하여 상기 제1 기준 제어 신호에 대해 위상 및 펄스 폭 중 적어도 하나가 국부적으로 조절된 제2 기준 제어 신호를 생성하는 제2 기준 제어 신호 생성부를 포함한다.
일 실시예에서, 상기 제2 기준 제어 신호 생성부는 상기 제1 기준 제어 신호의 라이징 구간과 상기 라이징 마스킹 펄스를 OR 또는 XOR 연산하고, 상기 제1 기준 제어 신호의 폴링 구간과 상기 폴링 마스킹 펄스를 XOR 또는 OR 연산할 수 있다.
일 실시예에서, 상기 데이터 인에이블 신호는 데이터 라인의 RC 지연에 기초하여 수평 블랭킹 구간이 지연될 수 있다.
일 실시예에서, 상기 타이밍 컨트롤러는 상기 특정 게이트 라인에 대응하는 수평라인 카운팅 값을 출력하는 수평라인 카운터 및 상기 라이징 마스킹 펄스를 생성하기 위한 라이징 파라메터와 상기 폴링 마스킹 펄스를 생성하기 위한 폴링 파라메터를 저장하는 저장부를 더 포함할 수 있다.
일 실시예에서, 상기 라이징 파라메터와 상기 폴링 파라메터는 상기 특정 게이트 신호가 인가되는 특정 영역에서의 데이터 충전율을 보상하기 위해 설정될 수 있다.
일 실시예에서, 상기 게이트 구동 회로는 이전 게이트 신호의 후기 부분과 중첩하는 전기 부분을 갖는 게이트 신호를 생성하고, 상기 타이밍 컨트롤러는 첫 번째 게이트 라인에 인가되는 첫 번째 게이트 신호 및 상기 첫 번째 게이트 신호와 인접한 복수의 게이트 신호들의 펄스 폭 및 위상 중 적어도 하나를 점진적으로 조절하는 기준 제어 신호를 생성할 수 있다.
일 실시예에서, 상기 표시 패널은 상부 영역과 하부 영역으로 구분되고, 상기 상부 영역에는 복수의 제1 데이터 라인들이 배치되고, 상기 하부 영역에는 상기 복수의 제1 데이터 라인들과 분리된 복수의 제2 데이터 라인들이 배치되고, 상기 타이밍 컨트롤러는 상기 상부 영역과 상기 하부 영역의 경계 영역에 대응하는 특정 게이트 신호와 상기 특정 게이트 신호와 인접한 복수의 게이트 신호들의 펄스 폭 및 위상 중 적어도 하나를 점진적으로 조절하는 기준 제어 신호를 생성할 수 있다.
상기한 본 발명의 목적을 실현하기 위한 일 실시예에 따른 표시 장치의 구동 방법은 휘도 차이가 발생하는 특정 수평 라인에 대응하여 펄스 폭 및 위상 중 적어도 하나를 국부적으로 조절된 기준 제어 신호를 생성하는 단계, 및 상기 기준 제어 신호에 기초하여 펄스 폭 및 위상 중 적어도 하나가 조절된 특정 게이트 신호를 생성하는 단계를 포함한다.
일 실시예에서, 상기 기준 제어 신호는 상기 특정 게이트 신호와 상기 특정 게이트 신호와 인접한 복수의 게이트 신호들의 펄스 폭 및 위상 중 적어도 하나를 점진적으로 조절할 수 있다.
일 실시예에서, 상기 구동 방법은 데이터 인에이블 신호에 기초하여 제1 기준 제어 신호를 생성하는 단계, 라이징 마스킹 펄스와 폴링 마스킹 펄스를 포함하는 마스킹 신호를 생성하는 단계, 및 상기 제1 기준 제어 신호와 상기 마스킹 신호를 연산하여 상기 제1 기준 제어 신호에 대해 위상 및 펄스 폭 중 적어도 하나가 국부적으로 조절된 제2 기준 제어 신호를 생성하는 단계를 더 포함할 수 있다.
일 실시예에서, 상기 구동 방법은 상기 제1 기준 제어 신호의 라이징 구간과 상기 라이징 마스킹 펄스를 OR 또는 XOR 연산하는 단계, 및 상기 제1 기준 제어 신호의 폴링 구간과 상기 폴링 마스킹 펄스를 XOR 또는 OR 연산하는 단계를 더 포함할 수 있다.
일 실시예에서, 상기 데이터 인에이블 신호는 데이터 라인의 RC 지연에 기초하여 수평 블랭킹 구간이 지연될 수 있다.
일 실시예에서, 상기 구동 방법은 상기 특정 게이트 신호에 대응하는 수평라인 카운팅 값을 출력하는 단계, 상기 수평라인 카운팅 값에 기초하여 저장부에 저장된 상기 특정 수평 라인에 대응하는 라이징 파라메터와 폴링 파라메터를 출력하는 단계, 및 상기 라이징 파라메터와 상기 폴링 파라메터를 이용하여 상기 마스킹 신호를 생성하는 단계를 더 포함할 수 있다.
일 실시예에서, 상기 라이징 파라메터와 상기 폴링 파라메터는 상기 특정 수평 라인의 데이터 충전율을 보상하기 위해 설정될 수 있다.
본 발명의 실시예들에 따르면, 게이트 신호를 제어하는 기준 제어 신호를 국부적으로 변경함으로써 화면 불량이 발생한 게이트 라인 이외의 다른 게이트 라인들의 구동은 영향을 주지 않으면서 표시 패널의 충전율을 국부적으로 조절하여 불량 시인을 막을 수 있다.
도 1은 본 발명의 일 실시예에 따른 표시 장치의 평면도이다.
도 2는 도 1에 도시된 타이밍 컨트롤러의 블록도이다.
도 3은 도 2의 데이터 인에이블 신호를 설명하기 위한 파형도이다.
도 4a 및 도 4b는 설정 수평 라인의 충전율에 따른 휘도를 설명하기 위한 개념도들이다.
도 5a 및 도 5b는 일 실시예에 따른 도 2의 타이밍 컨트롤러의 제2 기준 제어 신호의 생성 방법을 설명하기 위한 개념도들이다.
도 6a 및 도 6b는 일 실시예에 따른 도 2의 타이밍 컨트롤러의 제2 기준 제어 신호의 생성 방법을 설명하기 위한 개념도들이다.
도 7은 본 발명의 일 실시예에 따른 표시 장치의 구동 방법을 설명하기 위한 파형도이다.
도 8은 본 발명의 일 실시예에 따른 표시 장치의 구동 방법을 설명하기 위한 파형도이다.
도 9는 본 발명의 일 실시예에 따른 표시 장치의 평면도이다.
도 10은 본 발명의 일 실시예에 따른 표시 장치의 평면도이다.
이하, 도면들을 참조하여 본 발명의 바람직한 실시예들을 보다 상세하게 설명하기로 한다.
도 1은 본 발명의 일 실시예에 따른 표시 장치의 평면도이다.
도 1을 참조하면, 상기 표시 장치는 표시 패널(100), 타이밍 컨트롤러(200), 데이터 구동 회로(250), 제1 게이트 구동 회로(260) 및 제2 게이트 구동 회로(270)를 포함한다.
상기 표시 장치는 컨트롤 회로 기판(310), 적어도 하나의 회로 필름(320) 및 적어도 하나의 소스 회로 기판(330)을 더 포함한다. 상기 타이밍 컨트롤러(200)는 상기 컨트롤 회로 기판(310)에 실장된다. 상기 회로 필름(320)의 제1 단부는 상기 컨트롤 회로 기판(310)에 연결되고, 제2 단부는 상기 소스 회로 기판(330)에 실장된다. 상기 데이터 구동 회로(250)의 단부는 상기 소스 회로 기판(330)에 연결된다.
상기 표시 패널(100)은 표시 영역(DA) 및 상기 표시 영역(DA)을 둘러싸는 주변 영역(PA)을 포함한다. 상기 표시 영역(DA)에는 복수의 화소부들(P), 복수의 데이터 라인들(DL) 및 복수의 게이트 라인들(GL)이 배치된다. 상기 주변 영역(PA)에는 상기 데이터 구동 회로(250), 상기 제1 게이트 구동 회로(260) 및 상기 제2 게이트 구동 회로(270)가 배치된다.
상기 화소부들(P)은 제1 방향(DR1)으로 배열된 화소를 포함하는 화소 열 및 상기 제1 방향(DR1)과 교차하는 제2 방향(DR2)으로 배열된 화소를 포함하는 화소 행을 포함하는 매트릭스 형태로 배열된다.
상기 데이터 라인들(DL1,.., DLm)은 상기 제1 방향(DR1)으로 연장되고, 상기 제2 방향(DR2)으로 배열된다. 상기 데이터 라인들(DL1,.., DLm) 각각은 해당하는 화소 열의 화소들(P)과 전기적으로 연결되어 데이터 신호를 전달한다.
상기 게이트 라인들(GL1,.., GLn)은 상기 제2 방향(DR2)으로 연장되고, 상기 제1 방향(DR1)으로 배열된다. 상기 게이트 라인들(GL1,.., GLn) 각각은 해당하는 화소 행에 포함된 화소들(P)과 전기적으로 연결되고 게이트 신호가 순차적으로 인가된다.
각 화소(P)는 게이트 라인(GL1)과 데이터 라인(DL1)에 연결된 스위칭 소자 및 상기 스위칭 소자에 연결된 표시 소자를 포함한다. 상기 표시 소자는 액정 커패시터, 유기 전계 발광 소자 등을 포함할 수 있다.
상기 타이밍 컨트롤러(200)는 상기 데이터 구동 회로(250) 및 상기 제1 및 제2 게이트 구동 회로들(260, 270)의 구동을 제어한다.
상기 타이밍 컨트롤러(200)는 데이터 신호를 다양한 보상 알고리즘들을 이용하여 보상하고, 보상된 데이터 신호를 상기 데이터 구동 회로(250)에 제공한다. 상기 타이밍 컨트롤러(200)는 상기 데이터 구동 회로(250)를 제어하는 데이터 제어 신호와 상기 제1 및 제2 게이트 구동 회로들(260, 270)을 제어하는 게이트 제어 신호를 생성한다.
상기 데이터 제어 신호는 수평 동기 신호, 수직 동기 신호를 포함하는 데이터 동기 신호 및 상기 데이터 신호의 출력을 제어하는 로드 신호를 포함할 수 있다. 상기 게이트 제어 신호는 기준 제어 신호를 포함할 수 있다. 상기 기준 제어 신호는 게이트 신호의 펄스 폭 및 위상을 제어하는 제어 신호이다. 본 실시예에 따르면, 상기 기준 제어 신호의 펄스 폭 및 위상 중 적어도 하나를 조절하여 상기 데이터 신호와 상기 게이트 신호 사이의 위상 차이에 의한 충전율을 보상할 수 있다. 이에 따라서, 특정 영역에서 국부적으로 발생하는 인접한 수평 라인간의 충전율 차이에 의한 휘도 차이를 개선할 수 있다.
상기 데이터 구동 회로(250)는 복수의 데이터 회로 필름들(DCF)을 포함하고, 각 데이터 회로 필름(DCF)은 데이터 라인을 구동하는 데이터 구동 칩을 포함한다. 상기 데이터 회로 필름(DCF)은 상기 소스 회로 기판(330)과 상기 표시 패널(100)을 전기적으로 연결한다. 상기 데이터 회로 필름들 중 상기 제1 및 제2 게이트 구동 회로들(260, 270)과 인접한 데이터 회로 필름들은 상기 컨트롤 회로 기판(310)으로부터 전달된 상기 게이트 제어 신호를 상기 제1 및 제2 게이트 구동 회로들(260, 270)에 전달한다.
상기 데이터 구동 회로(250)는 상기 타이밍 컨트롤러(200)로부터 수신된 상기 데이터 제어 신호 및 상기 데이터 신호에 기초하여 상기 데이터 라인들(DL1,..., DLm)을 구동한다.
상기 제1 게이트 구동 회로(260)는 복수의 게이트 회로 필름들(GCF1,.., GCF4)을 포함한다. 각 게이트 회로 필름(GCF1)은 게이트 라인을 구동하는 게이트 구동 칩을 포함한다. 상기 제1 게이트 구동 회로(260)는 상기 게이트 라인의 제1 단부에 인접한 상기 주변 영역(PA)에 배치된다. 상기 제2 게이트 구동 회로(270)는 복수의 게이트 회로 필름들(GCF1,.., GCF4)을 포함한다. 각 게이트 회로 필름(GCF1)은 상기 게이트 라인을 구동하는 게이트 구동 칩을 포함한다. 상기 제2 게이트 구동 회로(270)는 상기 게이트 라인의 제2 단부에 인접한 상기 주변 영역(PA)에 배치된다.
상기 제1 및 제2 게이트 구동 회로들(260, 270) 각각은 상기 타이밍 컨트롤러(200)로부터 수신된 상기 게이트 제어 신호에 기초하여 상기 게이트 라인들(GL1,.., GLn)을 순차적으로 구동한다. 본 실시예에 따르면, 상기 제1 및 제2 게이트 구동 회로들(260, 270) 각각은 위상 및 펄스 폭 중 적어도 하나가 국부적으로 조절된 상기 기준 제어 신호에 동기된 게이트 신호를 생성할 수 있다.
본 실시예에서는 상기 게이트 제어 신호인, 상기 기준 제어 신호의 펄스 폭 및 위상 중 적어도 하나를 국부적으로 조절함으로써 상기 표시 패널의 특정 영역에서 발생되는 충전율 차이를 개선할 수 있다. 이에 따라서, 국부적으로 발생하는 휘도 차이를 개선할 수 있다.
도 2는 도 1에 도시된 타이밍 컨트롤러의 블록도이다. 도 3은 도 2의 데이터 인에이블 신호를 설명하기 위한 파형도이다. 도 4a 및 도 4b는 특정 수평 라인의 충전율에 따른 휘도를 설명하기 위한 개념도들이다.
도 1 및 도 2를 참조하면, 상기 타이밍 컨트롤러(200)는 제1 기준 제어신호 생성부(220), 수평라인 카운터(230), 저장부(240), 마스킹 신호 생성부(250) 및 제2 기준 제어신호 생성부(260)를 포함한다.
상기 제1 기준제어신호 생성부(220)는 데이터 인에이블 신호(DE)에 기초하여 제1 기준제어신호(CPV1)를 생성한다.
상기 데이터 구동 회로(250)는 표시 패널(100)의 상부에 배치되고, 상기 데이터 라인(DL)에 데이터 신호를 출력한다. 이와 같이, 상기 데이터 신호를 데이터 라인의 일측 단부만에 인가하는 경우, 상기 표시 패널(100)의 하부에 배치된 게이트 라인에 인가되는 게이트 신호는 상기 데이터 신호의 RC 지연으로 상기 데이터 신호와의 위상차가 발생한다. 따라서, 상기 데이터 신호와의 위상차로 인한 충전율 부족을 해소하기 위해서 상기 데이터 신호의 지연만큼 지연된 게이트 신호가 인가되어야 한다.
본 실시예에 따르면, 상기 데이터 인에이블 신호는 상기 표시 패널의 하부로 갈수록 증가하는 상기 데이터 라인의 RC 지연을 고려하여 데이터 인에이블 신호의 수평블랭킹구간을 1 클럭 듀티만큼 증가하고, 증가 위치와 증가 횟수를 조절하여 RC 지연의 누적 위치와 양을 조절한다.
예를 들어, 도 3과 같이, UD 해상도의 표시 패널에서 사용된 데이터 인에이블 신호(DE)의 지연을 100 단계로 조절할 수 있다. 상기 데이터 인에이블 신호(DE)는 제3, 제10, 제50,... 제N,... 제1079 수평라인들 각각에 대응하는 데이터 인에이블 신호의 수평블랭킹구간을 1 클럭(1CLK) 듀티만큼 증가한다. 이에 따르면, 제1079 수평라인에 해당하는 데이터 인에이블 신호(DE)는 100 클럭 듀티만큼 지연된다.
상기 제1 기준제어신호 생성부(220)는 상기 데이터 라인의 RC 지연을 고려하여 지연된 상기 데이터 인에이블 신호(DE)를 이용하여 상기 제1 기준 제어 신호(CPV1)를 생성한다. 이에 따라서, 상기 제1 기준 제어 신호(CPV1)는 상기 데이터 라인의 RC 지연이 반영될 수 있다.
상기 수평라인 카운터(230)는 수평 라인에 대응하는 상기 데이터 인에이블 신호(DE)를 카운트하여 상기 마스킹 신호 생성부(250)에 수평라인 카운팅 값을 제공한다.
상기 저장부(240)는 상기 표시 패널(100)의 특정 수평 라인에 대응하는 마스킹 파라메터를 저장한다. 상기 마스킹 파라메터는 상기 제1 기준 제어 신호(CPV1)의 라이징 구간을 마스킹하기 위한 라이징 파라메터 및 상기 제1 기준 제어 신호(CPV1)의 폴링 구간을 마스킹하기 위한 폴링 파라메터를 포함한다.
상기 마스킹 신호 생성부(250)는 상기 수평라인 카운팅 값을 기초로 상기 저장부(240)에 저장된 상기 특정 수평 라인의 상기 마스킹 파라메터를 이용하여 마스킹 신호(MS)를 생성한다. 상기 마스킹 신호(MS)는 상기 라이징 파라메터에 대응하는 라이징 마스킹 펄스와 상기 폴링 파라메터에 대응하는 폴링 마스킹 펄스를 포함한다.
상기 제2 기준 제어 신호 생성부(260)는 상기 특정 수평 라인에 대응하는 상기 제1 기준 제어 신호(CPV1)와 상기 마스킹 신호(MS)를 OR 및 XOR 연산하여 펄스 폭 및 위상 중 적어도 하나가 조절된 상기 특정 수평 라인에 대응하는 제2 기준 제어 신호(CPV2)를 생성한다.
예를 들면, 상기 제2 기준 제어 신호 생성부(260)는 상기 제1 기준 제어 신호(CPV1)의 라이징 구간과 마스킹 신호(MS)의 라이징 마스킹 펄스를 OR 또는 XOR 연산하고, 상기 제1 기준 제어 신호(CPV1)의 폴링 구간과 마스킹 신호(MS)의 폴링 마스킹 펄스를 OR 또는 XOR 연산된다. 상기 OR 연산을 통해 상기 제2 기준 제어 신호(CPV2)의 라이징 구간 또는 폴링 구간을 확장할 수 있고, XOR 연산을 통해 상기 제2 기준 제어 신호(CPV2)의 라이징 구간 또는 폴링 구간을 줄일 수 있다.
또한, 상기 라이징 마스킹 펄스 및 상기 폴링 마스킹 펄스의 폴링 구간을 상기 제1 기준 제어 신호(CPV1)의 라이징 구간에 동기시키는 경우, 상기 제2 기준 제어 신호(CPV2)위 위상은 좌측으로 이동하고, 반대로, 상기 라이징 마스킹 펄스 및 상기 폴링 마스킹 펄스의 라이징 구간을 상기 제1 기준 제어 신호(CPV1)의 라이징 구간에 동기시키는 경우, 상기 제2 기준 제어 신호(CPV2)의 위상은 우측으로 이동한다.
또한, 상기 라이징 마스킹 펄스 및 상기 폴링 마스킹 펄스 각각의 펄스 폭을 조절하여 상기 제2 기준 제어 신호(CPV2)의 펄스 폭을 조절할 수 있다.
이와 같이, 상기 제2 기준 제어 신호 생성부(260)로부터 생성된 상기 제2 기준 제어 신호(CPV2)는 상기 게이트 구동 회로들(260, 270)에 각각 제공되고, 상기 게이트 구동 회로들(260, 270)은 상기 제2 기준 제어 신호(CPV2)에 동기된 펄스 폭과 위상을 갖는 게이트 신호를 생성하여 해당하는 게이트 라인에 출력한다.
따라서, 상기 표시 패널(100)의 특정 수평 라인에서 국부적으로 발생된 충전율 차이를 상기 특정 수평 라인에 대응하여 저장된 마스킹 파라메터를 이용하여 펄스 폭 및 위상 중 적어도 하나가 조절된 상기 제2 기준 제어 신호에 의해 개선할 수 있다.
이하에서 특정 수평 라인의 충전율 차이에 의한 휘도 차이가 발생하는 경우를 예를 들어 설명한다.
도 4a 및 도 4b를 참조하면, 상기 표시 패널(100)의 표시 영역(DA)은 상기 복수의 게이트 라인들(GL1,.., GLn)을 구동하는 상기 복수의 게이트 회로 필름들(GCF1,..., GCF4)에 기초하여 제1 내지 제4 영역들(A1, A2, A3, A4)로 나누어 구동된다.
상기 게이트 회로 필름들(GCF1,..., GCF4)에 실장된 게이트 구동 칩들은 타이밍 컨트롤러부터 제공된 게이트 제어 신호에 기초하여 복수의 게이트 신호들을 생성하고, 해당하는 영역의 게이트 라인들에 출력한다.
상기 게이트 제어 신호는 제어 신호 라인(CSL)을 통해 상기 게이트 회로 필름들(GCF1,..., GCF4)의 게이트 구동 칩들에 전달된다. 상기 제어 신호 라인(CSL)은 상기 게이트 회로 필름들(GCF1,..., GCF4)에 형성된 신호 라인(SL)과 상기 표시 패널(100)에 직접 형성된 연결 라인(CL)을 포함한다.
상기 표시 패널(100)에 직접 형성된 상기 연결 라인(CL)은 상대적으로 로드가 증가하며, 이에 따라서, 제1, 제2, 제3 및 제4 영역들(A1, A2, A3, A4)의 경계 영역에서 상기 연결 라인(CL)의 로드 증가에 따른 충전율 차이로 휘도 차이가 발생할 수 있다.
일반적으로, 상기 연결 라인(CL)의 로드 증가에 따른 상기 경계 영역에서의 휘도 특성은, 경계(BA)의 상부 영역(UA)은 각 영역의 중심 보다 어둡고 상기 경계(BA)의 하부 영역(UA)은 각 영역의 중심 보다 밝다. 예를 들면, 도 4b에 도시된 바와 같이, 제2 영역(A2)의 마지막 게이트 라인(Gk-1)을 포함하는 경계(BA)의 상부 영역(UA)은 상기 제2 영역(A2)의 휘도 보다 어두운 휘도를 갖고, 제3 영역(A3)의 첫 번째 게이트 라인(Gk)을 포함하는 경계(BA)의 하부 영역(LA)은 상기 제3 영역(A3)의 휘도 보다 밝은 휘도를 갖는다.
본 발명의 실시예에 따르면, 표시 장치의 불연속적인 로드 변화에 따라 국부적으로 발생하는 충전율 차이를 보상할 수 있다. 즉, 충전율 차이가 발생하는 특정 수평 라인에 인가되는 게이트 신호를 제어하는 게이트 제어 신호, 즉, 상기 제2 기준 제어 신호(CPV2)의 펄스 폭 및 위상 중 적어도 하나를 조절함으로써 상기 특정 수평 라인의 충전율 차이를 보상할 수 있다.
도 5a 및 도 5b는 일 실시예에 따른 도 2의 타이밍 컨트롤러의 제2 기준 제어 신호의 생성 방법을 설명하기 위한 개념도들이다. 도 6a 및 도 6b는 일 실시예에 따른 도 2의 타이밍 컨트롤러의 제2 기준 제어 신호의 생성 방법을 설명하기 위한 개념도들이다.
도 5a를 참조하면, 제1 기준 제어 신호(CPV1)에 대해서 위상이 좌측으로 제1 길이(L1)만큼 이동한 제2 기준 제어 신호(PH(-)_CPV2)를 생성할 경우, 마스킹 신호(PH(-)_MS)는 상기 제1 기준 제어 신호(CPV1)의 라이징 구간(R)에 동기된 폴링 구간을 갖는 제1 라이징 마스킹 펄스(a1)와 상기 제1 기준 제어 신호(CPV1)의 폴링 구간(F)에 동기된 폴링 구간을 갖는 제1 폴링 마스킹 펄스(b1)를 포함한다. 상기 제1 라이징 마스킹 펄스(a1) 및 상기 제1 폴링 마스킹 펄스(b1) 각각의 펄스 폭은 상기 제1 길이(L1)와 실질적으로 같다.
상기 제1 기준 제어 신호(CPV1)는 상기 제1 라이징 마스킹 펄스(a1)와 OR 연산되고, 상기 제1 폴링 마스킹 펄스(b1)와 XOR 연산된다. 이에 따라서, 상기 위상이 좌측으로 제1 길이(L1)만큼 이동된 제2 기준 제어 신호(PH(-)_CPV2)가 생성될 수 있다.
도 5b를 참조하면, 제1 기준 제어 신호(CPV1)에 대해서 위상이 상기 좌측으로 상기 제1 길이(L1)만큼 이동하고 펄스 폭이 제1 폭(W1)만큼 감소한 제2 기준 제어 신호(WI(-)_CPV2)를 생성할 경우, 마스킹 신호(WI(-)_MS)는 상기 제1 기준 제어 신호(CPV1)의 라이징 구간(R)에 동기된 폴링 구간을 갖는 제1 라이징 마스킹 펄스(a1)와 상기 제1 기준 제어 신호(CPV1)의 폴링 구간(F)에 동기된 폴링 구간을 갖는 제1 폴링 마스킹 펄스(b1')를 포함한다. 상기 제1 라이징 마스킹 펄스(a1)의 펄스 폭은 상기 제1 길이(L1)와 실질적으로 같고, 상기 제1 폴링 마스킹 펄스(b1')는 상기 제1 길이(L1)와 상기 제1 폭(W1)의 합과 실질적으로 같다.
상기 제1 기준 제어 신호(CPV1)는 상기 제1 라이징 마스킹 펄스(a1)와 OR 연산되고, 상기 제1 폴링 마스킹 펄스(b1')와 XOR 연산된다. 이에 따라서, 상기 위상이 좌측으로 제1 길이(L1)만큼 이동되고 상기 제1 폭(W1)만큼 감소된 제2 기준 제어 신호(WI(-)_CPV2)가 생성될 수 있다.
또한, 제1 기준 제어 신호(CPV1)에 대해서 위상이 상기 좌측으로 상기 제1 길이(L1)만큼 이동하고 펄스 폭이 제2 폭(W2)만큼 증가한 제2 기준 제어 신호(WI(+)_CPV2)를 생성할 경우, 마스킹 신호(WI(+)_MS)는 상기 제1 기준 제어 신호(CPV1)의 라이징 구간(R)에 동기된 폴링 구간을 갖는 제1 라이징 마스킹 펄스(a1')와 상기 제1 기준 제어 신호(CPV1)의 폴링 구간(F)에 동기된 폴링 구간을 갖는 제1 폴링 마스킹 펄스(b1)를 포함한다. 상기 제1 라이징 마스킹 펄스(a1')의 펄스 폭은 상기 제1 길이(L1)와 상기 제2 폭(W2)의 합과 실질적으로 같고, 상기 제1 폴링 마스킹 펄스(b1)는 상기 제1 길이(L1)와 실질적으로 같다.
상기 제1 기준 제어 신호(CPV1)는 상기 제1 라이징 마스킹 펄스(a1')와 OR 연산되고, 상기 제1 폴링 마스킹 펄스(b1)와 XOR 연산된다. 이에 따라서, 상기 위상이 좌측으로 제1 길이(L1)만큼 이동되고 상기 제2 폭(W2)만큼 증가된 제2 기준 제어 신호(WI(+)_CPV2)가 생성될 수 있다.
도 6a를 참조하면, 제1 기준 제어 신호(CPV1)에 대해서 위상이 우측으로 제2 길이(L2)만큼 이동한 제2 기준 제어 신호(PH(+)_CPV2)를 생성할 경우, 마스킹 신호(PH(+)_MS)는 상기 제1 기준 제어 신호(CPV1)의 라이징 구간(R)에 동기된 라이징 구간을 제2 라이징 마스킹 펄스(a2)와 상기 제1 기준 제어 신호(CPV1)의 폴링 구간(F)에 동기된 라이징 구간을 갖는 제2 폴링 마스킹 펄스(b2)를 포함한다. 상기 제2 라이징 마스킹 펄스(a2) 및 상기 제2 폴링 마스킹 펄스(b2) 각각의 펄스 폭은 상기 제2 길이(L2)와 실질적으로 같다.
상기 제1 기준 제어 신호(CPV1)는 상기 제2 라이징 마스킹 펄스(a2)와 XOR 연산되고, 상기 제2 폴링 마스킹 펄스(b2)와 OR 연산된다. 이에 따라서, 상기 위상이 우측으로 제2 길이(L2)만큼 이동된 제2 기준 제어 신호(PH(+)_CPV2)가 생성될 수 있다.
도 6b를 참조하면, 제1 기준 제어 신호(CPV1)에 대해서 위상이 상기 우측으로 상기 제2 길이(L2)만큼 이동하고 펄스 폭이 제1 폭(W1)만큼 감소한 제2 기준 제어 신호(WI(-)_CPV2)를 생성할 경우, 마스킹 신호(WI(-)_MS)는 상기 제1 기준 제어 신호(CPV1)의 라이징 구간(R)에 동기된 라이징 구간을 갖는 제2 라이징 마스킹 펄스(a2')와 상기 제1 기준 제어 신호(CPV1)의 폴링 구간(F)에 동기된 라이징 구간을 갖는 제2 폴링 마스킹 펄스(b2)를 포함한다. 상기 제2 라이징 마스킹 펄스(a2')의 펄스 폭은 상기 제2 길이(L2)와 상기 제1 폭(W1)의 합과 실질적으로 같고, 상기 제2 폴링 마스킹 펄스(b2)는 상기 제2 길이(L2)와 실질적으로 같다.
상기 제1 기준 제어 신호(CPV1)는 상기 제2 라이징 마스킹 펄스(a1')와 XOR 연산되고, 상기 제2 폴링 마스킹 펄스(b2)와 OR 연산된다. 이에 따라서, 상기 위상이 우측으로 제2 길이(L2)만큼 이동되고 상기 제1 폭(W1)만큼 감소된 제2 기준 제어 신호(WI(-)_CPV2)가 생성될 수 있다.
또한, 제1 기준 제어 신호(CPV1)에 대해서 위상이 상기 우측으로 상기 제2 길이(L2)만큼 이동하고 펄스 폭이 제2 폭(W2)만큼 증가한 제2 기준 제어 신호(WI(+)_CPV2)를 생성할 경우, 마스킹 신호(WI(+)_MS)는 상기 제1 기준 제어 신호(CPV1)의 라이징 구간(R)에 동기된 라이징 구간을 갖는 제2 라이징 마스킹 펄스(a2)와 상기 제1 기준 제어 신호(CPV1)의 폴링 구간(F)에 동기된 라이징 구간을 갖는 제2 폴링 마스킹 펄스(b2')를 포함한다. 상기 제2 라이징 마스킹 펄스(a2)의 펄스 폭은 상기 제2 길이(L2)와 실질적으로 같고, 상기 제2 폴링 마스킹 펄스(b2')는 상기 제2 길이(L2)와 상기 제2 폭(W2)의 합과 실질적으로 같다.
상기 제1 기준 제어 신호(CPV1)는 상기 제2 라이징 마스킹 펄스(a2)와 XOR 연산되고, 상기 제2 폴링 마스킹 펄스(b2')와 OR 연산된다. 이에 따라서, 상기 위상이 우측으로 제2 길이(L2)만큼 이동되고 상기 제2 폭(W2)만큼 증가된 제2 기준 제어 신호(WI(+)_CPV2)가 생성될 수 있다.
도 7은 본 발명의 일 실시예에 따른 표시 장치의 구동 방법을 설명하기 위한 파형도이다.
도 1, 도 2, 도 4a 및 도 7을 참조하면, 표시 패널(100)의 제3 영역(A3)의 첫 번째 게이트 라인, 제k 게이트 라인(GLk)에 대응하는 제k 수평 라인에 발생하는 충전율 차이를 보상하는 방법을 설명한다.
상기 데이터 구동 회로(250)는 제k 게이트 라인(GLk)에 대응하는 제k 수평 라인의 데이터 신호(DATA)를 출력한다. 상기 데이터 신호(DATA)는 상기 데이터 라인(DL)의 RC 지연에 의해 상기 게이트 라인(GLk)에 인가되는 게이트 신호와 위상 차이가 발생될 수 있다. 따라서, 상기 데이터 라인의 RC 지연을 고려하여 상기 데이터 인에이블 신호(DE)는 상기 데이터 라인의 RC 지연에 대응하여 d 구간만큼 지연된다.
상기 제1 기준 제어 신호 생성부(220)는 상기 데이터 인에이블 신호(DE)에 기초하여 지연된 제1 기준 제어 신호(CPV1)를 생성한다.
상기 마스킹 신호 생성부(250)는 상기 수평 라인 카운터(230)로부터 제공된 수평라인 카운팅 값에 기초하여 상기 저장부(240)에 저장된 상기 제k 수평 라인에 대응하는 마스킹 파라메터를 이용하여 제k 수평 라인에 대응하는 마스킹 신호(MSk)를 생성한다. 상기 마스킹 신호(MSk)는 라이징 파라메터에 대응하는 라이징 마스킹 펄스(a)와 폴링 파라메터에 대응하는 폴링 마스킹 펄스(b)를 포함한다.
상기 제2 기준 제어 신호 생성부(260)는 상기 마스킹 신호(MSk)의 라이징 마스킹 펄스(a)와 폴링 마스킹 펄스(b)를 이용하여 상기 제1 기준 제어 신호(CPV1)에 대해서 펄스 폭 및 위상이 조절된 제2 기준 제어 신호(CPV2)를 생성한다. 상기 제1 기준 제어 신호(CPV1)에 대해서, 상기 제2 기준 제어 신호(CPV2)는 좌측으로 L 길이 만큼 이동된 위상과 W 만큼 감소된 펄스 폭을 갖는다.
상기 위상과 펄스 폭이 조절된 상기 제k 수평 라인에 대응하는 상기 제2 기준 제어 신호(CPV2)는 상기 제3 영역(A3)의 게이트 라인들을 구동하는 제3 게이트 회로 필름(GCF3)에 전달된다. 상기 제2 기준 제어 신호(CPV2)는 게이트 회로 필름들과 표시 패널에 형성된 제어 신호 라인(CSL)을 통해 상기 제3 게이트 회로 필름(GCF3)에 전달된다. 이에 따라서, 상기 제2 기준 제어 신호(CPV2)는 불연속적으로 변하는 제어 신호 라인(CSL)의 RC 지연 증가에 따라서 △d 구간만큼 더 지연되어 상기 제3 게이트 회로 필름(GCF3)에 전달된다.
상기 라이징 파라메터 및 상기 폴링 파라메터는 상기 불연속적인 로드 변화에 따른 상기 △d 구간에 기초하여 상기 제k 게이트 신호의 위상 차이를 보상하기 위해 설정된 값이다. 또한, 상기 라이징 파라메터 및 상기 폴링 파라메터는 상기 제k 수평 라인과 상기 제k 수평 라인과 인접한 수평 라인과의 충전율 차이를 보상하기 위해 설정된 값이다.
본 실시예에서는 상기 제k 수평 라인에 대응하여 상기 제2 기준 제어 신호(CPV2)는 펄스 폭과 위상이 모두 조절되는 것을 예로 하였으나, 펄스 폭 및 위상 중 하나만을 조절하여 상기 불연속적인 로드 변화에 따른 상기 충전율 차이를 개선할 수 있다.
결과적으로, 상기 제3 게이트 회로 필름(GCF3)에 실장된 게이트 구동 칩에는 △d' 구간만큼 지연되고 펄스 폭이 조절된 제2 기준 제어 신호(CPV2_d)가 인가될 수 있다. 이에 따라서, 상기 제2 기준 제어 신호(CPV2_d)에 동기된 제k 게이트 신호(Gk)는 상기 제k 게이트 라인(GLk)에 인가된다. 상기 제k 게이트 라인(GLk)에 연결된 화소들을 포함하는 제k 수평 라인은 상기 데이터 신호(DATA)와 상기 제k 게이트 신호(Gk)의 위상 중첩 부분에 대응하는 제1 데이터 충전율(CRn)을 갖는다.
한편, 본 실시예와 다르게 상기 제1 기준 제어 신호(CPV1)가 상기 제2 기준 제어 신호(CPV2)와 같이 위상 및 펄스 폭이 조절되지 않을 경우를 살펴본다.
상기 제1 기준 제어 신호 생성부(220)로부터 생성된 상기 제1 기준 제어 신호(CPV1)는 게이트 회로 필름들과 표시 패널에 형성된 제어 신호 라인(CSL)을 통해 상기 제3 게이트 회로 필름(GCF3)에 전달된다. 이에 따라서, 상기 제1 기준 제어 신호(CPV1)는 불연속적으로 변하는 상기 제어 신호 라인(CSL)의 RC 지연 증가에 따라서 △d 구간만큼 더 지연되어 상기 제3 게이트 회로 필름(GCF3)에 전달된다.
결과적으로 상기 제3 게이트 회로 필름(GCF3)에 실장된 게이트 구동 칩에는 상기 △d 구간만큼 지연된 제1 기준 제어 신호(CPV1_d)가 인가된다. 이에 따라서, 상기 제1 기준 제어 신호(CPV1_d)에 동기된 제k 게이트 신호(Gke)는 상기 제k 게이트 라인(GLk)에 인가된다. 상기 제k 게이트 라인(GLk)에 연결된 화소들을 포함하는 제k 수평 라인은 상기 데이터 신호(DATA)와 상기 제k 게이트 신호(Gke)의 위상 중첩 부분에 대응하는 제2 데이터 충전율(CRe)을 갖는다. 상기 제2 데이터 충전율(CRe)은 상기 제1 데이터 충전율(CRn) 보다 크다.
이와 같이, 상기 불연속적으로 변하는 RC 지연이 고려되지 않은 상기 제1 기준 제어 신호(CPV1)에 기초하여 상기 제k 수평 라인을 구동하는 경우, 상기 제k 수평 라인을 구동하는 데이터 신호와 게이트 신호의 위상 중첩 부분, 즉 데이터 충전율이 인접한 수평 라인과 달라 휘도 차이가 발생할 수 있다.
따라서, 본 실시예에 따르면, 특정 영역에서 국부적으로 발생하는 충전율 차이를 게이트 제어 신호인 기준 제어 신호의 펄스 폭 및 위상 중 적어도 하나를 상기 특정 영역에 대응하여 국부적으로 조절함으로써 상기 충전율 차이에 따른 휘도 차이를 개선할 수 있다.
도 8은 본 발명의 일 실시예에 따른 표시 장치의 구동 방법을 설명하기 위한 파형도이다.
도 1, 도 2, 도 4a 및 도 8을 참조하면, 표시 패널(100)의 제3 영역(A3)의 첫 번째 게이트 라인, 제k 게이트 라인(GLk)에 대응하는 제k 수평 라인에 발생하는 충전율 차이를 보상하는 방법을 설명한다.
상기 제1 기준 제어 신호 생성부(220)는 상기 데이터 인에이블 신호(DE)에 기초하여 지연된 제1 기준 제어 신호(CPV1)를 생성한다.
상기 마스킹 신호 생성부(250)는 상기 수평 라인 카운터(230)로부터 제공된 수평라인 카운팅 값에 기초하여 상기 저장부(240)에 저장된 상기 제k 수평 라인 및 상기 제k 수평 라인과 인접한 복수의 수평 라인들, 즉 제k+1, 제k+2 및 제k+3 수평 라인들 각각에 대응하는 마스킹 파라메터를 이용하여 마스킹 신호(MS)를 생성한다.
상기 마스킹 신호 생성부(250)는 상기 제k 수평 라인에 대응하는 제1 마스킹 파라메터를 이용하여 제1 라이징 마스킹 펄스(a1)와 제1 폴링 마스킹 펄스(b1)를 생성하고, 상기 제k+1 수평 라인에 대응하는 제2 마스킹 파라메터를 이용하여 제2 라이징 마스킹 펄스(a1)와 제2 폴링 마스킹 펄스(b2)를 생성하고, 상기 제k+2 수평 라인에 대응하는 제3 마스킹 파라메터를 이용하여 제3 라이징 마스킹 펄스(a3)와 제3 폴링 마스킹 펄스(b3)를 생성한다. 상기 제1, 제2 및 제3 마스킹 파라메터들은 상기 제1 마스킹 파라메터에 기초하여 점진적으로 증가 또는 감소하는 값으로 상기 저장부(240)에 저장될 수 있다. 또는, 상기 제1 마스킹 파라메터를 이용하여 선형적으로 증가 또는 감소하는 값으로 산출될 수 있다.
상기 제2 기준 제어 신호 생성부(260)는 상기 마스킹 신호(MS)와 상기 제1 기준 제어 신호(CPV1)를 OR 및 XOR 연산하여 제2 기준 제어 신호(CPV2)를 생성한다.
예를 들면, 도 8에 도시된 바와 같이, 상기 제1 라이징 마스킹 펄스(a1)와 이에 대응하는 상기 제1 기준 제어 신호(CPV1)의 라이징 구간을 OR 연산하고, 상기 제1 폴링 마스킹 펄스(b1)와 이에 대응하는 상기 제1 기준 제어 신호(CPV1)의 폴링 구간을 XOR 연산하여 위상 및 펄스 폭이 조절된 상기 제k 수평 라인에 대응하는 제2 기준 제어 신호(CPV2)를 생성할 수 있다.
또한, 상기 제1 라이징 마스킹 펄스(a1) 보다 작은 펄스 폭을 갖는 제2 라이징 마스킹 펄스(a2)와 이에 대응하는 상기 제1 기준 제어 신호(CPV1)의 라이징 구간을 OR 연산하고, 상기 제1 폴링 마스킹 펄스(b1) 보다 작은 펄스 폭을 갖는 제2 폴링 마스킹 펄스(b2)와 이에 대응하는 상기 제1 기준 제어 신호(CPV1)의 폴링 구간을 XOR 연산하여 위상 및 펄스 폭이 조절된 상기 제k+1 수평 라인에 대응하는 제2 기준 제어 신호(CPV2)를 생성할 수 있다.
또한, 상기 제2 라이징 마스킹 펄스(a2) 보다 작은 펄스 폭을 갖는 제3 라이징 마스킹 펄스(a3)와 이에 대응하는 상기 제1 기준 제어 신호(CPV1)의 라이징 구간을 OR 연산하고, 상기 제2 폴링 마스킹 펄스(b2) 보다 작은 펄스 폭을 갖는 제3 폴링 마스킹 펄스(b3)와 이에 대응하는 상기 제1 기준 제어 신호(CPV1)의 폴링 구간을 XOR 연산하여 위상 및 펄스 폭이 조절된 상기 제k+2 수평 라인에 대응하는 제2 기준 제어 신호(CPV2)를 생성할 수 있다.
상기 제k 수평 라인 및 상기 제k 수평 라인과 인접한 복수의 수평 라인들에 대해서 위상과 펄스 폭이 조절된 상기 제2 기준 제어 신호(CPV2)는 상기 게이트 회로 필름들과 표시 패널에 형성된 제어 신호 라인(CSL)을 통해 상기 제3 게이트 회로 필름(GCF3)에 전달된다.
상기 제3 게이트 회로 필름(GCF3)에 실장된 게이트 구동 칩은 상기 제2 기준 제어 신호(CPV2)에 동기된 복수의 게이트 신호들(Gk, Gk+1, Gk+1, Gk+3,..)을 생성하여 상기 제3 영역(A3)의 게이트 라인들에 제공한다.
이와 같이, 충전율 차이가 발생된 상기 제k 수평 라인 및 상기 제k 수평 라인과 인접한 복수의 수평 라인들에 대해서도 위상과 펄스 폭을 추가적으로 조절함으로써 상기 제k 수평 라인과 주변 수평 라인들과의 충전율 차이를 점진적으로 줄여 시인되는 표시 불량을 개선할 수 있다. 물론, 상기 주변 수평 라인들은 상기 제k 수평 라인에 대해서 상부에 배치된 상부 수평 라인들을 더 포함할 수 있다.
도 9는 본 발명의 일 실시예에 따른 표시 장치의 평면도이다.
이하에서는 앞서 설명된 이전 실시예와 동일한 구성요소는 동일한 도면 부호를 부여하고 반복되는 설명은 생략한다.
도 9를 참조하면, 상기 표시 장치는 표시 패널(100)과 상기 표시 패널(100)을 구동하는 데이터 구동 회로(450) 및 게이트 구동 회로(460)를 포함하고, 또한, 도 2에서 설명된 타이밍 컨트롤러(200)를 포함한다.
상기 게이트 구동 회로(460)는 프리 챠지 구동을 위해 현재 게이트 라인에 인가되는 제2 게이트 신호(G2)는 이전 게이트 라인에 인가되는 제1 게이트 신호(G1)의 펄스와 후기 부분이 중첩된다. 이에 따라서, 현재 수평 라인은 이전 수평 라인의 데이터 신호에 의해 미리 충전됨으로써 데이터 충전율이 향상될 수 있다.
상기 프리 챠지 구동에 따르면, 표시 패널(100)의 첫 번째 게이트 라인은 이전 게이트 라인이 존재하지 않으므로 첫 번째 수평 라인은 주변 수평 라인들에 비해 상대적으로 데이터 충전율이 낮아 국부적인 휘도 차이가 발생할 수 있다. 따라서, 상기 표시 패널(100)의 촤상부 영역(FA)이 상대적으로 어두운 표시 불량이 발생할 수 있다.
본 실시예에 따르면, 상기 프리 챠지 구동하는 표시 장치에서, 상기 타이밍 컨트롤러(200)는 상기 첫 번째 수평 라인에서 국부적으로 발생하는 충전율 차이를 보상하기 위해서, 상기 최상부 영역(FA)에 대응하는 상기 첫 번째 수평 라인 및 상기 첫 번째 수평 라인과 인접한 복수의 수평 라인들에 대응하여 위상 및 펄스 폭 중 적어도 하나가 점진적으로 변하는 제2 기준 제어 신호를 생성할 수 있다.
상기 제2 기준 제어 신호를 생성하기 위한 상기 첫 번째 수평 라인 및 상기 첫 번째 수평 라인과 인접한 복수의 수평 라인들 각각에 대응하는 마스킹 파라메터는 실험을 통해서 표시 불량이 시인되지 않는 충전율을 갖도록 설정될 수 있다. 상기 마스킹 파라메터를 이용하여 도 5a 내지 도 6b를 참조하여 설명된 바와 같이 위상 및 펄스 폭 중 적어도 하나를 조절할 수 있다.
이에 따라서, 상기 첫 번째 수평 라인에서 국부적으로 발생되는 충전율 차이에 의한 표시 불량이 시인되는 것을 막을 수 있다.
도 10은 본 발명의 일 실시예에 따른 표시 장치의 평면도이다.
이하에서는 앞서 설명된 이전 실시예와 동일한 구성요소는 동일한 도면 부호를 부여하고 반복되는 설명은 생략한다.
도 10을 참조하면, 상기 표시 장치는 상부 영역(UPA)과 하부 영역(LWA)으로 분리된 복수의 제1 데이터 라인들(DL1)과 복수의 제2 데이터 라인들(DL2)이 분리된 표시 패널(100), 상기 상부 영역(UPA)의 제1 데이터 라인들(DL1)을 구동하는 제1 데이터 구동 회로(550), 상기 상부 영역(UPA)의 게이트 라인들을 구동하는 제1 게이트 구동 회로(560), 상기 하부 영역(LWA)의 제2 데이터 라인들(DL2)을 구동하는 제2 데이터 구동 회로(580) 및 상기 하부 영역(LWA)의 게이트 라인들을 구동하는 제2 게이트 구동 회로(590)를 포함한다.
또한, 상기 표시 장치는 상기 제1 데이터 구동 회로(550)와 상기 제1 게이트 구동 회로(560)를 제어하는 제1 타이밍 컨트롤러(200)와 상기 제2 데이터 구동 회로(580)와 상기 제2 게이트 구동 회로(590)를 제어하는 제2 타이밍 컨트롤러(200)를 포함하고, 상기 제1 및 제2 타이밍 컨트롤러들(200)은 도 2에서 설명된 타이밍 컨트롤러(200)와 실질적으로 동일한 구성 요소를 포함한다.
본 실시예에 따른 상기 표시 패널(100)은 물리적으로 상부 영역(UPA)과 하부 영역(LWA)으로 구분되어 구동된다. 따라서, 상기 상부 영역(UPA)과 하부 영역(LWA)의 경계 영역인 하프 영역(HA)이 상대적으로 밝거나 어두운 휘도 차이가 발생할 수 있다.
본 실시예에 따르면, 상기 상부 영역(UPA)의 구동을 제어하는 제1 타이밍 컨트롤러(200) 및 상기 하부 영역(LWA)의 구동을 제어하는 제2 타이밍 컨트롤러(200) 중 적어도 하나는 상기 하프 영역(HA)에서 충전율 차이가 발생하는 특정 수평 라인 및 이와 인접한 주변 수평 라인들의 충전율 차이를 점진적으로 줄여 시인되는 표시 불량을 개선할 수 있다.
상기 충전율 차이를 점진적으로 줄이는 방법은 이전 실시예에서 설명된 바와 같이, 상기 제1 및 제2 타이밍 컨트롤러들(200) 중 적어도 하나는 특정 수평 라인 및 이와 인접한 주변 수평 라인들의 마스킹 파라메터들을 이용하여 위상 및 펄스 폭 중 적어도 하나가 조절된 제2 기준 제어 신호를 생성한다. 상기 제2 기준 제어 신호를 이용하여 게이트 라인에 인가되는 게이트 신호의 위상 및 펄스 폭 중 적어도 하나를 조절함으로써 충전율 차이에 의한 표시 불량을 개선할 수 있다.
이상의 본 발명의 실시예들에 따르면, 게이트 신호를 제어하는 기준 제어 신호를 국부적으로 변경함으로써 화면 불량이 발생한 게이트 라인 이외의 다른 게이트 라인들의 구동은 영향을 주지 않으면서 표시 패널의 충전율을 국부적으로 조절하여 불량 시인을 막을 수 있다.
이상 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
100 : 표시 패널 200 : 타이밍 컨트롤러
250 : 데이터 구동 회로 260, 270 : 게이트 구동 회로
GCF : 게이트 회로 필름 DCF : 데이터 회로 필름
220 : 제1 기준 제어 신호 생성부 230 : 수평라인 카운터
250 : 마스킹 신호 생성부 260 : 제2 기준 제어 신호 생성부

Claims (16)

  1. 복수의 게이트 라인들 및 상기 복수의 게이트 라인들과 교차하는 복수의 데이터 라인들을 포함하는 표시 패널;
    상기 복수의 게이트 라인들에 인가되는 복수의 게이트 신호들을 생성하여 순차적으로 출력하는 게이트 구동 회로; 및
    게이트 신호를 제어하는 기준 제어 신호를 생성하고, 상기 기준 제어 신호는 특정 게이트 신호의 펄스 폭 및 위상 중 적어도 하나를 국부적으로 조절하는 타이밍 컨트롤러를 포함하는 표시 장치.
  2. 제1항에 있어서, 상기 기준 제어 신호는 상기 특정 게이트 신호와 상기 특정 게이트 신호와 인접한 복수의 게이트 신호들의 펄스 폭 및 위상 중 적어도 하나를 점진적으로 조절하는 것을 특징으로 하는 표시 장치.
  3. 제1항에 있어서, 상기 타이밍 컨트롤러는
    데이터 인에이블 신호에 기초하여 제1 기준 제어 신호를 생성하는 제1 기준 제어 신호 생성부;
    라이징 마스킹 펄스와 폴링 마스킹 펄스를 포함하는 마스킹 신호를 생성하는 마스킹 신호 생성부; 및
    상기 제1 기준 제어 신호와 상기 마스킹 신호를 연산하여 상기 제1 기준 제어 신호에 대해 위상 및 펄스 폭 중 적어도 하나가 국부적으로 조절된 제2 기준 제어 신호를 생성하는 제2 기준 제어 신호 생성부를 포함하는 표시 장치.
  4. 제3항에 있어서, 상기 제2 기준 제어 신호 생성부는 상기 제1 기준 제어 신호의 라이징 구간과 상기 라이징 마스킹 펄스를 OR 또는 XOR 연산하고, 상기 제1 기준 제어 신호의 폴링 구간과 상기 폴링 마스킹 펄스를 XOR 또는 OR 연산하는 것을 특징으로 하는 표시 장치.
  5. 제3항에 있어서, 상기 데이터 인에이블 신호는 데이터 라인의 RC 지연에 기초하여 수평 블랭킹 구간이 지연된 것을 특징으로 하는 표시 장치.
  6. 제3항에 있어서, 상기 타이밍 컨트롤러는
    상기 특정 게이트 신호에 대응하는 수평라인 카운팅 값을 출력하는 수평라인 카운터; 및
    상기 라이징 마스킹 펄스를 생성하기 위한 라이징 파라메터와 상기 폴링 마스킹 펄스를 생성하기 위한 폴링 파라메터를 저장하는 저장부를 더 포함하는 것을 특징으로 하는 표시 장치.
  7. 제6항에 있어서, 상기 라이징 파라메터와 상기 폴링 파라메터는 상기 특정 게이트 신호가 인가되는 특정 영역에서의 데이터 충전율을 보상하기 위해 설정되는 것을 특징으로 하는 표시 장치.
  8. 제3항에 있어서, 상기 게이트 구동 회로는 이전 게이트 신호의 후기 부분과 중첩하는 전기 부분을 갖는 게이트 신호를 생성하고,
    상기 타이밍 컨트롤러는 첫 번째 게이트 라인에 인가되는 첫 번째 게이트 신호 및 상기 첫 번째 게이트 신호와 인접한 복수의 게이트 신호들의 펄스 폭 및 위상 중 적어도 하나를 점진적으로 조절하는 기준 제어 신호를 생성하는 것을 특징으로 하는 표시 장치.
  9. 제3항에 있어서, 상기 표시 패널은 상부 영역과 하부 영역으로 구분되고, 상기 상부 영역에는 복수의 제1 데이터 라인들이 배치되고, 상기 하부 영역에는 상기 복수의 제1 데이터 라인들과 분리된 복수의 제2 데이터 라인들이 배치되고,
    상기 타이밍 컨트롤러는 상기 상부 영역과 상기 하부 영역의 경계 영역에 대응하는 특정 게이트 신호와 상기 특정 게이트 신호와 인접한 복수의 게이트 신호들의 펄스 폭 및 위상 중 적어도 하나를 점진적으로 조절하는 기준 제어 신호를 생성하는 것을 특징으로 하는 표시 장치.
  10. 휘도 차이가 발생하는 특정 수평 라인에 대응하여 펄스 폭 및 위상 중 적어도 하나를 국부적으로 조절된 기준 제어 신호를 생성하는 단계; 및
    상기 기준 제어 신호에 기초하여 펄스 폭 및 위상 중 적어도 하나가 조절된 특정 게이트 신호를 생성하는 단계를 포함하는 표시 장치의 구동 방법.
  11. 제10항에 있어서, 상기 기준 제어 신호는 상기 특정 게이트 신호와 상기 특정 게이트 신호와 인접한 복수의 게이트 신호들의 펄스 폭 및 위상 중 적어도 하나를 점진적으로 조절하는 것을 특징으로 하는 표시 장치의 구동 방법.
  12. 제10항에 있어서, 데이터 인에이블 신호에 기초하여 제1 기준 제어 신호를 생성하는 단계;
    라이징 마스킹 펄스와 폴링 마스킹 펄스를 포함하는 마스킹 신호를 생성하는 단계; 및
    상기 제1 기준 제어 신호와 상기 마스킹 신호를 연산하여 상기 제1 기준 제어 신호에 대해 위상 및 펄스 폭 중 적어도 하나가 국부적으로 조절된 제2 기준 제어 신호를 생성하는 단계를 더 포함하는 표시 장치의 구동 방법.
  13. 제12항에 있어서, 상기 제1 기준 제어 신호의 라이징 구간과 상기 라이징 마스킹 펄스를 OR 또는 XOR 연산하는 단계; 및
    상기 제1 기준 제어 신호의 폴링 구간과 상기 폴링 마스킹 펄스를 XOR 또는 OR 연산하는 단계를 더 포함하는 표시 장치의 구동 방법.
  14. 제12항에 있어서, 상기 데이터 인에이블 신호는 데이터 라인의 RC 지연에 기초하여 수평 블랭킹 구간이 지연된 것을 특징으로 하는 표시 장치의 구동 방법.
  15. 제12항에 있어서, 상기 특정 게이트 신호에 대응하는 수평라인 카운팅 값을 출력하는 단계;
    상기 수평라인 카운팅 값에 기초하여 저장부에 저장된 상기 특정 수평 라인에 대응하는 라이징 파라메터와 폴링 파라메터를 출력하는 단계; 및
    상기 라이징 파라메터와 상기 폴링 파라메터를 이용하여 상기 마스킹 신호를 생성하는 단계를 더 포함하는 표시 장치의 구동 방법.
  16. 제15항에 있어서, 상기 라이징 파라메터와 상기 폴링 파라메터는 상기 특정 수평 라인의 데이터 충전율을 보상하기 위해 설정되는 것을 특징으로 하는 표시 장치의 구동 방법.

KR1020140139777A 2014-10-16 2014-10-16 표시 장치 및 이의 구동 방법 KR102269319B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020140139777A KR102269319B1 (ko) 2014-10-16 2014-10-16 표시 장치 및 이의 구동 방법
US14/697,996 US9916804B2 (en) 2014-10-16 2015-04-28 Display apparatus and method of driving the display apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020140139777A KR102269319B1 (ko) 2014-10-16 2014-10-16 표시 장치 및 이의 구동 방법

Publications (2)

Publication Number Publication Date
KR20160045176A KR20160045176A (ko) 2016-04-27
KR102269319B1 true KR102269319B1 (ko) 2021-06-28

Family

ID=55749520

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020140139777A KR102269319B1 (ko) 2014-10-16 2014-10-16 표시 장치 및 이의 구동 방법

Country Status (2)

Country Link
US (1) US9916804B2 (ko)
KR (1) KR102269319B1 (ko)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10410599B2 (en) * 2015-08-13 2019-09-10 Samsung Electronics Co., Ltd. Source driver integrated circuit for ompensating for display fan-out and display system including the same
KR102364744B1 (ko) 2015-08-20 2022-02-21 삼성디스플레이 주식회사 게이트 구동부, 이를 포함하는 표시 장치 및 표시 장치의 구동 방법
TWI566219B (zh) * 2016-02-04 2017-01-11 友達光電股份有限公司 顯示裝置及其驅動方法
CN105913818B (zh) * 2016-06-07 2018-06-29 深圳市华星光电技术有限公司 栅极驱动器的扫描补偿方法和扫描补偿电路
CN106875905B (zh) * 2017-01-04 2019-03-26 京东方科技集团股份有限公司 一种显示面板的驱动方法、驱动电路和显示装置
US10354569B2 (en) * 2017-02-08 2019-07-16 Microsoft Technology Licensing, Llc Multi-display system
CN108172186A (zh) * 2018-01-03 2018-06-15 京东方科技集团股份有限公司 显示面板及其驱动方法
CN108877639A (zh) * 2018-09-25 2018-11-23 京东方科技集团股份有限公司 显示面板的驱动方法、驱动电路、显示面板及显示装置
KR102688199B1 (ko) * 2018-12-27 2024-07-25 삼성디스플레이 주식회사 촬상 장치 및 이의 구동 방법
KR102655248B1 (ko) * 2019-05-10 2024-04-09 삼성디스플레이 주식회사 표시 장치
KR20220129152A (ko) * 2021-03-15 2022-09-23 삼성디스플레이 주식회사 표시 장치 및 표시 장치의 구동 방법

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006350289A (ja) * 2005-06-15 2006-12-28 Lg Philips Lcd Co Ltd 液晶表示装置の駆動装置及び駆動方法

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3209635B2 (ja) * 1994-04-04 2001-09-17 シャープ株式会社 表示装置
KR100806907B1 (ko) 2001-09-26 2008-02-22 삼성전자주식회사 액정 표시 장치 및 이의 구동 방법
KR100878235B1 (ko) 2002-07-11 2009-01-13 삼성전자주식회사 액정 표시 장치 및 그 구동 방법
KR100927013B1 (ko) * 2002-11-22 2009-11-16 엘지디스플레이 주식회사 액정표시장치 및 그 구동방법
KR20060124485A (ko) * 2005-05-31 2006-12-05 삼성에스디아이 주식회사 전자방출표시장치 및 그의 구동방법
KR20070121337A (ko) 2006-06-22 2007-12-27 삼성전자주식회사 액정 표시 장치 및 그 구동 방법
US9087493B2 (en) * 2006-12-01 2015-07-21 Lg Display Co., Ltd. Liquid crystal display device and driving method thereof
KR101529554B1 (ko) * 2006-12-01 2015-06-18 엘지디스플레이 주식회사 액정표시장치
JP5522375B2 (ja) * 2009-03-11 2014-06-18 Nltテクノロジー株式会社 液晶表示装置、該装置に用いられるタイミングコントローラ及び信号処理方法
JP2011017869A (ja) * 2009-07-08 2011-01-27 Renesas Electronics Corp 表示パネル駆動装置、表示装置、及び、表示パネル駆動方法
KR101777265B1 (ko) 2010-12-23 2017-09-12 삼성디스플레이 주식회사 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
KR101872430B1 (ko) * 2011-08-25 2018-07-31 엘지디스플레이 주식회사 액정표시장치 및 그 구동 방법
KR101350737B1 (ko) * 2012-02-20 2014-01-14 엘지디스플레이 주식회사 타이밍 컨트롤러 및 이를 포함하는 액정 표시 장치

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006350289A (ja) * 2005-06-15 2006-12-28 Lg Philips Lcd Co Ltd 液晶表示装置の駆動装置及び駆動方法

Also Published As

Publication number Publication date
KR20160045176A (ko) 2016-04-27
US20160111051A1 (en) 2016-04-21
US9916804B2 (en) 2018-03-13

Similar Documents

Publication Publication Date Title
KR102269319B1 (ko) 표시 장치 및 이의 구동 방법
US10109241B2 (en) Light valve panel and liquid crystal display using the same
EP3252752B1 (en) Light valve panel and liquid crystal display using the same
US10147371B2 (en) Display device having pixels with shared data lines
US10515577B2 (en) Display device
US8063876B2 (en) Liquid crystal display device
KR102289716B1 (ko) 표시 장치 및 이의 구동 방법
JP6399574B2 (ja) 表示装置及びその駆動方法
US9865217B2 (en) Method of driving display panel and display apparatus
KR20150066894A (ko) 액정표시장치
KR102482210B1 (ko) 터치표시장치 및 그 구동방법
KR20140126150A (ko) 액정 표시 장치 및 그 구동 방법
KR102045731B1 (ko) 표시장치 및 그 구동방법
KR20180123608A (ko) 표시 장치
US9007359B2 (en) Display device having increased aperture ratio
KR20150059525A (ko) 표시 장치 및 이의 구동 방법
US20080024474A1 (en) Driving device and display apparatus having the same
KR102342743B1 (ko) 표시 장치 및 이의 구동 방법
KR20120022130A (ko) 액정표시장치와 이의 구동방법
KR102058982B1 (ko) 액정 표시 장치
KR20120050113A (ko) 액정 표시 장치 및 그 구동 방법
KR102290615B1 (ko) 액정표시장치
KR20140137729A (ko) 액정 표시장치 및 그 구동방법
KR20180014337A (ko) 액정표시장치
KR102082652B1 (ko) 액정표시장치와 이의 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant