KR102246249B1 - 변동 저저항 영역 기반 전자 소자 및 이의 제어 방법 - Google Patents

변동 저저항 영역 기반 전자 소자 및 이의 제어 방법 Download PDF

Info

Publication number
KR102246249B1
KR102246249B1 KR1020190099832A KR20190099832A KR102246249B1 KR 102246249 B1 KR102246249 B1 KR 102246249B1 KR 1020190099832 A KR1020190099832 A KR 1020190099832A KR 20190099832 A KR20190099832 A KR 20190099832A KR 102246249 B1 KR102246249 B1 KR 102246249B1
Authority
KR
South Korea
Prior art keywords
region
electrode
electrode set
electrodes
active layer
Prior art date
Application number
KR1020190099832A
Other languages
English (en)
Other versions
KR20210021200A (ko
Inventor
손종화
손종역
Original Assignee
브이메모리 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 브이메모리 주식회사 filed Critical 브이메모리 주식회사
Priority to KR1020190099832A priority Critical patent/KR102246249B1/ko
Publication of KR20210021200A publication Critical patent/KR20210021200A/ko
Priority to KR1020210052638A priority patent/KR102642566B1/ko
Application granted granted Critical
Publication of KR102246249B1 publication Critical patent/KR102246249B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/841Electrodes
    • H01L45/1253
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0004Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements comprising amorphous/crystalline phase transition cells
    • H01L45/14
    • H01L45/16
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/011Manufacture or treatment of multistable switching devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/881Switching materials

Abstract

본 발명의 일 실시예는 서로 이격되도록 배치된 복수의 제1 전극을 갖는 제1 전극 세트, 상기 복수의 제1 전극과 이격되고 상기 복수의 제1 전극과 중첩된 영역을 포함하도록 형성된 복수의 제2 전극을 갖는 제2 전극 세트, 상기 제1 전극 세트와 상기 제2 전극 세트의 사이에 형성되고 자발 분극성 재료를 포함하는 제1 활성층, 상기 제1 전극 세트 또는 상기 제2 전극 세트를 통하여 상기 제1 활성층에 전기장을 인가하여 상기 제1 활성층에 형성된 분극 영역의 경계에 대응하고 인접한 다른 영역보다 전기적 저항이 낮은 영역을 포함하는 하나 이상의 제1 변동 저저항 영역, 상기 제2 전극 세트와 이격되고 상기 복수의 제2 전극과 중첩된 영역을 갖고 서로 이격되도록 배치된 복수의 제3 전극을 갖는 제3 전극 세트, 상기 제2 전극 세트와 상기 제3 전극 세트의 사이에 형성되고 자발 분극성 재료를 포함하는 제2 활성층 및 상기 제3 전극 세트 또는 상기 제2 전극 세트를 통하여 상기 제2 활성층에 전기장을 인가하여 상기 제2 활성층에 형성된 분극 영역의 경계에 대응하고 인접한 다른 영역보다 전기적 저항이 낮은 영역을 포함하는 하나 이상의 제2 변동 저저항 영역을 포함하는 변동 저저항 영역 기반 전자 소자를 개시한다.

Description

변동 저저항 영역 기반 전자 소자 및 이의 제어 방법{Variable low resistance area based electronic device and controlling thereof}
본 발명은 변동 저저항 영역을 이용한 전자 소자 및 이의 제어 방법에 관한 것이다.
기술의 발전 및 사람들의 생활의 편의에 대한 관심이 증가함에 따라 다양한 전자 제품에 대한 개발 시도가 활발해지고 있다.
또한 이러한 전자 제품은 갈수록 소형화되고 있고 집적화되고 있으며, 사용되는 장소가 광범위하게 증가하고 있다.
이러한 전자 제품은 다양한 전기 소자를 포함하고, 예를들면 CPU, 메모리, 기타 다양한 전기 소자를 포함한다. 이러한 기 소자들은 다양한 종류의 전기 회로를 포함할 수 있다.
예를들면 컴퓨터, 스마트폰 뿐만 아니라 IoT를 위한 가정용 센서 소자, 인체 공학용 바이오 전자 소자 등 다양한 분야의 제품에 전기 소자가 사용된다.
한편, 최근의 기술 발달 속도와 사용자들의 생활 수준의 급격한 향상에 따라 이러한 전기 소자의 사용과 응용 분야가 급격하게 늘어나 그 수요도 이에 따라 증가하고 있다.
이러한 추세에 따라 흔히 사용하고 있는 다양한 전기 소자들에 쉽고 빠르게 적용하는 전자 회로를 구현하고 제어하는데 한계가 있다.
한편, 메모리 소자, 특히 비휘발성 메모리 소자는 컴퓨터뿐 아니라, 카메라, 통신기기 등 다양한 전자 장치의 정보 기억 및/또는 처리 장치로서 폭넓게 이용되고 있다.
이러한 메모리 소자는, 특히 수명과 속도의 면에서 많은 개발이 이루어지고 있는 데, 대부분의 과제는 메모리 수명과 속도의 확보에 있으나, 이를 향상한 메모리 소자를 구현하는데 한계가 있다.
본 발명은 전기적 특성이 향상되고 다양한 용도에 용이하게 적용할 수 있는 변동 저저항 영역 기반 전자 소자 및 이의 제어 방법을 제공할 수 있다.
본 발명의 일 실시예는 서로 이격되도록 배치된 복수의 제1 전극을 갖는 제1 전극 세트, 상기 복수의 제1 전극과 이격되고 상기 복수의 제1 전극과 중첩된 영역을 포함하도록 형성된 복수의 제2 전극을 갖는 제2 전극 세트, 상기 제1 전극 세트와 상기 제2 전극 세트의 사이에 형성되고 자발 분극성 재료를 포함하는 제1 활성층, 상기 제1 전극 세트 또는 상기 제2 전극 세트를 통하여 상기 제1 활성층에 전기장을 인가하여 상기 제1 활성층에 형성된 분극 영역의 경계에 대응하고 인접한 다른 영역보다 전기적 저항이 낮은 영역을 포함하는 하나 이상의 제1 변동 저저항 영역, 상기 제2 전극 세트와 이격되고 상기 복수의 제2 전극과 중첩된 영역을 갖고 서로 이격되도록 배치된 복수의 제3 전극을 갖는 제3 전극 세트, 상기 제2 전극 세트와 상기 제3 전극 세트의 사이에 형성되고 자발 분극성 재료를 포함하는 제2 활성층 및 상기 제3 전극 세트 또는 상기 제2 전극 세트를 통하여 상기 제2 활성층에 전기장을 인가하여 상기 제2 활성층에 형성된 분극 영역의 경계에 대응하고 인접한 다른 영역보다 전기적 저항이 낮은 영역을 포함하는 하나 이상의 제2 변동 저저항 영역을 포함하는 변동 저저항 영역 기반 전자 소자를 개시한다.
본 실시예에 있어서, 상기 제1 전극 세트의 복수의 제1 전극 중 적어도 어느 하나는 상기 제1 변동 저저항 영역 및 상기 제2 변동 저저항 영역을 통하여 상기 제3 전극 세트의 복수의 제3 전극 중 적어도 어느 하나와 전기적으로 연결되도록 형성될 수 있다.
본 실시예에 있어서 상기 제1 변동 저저항 영역은 상기 제2 전극과 접하도록 형성된 것을 포함할 수 있다.
본 실시예에 있어서 상기 제2 변동 저저항 영역은 상기 제2 전극과 접하도록 형성된 것을 포함할 수 있다.
본 실시예에 있어서 상기 제1 변동 저저항 영역은 상기 제1 전극 세트의 복수의 제1 전극과 상기 제2 전극 세트의 복수의 제2 전극이 서로 중첩되는 복수의 영역 중 적어도 하나에 대응하도록 형성되는 것을 포함할 수 있다.
본 발명의 다른 실시예는 서로 이격되도록 배치된 복수의 제1 전극을 갖는 제1 전극 세트, 상기 복수의 제1 전극과 이격되고 상기 복수의 제1 전극과 이격되고 상기 복수의 제1 전극과 중첩된 영역을 포함하도록 형성된 복수의 제2 전극을 갖는 제2 전극 세트, 상기 제1 전극 세트와 상기 제2 전극 세트의 사이에 형성되고 자발 분극성 재료를 포함하는 제1 활성층, 상기 제2 전극 세트와 이격되고 상기 제2 전극과 중첩된 영역을 갖고 서로 이격되도록 배치된 복수의 제3 전극을 갖는 제3 전극 세트 및 상기 제2 전극세트와 상기 제3 전극 세트의 사이에 형성되고 자발 분극성 재료를 포함하는 제2 활성층을 포함하는 변동 저저항 영역 기반 전자 소자에 대하여, 상기 제1 전극 세트 또는 상기 제2 전극 세트를 통하여 상기 제1 활성층에 전기장을 인가하여 상기 활성층의 분극 영역을 형성하는 단계 및 상기 분극 영역의 경계에 대응하여 인접한 다른 영역보다 전기적 저항이 낮은 영역을 포함하는 제1 변동 저저항 영역을 형성하는 단계를 형성하여 상기 제1 변동 저저항 영역을 통하여 상기 복수의 제1 전극 중 적어도 하나 및 상기 복수의 제2 전극 중 적어도 하나간의 전류의 흐름이 형성되도록 하는 단계를 포함하는 변동 저저항 영역 기반 전자 소자 제어 방법을 개시한다.
본 실시예에 있어서 상기 제3 전극 세트 또는 상기 제2 전극 세트를 통하여 상기 제2 활성층에 전기장을 인가하여 상기 활성층의 분극 영역을 형성하는 단계 및 상기 분극 영역의 경계에 대응하여 인접한 다른 영역보다 전기적 저항이 낮은 영역을 포함하는 제2 변동 저저항 영역을 형성하는 단계를 형성하여 상기 제2 변동 저저항 영역을 통하여 상기 복수의 제2 전극 중 적어도 하나 및 상기 복수의 제3 전극 중 적어도 하나 간의 전류의 흐름이 형성되도록 하는 단계를 포함하는 변동 저저항 영역 기반 전자 소자 제어 방법. 는 하나 이상의 제2 변동 저저항 영역을 포함하는 변동 저저항 영역 기반 전자 소자를 개시한다.
전술한 것 외의 다른 측면, 특징, 이점이 이하의 도면, 특허청구범위 및 발명의 상세한 설명으로부터 명확해질 것이다.
본 발명에 관한 변동 저저항 영역을 이용한 전자 소자 및 이의 제어 방법은 다양한 용도에 용이하게 적용할 수 있고, 전기적 특성이 향상된 전자 소자를 구현할 수 있고, 정밀한 제어가 가능한 전자 소자를 구현할 수 있다.
도 1은 본 발명의 일 실시예에 관한 전자 소자를 설명하기 위하여 도시한 예시적인 일 구조의 개략적인 평면도이다.
도 2는 도 1의 Ⅱ-Ⅱ선을 따라 절취한 단면도이다.
도 3은 도 2의 K의 확대도이다.
도 4a 내지 도 4c는 도 1의 구조의 제어 방법을 설명하기 위한 도면이다.
도 5는 본 발명의 일 실시예에 관한 전자 소자를 설명하기 위하여 도시한 예시적인 다른 구조의 개략적인 평면도이다.
도 6은 도 5의 Ⅵ-Ⅵ선을 따라 절취한 단면도이다.
도 7a 내지 도 7d는 도 5의 구조의 제어 방법을 설명하기 위한 도면이다.
도 8은 본 발명의 일 실시예에 관한 전자 소자를 설명하기 위하여 도시한 예시적인 또 다른 구조의 개략적인 평면도이다.
도 9는 도 8의 Ⅱ-Ⅱ선을 따라 절취한 단면도이다.
도 10 내지 도 14는 도 8의 구조의 동작을 설명하기 위한 도면들이다.
도 15와 도 16은 본 발명의 일 실시예에 관한 전자 소자를 설명하기 위하여 도시한 예시적인 또 다른 구조의 단면도이다.
도 17은 도 15의 구조의 다른 예를 개략적으로 도시한 단면도이다.
도 18은 도 15의 구조의 또 다른 예를 개략적으로 도시한 단면도이다.
도 19는 도 15의 구조의 또 다른 예를 개략적으로 도시한 단면도이다.
도 20은 도 15의 I-I' 단면의 일 예를 개략적으로 도시한 단면도이다.
도 21은 도 15의 I-I' 단면의 다른 예를 개략적으로 도시한 단면도이다.
도 22는 도 15의 I-I' 단면의 또 다른 예를 개략적으로 도시한 단면도이다.
도 23은 도 15의 I-I' 단면의 또 다른 예를 개략적으로 도시한 단면도이다.
도 24는 도 15의 I-I' 단면의 또 다른 예를 개략적으로 도시한 단면도이다.
도 25는 도 15의 I-I' 단면의 또 다른 예를 개략적으로 도시한 단면도이다.
도 26은 본 발명의 일 실시예에 관한 전자 소자를 도시한 개략적인 단면도이다.
도 27은 도 26의 K 방향에서 본 개략적인 부분 평면도이다.
도 28은 도 26의 Ⅹ-Ⅹ선을 따라 절취한 단면도이다.
도 29는 본 발명의 또 다른 실시예에 관한 전자 소자를 도시한 개략적인 단면도이다.
도 30은 본 발명의 또 다른 실시예에 관한 전자 소자를 도시한 개략적인 단면도이다.
이하 첨부된 도면들에 도시된 본 발명에 관한 실시예를 참조하여 본 발명의 구성 및 작용을 상세히 설명한다.
본 발명은 다양한 변환을 가할 수 있고 여러 가지 실시예를 가질 수 있는 바, 특정 실시예들을 도면에 예시하고 상세한 설명에 상세하게 설명하고자 한다. 본 발명의 효과 및 특징, 그리고 그것들을 달성하는 방법은 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 다양한 형태로 구현될 수 있다.
이하, 첨부된 도면을 참조하여 본 발명의 실시예들을 상세히 설명하기로 하며, 도면을 참조하여 설명할 때 동일하거나 대응하는 구성 요소는 동일한 도면부호를 부여하고 이에 대한 중복되는 설명은 생략하기로 한다.
이하의 실시예에서, 제1, 제2 등의 용어는 한정적인 의미가 아니라 하나의 구성 요소를 다른 구성 요소와 구별하는 목적으로 사용되었다.
이하의 실시예에서, 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다.
이하의 실시예에서, 포함하다 또는 가지다 등의 용어는 명세서상에 기재된 특징, 또는 구성요소가 존재함을 의미하는 것이고, 하나 이상의 다른 특징들 또는 구성요소가 부가될 가능성을 미리 배제하는 것은 아니다.
도면에서는 설명의 편의를 위하여 구성 요소들이 그 크기가 과장 또는 축소될 수 있다. 예컨대, 도면에서 나타난 각 구성의 크기 및 두께는 설명의 편의를 위해 임의로 나타내었으므로, 본 발명이 반드시 도시된 바에 한정되지 않는다.
이하의 실시예에서, x축, y축 및 z축은 직교 좌표계 상의 세 축으로 한정되지 않고, 이를 포함하는 넓은 의미로 해석될 수 있다. 예를 들어, x축, y축 및 z축은 서로 직교할 수도 있지만, 서로 직교하지 않는 서로 다른 방향을 지칭할 수도 있다.
어떤 실시예가 달리 구현 가능한 경우에 특정한 공정 순서는 설명되는 순서와 다르게 수행될 수도 있다. 예를 들어, 연속하여 설명되는 두 공정이 실질적으로 동시에 수행될 수도 있고, 설명되는 순서와 반대의 순서로 진행될 수 있다.
도 1은 본 발명의 일 실시예에 관한 전자 소자를 설명하기 위하여 도시한 예시적인 일 구조의 개략적인 평면도이고, 도 2는 도 1의 Ⅱ-Ⅱ선을 따라 절취한 단면도이고, 도 3은 도 2의 K의 확대도이다.
도 1 및 도 2를 참조하면 본 실시예의 전자 소자를 설명하기 위한 전자 소자(10)는 활성층(11), 인가 전극(12), 변동 저저항 영역(VL)을 포함할 수 있다.
활성층(11)은 자발 분극성 재료를 포함할 수 있다. 예를들면 활성층(11)은 절연 재료를 포함하고 강유전성 재료를 포함할 수 있다. 즉, 활성층(11)은 전기장의 존재 시 역전될 수 있는 자발적 전기 분극(전기 쌍극자)을 가진 재료를 포함할 수 있다.
선택적 실시예로서 활성층(11)은 페로브스카이트 계열 물질을 포함할 수 있고, 예를들면 BaTiO3, SrTiO3, BiFe3, PbTiO3, PbZrO3, SrBi2Ta2O9을 포함할 수 있다.
또한 다른 예로서 활성층(11)은 ABX3 구조로서, A는 CnH2n+1의 알킬기, 및 페로브스카이트 태양전지 구조형성이 가능한 Cs, Ru 등의 무기물로부터 선택된 하나 이상의 물질을 포함할 수 있고, B는 Pb, Sn, Ti, Nb, Zr, 및 Ce으로 구성된 군으로부터 선택된 하나 이상의 물질을 포함할 수 있고, X는 할로겐 물질을 포함할 수 있다. 구체적인 예로서 활성층(11)은 CH3NH3PbI3, CH3NH3PbIxCl3-x, MAPbI3, CH3NH3PbIxBr3-x, CH3NH3PbClxBr3-x, HC(NH2)2PbI3, HC(NH2)2PbIxCl3-x, HC(NH2)2PbIxBr3-x, HC(NH2)2PbClxBr3-x, (CH3NH3)(HC(NH2)2)1-yPbI3, (CH3NH3)(HC(NH2)2)1-yPbIxCl3-x, (CH3NH3)(HC(NH2)2)1-yPbIxBr3-x, 또는 (CH3NH3)(HC(NH2)2)1-yPbClxBr3-x (0≤x, y≤1)를 포함할 수 있다.
기타 다양한 강유전성 재료를 이용하여 활성층(11)을 형성할 수 있는 바 이에 대한 모든 예시의 설명은 생략한다. 또한 활성층(11)을 형성 시 강유전성 재료에 기타 다양한 물질을 도핑을 하여 부가적인 기능을 포함하거나 전기적 특성의 향상을 진행할 수도 있다.
활성층(11)은 자발 분극성을 갖고, 전기장의 인가에 따라 분극의 정도와 방향을 제어할 수 있다. 또한, 활성층(11)은 가해준 전기장이 제거되어도 분극 상태를 유지할 수 있다.
인가 전극(12)은 활성층(11)에 전기장을 인가할 수 있도록 형성될 수 있고, 예를들면 전압을 활성층(11)에 인가할 수 있다.
선택적 실시예로서 인가 전극(12)은 활성층(11)의 상면에 접하도록 형성될 수 있다.
또한, 인가 전극(12)은 활성층(11)에 다양한 크기의 전압을 인가할 수 있고 전압 인가의 시간을 제어할 수 있도록 형성될 수 있다.
선택적 실시예로서 인가 전극(12)은 게이트 전극일 수 있다.
예를들면 인가 전극(12)은 전원(미도시) 또는 전원 제어부와 전기적으로 연결될 수 있다.
인가 전극(12)은 다양한 재료를 포함할 수 있고, 전기적 도전성이 높은 재료를 포함할 수 있다. 예를들면 다양한 금속을 이용하여 인가 전극(12)을 형성할 수 있다.
예를들면 인가 전극(12)은 알루미늄, 크롬, 티타늄, 탄탈, 몰리브덴, 텅스텐, 네오디뮴, 스칸듐 또는 구리를 함유하도록 형성할 수 있다. 또는 이러한 재료들의 합금을 이용하여 형성하거나 이러한 재료들의 질화물을 이용하여 형성할 수도 있다.
또한 선택적 실시예로서 인가 전극(12)은 적층체 구조를 포함할 수도 있다.
도시하지 않았으나 선택적 실시예로서 인가 전극(12)과 활성층(11)의 사이에 하나 이상의 절연층이 더 배치될 수도 있다.
변동 저저항 영역(VL)은 활성층(11)에 형성된 영역으로서 전류가 흐를 수 있는 영역이고, 또한 도 1에 도시한 것과 같이 인가 전극(12)의 주변에 선형을 갖는 전류의 패쓰로 형성될 수 있다.
구체적으로 변동 저저항 영역(VL)은 활성층(11)의 영역 중 변동 저저항 영역(VL)과 인접한 다른 영역보다 전기적 저항이 낮아진 영역이다.
또한, 인가 전극(12)을 통한 변동 저저항 영역(VL)을 형성한 후에, 인가 전극(12)을 통한 전기장을 제거하여도, 예를들면 전압을 제거하여도 활성층(11)의 분극 상태는 유지되므로 변동 저저항 영역(VL)은 유지되고, 전류의 패쓰를 형성한 상태를 유지할 수 있다.
이를 통하여 다양한 전자 회로를 구성할 수 있다.
변동 저저항 영역(VL)은 높이(HVL)을 갖고, 이러한 높이(HVL)은 활성층(11)의 전체의 두께에 대응될 수 있다.
이러한 변동 저저항 영역(VL)은 높이(HVL)는 인가 전극(12)을 통한 전기장의 가할 때 전기장의 세기, 예를들면 전압의 크기에 비례할 수 있다. 적어도 이러한 전기장의 크기는 활성층(11)이 갖는 고유의 항전기장보다는 클 수 있다.
변동 저저항 영역(VL)은 인가 전극(12)을 통하여 전압이 활성층(11)에 인가되면 형성되는 영역이고, 인가 전극(12)의 제어를 통하여 변동, 예를들면 생성, 소멸 또는 이동할 수 있다.
활성층(11)은 제1 분극 방향을 갖는 제1 분극 영역(11F)을 포함할 수 있고, 변동 저저항 영역(VL)은 이러한 제1 분극 영역(11F)의 경계에 형성될 수 있다.
또한, 제1 분극 영역(11F)에 인접하도록 제2 분극 방향을 갖는 제2 분극 영역(11R)을 포함할 수 있고, 변동 저저항 영역(VL)은 이러한 제2 분극 영역(11R)의 경계에 형성될 수 있다. 제2 방향은 적어도 제1 방향과 상이한 방향일 수 있고, 예를들면 제1 방향과 반대 방향일 수 있다.
예를들면 변동 저저항 영역(VL)은 제1 분극 영역(11F)과 제2 분극 영역(11R)의 사이에 형성될 수 있다. 이를 통하여 변동 저저항 영역(VL)을 중심으로 제1 방향(예를들면 도 2를 기준으로 아래로부터 위를 향하는 방향)의 분극 방향을 갖는 제1 분극 영역(11F) 및 상기 제1 방향과 반대 방향(예를들면 도 2를 기준으로 위로부터 아래를 향하는 방향)의 분극 방향을 갖는 제2 분극 영역(11R)이 구별되도록 배치될 수 있다.
변동 저저항 영역(VL)은 일 방향의 폭(WVL)을 가질 수 있고, 이는 변동 저저항 영역(VL)의 이동 거리에 비례할 수 있다.
또한, 이러한 폭(WVL)은 변동 저저항 영역(VL)으로 정의되는 평면상의 영역의 폭일 수 있고, 이는 제1 분극 영역(11F)의 폭에 대응한다고 할 수 있다.
또한, 변동 저저항 영역(VL)은 제1 분극 영역(11F)의 경계선의 측면 전체에 대응하도록 형성될 수 있고, 제1 분극 영역(11F)의 측면으로부터 멀어지는 방향으로 두께(TVL1)를 가질 수 있다.
선택적 실시예로서 이러한 두께(TVL1)는 0.1 내지 0.3 나노미터일 수 있다.
도 4a 내지 도 4c는 도 1의 구조의 제어 방법을 설명하기 위한 도면이다.
도 4a를 참조하면, 활성층(11)은 제2 분극 방향을 갖는 제2 분극 영역(11R)을 포함할 수 있다. 선택적 실시예로서 인가 전극(12)을 통한 초기화 전기장을 인가하여 도 4a와 같은 활성층(11)의 분극 상태를 형성할 수 있다.
그리고 나서 도 4b를 참조하면, 활성층(11)에 제1 분극 영역(11F)이 형성된다. 구체적 예로서 인가 전극(12)의 폭에 대응하도록 인가 전극(12)과 중첩된 영역에 우선 제1 분극 영역(11F)이 형성될 수 있다.
인가 전극(12)을 통하여 활성층(11)의 항전기장보다 크고, 또한 적어도 활성층(11)의 두께 전체에 대응하도록 제1 분극 영역(11F)의 높이(HVL)가 형성될 수 있을 정도의 크기의 전기장을 활성층(11)에 인가할 수 있다.
이러한 인가 전극(12)을 통한 전기장의 인가를 통하여 활성층(11)의 제2 분극 영역(11R)의 일 영역에 대한 분극 방향을 바꾸어 제1 분극 영역(11F)으로 변하게 할 수 있다.
선택적 실시예로서 제1 분극 영역(11F)의 높이(HVL)방향으로의 성장 속도는 매우 빠를 수 있는데, 예를들면 1km/sec(초)의 속도를 갖고 성장할 수 있다.
그리고 나서 계속적으로 인가 전극(12)을 통한 전기장을 유지하면, 즉 시간이 지나면 제1 분극 영역(11F)은 수평 방향(H), 즉 높이(HVL)과 직교하는 방향으로 이동하여 그 크기가 커질 수 있다. 즉, 제2 분극 영역(11R)의 영역을 점진적으로 제1 분극 영역(11F)으로 변환할 수 있다.
선택적 실시예로서 제1 분극 영역(11F)의 수평 방향(H)으로의 성장 속도는 매우 빠를 수 있는데, 예를들면 1m/sec(초)의 속도를 갖고 성장할 수 있다.
이를 통하여 변동 저저항 영역(VL)의 크기를 제어할 수 있는데, 이러한 크기는 예를들면 변동 저저항 영역(VL)의 폭이고 제1 분극 영역(11F)의 성장 거리에 대응하므로 성장 속력과 전기장 유지 시간에 비례할 수 있다. 예를들면 성장 거리는 성장 속력과 전기장 유지 시간의 곱에 비례할 수 있다.
또한, 제1 분극 영역(11F)의 성장 속력은 높이(HVL)방향으로의 성장 속도와 수평 방향(H)으로의 성장 속도의 합에 비례할 수 있다.
그러므로 변동 저저항 영역(VL)의 크기는 전기장 유지 시간을 제어하여 원하는 대로 조절할 수 있다.
구체적으로 도 4c에 도시한 것과 같이 제1 분극 영역(11F)은 넓게 퍼져서 커지고, 그에 따라 변동 저저항 영역(VL)도 인가 전극(12)으로부터 멀리 떨어지는 방향으로 이동할 수 있다.
본 실시예는 인가 전극을 통하여 활성층에 전기장을 가하여 활성층에 제2 분극 방향과 다른 제1 분극 방향을 갖는 제1 분극 영역을 형성하고, 이러한 제1 분극 영역과 제2 분극 영역의 사이의 경계에 해당하는 변동 저저항 영역을 형성할 수 있다. 이러한 변동 저저항 영역은 저항이 낮은 영역으로서 저항이 감소한 영역으로서 전류의 패쓰가 될 수 있어 전자 회로를 용이하게 형성할 수 있다.
또한, 본 실시예는 인가 전극을 통한 전기장의 크기를 제어하여, 예를들면 전압의 크기를 제어하여 변동 저저항 영역의 높이를 정할 수 있고, 구체적으로 활성층의 전체 두께에 대응하는 높이를 갖도록 제어할 수 있다.
또한, 인가 전극을 통한 전기장을 유지하는 시간을 제어하여 변동 저저항 영역의 크기, 예를들면 폭을 결정할 수 있다. 이러한 변동 저저항 영역의 크기의 제어를 통하여 전류의 흐름의 패쓰의 크기를 용이하게 제어할 수 있다.
또한, 인가 전극을 통한 전기장을 제거하여도 분극 영역의 분극 상태는 유지되므로 전류의 패쓰를 용이하게 유지할 수 있고, 인가 전극을 통한 전기장을 지속적으로 유지하여 분극 영역이 확대되면 이미 형성되어 있던 변동 저저항 영역은 저항이 낮아져 전류가 흐르지 않게 될 수 있다.
이를 통하여 전류의 패쓰에 대한 소멸을 제어할 수 있고, 결과적으로 전류의 흐름에 대한 용이한 제어를 할 수 있다.
본 실시예의 구조를 다양한 용도에 사용할 수 있고, 예를들면 변동 저저항 영역에 접하도록 하나 이상의 전극을 연결할 수 있다.
도 5는 본 발명의 일 실시예에 관한 전자 소자를 설명하기 위하여 도시한 예시적인 다른 구조의 개략적인 평면도이다.
도 6은 도 5의 Ⅵ-Ⅵ선을 따라 절취한 단면도이다.
도 5 및 도 6을 참조하면 본 실시예의 전자 소자를 설명하기 위한 전자 소자(20)는 활성층(21), 인가 전극(22), 변동 저저항 영역(VL1, VL2, VL3)을 포함할 수 있다.
활성층(21)은 자발 분극성 재료를 포함할 수 있다. 예를들면 활성층(21)은 절연 재료를 포함하고 강유전성 재료를 포함할 수 있다. 즉, 활성층(21)은 전기장의 존재 시 역전될 수 있는 자발적 전기 분극(전기 쌍극자)을 가진 재료를 포함할 수 있다.
선택적 실시예로서 활성층(21)은 페로브스카이트 계열 물질을 포함할 수 있고, 구체적 설명은 전술한 실시예와 동일하므로 생략한다.
인가 전극(22)은 활성층(21)에 전기장을 인가할 수 있도록 형성될 수 있고, 예를들면 전압을 활성층(21)에 인가할 수 있다. 구체적 내용은 전술한 실시예와 동일하므로 생략한다.
변동 저저항 영역(VL1, VL2, VL3)은 제1 변동 저저항 영역(VL1), 제2 변동 저저항 영역(VL2) 및 제3 변동 저저항 영역(VL3)을 포함할 수 있다.
제1 변동 저저항 영역(VL1)은 제2 변동 저저항 영역(VL2)보다 큰 폭을 갖고, 제2 변동 저저항 영역(VL2)은 제3 변동 저저항 영역(VL3)보다 큰 폭을 가질 수 있다. 예를들면 제1 변동 저저항 영역(VL1)으로 둘러싸인 영역은 제2 변동 저저항 영역(VL2)으로 둘러싸인 영역보다 큰 폭을 갖고, 제2 변동 저저항 영역(VL2)으로 둘러싸인 영역은 제3 변동 저저항 영역(VL3)으로 둘러싸인 영역보다 큰 폭을 가질 수 있다.
선택적 실시예로서 제1 변동 저저항 영역(VL1)은 제2 변동 저저항 영역(VL2)의 외곽에 배치되고, 제2 변동 저저항 영역(VL2)은 제3 변동 저저항 영역(VL3)의 외곽에 배치될 수 있다.
제1 변동 저저항 영역(VL1), 제2 변동 저저항 영역(VL2) 및 제3 변동 저저항 영역(VL3)은 활성층(21)에 형성된 영역으로서 전류가 흐를 수 있는 영역이고, 선형을 갖는 전류의 패쓰로 형성될 수 있다.
구체적으로 제1 변동 저저항 영역(VL1), 제2 변동 저저항 영역(VL2) 및 제3 변동 저저항 영역(VL3)은 활성층(21)의 영역 중 제1 변동 저저항 영역(VL1), 제2 변동 저저항 영역(VL2) 및 제3 변동 저저항 영역(VL3)과 인접한 다른 영역보다 전기적 저항이 낮아진 영역이다.
또한, 인가 전극(22)을 통한 제1 변동 저저항 영역(VL1), 제2 변동 저저항 영역(VL2) 및 제3 변동 저저항 영역(VL3)을 형성한 후에, 인가 전극(22)을 통한 전기장을 제거하여도, 예를들면 전압을 제거하여도 활성층(21)의 분극 상태는 유지되므로 제1 변동 저저항 영역(VL1), 제2 변동 저저항 영역(VL2) 및 제3 변동 저저항 영역(VL3)은 유지되고, 전류의 패쓰를 형성한 상태를 유지할 수 있다.
이를 통하여 다양한 전자 회로를 구성할 수 있다. 예를들면 하나 이상의 데이터를 저장할 수 있는 메모리 소자의 적어도 일부를 구성할 수 있다.
변동 저저항 영역(VL1, VL2, VL3)은 높이(HVL)을 갖고, 이러한 높이(HVL)은 활성층(21)의 전체의 두께에 대응될 수 있다.
활성층(21)은 제1 분극 방향을 갖는 제1 분극 영역(21F1, 21F3)을 포함할 수 있고, 변동 저저항 영역(VL1, VL2, VL3)은 이러한 제1 분극 영역(21F1, 21F3)의 경계에 형성될 수 있다.
또한, 제1 분극 영역(21F1, 21F3)에 인접하도록 제2 분극 방향을 갖는 제2 분극 영역(21R1, 21R2)을 포함할 수 있고, 변동 저저항 영역(VL)은 이러한 제2 분극 영역(21R1, 21R2)의 경계에 형성될 수 있다. 제2 방향은 적어도 제1 방향과 상이한 방향일 수 있고, 예를들면 제1 방향과 반대 방향일 수 있다.
예를들면 제1 변동 저저항 영역(VL1)은 제1 분극 영역(21F1)과 제2 분극 영역(21R1)의 사이에 형성될 수 있다.
또한, 제2 변동 저저항 영역(VL2)은 제1 분극 영역(21F1)과 제2 분극 영역(21R2)의 사이에 형성될 수 있다.
또한 제3 변동 저저항 영역(VL3)은 제1 분극 영역(21F3)과 제2 분극 영역(21R2)의 사이에 형성될 수 있다.
도 7a 내지 도 7d는 도 5의 구조의 제어 방법을 설명하기 위한 도면이다.
도 7a를 참조하면, 활성층(21)은 제2 분극 방향을 갖는 제2 분극 영역(21R)을 포함할 수 있다. 선택적 실시예로서 인가 전극(22)을 통한 초기화 전기장을 인가하여 도 7a와 같은 활성층(21)의 분극 상태를 형성할 수 있다.
그리고 나서 도 7b를 참조하면, 활성층(21)에 제1 분극 영역(21F)이 형성된다. 구체적 예로서 인가 전극(22)의 폭에 대응하도록 인가 전극(22)과 중첩된 영역에 우선 제1 분극 영역(21F)이 형성된 후에 수평 방향으로 성장하여 도 7b와 같은 상태를 형성할 수 있다. 또한, 도 7a의 제1 분극 영역(21R)은 축소되어 도 7b와 같은 형태의 제1 분극 영역(21R1)으로 변할 수 있다.
제1 분극 영역(21F)과 제2 분극 영역(21R1)의 사이에 제1 변동 저저항 영역(VL1)이 형성될 수 있다.
그리고 나서 도 7c를 참조하면 도 7b와 반대 방향의 전기장을 인가하여 제1 분극 영역(21F)의 일부의 영역의 분극 방향을 제2 방향의 분극 방향을 갖는 제2 분극 영역(21R2)으로 변환할 수 있다. 예를들면 제1 분극 영역(21F)의 제1 분극 방향과 반대 방향인 제2 방향의 분극 방향을 갖는 제2 분극 영역(21R2)이 형성될 수 있다.
또한, 이를 통하여 도 7b의 제1 분극 영역(21F)은 크기가 축소되어 도 7c에 도시된 형태의 제1 분극 영역(21F1)로 변할 수 잇다.
이러한 제2 분극 영역(21R2)과 제1 분극 영역(21F1)의 사이에 제2 변동 저저항 영역(VL2)이 형성될 수 있다.
이러한 분극 상태를 유지하므로 제1 변동 저저항 영역(VL1)은 그대로 유지될 수 있다.
그리고 나서 도 7d를 참조하면, 도 7c와 반대 방향의 전기장을 인가하여 제2 분극 영역(21R2)의 일부의 영역의 분극 방향을 제1 방향의 분극 방향을 갖는 제1 분극 영역(21F3)으로 변환할 수 있다. 예를들면 제2 분극 영역(21R2)의 제2 분극 방향과 반대 방향인 제1 방향의 분극 방향을 갖는 제1 분극 영역(21F3)이 형성될 수 있다.
또한, 이를 통하여 도 7c의 제2 분극 영역(21R2)은 크기가 축소되어 도 7d에 도시된 형태의 제2 분극 영역(21R2)으로 변할 수 있다.
이러한 제2 분극 영역(21R2)과 제1 분극 영역(21F3)의 사이에 제3 변동 저저항 영역(VL3)이 형성될 수 있다.
이러한 분극 상태를 유지하므로 제1 변동 저저항 영역(VL1) 및 제2 변동 저저항 영역(VL2)은 그대로 유지되고, 이와 함께 제3 변동 저저항 영역(VL3)이 추가될 수 있다.
본 실시예는 인가 전극을 통하여 활성층에 전기장을 가하여 활성층에 제2 분극 방향과 다른 제1 분극 방향을 갖는 제1 분극 영역을 형성하고, 이러한 제1 분극 영역과 제2 분극 영역의 사이의 경계에 해당하는 변동 저저항 영역을 형성할 수 있다. 이러한 변동 저저항 영역은 저항이 낮은 영역으로서 저항이 감소한 영역으로서 전류의 패쓰가 될 수 있어 전자 회로를 용이하게 형성할 수 있다.
또한, 본 실시예는 인가 전극을 통한 전기장의 크기를 제어하고, 전기장의 방향을 제어할 수 있고, 이를 통하여 활성층에 대하여 복수의 제1 분극 영역 또는 복수의 제2 분극 영역을 형성할 수 있다.
이러한 복수의 제1 분극 영역 또는 복수의 제2 분극 영역들 사이의 경계선에는 복수의 변동 저저항 영역을 형성할 수 있다. 이러한 복수의 변동 저저항 영역의 각각은 전류의 패쓰를 형성할 수 있으므로 다양한 형태와 용도의 전자 회로를 용이하게 생성할 수 있고 제어할 수 있다.
예를들면 인가 전극을 중심으로 복수의 변동 저저항 영역의 개수를 선택적으로 적용할 수 있어서 다양한 전류 경로를 형성할 수 있고, 이러한 전류 경로에 따른 다양한 데이터를 저장하는 메모리를 구현할 수 있다.
도 8은 본 발명의 일 실시예에 관한 전자 소자를 설명하기 위하여 도시한 예시적인 또 다른 구조의 개략적인 평면도이고, 도 9는 도 8의 Ⅱ-Ⅱ선을 따라 절취한 단면도이다.
도 8 및 도 9를 참조하면 본 실시예의 전자 소자(100)는 활성층(110), 인가 전극(120), 변동 저저항 영역(VL) 및 하나 이상의 연결 전극부(131, 132)를 포함할 수 있다.
활성층(110)은 자발 분극성 재료를 포함할 수 있다. 예를들면 활성층(110)은 절연 재료를 포함하고 강유전성 재료를 포함할 수 있다. 즉, 활성층(110)은 전기장의 존재 시 역전될 수 있는 자발적 전기 분극(전기 쌍극자)을 가진 재료를 포함할 수 있다.
선택적 실시예로서 활성층(110)은 페로브스카이트 계열 물질을 포함할 수 있고, 예를들면 BaTiO3, SrTiO3, BiFe3, PbTiO3, PbZrO3, SrBi2Ta2O9을 포함할 수 있다.
또한 다른 예로서 활성층(110)은 ABX3 구조로서, A는 CnH2n+1의 알킬기, 및 페로브스카이트 태양전지 구조형성이 가능한 Cs, Ru 등의 무기물로부터 선택된 하나 이상의 물질을 포함할 수 있고, B는 Pb, Sn, Ti, Nb, Zr, 및 Ce으로 구성된 군으로부터 선택된 하나 이상의 물질을 포함할 수 있고, X는 할로겐 물질을 포함할 수 있다. 구체적인 예로서 활성층(110)은 CH3NH3PbI3, CH3NH3PbIxCl3-x, MAPbI3, CH3NH3PbIxBr3-x, CH3NH3PbClxBr3-x, HC(NH2)2PbI3, HC(NH2)2PbIxCl3-x, HC(NH2)2PbIxBr3-x, HC(NH2)2PbClxBr3-x, (CH3NH3)(HC(NH2)2)1-yPbI3, (CH3NH3)(HC(NH2)2)1-yPbIxCl3-x, (CH3NH3)(HC(NH2)2)1-yPbIxBr3-x, 또는 (CH3NH3)(HC(NH2)2)1-yPbClxBr3-x (0≤x, y≤1)를 포함할 수 있다.
기타 다양한 강유전성 재료를 이용하여 활성층(110)을 형성할 수 있는 바에 이에 대한 모든 예시의 설명은 생략한다. 또한 활성층(110)을 형성 시 강유전성 재료에 기타 다양한 물질을 도핑을 하여 부가적인 기능을 포함하거나 전기적 특성의 향상을 진행할 수도 있다.
활성층(110)은 자발 분극성을 갖고, 전기장의 인가에 따라 분극의 정도와 방향을 제어할 수 있다. 또한, 활성층(110)은 가해준 전기장이 제거되어도 분극 상태를 유지할 수 있다.
인가 전극(120)은 활성층(110)에 전기장을 인가할 수 있도록 형성될 수 있고, 예를들면 전압을 활성층(110)에 인가할 수 있다.
선택적 실시예로서 인가 전극(120)은 활성층(110)의 상면에 접하도록 형성될 수 있다.
또한, 인가 전극(120)은 활성층(110)에 다양한 크기의 전압을 인가할 수 있고 전압 인가의 시간을 제어할 수 있도록 형성될 수 있다.
선택적 실시예로서 인가 전극(120)은 게이트 전극일 수 있다.
예를들면 인가 전극(120)은 전원(미도시) 또는 전원 제어부와 전기적으로 연결될 수 있다.
인가 전극(120)은 다양한 재료를 포함할 수 있고, 전기적 도전성이 높은 재료를 포함할 수 있다. 예를들면 다양한 금속을 이용하여 인가 전극(120)을 형성할 수 있다.
예를들면 인가 전극(120)은 알루미늄, 크롬, 티타늄, 탄탈, 몰리브덴, 텅스텐, 네오디뮴, 스칸듐 또는 구리를 함유하도록 형성할 수 있다. 또는 이러한 재료들의 합금을 이용하여 형성하거나 이러한 재료들의 질화물을 이용하여 형성할 수도 있다.
또한 선택적 실시예로서 인가 전극(120)은 적층체 구조를 포함할 수도 있다.
연결 전극부(131, 132)는 하나 이상의 전극 부재를 포함할 수 있고, 예를들면 제1 연결 전극 부재(131) 및 제2 연결 전극 부재(132)를 포함할 수 있다.
연결 전극부(131, 132)는 활성층(110)상에 형성될 수 있고, 예를들면 활성층(110)의 상면에 인가 전극(120)과 이격되도록 형성될 수 있고, 선택적 실시예로서 활성층(110)과 접하도록 형성될 수 있다.
제1 연결 전극 부재(131) 및 제2 연결 전극 부재(132)는 다양한 도전성 재료를 이용하여 형성할 수 있다. 예를들면 제1 연결 전극 부재(131) 및 제2 연결 전극 부재(132)는 알루미늄, 크롬, 구리, 탄탈륨, 티타늄, 몰리브덴 또는 텅스텐을 함유하도록 형성할 수 있다.
선택적 실시예로서 제1 연결 전극 부재(131) 및 제2 연결 전극 부재(132)는 복수의 도전층을 적층한 구조를 포함할 수 있다.
선택적 실시예로서 제1 연결 전극 부재(131) 및 제2 연결 전극 부재(132)은 도전성의 금속 산화물을 이용하여 형성할 수 있고, 예를들면 산화 인듐(예, In2O3), 산화 주석(예, SnO2), 산화 아연(예, ZnO), 산화 인듐 산화 주석 합금(예, In2O3―SnO2) 또는 산화 인듐 산화 아연 합금(예, In2O3―ZnO)을 함유하도록 형성할 수 있다.
선택적 실시예로서 연결 전극부(131, 132)는 전기적 신호의 입출력을 포함하는 단자 부재일 수 있다.
또한 구체적 예로서 연결 전극부(131, 132)의 제1 연결 전극 부재(131) 및 제2 연결 전극 부재(132)는 소스 전극 또는 드레인 전극을 포함할 수 있다.
도 10 내지 도 14는 도 8의 전자 소자의 동작을 설명하기 위한 도면들이다.
도 10은 인가 전극(120)을 통하여 제1 전기장이 인가된 상태를 도시한 도면이고, 도 11은 도 10의 Ⅷ-Ⅷ선을 따라 절취한 단면도이고, 도 12는 도 11의 K의 확대도이다.
도 10 내지 도 14를 참조하면 인가 전극(120)을 통하여 제1 전기장이 활성층(110)에 인가되면 활성층(110)의 적어도 일 영역은 분극 영역(110F)을 포함할 수 있다.
이러한 분극 영역(110F)은 인가 전극(120)을 중심으로 인가 전극(120)을 둘러싸는 형태일 수 있다. 분극 영역(110F)은 경계선을 가질 수 있다.
제1 변동 저저항 영역(VL1)은 이러한 경계선의 측면에 대응하는 영역에 형성될 수 있다. 도 10을 참조하면 인가 전극(120)을 중심으로 인가 전극(120)을 둘러싸는 선형으로 형성될 수 있다.
예를들면 제1 변동 저저항 영역(VL1)은 인가 전극(120)을 둘러싸도록 일 방향으로 제1 폭(WVL1)을 가질 수 있다.
또한, 제1 변동 저저항 영역(VL1)은 분극 영역(110F)의 경계선의 측면 전체에 대응하도록 형성될 수 있고, 분극 영역(110F)의 측면으로부터 멀어지는 방향으로 두께(TVL1)을 가질 수 있다.
선택적 실시예로서 이러한 두께(TVL1)는 0.1 내지 0.3 나노미터일 수 있다.
선택적 실시예로서 인가 전극(120)을 통하여 제1 전압이 활성층(110)에 인가되기 전에 초기화 전기장을 활성층(110)에 인가하는 과정을 진행할 수 있다.
이러한 초기화 전기장을 활성층(110)에 인가하는 과정을 통하여 활성층(110)의 영역을 분극 영역(110F)과 상이한 방향의 분극, 예를들면 반대 방향의 분극 영역으로 모두 전환하는 단계를 포함할 수 있다.
그리고 나서, 이와 반대 방향의 전기장을 가하여 일 영역에 분극 영역(110F)을 형성할 수 있다.
활성층(110)의 분극 영역(110F)의 경계에 형성된 제1 변동 저저항 영역(VL1)은 활성층(110)의 다른 영역에 비하여 저항이 낮은 영역으로 변할 수 있다. 예를들면 제1 변동 저저항 영역(VL1)은 활성층(110)의 분극 영역(110F) 및 제1 변동 저저항 영역(VL1)의 주변의 활성층(110)의 영역보다 낮은 저항을 가질 수 있다.
이를 통하여 제1 변동 저저항 영역(VL1)은 전류의 통로를 형성할 수 있다.
선택적 실시예로서 제1 변동 저저항 영역(VL1)은 활성층(110)에 구비된 복수의 도메인 월의 일 영역에 대응될 수 있다.
또한, 이러한 제1 변동 저저항 영역(VL1)은 활성층(110)의 분극 영역(110F)의 분극 상태가 유지되면 계속 유지될 수 있다. 즉, 인가 전극(120)을 통하여 활성층(110)에 인가된 제1 전압을 제거하여도 변동 저저항 영역(VL1)의 상태, 즉 저저항 상태는 유지될 수 있다.
도 10 및 도 11에 도시한 것과 같이 제1 변동 저저항 영역(VL1)을 통하여 전류의 통로가 형성될 수 있다. 다만, 연결 전극부(131, 132)가 제1 변동 저저항 영역(VL1)에 대응되지 않으므로 연결 전극부(131, 132)를 통한 전류의 흐름은 발생하지 않을 수 있다.
도 13은 인가 전극(120)을 통하여 제1 전기장을 일정시간 더 유지한 상태를 도시한 도면이고, 도 14는 도 13의 ⅩⅠ-ⅩⅠ선을 따라 절취한 단면도이다.
도 13 및 도 14를 참조하면 인가 전극(120)을 통한 제1 전기장의 유지 시간이 길어져, 도 10 및 도 11의 분극 영역(110F)이 수평 방향으로 이동하여 분극 영역(110F)이 커지고 그에 따라 제1 변동 저저항 영역(VL1)보다 큰 제2 변동 저저항 영역(VL2) 이 형성될 수 있다.
예를들면 도 10 및 도 11에서 인가한 전압을 일정 시간 동안 계속적으로 유지하여 도 13 및 도 14와 같은 구조를 형성할 수 있다.
분극 영역(110F)은 인가 전극(120)을 중심으로 인가 전극(120)을 둘러싸는 형태일 수 있다. 분극 영역(110F)은 경계선을 가질 수 있다. 제2 변동 저저항 영역(VL2)은 이러한 분극 영역(110F)의 경계선의 측면에 대응하는 영역에 형성될 수 있다. 도 13을 참조하면 인가 전극(120)을 중심으로 인가 전극(120)을 둘러싸는 선형으로 형성될 수 있다.
예를들면 제2 변동 저저항 영역(VL2)은 인가 전극(120)을 둘러싸도록 일 방향으로 제2 폭(WVL2)을 가질 수 있고, 제2 폭(WVL2)은 제1 폭(WVL1)보다 클 수 있다.
또한, 제2 변동 저저항 영역(VL2)은 분극 영역(110F)의 경계선의 측면 전체에 대응하도록 형성될 수 있고, 분극 영역(110F)의 측면으로부터 멀어지는 방향으로 두께를 가질 수 있고, 선택적 실시예로서 이러한 두께는 0.1 내지 0.3 나노미터일 수 있다.
활성층(110)의 분극 영역(110F)의 경계에 형성된 제2 변동 저저항 영역(VL2)은 활성층(110)의 다른 영역에 비하여 저항이 낮은 영역으로 변할 수 있다. 예를들면 제2 변동 저저항 영역(VL2)은 활성층(110)의 분극 영역(110F) 및 제2 변동 저저항 영역(VL2)의 주변의 활성층(110)의 영역보다 낮은 저항을 가질 수 있다.
이를 통하여 제2 변동 저저항 영역(VL2)은 전류의 통로를 형성할 수 있다.
선택적 실시예로서 제2 변동 저저항 영역(VL2)은 활성층(110)에 구비된 복수의 도메인 월의 일 영역에 대응될 수 있다.
또한, 이러한 제2 변동 저저항 영역(VL2)은 활성층(110)의 분극 상태가 유지되면 계속 유지될 수 있다. 즉, 인가 전극(120)을 통하여 활성층(110)에 인가된 제2 전압을 제거하여도 제2 변동 저저항 영역(VL2)의 상태, 즉 저저항 상태는 유지될 수 있다.
그러므로 제2 변동 저저항 영역(VL2)을 통하여 전류의 통로가 형성될 수 있다.
또한, 구체적인 예로서 연결 전극부(131, 132)가 제2 변동 저저항 영역(VL2)에 대응되도록 형성되고, 예를들면 연결 전극부(131, 132)의 제1 연결 전극 부재(131) 및 제2 연결 전극 부재(132)가 서로 이격된 채 제2 변동 저저항 영역(VL2)의 상면과 접하도록 배치될 수 있다.
이를 통하여 연결 전극부(131, 132)의 제1 연결 전극 부재(131) 및 제2 연결 전극 부재(132)를 통하여 전류가 흐를 수 있다.
또한, 다양한 전기적 신호를 발생할 수 있다. 예를들면 도 13 및 도 14 상태에서의 전기장을 더 지속적으로 인가할 경우, 즉 인가 시간이 증가할 경우 제2 변동 저저항 영역(VL2)은 더 이동하여 제1 연결 전극 부재(131) 및 제2 연결 전극 부재(132)을 벗어날 수 있다. 이에 따라 제1 연결 전극 부재(131) 및 제2 연결 전극 부재(132)를 통해서 전류가 흐르지 않을 수 있다.
또한, 선택적 실시예로서 활성층(110)의 전체에 대한 초기화 과정을 진행할 수도 있다.
그리고 나서 다시 인가 전극(120)을 통하여 활성층(110)에 전기장을 인가할 경우 연결 전극부(131, 132)의 제1 연결 전극 부재(131) 및 제2 연결 전극 부재(132)에 전류가 흐를 수 있다.
본 실시예의 전자 회로는 인가 전극을 통하여 활성층에 다양한 크기의 전압을 인가할 수 있고, 인가되는 시간을 제어할 수 있다.
이를 통하여 원하는 크기의 영역으로 활성층에 분극 영역을 형성할 수 있고, 이러한 분극 영역의 경계에 변동 저저항 영역을 형성할 수 있다.
이러한 변동 저저항 영역에 대응하도록, 예를들면 접하도록 연결 전극부를 형성할 경우 연결 전극부를 통하여 전류가 흐를 수 있고, 전압을 제거하여도 강유전성 재료를 함유하는 활성층은 분극 상태를 유지할 수 있고 이에 따라 그 경계의 변동 저저항 영역도 유지될 수 있어 전류가 계속 흐를 수 있다.
또한, 변동 저저항 영역을 분극 영역으로 변하도록 인가 전극을 통하여 전압을 활성층에 인가할 수 있고, 이를 통하여 전류가 흐르던 연결 전극부에는 전류가 흐르지 않게 된다.
이러한 인가 전극의 전압을 제어하여 전류의 흐름을 제어할 수 있고, 이러한 전류의 흐름의 제어를 통하여 전자 회로는 다양한 용도에 이용될 수 있다.
선택적 실시예로서 전자 회로는 메모리로 사용할 수 있다.
예를들면 전류의 흐름을 1, 흐르지 않음을 0이라고 정의하여 메모리로 사용할 수 있고, 구체적 예로서 전압 제 거시에도 전류가 흐를 수 있는 바 비휘발성 메모리로도 사용할 수 있다.
또한, 전자 회로는 다양한 신호를 생성하여 전달하는 회로부를 구성할 수 있고, 스위칭 소자로도 사용될 수 있다.
또한, 그 밖에 전기적 신호의 제어를 요하는 부분에 간단한 구조로 적용할 수 있으므로 가변 회로, CPU, 바이오 칩 등 다양한 분야에 적용될 수 있다.
도 15와 도 16은 본 발명의 일 실시예에 관한 전자 소자를 설명하기 위하여 도시한 예시적인 또 다른 구조의 단면도이다.
도 15 및 도 16을 참조하면, 본 발명의 일 실시예에 따른 전자 소자(200)는 제1 전극(210), 제1 전극(210)과 마주하는 제2 전극(220), 제1 전극(210)과 제2 전극(220) 사이에 개재된 활성층(230)을 포함할 수 있다.
제1 전극(210)과 제2 전극(220) 중 적어도 어느 하나는 활성층(230)과 가장 인접한 제1 면(S1)과 활성층(230)으로부터 가장 멀리 이격된 제2 면(S2)을 포함하며, 이때 제1 면(S1)에서의 수평단면적의 크기가 제2 면(S2)에서의 수평단면적의 크기보다 작을 수 있다. 일 예로, 제1 전극(210)과 제2 전극(220) 중 적어도 어느 하나는 다른 하나의 전극을 향하는 방향으로 돌출된 적어도 하나의 돌출부(212)를 포함할 수 있다.
도 15 및 도 16에서는 일 예로, 제1 전극(210)이 하나의 돌출부(212)를 포함하는 것을 예시하고 있으나, 본 발명은 이에 한하지 않으며, 돌출부(212)는 제2 전극(220)에 형성되거나, 제1 전극(210)과 제2 전극(220)에 모두 형성될 수 있다. 또한, 돌출부(212)는 복수 개 형성될 수 있다. 돌출부(212)는 제1 전극(210)과 일체로 형성될 수 있다.
또한 이러한 돌출부(212)의 구성은 후술하는 실시예들의 전극들에도 적용될 수 있다.
제1 전극(210)과 제2 전극(220)은 플래티넘, 금, 알루미늄, 은 또는 구리 등과 같은 금속재질, PEDOT:PSS 또는 폴리아닐린(polyaniline)과 같은 도전체 폴리머, 산화 인듐(예, In2O3), 산화 주석(예, SnO2), 산화 아연(예, ZnO), 산화 인듐 산화 주석 합금(예, In2O3-SnO2) 또는 산화 인듐 산화 아연 합금(예, In2O3-ZnO) 등과 같은 금속 산화물을 포함할 수 있다.
활성층(230)은 자발 분극성 재료를 포함할 수 있다. 예를 들면 활성층(230)은 절연 재료를 포함하고 강유전성 재료를 포함할 수 있다. 즉, 활성층(230)은 전기장의 존재 시 역전될 수 있는 자발적 전기 분극(전기 쌍극자)을 가진 재료를 포함할 수 있다.
선택적 실시예로서 활성층(230)은 페로브스카이트 계열 물질을 포함할 수 있고, 예를 들면 BaTiO3, SrTiO3, BiFe3, PbTiO3, PbZrO3, SrBi2Ta2O9을 포함할 수 있다.
또한 다른 예로서 활성층(230)은 ABX3 구조로서, A는 CnH2n+1의 알킬기, 및 페로브스카이트 태양전지 구조형성이 가능한 Cs, Ru 등의 무기물로부터 선택된 하나 이상의 물질을 포함할 수 있고, B는 Pb, Sn, Ti, Nb, Zr, 및 Ce으로 구성된 군으로부터 선택된 하나 이상의 물질을 포함할 수 있고, X는 할로겐 물질을 포함할 수 있다. 구체적인 예로서 활성층(230)은 CH3NH3PbI3, CH3NH3PbIxCl3-x, MAPbI3, CH3NH3PbIxBr3-x, CH3NH3PbClxBr3-x, HC(NH2)2PbI3, HC(NH2)2PbIxCl3-x, HC(NH2)2PbIxBr3-x, HC(NH2)2PbClxBr3-x, (CH3NH3)(HC(NH2)2)1-yPbI3, (CH3NH3)(HC(NH2)2)1-yPbIxCl3-x, (CH3NH3)(HC(NH2)2)1-yPbIxBr3-x, 또는 (CH3NH3)(HC(NH2)2)1-yPbClxBr3-x (0≤x, y≤1)를 포함할 수 있다.
이와 같은 활성층(230)은 자발 분극성을 갖고, 전기장의 인가에 따라 분극의 정도와 방향을 제어할 수 있다. 또한, 활성층(230)은 가해준 전기장이 제거되어도 분극 상태를 유지할 수 있다.
한편, 활성층(230)은 제1 면(S1)과 수직방향으로 중첩하는 제1 영역(A1)과 제1 영역(A1)의 외곽인 제2 영역(A2)을 포함할 수 있다. 상술한 바와 같이, 활성층(230)과 가장 인접한 제1 면(S1)의 수평 단면적이 제2 면(S2)의 수평 단면적보다 좁으므로, 활성층(230)은 제1 면(S1)과 수직방향으로 중첩하는 제1 영역(A1) 영역에서의 두께가 제2 영역(A2)에서의 두께보다 작을 수 있다.
활성층(230)은 도 15에 도시된 바와 같이, 제1 방향의 분극을 가진 상태일 수 있다. 예를 들어, 제1 영역(A1)과 제2 영역(A2)은 모두 동일하게 제1 방향의 분극을 가질 수 있다. 이와 같은 상태에서는 활성층(230)에 의해 제1 전극(210)과 제2 전극(220) 사이에는 전류가 흐르지 않을 수 있다.
그러나, 제1 전극(210)과 제2 전극(220)에 활성층(230)의 히스테리시스 루프의 전하가 0이 되는 보자 전압(coercive voltage)보다 큰 제1 전압을 인가하면, 도 16에 도시된 바와 같이, 제1 전극(210)과 제2 전극(220) 사이에 발생하는 제1 전기장에 의해 제1 영역(A1)의 분극 방향이 바뀌고, 활성층(230)은 제1 영역(A1)과 제2 영역(A2)으로 구획될 수 있다.
이때, 활성층(230)의 도메인(Domain)의 분극 방향을 바꾸기 위한 전압의 크기는 활성층(230)의 두께에 비례하여 증가하므로, 제1 영역(A1)보다 두께가 두꺼운 제2 영역(A2)에서는 활성층(230)의 분극 방향이 변경되지 않는다. 즉, 제1 전극(210)과 제2 전극(220)에 활성층(230)의 보자 전압보다 큰 제1 전압을 인가함에 따라, 제1 영역(A1)에서만 제1 방향과 상이한 제2 방향의 분극을 가질 수 있다. 일 예로, 제1 방향과 제2 방향으로 서로 반대 방향일 수 있다.
한편, 제1 영역(A1)과 제2 영역(A2)에서의 분극 방향이 반대인 경우, 제1 영역(A1)과 제2 영역(A2)의 경계에서는 활성층(230)의 단위격자 구조가 국부적으로 변경되면서 제1 영역(A1) 및 제2 영역(A2)과는 상이한 전기적 편극이 발생하며, 이에 의해 자유전자들이 제1 영역(A1)과 제2 영역(A2)의 경계에 축적되어 전류가 흐를 수 있는 변동 저저항 영역(C)이 생성될 수 있다.
상기와 같은 변동 저저항 영역(C)은 제1 영역(A1)과 제2 영역(A2)의 경계에 형성되고, 제1 영역(A1)은 제1 면(S1)의 면적에 의해 변경되는바, 변동 저저항 영역(C)이 생성되는 위치 또한 제1 면(S1)의 면적에 의해 조절될 수 있다.
한편, 제1 전극(210)과 제2 전극(220)에 제1 영역(A1)의 분극 방향을 되돌리기 위한 제2 전압을 인가하면, 제1 전극(210)과 제2 전극(220) 사이에 발생하는 제2 전기장에 의해 제1 영역(A1)은 제1 방향의 분극을 다시 가질 수 있다. 제2 전압은 활성층(230)의 보자 전압(coercive voltage)보다 클 수 있으며, 제1 전압과 반대의 극성을 가질 수 있다. 이에 의해, 제1 영역(A1)과 제2 영역(A2) 간의 분극 차이가 없어지게 될 수 있다.
제1 영역(A1)과 제2 영역(A2) 간의 분극 차이가 없어지면, 제1 영역(A1)과 제2 영역(A2) 사이의 변동 저저항 영역(C)은 소멸된다. 이와 같은 상태는 도 15에 도시된 상태와 동일하다. 즉, 활성층(230)에 의해 제1 전극(210)과 제2 전극(220)은 절연상태가 되므로, 제1 전극(210)과 제2 전극(220) 사이에 전압을 인가하더라도, 제1 전극(210)과 제2 전극(220) 사이에는 전류가 흐르지 않게 된다.
따라서, 제1 전극(210)과 제2 전극(220)에 인가되는 전압을 제어하여 전자 소자(200)의 전류의 흐름을 제어할 수 있고, 이러한 전류의 흐름의 제어를 통하여 전자 소자(200)는 다양한 용도에 이용될 수 있다.
예를 들어, 전자 소자(200)를 비휘발성 메모리로 사용할 수 있다. 보다 구체적으로, 도 16에 도시된 바와 같이, 제1 전극(210)과 제2 전극(220)에 보자 전압(coercive voltage)보다 큰 제1 전압이 인가함으로써 제1 영역(A1)의 분극 방향을 변경한 후에는, 제1 전극(210)과 제2 전극(220)에 전압을 인가하지 않더라도, 제1 영역(A1)의 분극 방향은 변경되지 않고 유지되는데, 이와 같은 상태를 논리 값 '1'이 입력된 것으로 이해할 수 있다.
한편, 제1 영역(A1)의 분극 방향이 변경되면 변동 저저항 영역(C)이 형성되기 때문에, 제1 전극(210)과 제2 전극(220) 사이에 읽기 전압을 인가하면, 쉽게 전류가 흐르게 되며, 이에 의해 논리 값 '1'을 읽을 수 있다. 이때, 읽기 전압에 의해 제1 영역(A1)의 분극이 영향을 받는 것을 방지하기 위해, 읽기 전압은 활성층(230)의 보자 전압(coercive voltage) 보다 작을 수 있다.
또한, 제1 영역(A1)의 분극 방향을 되돌리기 위해 제1 전극(210)과 제2 전극(220)에 제2 전압을 인가하면, 제1 영역(A1)과 제2 영역(A2)의 분극 방향이 동일해지고, 이와 같은 상태를 논리 값 '0'이 입력된 것으로 볼 수 있다.
또한, 제1 영역(A1)과 제2 영역(A2)의 분극 방향이 동일한 경우는, 제1 영역(A1)과 제2 영역(A2) 사이에 변동 저저항 영역(C)이 소멸되며, 이에 따라 제1 전극(210)과 제2 전극(220) 사이에 전압을 인가하더라도, 제1 전극(210)과 제2 전극(220) 사이에는 전류가 흐르지 않게 되는바, 이에 의해 논리 값 '0'을 읽을 수 있다.
즉, 본 발명에 따른 전자 소자(200)를 메모리로 사용하는 경우, 제1 전극(210)과 제2 전극(220)으로의 전압 인가에 의해 제1 영역(A1)의 분극 상태를 선택적으로 바꾸고, 이에 따라 생성되거나 소멸되는 변동 저저항 영역(C)에 흐르는 전류를 측정하여 논리 값 '1'과 '0'을 읽을 수 있는바, 기존 도메인들의 잔류 분극을 측정하는 방법 보다 데이터 기록 및 재생 속도가 향상될 수 있다.
또한, 본 발명에 의하면 전기장의 인가에 따라 발생하는 변동 저저항 영역(C)이 일정한 영역에만 형성될 수 있다. 따라서, 전기장의 인가 시간에 비례하여 분극 상태가 바뀌는 도메인 영역이 증가 또는 확대되는 현상을 일으키지 않고 제한된 위치에서만 변동 저저항 영역(C)이 형성되므로, 비휘발성 메모리에 응용할 때 전기장 인가 시간이라는 변수를 고려하지 않아도 되는 장점이 있다.
또한, 제1 전극(210)과 제2 전극(220)이 적층된 상태로써, 변동 저저항 영역(C)은 제1 전극(210)과 제2 전극(220)을 잇는 최단 거리로 형성되는바, 소자의 크기가 감소하여 집적화가 가능할 수 있다. 뿐만 아니라, 논리 값 '1'과 '0'을 읽을 때 흐르는 전류의 크기가 상이하므로 데이터의 가독성이 향상될 수 있다.
또한, 본 발명에 따른 전자 소자(200)는 다양한 신호를 생성하여 전달하는 회로부를 구성할 수 있고, 스위칭 소자로도 사용될 수 있다. 예를 들어, 변동 저저항 영역(C)의 생성 및 소멸에 의해 전류 흐름의 ON/OFF를 제어할 수 있다. 그 밖에, 본 발명에 따른 전자 소자(200)는 전기적 신호의 제어를 요하는 부분에 간단한 구조로 적용할 수 있으므로 가변 회로, CPU, 바이오칩 등 다양한 분야에 적용될 수 있다.
또 다른 예로, 본 발명에 따른 전자 소자(200)는 전류 경로 제어 영역들을 다양하게 형성 시킬 수 있는 축전기에 활용될 수 있다. 예를 들어, 서로 마주보는 제1 전극(210)과 제2 전극(220) 간의 거리를 다양하게 형성하면, 제1 전극(210)과 제2 전극(220)에 인가되는 전기장의 크기에 따라 변동 저저항 영역(C)이 형성되는 위치가 다양하게 조절될 수 있고, 이에 의해 축전지에서 전류 경로 제어 영역들을 다양하게 형성될 수 있다.
도 17 내지 도 19는 도 15의 전자 소자의 다른 예를 각각 개략적으로 도시한 단면도들이다.
먼저, 도 17을 참조하면, 전자 소자(200B)는 제1 전극(210), 제1 전극(210)과 마주하는 제2 전극(220), 제1 전극(210)과 제2 전극(220) 사이에 개재된 활성층(230), 제1 중간층(291) 및 제2 중간층(292)을 포함할 수 있다.
제1 전극(210)과 제2 전극(220) 중 적어도 어느 하나는 활성층(230)과 가장 인접한 제1 면(S1)과 활성층(230)으로부터 가장 멀리 이격된 제2 면(S2)을 포함할 수 있다. 이때 제1 면(S1)에서의 수평단면적의 크기가 제2 면(S2)에서의 수평단면적의 크기보다 작을 수 있다.
일 예로, 도 17에 도시된 바와 같이, 제1 전극(210)은 제2 전극(220)을 향해 돌출된 돌출부(212)를 포함할 수 있다. 또한, 돌출부(212)는 적어도 일부가 테이퍼 형상을 가질 수 있다. 테이퍼 형상은 제1 면(S1)을 포함할 수 있다. 예를 들어, 돌출부(212)는 고깔 형상을 가질 수 있다. 다만, 돌출부(212)의 수평 단면의 형상은 원형에 한정되지 않으며, 삼각형, 사각형, 또는 다각형 등 다양할 수 있다.
이처럼, 돌출부(212)가 제1 면(S1)을 포함하는 테이퍼 형상을 가지면, 제1 전극(210)과 제2 전극(220) 사이에 제1 영역(A1)의 분극을 바꾸기 위한 전압이 인가될 때, 제1 면(S1)과 제2 전극(220) 사이에 전계가 집중될 수 있으므로, 더욱 신속하고 효과적으로 제1 영역(A1)의 분극을 바꿀 수 있다.
이러한 도 17의 돌출부(212)의 구성은 후술할 도 26 내지 도 32의 실시예들에 포함되는 전극들에도 선택적으로 적용할 수 있다.
도 18은 도 17과 유사하게 제1 전극(210)이 테이퍼 형상을 가지는 구조를 가지는 전자 소자(200C)를 도시하고 있다. 다만, 도 18에서는 제1 전극(210)이 전체적으로 테이퍼 형상을 가지는 예를 도시하고 있다.
이러한 도 18의 제1 전극(210)의 테이퍼 형상 구성은 후술할 도 26 내지 도 32의 실시예들에 포함되는 전극들에도 선택적으로 적용할 수 있다.
또한, 도 19는 제1 전극(210)과 제2 전극(220)이 모두 테이퍼 형상을 가지는 예를 도시하고 있다. 구체적으로, 도 19의 전자 소자(200D)의 제1 전극(210)과 제2 전극(220)은 각각 제1 면(S1)과 제2 면(S2)을 포함하고, 제1 전극(210)의 제1 면(S1)과 제2 전극(220)의 제1 면(S1) 사이에 활성층(230)의 제1 영역(A1)이 구획될 수 있다. 이때, 서로 마주보는 제1 전극(210)의 제1 면(S1)과 제2 전극(220)의 제1 면(S1)의 면적은 효과적인 전계 유도를 위해 동일한 것이 바람직하다.
이러한 도 19의 제1 전극(210) 및 제2 전극(220)의 테이퍼 형상 구성은 후술할 도 26 내지 도 32의 실시예들에 포함되는 전극들에도 선택적으로 적용할 수 있다.
도 20 내지 도 25는 도 15의 전자 소자의 다른 예를 각각 개략적으로 도시한 단면도들이다.
도 20 내지 도 25에는 제1 전극(210)의 돌출부(212)의 형상을 도시하고 있으나, 앞서 설명한 바와 같이 본 발명은 제1 전극(도 15의 210) 및/또는 제2 전극(도 15의 220)이 전체적으로 테이퍼 형상을 가질 수도 있고, 돌출부(212)는 제1 전극(도 15의 210) 및/또는 제2 전극(도 15의 220)과 일체적으로 형성될 수 있으므로, 이하 돌출부(212)는 제1 전극(210) 및/또는 제2 전극(220)의 일부로 이해될 수 있다.
또한 도 20 내지 도 25의 구성은 후술할 도 26 내지 도 32의 실시예들에 포함되는 전극들에도 선택적으로 적용할 수 있다.
도 20은 도 15의 I-I' 단면의 일 예를 개략적으로 도시한 단면도이다.
도 20은 전자 소자(200E)의 돌출부(212)와 활성층(230)이 모두 원형의 단면을 가지는 예를 도시하고 있다.
도 21은 도 15의 I-I' 단면의 다른 예를 개략적으로 도시한 단면도이다.
도 21은 전자 소자(200F)의 돌출부(212)는 사각형의 단면을 가지고 활성층(230)은 원형의 단면을 가지는 예를 도시하고 있다.
도 22는 도 15의 I-I' 단면의 또 다른 예를 개략적으로 도시한 단면도이다.
도 22는 전자 소자(200G)의 돌출부(212)와 활성층(230)이 모두 사각형의 단면을 가지는 예를 도시하고 있다. 즉, 돌출부(212)와 활성층(230)은 상기의 형상에 한정되는 것이 아니라, 다양한 형상을 가질 수 있다.
도 23은 도 15의 I-I' 단면의 또 다른 예를 개략적으로 도시한 단면도이다.
도 23은 제1 돌출부(212a)와 제2 돌출부(212b)를 포함하는 전자 소자(200H)를 도시한다. 제1 돌출부(212a)와 제2 돌출부(212b)는 서로 이격될 수 있으며, 서로 다른 전압이 인가될 수 있다. 일 예로 제2 전극(도 15의 220)이 일체로 형성된 경우는, 변동 저저항 영역(도 16의 VL)이 2개 형성될 수 있으므로, 전자 소자(200H)가 메모리로 사용되는 경우, 논리 값 '0', '1', '2', '3'을 기록 및 읽을 수 있다.
도 24는 도 15의 I-I' 단면의 또 다른 예를 개략적으로 도시한 단면도이다.
도 24는 제1 돌출부(212a), 제2 돌출부(212b), 제3 돌출부(212c), 및 제4 돌출부(212d)를 포함하는 전자 소자(200I)를 도시하고 있다. 제1 돌출부(212a) 내지 제4 돌출부(212d)는 서로 전기적으로 분리될 수 있다. 또한, 제1 돌출부(212a), 제2 돌출부(212b), 제3 돌출부(212c), 및 제4 돌출부(212d)와 대향하는 제2 전극(도 15의 220)도 분리될 수 있다. 따라서, 전자 소자(200H)가 메모리로 사용되는 경우, 전자 소자(200H)의 처리 데이터의 양은 증가할 수 있다.
도 25는 도 15의 I-I' 단면의 또 다른 예를 개략적으로 도시한 단면도이다.
도 25는 전자 소자(200J)의 돌출부(212)가 일측 방향으로 연장된 예를 도시한다.
또한 상기에서 설명한 돌출부의 다양한 패턴 형상은 후술할 실시예들에 선택적으로 그대로 적용 가능할 수 있는 바, 이에 대한 내용은 후술할 실시예에서 구체적으로 설명하지 않도록 한다.
도 26은 본 발명의 일 실시예에 관한 전자 소자를 도시한 개략적인 단면도이고, 도 27은 도 26의 K 방향에서 본 개략적인 부분 평면도이고, 도 28은 도 26의 Ⅹ-Ⅹ선을 따라 절취한 단면도이다.
본 실시예의 전자 소자(400)는 제1 전극 세트(410A), 제2 전극 세트(410B), 제1 활성층(410C), 제1 변동 저저항 영역(VL14A), 제3 전극 세트(420A), 제2 활성층(420C), 제2 변동 저저항 영역(VL24A), 제4 전극 세트(420B), 제3 활성층(430C), 제5 전극 세트(430A), 제3 변동 저저항 영역(VL34A)를 포함할 수 있다.
제1 전극 세트(410A)는 서로 이격되도록 배치된 복수의 제1 전극(411A, 412A, 413A, 414A)을 가질 수 있다. 도 26에 3개의 제1 전극이 도시되어 있으나, 본 발명은 이에 한정되지 않고 다양한 개수의 제1 전극을 포함할 수 있다.
제1 전극 세트(410A)의 복수의 제1 전극(411A, 412A, 413A)은 일 방향을 따라서 이격된 채 배열될 수 있고, 예를들면 제1 방향(예를들면 도면의 X축 방향)을 따라 배열될 수 있다.
제1 전극 세트(410A)의 복수의 제1 전극(411A, 412A, 413A)은 제1 활성층(410C)에 전압을 인가할 수 있도록 형성될 수 있다. 예를들면 복수의 제1 전극(411A, 412A, 413A)은 금, 알루미늄, 은 또는 구리 등과 같은 금속재질, PEDOT:PSS 또는 폴리아닐린(polyaniline)과 같은 도전체 폴리머, 산화 인듐(예, In2O3), 산화 주석(예, SnO2), 산화 아연(예, ZnO), 산화 인듐 산화 주석 합금(예, In2O3-SnO2) 또는 산화 인듐 산화 아연 합금(예, In2O3-ZnO) 등과 같은 금속 산화물을 포함할 수 있다.
복수의 제1 전극(411A, 412A, 413A)은 개별적으로 제어될 수 있다. 복수의 제1 전극(411A, 412A, 413A)의 개별적 제어를 통하여 복수의 제1 전극(411A, 412A, 413A)을 통한 전압 인가의 영역 및 개수를 결정할 수 있다.
선택적 실시예로서 복수의 제1 전극(411A, 412A, 413A)은 일 방향을 따라서 길게 연장된 형태를 가질 수 있다. 예를들면 도 26의 지면을 관통하는 방향 또는 도 28의 Y축 방향을 따라 길게 연장된 형태를 가질 수 있다.
도 28에 구체적으로 도시하지 않은 복수의 제1 전극(411A, 412A, 413A)도 제1 전극(413A)과 서로 이격된 채 길이를 갖도록 연장된 형태를 가질 수 있고, 예를들면 제1 전극(413A)과 나란하게 연장된 형태를 가질 수 있다.
선택적 실시예로서 복수의 제1 전극(411A, 412A, 413A)은 각각 본체 부(10ma), 제1 돌출부(10pa1) 및 제2 돌출부(10pa2)를 포함할 수 있다.
본체부(10ma)는 복수의 제1 전극(411A, 412A, 413A)의 주된 영역으로서 선택적 실시예로서 도 27에 도시한 것과 같이 일 방향으로 길게 연장된 형태를 가질 수 있다.
제1 돌출부(10pa1)는 본체부(10ma)로부터 돌출된 형태로서 본체부(10ma)보다 작은 폭을 가질 수 있고, 제2 전극 세트(410B)를 향하도록 돌출될 수 있다. 이를 통하여 제1 돌출부(10pa1)와 제2 전극 세트(410B)의 사이의 제1 활성층(410C)의 영역에 제1 변동 저저항 영역(VL14A)이 빠른 시간에 작은 전압의 인가를 통하여 용이하게 형성될 수 있다.
선택적 실시예로서 제2 돌출부(10pa2)가 본체부(10ma)로부터 돌출된 형태로서 본체부(10ma)보다 작은 폭을 가질 수 있고, 제1 돌출부(10pa1)와 반대 방향을 향하도록 돌출될 수 있다.
제2 전극 세트(410B)은 상기 복수의 제1 전극(411A, 412A, 413A, 414A)과 이격되도록 배치될 수 있다.
또한 제2 전극 세트(410B)은 상기 복수의 제1 전극(411A, 412A, 413A, 414A)과 중첩된 영역을 포함하도록 형성될 수 있다.
제2 전극 세트(410B)는 제1 방향을 따라서 길게 연장된 길이를 가질 수 있다.
제2 전극 세트(410B)는 서로 이격되도록 배치된 복수의 제2 전극(411B, 412B, 413B)을 가질 수 있다. 도 28에 3개의 제2 전극이 도시되어 있으나, 본 발명은 이에 한정되지 않고 다양한 개수의 제2 전극을 포함할 수 있다.
제2 전극 세트(410B)의 복수의 제2 전극(411A, 412A, 413A)은 일 방향을 따라서 이격된 채 배열될 수 있고, 예를들면 제2 방향(예를들면 도 28의 Y축 방향)을 따라 이격되어 배열될 수 있다.
제2 전극 세트(410B)의 복수의 제2전극(411B, 412B, 413B)은 제1 활성층(410C) 및 제2 활성층(420C)에 전압을 인가할 수 있도록 형성될 수 있다. 예를들면 복수의 제2 전극(411A, 412A, 413A)은 금, 알루미늄, 은 또는 구리 등과 같은 금속재질, PEDOT:PSS 또는 폴리아닐린(polyaniline)과 같은 도전체 폴리머, 산화 인듐(예, In2O3), 산화 주석(예, SnO2), 산화 아연(예, ZnO), 산화 인듐 산화 주석 합금(예, In2O3-SnO2) 또는 산화 인듐 산화 아연 합금(예, In2O3-ZnO) 등과 같은 금속 산화물을 포함할 수 있다.
복수의 제2 전극(411A, 412A, 413A)은 개별적으로 제어될 수 있다. 복수의 제2 전극(411A, 412A, 413A)의 개별적 제어를 통하여 복수의 제2 전극(411A, 412A, 413A)을 통한 전압 인가의 영역 및 개수를 결정할 수 있다.
선택적 실시예로서 복수의 제2 전극(411A, 412A, 413A)은 일 방향을 따라서 길게 연장된 형태를 가질 수 있고, 예를들면 도 26의 X축 방향을 따라 길게 연장된 형태를 가질 수 있다.
선택적 실시예로서 복수의 제2 전극(411A, 412A, 413A)은 서로 이격된 채 길이를 갖고 나란하게 형성될 수 있다.
선택적 실시예로서 복수의 제2 전극(411A, 412A, 413A)은 각각 본체부(10mb), 제1 돌출부(10pb1) 및 제2 돌출부(10pb2)를 포함할 수 있다.
본체부(10mb)는 복수의 제2 전극(411A, 412A, 413A)의 주된 영역으로서 선택적 실시예로서 도 27에 도시한 것과 같이 일 방향으로 길게 연장된 형태를 가질 수 있다.
제1 돌출부(10pb1)는 본체부(10ma)로부터 돌출된 형태로서 본체부(10mb)보다 작은 폭을 가질 수 있고, 제1 전극 세트(410A)를 향하도록 돌출될 수 있다. 이를 통하여 제1 돌출부(10pb1)와 제1 전극 세트(410A)의 사이의 제1 활성층(410C)의 영역에 제1 변동 저저항 영역(VL14A)이 빠른 시간에 작은 전압의 인가를 통하여 용이하게 형성될 수 있다.
선택적 실시예로서 제2 돌출부(10pb2)가 본체부(10mb)로부터 돌출된 형태로서 본체부(10mb)보다 작은 폭을 가질 수 있고, 제1 돌출부(10pb1)와 반대 방향을 향하도록 돌출될 수 있다.
또한, 후술할 제3 전극 세트(420A)의 제1 돌출부와 제2 전극 세트(410B)의 제2 돌출부(10pb2)가 서로 대향하도록 돌출되어 그 사이의 제2 활성층(420C)에 제2 변동 저저항 영역(VL24A)이 용이하게 형성될 수 있다.
(4제1 활성층(410C)은 제1 전극 세트(410A)와 상기 제2 전극 세트(410B)의 사이에 형성되고 자발 분극성 재료를 포함할 수 있다.
제1 활성층(410C)은 전술한 실시예들의 활성층과 같은 재료를 이용하여 형성할 수 있다.
예를들면 제1 활성층(410C)은 절연 재료를 포함하고 강유전성 재료를 포함할 수 있다. 선택적 실시예로서 제1 활성층(410C)은 페로브스카이트 계열 물질을 포함할 수 있고, 예를들면 BaTiO3, SrTiO3, BiFe3, PbTiO3, PbZrO3, SrBi2Ta2O9을 포함할 수 있다.
또한 다른 예로서 제1 활성층(410C)은 ABX3 구조로서, A는 CnH2n+1의 알킬기, 및 페로브스카이트 태양전지 구조형성이 가능한 Cs, Ru 등의 무기물로부터 선택된 하나 이상의 물질을 포함할 수 있고, B는 Pb, Sn, Ti, Nb, Zr, 및 Ce으로 구성된 군으로부터 선택된 하나 이상의 물질을 포함할 수 있고, X는 할로겐 물질을 포함할 수 있다. 구체적인 예로서 제1 활성층(410C)은 CH3NH3PbI3, CH3NH3PbIxCl3-x, MAPbI3, CH3NH3PbIxBr3-x, CH3NH3PbClxBr3-x, HC(NH2)2PbI3, HC(NH2)2PbIxCl3-x, HC(NH2)2PbIxBr3-x, HC(NH2)2PbClxBr3-x, (CH3NH3)(HC(NH2)2)1-yPbI3, (CH3NH3)(HC(NH2)2)1-yPbIxCl3-x, (CH3NH3)(HC(NH2)2)1-yPbIxBr3-x, 또는 (CH3NH3)(HC(NH2)2)1-yPbClxBr3-x (0≤x, y≤1)를 포함할 수 있다.
이와 같은 제1 활성층(410C)은 자발 분극성을 갖고, 전기장의 인가에 따라 분극의 정도와 방향을 제어할 수 있다. 또한, 제1 활성층(410C)은 가해준 전기장이 제거되어도 분극 상태를 유지할 수 있다.
(4제1 변동 저저항 영역(VL14A)은 상기 제1 전극 세트(410A)를 통하여 상기 제1 활성층(410C)에 전기장을 인가하여 상기 제1 활성층(410C)에 형성된 분극 영역(fa1)의 경계에 대응하고 인접한 다른 영역보다 전기적 저항이 낮은 영역을 포함할 수 있다.
도 26 내지 도 28은 예시적으로 제1 변동 저저항 영역(VL14A)이 상기 제1 전극 세트(410A)의 제1 전극(413A)의 전압 인가를 통하여 형성된 것을 도시하고 있다.
본 발명은 이에 한정되지 않고 제1 전극 세트(410A)의 복수의 제1 전극(411A, 412A, 413A)의 개별적 제어를 통하여 복수의 제1 전극(411A, 412A, 413A)의 각각에 대응하고 서로 이격되는 복수의 제1 변동 저저항 영역을 선택적으로 형성할 수 있다.
제1 변동 저저항 영역(VL14A)은 제2 전극 세트(410B)와 접할 수 있다. 이를 통하여 복수의 제1 전극(411A, 412A, 413A)의 각각으로부터 제2 전극 세트(410B)로 전류의 흐름이 형성될 수 있고, 구체적 예로서 제2 전극 세트(410B)의 복수의 제2 전극(411B, 412B, 413B)의 각각으로 전류의 흐름이 형성될 수 있다.
구체적 예로서 제2 전극 세트(410B)의 복수의 제2 전극(411B, 412B, 413B)의 각각에 인가되는 전압을 개별적으로 제어할 수 있고, 이를 통하여 복수의 제1 전극(411A, 412A, 413A)과 복수의 제2 전극(411B, 412B, 413B)이 서로 교차하는 복수의 영역 중 하나 이상의 영역에 선택적으로 제1 변동 저저항 영역(VL14A)을 형성할 수 있다.
이러한 영역별로 선택적으로 형성된 하나 이상의 제1 변동 저저항 영역(VL14A)을 통하여 복수의 제1 전극(411A, 412A, 413A) 중 하나 이상과 복수의 제2 전극(411B, 412B, 413B) 중 하나 이상의 전극간 전류의 흐름이 형성될 수 있다.
이를 통하여 전자 소자(400)의 다양한 기능이 구현될 수 있다.
제1 변동 저저항 영역(VL14A)에 대한 내용은 전술한 실시예들에서의 변동 저저항 영역의 구성을 통하여 충분히 이해 가능한 바, 더 구체적 내용의 설명은 생략한다.
제3 전극 세트(420A)는 상기 제2 전극 세트(410B)와 이격되고 상기 제2 전극(410B)세트와 중첩된 영역을 갖고 서로 이격되도록 배치된 복수의 제3 전극(421A, 422A, 423A)을 가질 수 있다.
도 26에 3개의 제3 전극이 도시되어 있으나, 본 발명은 이에 한정되지 않고 다양한 개수의 제3 전극을 포함할 수 있다.
제3 전극 세트(420A)의 복수의 제3 전극(421A, 422A, 423A)은 일 방향을 따라서 이격된 채 배열될 수 있고, 예를들면 제1 방향(예를들면 도면의 X축 방향)을 따라 배열될 수 있다.
제3 전극 세트(420A)의 복수의 제3 전극(421A, 422A, 423A)은 제2 활성층(420C)에 전압을 인가할 수 있도록 형성될 수 있다. 예를들면 복수의 제3 전극(421A, 422A, 423A)은 제1 전극 세트(410A)와 동일한 재질로 형성될 수 있고, 금, 알루미늄, 은 또는 구리 등과 같은 금속재질, PEDOT:PSS 또는 폴리아닐린(polyaniline)과 같은 도전체 폴리머, 산화 인듐(예, In2O3), 산화 주석(예, SnO2), 산화 아연(예, ZnO), 산화 인듐 산화 주석 합금(예, In2O3-SnO2) 또는 산화 인듐 산화 아연 합금(예, In2O3-ZnO) 등과 같은 금속 산화물을 포함할 수 있다.
복수의 제3 전극(421A, 422A, 423A)은 개별적으로 제어될 수 있다. 복수의 제3 전극(421A, 422A, 423A)의 개별적 제어를 통하여 복수의 제3 전극(421A, 422A, 423A)을 통한 전압 인가의 영역 및 개수를 결정할 수 있다.
선택적 실시예로서 복수의 제3 전극(421A, 422A, 423A)은 일 방향을 따라서 길게 연장된 형태를 가질 수 있고, 예를들면 지면과 수직한 방향을 따라 길게 연장된 형태를 가질 수 있다.
구체적 예로서 복수의 제3 전극(421A, 422A, 423A)은 제1 전극 세트(410A)의 복수의 제1 전극(411A, 412A, 413A)과 나란한 방향, 예를들면 제2 방향(예를들면 도 28의 Y축 방향)을 따라 연장된 길이를 가질 수 있다.
선택적 실시예로서 복수의 제3 전극(421A, 422A, 423A)은 제1 전극 세트(410A)의 복수의 제1 전극(411A, 412A, 413A)과 중첩된 영역을 포함하도록 배치될 수 있다.
선택적 실시예로서 복수의 제3 전극(421A, 422A, 423A)은 각각 본체 부, 제1 돌출부 및 제2 돌출부를 포함할 수 있고, 이러한 내용은 전술한 제1 전극 세트(410A)의 구조와 유사하게 적용할 수 있다.
복수의 제3 전극(421A, 422A, 423A)의 돌출부의 형태를 이용하여 복수의 제3 전극(421A, 422A, 423A)과 제2 전극 세트(410B)의 사이의 제2 활성층(420C)의 영역(420c1)에 제2 변동 저저항 영역(VL24AU)이 빠른 시간에 작은 전압의 인가를 통하여 용이하게 형성될 수 있다.
또한 복수의 제3 전극(421A, 422A, 423A)의 돌출부의 형태를 이용하여 복수의 제3 전극(421A, 422A, 423A)와 후술할 제4 전극 세트(420B)의 사이의 제2 활성층(420C)의 영역(420c2)에 제2 변동 저저항 영역(VL24AD)이 빠른 시간에 작은 전압의 인가를 통하여 용이하게 형성될 수 있다.
선택적 실시예로서 복수의 제3 전극(421A, 422A, 423A)은 각각 복수의 제1 전극(411A, 412A, 413A)과 중첩되는 영역을 포함할 수 있고 나란하게 형성될 수도 있다.
제2 활성층(420C)은 제1 영역(420c1) 및 제2 영역(420c2)을 포함할 수 있다. 제2 활성층(420C)은 자발 분극성 재료를 포함할 수 있다. 예를들면 제2 활성층(420C)은 전술한 실시예들의 활성층과 같은 재료를 이용하여 형성할 수 있다.
제2 활성층(420C)의 제1 영역(420c1)은 제2 전극 세트(410B)와 제3 전극 세트(420A)의 사이에 형성될 수 있다.
제2 활성층(420C)의 제2 영역(420c2)은 제3 전극 세트(420A)와 제4 전극 세트(420B)의 사이에 형성될 수 있다.
도면에 도시한 것과 같이 제2 활성층(420C)의 제1 영역(420c1) 및 제2 영역(420c2)은 연결되도록 형성될 수 있다. 예를들면 제2 활성층(420C)은 일체로 형성될 수 있다.
또한, 다른 예로서 제2 활성층(420C)의 제1 영역(420c1) 및 제2 영역(420c2)은 서로 다른 층으로 형성될 수 있고, 선택적 실시예로서 서로 연결되지 않고 이격되도록 형성될 수도 있다.
제2 변동 저저항 영역(VL24A)은 제1 영역(VL24AU) 및 제2 영역(VL24AD)를 포함할 수 있다.
제2 변동 저저항 영역(VL24A)의 제1 영역(VL24AU)은 상기 제3 전극 세트(420A)를 통하여 상기 제2 활성층(420C)의 제1 영역(420C1)에 전기장을 인가하여 상기 제2 활성층(420C)의 제1 영역(420C1)에 형성된 분극 영역의 경계에 대응하고 인접한 다른 영역보다 전기적 저항이 낮은 영역을 포함할 수 있다.
또한 선택적 실시예로서 제3 전극 세트(420A)의 복수의 제3 전극(421A, 422A, 423A)의 각각에 인가되는 전압 및 제2 전극 세트(410B)의 복수의 제2 전극(411B, 412B, 413B)의 각각에 인가되는 전압을 개별적으로 제어할 수 있고 이를 통하여 복수의 제3 전극(421A, 412A, 413A)과 복수의 제2 전극(411B, 412B, 413B)이 서로 교차하는 복수의 영역 중 하나 이상의 영역에 선택적으로 제2 변동 저저항 영역(VL24A)의 제1 영역(VL24AU)을 형성할 수 있다.
이러한 영역별로 선택적으로 형성된 하나 이상의 제2 변동 저저항 영역(VL24A)의 제1 영역(VL24AU)을 통하여 복수의 제2 전극(411B, 412B, 413B) 중 하나 이상과 복수의 제3 전극(421A, 422A, 423A) 중 하나 이상의 전극간 전류의 흐름이 형성될 수 있다.
제2 변동 저저항 영역(VL24A)의 제2 영역(VL24AD)은 상기 제3 전극 세트(420A)를 통하여 상기 제2 활성층(420C)의 제2 영역(420C2)에 전기장을 인가하여 상기 제2 활성층(420C)의 제2 영역(420C2)에 형성된 분극 영역의 경계에 대응하고 인접한 다른 영역보다 전기적 저항이 낮은 영역을 포함할 수 있다.
또한 선택적 실시예로서 제3 전극 세트(420A)의 복수의 제3 전극(421A, 422A, 423A)의 각각에 인가되는 전압 및 후술할 제4 전극 세트(420B)의 복수의 제4 전극(421B, 422B, 423B)의 각각에 인가되는 전압을 개별적으로 제어할 수 있고 이를 통하여 복수의 제3 전극(421A, 412A, 413A)과 복수의 제4 전극(421B, 422B, 423B)이 서로 교차하는 복수의 영역 중 하나 이상의 영역에 선택적으로 제2 변동 저저항 영역(VL24A)의 제2 영역(VL24AD)을 형성할 수 있다.
이러한 영역별로 선택적으로 형성된 하나 이상의 제2 변동 저저항 영역(VL24A)의 제2 영역(VL24AD)을 통하여 복수의 제3 전극(421A, 422A, 423A) 중 하나 이상의 전극과 복수의 제4 전극(421B, 422B, 423B)중 하나 이상의 전극간 전류의 흐름이 형성될 수 있다.
제3 전극 세트(420A)에 대응되는 제2 변동 저저항 영역(VL24A)의 제1 영역(VL24AU) 및 제2 영역(VL24AD)을 용이하게 형성할 수 있고, 예를들면 제2 변동 저저항 영역(VL24A)의 제1 영역(VL24AU) 및 제2 영역(VL24AD)을 동시에 형성할 수 있다.
제4 전극 세트(420B)은 제3 전극 세트(420A)의 복수의 제3 전극(421A, 422A, 423A)과 이격되도록 배치될 수 있다.
또한 제4 전극 세트(420B)는 복수의 제3 전극(421A, 422A, 423A)과 중첩된 영역을 포함하도록 형성될 수 있다.
제4 전극 세트(420B)은 제1 방향을 따라서 길게 연장된 길이를 가질 수 있다.
제4 전극 세트(420B)는 서로 이격되도록 배치된 복수의 제4 전극(421B, 422B, 423B)을 가질 수 있다. 도 28에 3개의 제4 전극이 도시되어 있으나, 본 발명은 이에 한정되지 않고 다양한 개수의 제4 전극을 포함할 수 있다.
제4 전극 세트(420B)의 복수의 제4 전극(421A, 422A, 423A)은 일 방향을 따라서 이격된 채 배열될 수 있고, 예를들면 제2 방향(예를들면 도 28의 Y축 방향)을 따라 이격되어 배열될 수 있다.
제4 전극 세트(420B)의 복수의 제4 전극(421A, 422A, 423A)은 제2 활성층(420C) 및 제3 활성층(430C)에 전압을 인가할 수 있도록 형성될 수 있다.
복수의 제4 전극(421A, 422A, 423A)은 개별적으로 제어될 수 있다. 복수의 제4 전극(421A, 422A, 423A)의 개별적 제어를 통하여 복수의 제4 전극(421A, 422A, 423A)을 통한 전압 인가의 영역 및 개수를 결정할 수 있다.
선택적 실시예로서 복수의 제4 전극(421A, 422A, 423A)은 일 방향을 따라서 길게 연장된 형태를 가질 수 있고, 예를들면 도 26의 X축 방향을 따라 길게 연장된 형태를 가질 수 있다.
선택적 실시예로서 복수의 제4 전극(421A, 422A, 423A)은 서로 이격된 채 길이를 갖고 나란하게 형성될 수 있다.
선택적 실시예로서 복수의 제4 전극(421A, 422A, 423A)은 각각 본체부, 제1 돌출부 및 제2 돌출부를 포함할 수 있고, 예를들면 전술한 제2 전극 세트(410B)의 구조를 그대로 적용할 수 있다.
선택적 실시예로서 제5 전극 세트(430A)가 더 배치될 수 있다.
제5 전극 세트(430A)는 제4 전극 세트(420B)과 이격되고 상기 제4 전극 세트(420B)과 중첩된 영역을 갖고 서로 이격되도록 배치된 복수의 제5 전극(431A, 432A, 433A, 434A)을 가질 수 있다.
도 31에 4개의 제5 전극이 도시되어 있으나, 본 발명은 이에 한정되지 않고 다양한 개수의 제5 전극을 포함할 수 있다.
제5 전극 세트(430A)는 상기 제4 전극 세트(420B)와 이격되고 상기 제4 전극 세트(420B)와 중첩된 영역을 갖고 서로 이격되도록 배치된 복수의 제5 전극(431A, 432A, 433A)을 가질 수 있다.
제5 전극 세트(430A)는 제1 전극 세트(410A) 또는 제3 전극 세트(420A)와 동일하거나 이를 필요에 따라 일부 변형할 수 있는 범위 내로서 설명의 편의를 위하여 제5 전극 세트(430A)에 대한 더 구체적인 설명은 생략한다.
제3 활성층(430C)은 제5 전극 세트(430A)와 제4 전극 세트(420B)의 사이에 형성되고 자발 분극성 재료를 포함할 수 있다.
제3 활성층(430C)은 전술한 실시예들의 활성층과 같은 재료를 이용하여 형성할 수 있다.
제3 활성층(430C)은 제1 활성층(410C) 또는 제2 활성층(420C)과 동일하거나 이를 필요에 따라 일부 변형할 수 있는 범위 내로서 설명의 편의를 위하여 제3 활성층(430C)에 대한 더 구체적인 설명은 생략한다.
제3 변동 저저항 영역(VL34A)은 제5 전극 세트(430A)를 통하여 상기 제3 활성층(430C)에 전기장을 인가하여 상기 제3 활성층(430C)에 형성된 분극 영역의 경계에 대응하고 인접한 다른 영역보다 전기적 저항이 낮은 영역을 포함할 수 있다.
또한 선택적 실시예로서 제5 전극 세트(430A)의 복수의 제5 전극(431A, 432A, 433A)의 각각에 인가되는 전압 및 제4 전극 세트(420B)의 복수의 제4 전극(421B, 422B, 423B)의 각각에 인가되는 전압을 개별적으로 제어할 수 있고 이를 통하여 복수의 제5 전극(431A, 432A, 433A)과 복수의 제4 전극(421B, 422B, 423B)이 서로 교차하는 복수의 영역 중 하나 이상의 영역에 선택적으로 제3 변동 저저항 영역(VL34A)을 형성할 수 있다.
이러한 영역별로 선택적으로 형성된 하나 이상의 제3 변동 저저항 영역(VL34A)을 통하여 복수의 제5 전극(431A, 432A, 433A) 중 하나 이상과 복수의 제4 전극(421B, 422B, 423B) 중 하나 이상의 전극간 전류의 흐름이 형성될 수 있다.
선택적 실시예로서 본 실시예의 전자 소자(400)는 제1 보호층(CPV1) 또는 제2 보호층(CPV2)를 포함할 수 있다.
제1 보호층(CPV1)은 제1 전극 세트(410A)상에 형성될 수 있다. 예를들면 제1 보호층(CPV1)은 제1 전극 세트(410A)상에 형성될 수 있고, 선택적 실시예로서 제1 보호층(CPV1)은 제1 전극 세트(410A)를 덮도록 형성할 수 있다.
제1 보호층(CPV1)은 제1 전극 세트(410A)를 보호할 수 있고, 이를 통하여 제1 전극 세트(410A)의 하부, 즉 제1 전극 세트(410A)로부터 순차적으로 배치되는 제1 활성층(410C), 제3 전극 세트(420A), 제2 활성층(420C), 제4 전극 세트(420B), 제3 활성층(430C) 및 제5 전극 세트(430A)을 보호를 용이하게 할 수 있다.
또한 선택적 실시예로서 제1 보호층(CPV1)은 제1 활성층(410C)과 접하도록 형성될 수 있다. 이를 통하여 제1 활성층(410C)의 손상 및 이탈을 용이하게 감소하고 방지할 수 있다.
제1 보호층(CPV1)은 다양한 재료를 이용하여 형성할 수 있고, 예를들면 절연 재료를 이용하여 형성할 수 있다.
제2 보호층(CPV2)은 제5 전극 세트(430A)상에 형성될 수 있다. 예를들면 제2 보호층(CPV2)은 제5 전극 세트(430A)상에 형성될 수 있고, 선택적 실시예로서 제2 보호층(CPV2)은 제5 전극 세트(430A)를 덮도록 형성할 수 있다.
제2 보호층(CPV2)은 제5 전극 세트(430A)를 보호할 수 있고, 이를 통하여 제5 전극 세트(430A)의 하부, 즉 제5 전극 세트(430A)로부터 순차적으로 배치되는 제3 활성층(430C), 제4 전극 세트(420B), 제2 활성층(420C), 제3 전극 세트(420A), 제1 활성층(410C) 및 제1 전극 세트(410A)의 보호를 용이하게 할 수 있다.
또한 선택적 실시예로서 제2 보호층(CPV2)은 제3 활성층(430C)과 접하도록 형성될 수 있다. 이를 통하여 제3 활성층(430C)의 손상 및 이탈을 용이하게 감소하고 방지할 수 있다.
제2 보호층(CPV2)은 다양한 재료를 이용하여 형성할 수 있고, 예를들면 절연 재료를 이용하여 형성할 수 있다.
또한 선택적 실시예로서 전자 소자(400)는 제1 보호층(CPV1) 및 제2 보호층(CPV2)을 모두 포함할 수 있고, 이를 통하여 전자 소자(400)의 일측 및 이와 마주하는 타측의 보호를 용이하게 할 수 있다.
제1 보호층(CPV1) 또는 제2 보호층(CPV2)은 후술할 실시예에도 선택적으로 적용할 수 있는 바, 후술하는 실시예들에서 이러한 설명은 생략한다.
본 실시예의 전자 소자는 제1 전극 세트의 복수의 제1 전극을 개별적으로 제어하여 활성층에 변동 저저항 영역을 각각 형성할 수 있고, 예를들면 복수의 제1 전극에 대응하도록 서로 이격된 복수의 제1 변동 저저항 영역을 형성할 수 있다.
또한 본 실시예의 전자 소자는 제3 전극 세트의 복수의 제3 전극을 개별적으로 제어하여 활성층에 변동 저저항 영역을 각각 형성할 수 있고, 예를들면 복수의 제3 전극에 대응하도록 서로 이격된 복수의 제2 변동 저저항 영역을 형성할 수 있다.
또한, 이 때 제3 전극 세트의 복수의 제3 전극을 개별적으로 제어하여 활성층에 제2 변동 저저항 영역을 형성 시 제3 전극 세트의 일 방향 및 이와 다른 방향에 각각에 제2 변동 저저항 영역의 제1 영역 및 제2 영역을 형성할 수 있다.
예를들면 하나의 제3 전극을 통하여 전압을 활성층에 인가하여 하나의 제3 전극의 일 방향에 제2 변동 저저항 영역의 제1 영역 및 이와 다른 일 방향에 제2 변동 저저항 영역의 제2 영역을 형성할 수 있다.
이를 통하여 하나의 제3 전극의 서로 마주보는 측면의 각각에 하나씩 변동 저저항 영역을 형성할 수 있다.
이러한 제1 변동 저저항 영역은 제2 전극 세트의 제2 전극과 접할 수 있고 이를 통하여 제1 전극과 제2 전극의 사이에 전류의 흐름이 발생할 수 있다.
또한 제2 변동 저저항 영역의 제1 영역은 제2 전극과 접할 수 있고 이를 통하여 제3 전극과 제2 전극의 사이에 전류의 흐름이 발생할 수 있다.
이와 함께 제2 변동 저저항 영역의 제2 영역은 제4 전극과 접할 수 있고 이를 통하여 제3 전극과 제4 전극의 사이에 전류의 흐름이 발생할 수 있다.
또한, 선택적 실시예로서 복수의 제5 전극을 갖는 제5 전극 세트를 더 포함할 수 있다.
이를 통하여 제3 변동 저저항 영역은 제4 전극과 접할 수 있고 이를 통하여 제5 전극과 제4 전극의 사이에 전류의 흐름이 발생할 수 있다.
결과적으로 제1 전극 세트로부터 제3 전극 세트 사이에 전류의 흐름이 발생할 수 있고, 또한 제3 전극 세트로부터 제5 전극 세트 사이에 전류의 흐름이 발생할 수 있고, 나아가 필요한 경우 제1 전극 세트로부터 제5 전극 세트 사이에 전류의 흐름이 발생할 수 있다.
제1, 3 및 5 전극 세트의 복수의 전극의 개별적인 신호 제어 및 이를 통한 전류의 흐름과 이를 인식하는 것을 통하여 다양한 데이터의 입력 및 출력이 가능할 수 있다.
또한, 제1 전극 세트와 제3 전극 세트 간의 전류의 흐름, 제3 전극 세트와 제5 전극 세트 간의 전류의 흐름을 다양한 형태로 제어할 수 있다.
이를 통하여 다양한 용도, 다양한 특성을 갖는 전자 소자를 구현할 수 있고, 예를들면 집적도가 높은 메모리를 구현할 수 있다.
또한, 서로 교차하는 전극 세트, 예를들면 제1 전극 세트의 복수의 전극을 통한 개별적 전압 제어 및 이와 함께 제2 전극 세트의 복수의 전극을 통한 개별적 제어를 할 수 있고, 이에 따라 제1 전극 세트의 복수의 전극과 제2 전극 세트의 복수의 전극이 서로 중첩되는 복수의 영역 중 하나 이상의 영역에 대응되는 활성층의 영역에 변동 저저항 영역을 형성할 수 있다.
이를 통하여 다양하고 복잡한 전기적 신호에 대한 제어를 용이하게 할 수 있고, 메모리 소자의 집적도를 향상할 수 있고, 정밀한 전기 소자 구현을 용이하게 할 수 있다.
도 29는 본 발명의 또 다른 실시예에 관한 전자 소자를 도시한 개략적인 단면도이다.
본 실시예의 전자 소자(500)는 제1 전극 세트(510A), 제2 전극 세트(510B), 제3 전극 세트(520A), 제4 전극 세트(520B) 및 제5 전극 세트(530A)을 포함할 수 있다.
제1 전극 세트(510A)는 서로 이격되고 개별적으로 제어될 수 있도록 형성된 복수의 제1 전극(511A, 512A, 513A)을 포함할 수 있다. 복수의 제1 전극(511A, 512A, 513A)은 일 방향을 따라 연장되어 길이를 가질 수 있다.
제2 전극 세트(510B)는 서로 이격되고 개별적으로 제어될 수 있도록 형성된 복수의 제2 전극(511B, 512B, 513B)을 포함할 수 있다. 복수의 제2 전극(511B, 512B, 513B)은 복수의 제1 전극(511A, 512A, 513A)과 교차하는 방향, 예를들면 직교하는 방향을 따라 연장되어 길이를 가질 수 있다.
도시하지 않았으나 제1 전극 세트(510A)와 제2 전극 세트(510B)의 사이에는 활성층이 배치되고, 활성층의 영역 중 제1 전극 세트(510A)와 제2 전극 세트(510B)이 중첩되는 복수의 영역들에는 제1 전극 세트(510A)와 제2 전극 세트(510B)의 각각의 복수의 전극의 개별적 제어에 따라 선택적으로 변동 저저항 영역이 하나 이상 형성될 수 있고, 이를 통하여 전류의 흐름이 영역별로 형성될 수 있다.
제3 전극 세트(520A)는 서로 이격되고 개별적으로 제어될 수 있도록 형성된 복수의 제3 전극(521A, 522A, 523A)을 포함할 수 있다. 복수의 제3 전극(521A, 522A, 523A)은 일 방향을 따라 연장되어 길이를 가질 수 있다. 복수의 제3 전극(521A, 522A, 523A)은 복수의 제2 전극(511B, 512B, 513B)과 교차하는 방향, 예를들면 직교하는 방향을 따라 연장되어 길이를 가질 수 있다.
도시하지 않았으나 제3 전극 세트(520A)와 제2 전극 세트(510B)의 사이에는 활성층이 배치되고, 활성층의 영역 중 제3 전극 세트(520A)와 제2 전극 세트(510B)이 중첩되는 복수의 영역들에는 제3 전극 세트(520A)와 제2 전극 세트(510B)의 각각의 복수의 전극의 개별적 제어에 따라 선택적으로 변동 저저항 영역이 하나 이상 형성될 수 있고, 이를 통하여 전류의 흐름이 영역별로 형성될 수 있다.
제4 전극 세트(520B)는 서로 이격되고 개별적으로 제어될 수 있도록 형성된 복수의 제4 전극(521B, 522B, 523B)을 포함할 수 있다. 복수의 제4 전극(521B, 522B, 523B)은 복수의 제3 전극(521A, 522A, 523A)과 교차하는 방향, 예를들면 직교하는 방향을 따라 연장되어 길이를 가질 수 있다.
도시하지 않았으나 제3 전극 세트(520A)와 제4 전극 세트(520B)의 사이에는 활성층이 배치되고, 활성층의 영역 중 제3 전극 세트(520A)와 제4 전극 세트(520B)이 중첩되는 복수의 영역들에는 제3 전극 세트(520A)와 제4 전극 세트(520B)의 각각의 복수의 전극의 개별적 제어에 따라 선택적으로 변동 저저항 영역이 하나 이상 형성될 수 있고, 이를 통하여 전류의 흐름이 영역별로 형성될 수 있다.
제5 전극 세트(530A)는 서로 이격되고 개별적으로 제어될 수 있도록 형성된 복수의 제3 전극(531A, 532A, 533A)을 포함할 수 있다. 복수의 제5 전극(531A, 532A, 533A)은 일 방향을 따라 연장되어 길이를 가질 수 있다. 복수의 제5 전극(531A, 532A, 533A)은 복수의 제5 전극(531B, 532B, 533B)과 교차하는 방향, 예를들면 직교하는 방향을 따라 연장되어 길이를 가질 수 있다.
도시하지 않았으나 제5 전극 세트(530A)와 제4 전극 세트(520B)의 사이에는 활성층이 배치되고, 활성층의 영역 중 제5 전극 세트(530A)와 제4 전극 세트(520B)이 중첩되는 복수의 영역들에는 제5 전극 세트(530A)와 제4 전극 세트(520B)의 각각의 복수의 전극의 개별적 제어에 따라 선택적으로 변동 저저항 영역이 하나 이상 형성될 수 있고, 이를 통하여 전류의 흐름이 영역별로 형성될 수 있다.
도 30은 본 발명의 또 다른 실시예에 관한 전자 소자를 도시한 개략적인 단면도이다.
본 실시예의 전자 소자(600)는 제1 전극 세트(610A), 제2 전극 세트(610B), 제3 전극 세트(620A), 제4 전극 세트(620B), 제5 전극 세트(630A), 제6 전극 세트(630B), 제7 전극 세트(640A), 제8 전극 세트(640B) 및 제9 전극 세트(650A)를 포함할 수 있다.
제1 전극 세트(610A)는 서로 이격되고 개별적으로 제어될 수 있도록 형성된 복수의 제1 전극(611A, 612A, 613A, 614A, 615A)을 포함할 수 있다.
제2 전극 세트(610B)는 서로 이격되고 개별적으로 제어될 수 있도록 형성된 복수의 제2 전극(611B, 612B, 613B, 614B, 615B)을 포함할 수 있다.
제3 전극 세트(620A)는 서로 이격되고 개별적으로 제어될 수 있도록 형성된 복수의 제3 전극(621A, 622A, 623A, 624A, 625A)을 포함할 수 있다.
제4 전극 세트(620B)는 서로 이격되고 개별적으로 제어될 수 있도록 형성된 복수의 제4 전극(621B, 622B, 623B, 624B, 625B)을 포함할 수 있다.
제5 전극 세트(630A)는 서로 이격되고 개별적으로 제어될 수 있도록 형성된 복수의 제5 전극(631A, 632A, 633A, 634A, 635A)을 포함할 수 있다.
제6 전극 세트(630B)는 서로 이격되고 개별적으로 제어될 수 있도록 형성된 복수의 제6 전극(631B, 632B, 633B, 634B, 635B)을 포함할 수 있다.
제7 전극 세트(640A)는 서로 이격되고 개별적으로 제어될 수 있도록 형성된 복수의 제7 전극(641A, 642A, 643A, 644A, 645A)을 포함할 수 있다.
제8 전극 세트(640B)는 서로 이격되고 개별적으로 제어될 수 있도록 형성된 복수의 제8 전극(641B, 642B, 643B, 644B, 645B)을 포함할 수 있다.
제9 전극 세트(650A)는 서로 이격되고 개별적으로 제어될 수 있도록 형성된 복수의 제1 전극(611A, 612A, 613A, 614A, 615A)을 포함할 수 있다.
본 발명의 전극 세트들에 포함되고 서로 이격되도록 형성되어 개별적으로 제어되는 복수의 전극들의 개수는 다양하게 결정될 수 있다. 전술한 실시예들에서 복수의 전극은 3개 또는 5개로 설명하였으나 이는 예시적인 것으로서 제조하고자 하는 전기 소자, 구체적인 예로서 메모리 소자 등의 크기와 용도 등에 따라 다양한 개수의 전극을 포함하도록 전극 세트를 형성할 수 있다.
선택적 실시예로서 각 전극 세트에 포함된 복수의 전극의 개수가 서로 동일할 수 있고, 필요한 경우에 전극의 개수를 상이하도록 전극 세트를 형성할 수 있다.
또한 본 발명에 포함되는 전극 세트의 개수는 다양하게 결정될 수 있다. 전술한 실시예들에서 5개의 전극 세트 및 9개의 전극 세트로 설명하였으나 이는 예시적인 것으로서 제조하고자 하는 전기 소자, 구체적인 예로서 메모리 소자 등의 크기와 용도 등에 따라 다양한 개수의 전극을 포함하도록 전극 세트를 형성할 수 있다.
전극 세트를 다양하게 함에 따라 도면을 기준으로 다양한 두께 또는 높이의 전자 소자를 구현할 수 있고, 이러한 두께 또는 높이 방향으로의 전류의 흐름을 정밀하게 제어하여 집적도를 높인 메모리 소자, 정밀한 신호 전달을 위한 소자 등 다양한 전자 소자를 용이하게 구현할 수 있다.
이와 같이 본 발명은 도면에 도시된 실시예를 참고로 설명되었으나 이는 예시적인 것에 불과하며, 당해 기술 분야에서 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 다른 실시예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 특허청구범위의 기술적 사상에 의하여 정해져야 할 것이다.
실시예에서 설명하는 특정 실행들은 일 실시 예들로서, 어떠한 방법으로도 실시 예의 범위를 한정하는 것은 아니다. 또한, "필수적인", "중요하게" 등과 같이 구체적인 언급이 없다면 본 발명의 적용을 위하여 반드시 필요한 구성 요소가 아닐 수 있다.
실시예의 명세서(특히 특허청구범위에서)에서 "상기"의 용어 및 이와 유사한 지시 용어의 사용은 단수 및 복수 모두에 해당하는 것일 수 있다. 또한, 실시 예에서 범위(range)를 기재한 경우 상기 범위에 속하는 개별적인 값을 적용한 발명을 포함하는 것으로서(이에 반하는 기재가 없다면), 상세한 설명에 상기 범위를 구성하는 각 개별적인 값을 기재한 것과 같다. 마지막으로, 실시 예에 따른 방법을 구성하는 단계들에 대하여 명백하게 순서를 기재하거나 반하는 기재가 없다면, 상기 단계들은 적당한 순서로 행해질 수 있다. 반드시 상기 단계들의 기재 순서에 따라 실시 예들이 한정되는 것은 아니다. 실시 예에서 모든 예들 또는 예시적인 용어(예들 들어, 등등)의 사용은 단순히 실시 예를 상세히 설명하기 위한 것으로서 특허청구범위에 의해 한정되지 않는 이상 상기 예들 또는 예시적인 용어로 인해 실시 예의 범위가 한정되는 것은 아니다. 또한, 당업자는 다양한 수정, 조합 및 변경이 부가된 특허청구범위 또는 그 균등물의 범주 내에서 설계 조건 및 팩터에 따라 구성될 수 있음을 알 수 있다.
100, 200, 400, 500, 600: 전자 소자
110, 230, 410C: 활성층
120: 인가 전극
VL, VL1, VL2, VL14A: 변동 저저항 영역
410A: 제1 전극 세트
410B: 제2 전극 세트
420A: 제3 전극 세트

Claims (7)

  1. 서로 이격되도록 배치된 복수의 제1 전극을 갖는 제1 전극 세트;
    상기 복수의 제1 전극과 이격되고 상기 복수의 제1 전극과 중첩된 영역을 포함하도록 형성된 복수의 제2 전극을 갖는 제2 전극 세트;
    상기 제1 전극 세트와 상기 제2 전극 세트의 사이에 형성되고 자발 분극성 재료를 포함하는 제1 활성층;
    상기 제1 전극 세트 또는 상기 제2 전극 세트를 통하여 상기 제1 활성층에 전기장을 인가하여 상기 제1 활성층에 형성된 분극 영역의 경계에 대응하고 인접한 다른 영역보다 전기적 저항이 낮은 영역을 포함하는 하나 이상의 제1 변동 저저항 영역;
    상기 제2 전극 세트와 이격되고 상기 복수의 제2 전극과 중첩된 영역을 갖고 서로 이격되도록 배치된 복수의 제3 전극을 갖는 제3 전극 세트;
    상기 제2 전극 세트와 상기 제3 전극 세트의 사이에 형성되고 자발 분극성 재료를 포함하는 제2 활성층; 및
    상기 제3 전극 세트 또는 상기 제2 전극 세트를 통하여 상기 제2 활성층에 전기장을 인가하여 상기 제2 활성층에 형성된 분극 영역의 경계에 대응하고 인접한 다른 영역보다 전기적 저항이 낮은 영역을 포함하는 하나 이상의 제2 변동 저저항 영역을 포함하는 변동 저저항 영역 기반 전자 소자.
  2. 제1 항에 있어서,
    상기 제1 전극 세트의 복수의 제1 전극 중 적어도 어느 하나는 상기 제1 변동 저저항 영역 및 상기 제2 변동 저저항 영역을 통하여 상기 제3 전극 세트의 복수의 제3 전극 중 적어도 어느 하나와 전기적으로 연결되도록 형성된 변동 저저항 영역 기반 전자 소자.
  3. 제1 항에 있어서,
    상기 제1 변동 저저항 영역은 상기 제2 전극과 접하도록 형성된 것을 포함하는 변동 저저항 영역 기반 전자 소자.
  4. 제1 항에 있어서,
    상기 제2 변동 저저항 영역은 상기 제2 전극과 접하도록 형성된 것을 포함하는 변동 저저항 영역 기반 전자 소자.
  5. 제1 항에 있어서,
    상기 제1 변동 저저항 영역은 상기 제1 전극 세트의 복수의 제1 전극과 상기 제2 전극 세트의 복수의 제2 전극이 서로 중첩되는 복수의 영역 중 적어도 하나에 대응하도록 형성되는 것을 포함하는 변동 저저항 영역 기반 전자 소자.
  6. 서로 이격되도록 배치된 복수의 제1 전극을 갖는 제1 전극 세트, 상기 복수의 제1 전극과 이격되고 상기 복수의 제1 전극과 이격되고 상기 복수의 제1 전극과 중첩된 영역을 포함하도록 형성된 복수의 제2 전극을 갖는 제2 전극 세트, 상기 제1 전극 세트와 상기 제2 전극 세트의 사이에 형성되고 자발 분극성 재료를 포함하는 제1 활성층, 상기 제2 전극 세트와 이격되고 상기 제2 전극과 중첩된 영역을 갖고 서로 이격되도록 배치된 복수의 제3 전극을 갖는 제3 전극 세트 및 상기 제2 전극세트와 상기 제3 전극 세트의 사이에 형성되고 자발 분극성 재료를 포함하는 제2 활성층을 포함하는 변동 저저항 영역 기반 전자 소자에 대하여,
    상기 제1 전극 세트 또는 상기 제2 전극 세트를 통하여 상기 제1 활성층에 전기장을 인가하여 상기 활성층의 분극 영역을 형성하는 단계; 및
    상기 분극 영역의 경계에 대응하여 인접한 다른 영역보다 전기적 저항이 낮은 영역을 포함하는 제1 변동 저저항 영역을 형성하는 단계를 형성하여 상기 제1 변동 저저항 영역을 통하여 상기 복수의 제1 전극 중 적어도 하나 및 상기 복수의 제2 전극 중 적어도 하나간의 전류의 흐름이 형성되도록 하는 단계를 포함하는 변동 저저항 영역 기반 전자 소자 제어 방법.
  7. 제6 항에 있어서,
    상기 제3 전극 세트 또는 상기 제2 전극 세트를 통하여 상기 제2 활성층에 전기장을 인가하여 상기 활성층의 분극 영역을 형성하는 단계; 및
    상기 분극 영역의 경계에 대응하여 인접한 다른 영역보다 전기적 저항이 낮은 영역을 포함하는 제2 변동 저저항 영역을 형성하는 단계를 형성하여 상기 제2 변동 저저항 영역을 통하여 상기 복수의 제2 전극 중 적어도 하나 및 상기 복수의 제3 전극 중 적어도 하나 간의 전류의 흐름이 형성되도록 하는 단계를 포함하는 변동 저저항 영역 기반 전자 소자 제어 방법.
KR1020190099832A 2019-08-14 2019-08-14 변동 저저항 영역 기반 전자 소자 및 이의 제어 방법 KR102246249B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020190099832A KR102246249B1 (ko) 2019-08-14 2019-08-14 변동 저저항 영역 기반 전자 소자 및 이의 제어 방법
KR1020210052638A KR102642566B1 (ko) 2019-08-14 2021-04-22 변동 저저항 영역 기반 전자 소자 및 이의 제어 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020190099832A KR102246249B1 (ko) 2019-08-14 2019-08-14 변동 저저항 영역 기반 전자 소자 및 이의 제어 방법

Related Child Applications (1)

Application Number Title Priority Date Filing Date
KR1020210052638A Division KR102642566B1 (ko) 2019-08-14 2021-04-22 변동 저저항 영역 기반 전자 소자 및 이의 제어 방법

Publications (2)

Publication Number Publication Date
KR20210021200A KR20210021200A (ko) 2021-02-25
KR102246249B1 true KR102246249B1 (ko) 2021-04-30

Family

ID=74731204

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020190099832A KR102246249B1 (ko) 2019-08-14 2019-08-14 변동 저저항 영역 기반 전자 소자 및 이의 제어 방법

Country Status (1)

Country Link
KR (1) KR102246249B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20210049744A (ko) * 2019-08-14 2021-05-06 브이메모리 주식회사 변동 저저항 영역 기반 전자 소자 및 이의 제어 방법

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20110309860A1 (en) 2010-03-10 2011-12-22 Panasonic Corporation Nonvolatile logic circuit and a method for operating the same as an exclusive-or (xor) circuit
KR102007391B1 (ko) 2018-11-02 2019-08-06 브이메모리 주식회사 변동 저저항 라인 비휘발성 메모리 소자 및 이의 동작 방법

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7304880B2 (en) * 2003-05-08 2007-12-04 Matsushita Electric Industrial Co., Ltd. Electric switch and memory device using the same
KR101102548B1 (ko) * 2010-04-30 2012-01-04 한양대학교 산학협력단 비휘발성 메모리장치 및 그 제조 방법
US9543500B2 (en) * 2010-10-13 2017-01-10 National Institute For Materials Science Ferroelectric thin film having superlattice structure, manufacturing method thereof, ferroelectric element, and manufacturing method thereof

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20110309860A1 (en) 2010-03-10 2011-12-22 Panasonic Corporation Nonvolatile logic circuit and a method for operating the same as an exclusive-or (xor) circuit
KR102007391B1 (ko) 2018-11-02 2019-08-06 브이메모리 주식회사 변동 저저항 라인 비휘발성 메모리 소자 및 이의 동작 방법

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20210049744A (ko) * 2019-08-14 2021-05-06 브이메모리 주식회사 변동 저저항 영역 기반 전자 소자 및 이의 제어 방법
KR102642566B1 (ko) * 2019-08-14 2024-03-04 브이메모리 주식회사 변동 저저항 영역 기반 전자 소자 및 이의 제어 방법

Also Published As

Publication number Publication date
KR20210021200A (ko) 2021-02-25

Similar Documents

Publication Publication Date Title
CN112956041A (zh) 可变低电阻线非易失性存储元件及其运转方法
US11527715B2 (en) Method for controlling current path by using electric field, and electronic element
KR102246249B1 (ko) 변동 저저항 영역 기반 전자 소자 및 이의 제어 방법
KR102642566B1 (ko) 변동 저저항 영역 기반 전자 소자 및 이의 제어 방법
KR102246248B1 (ko) 변동 저저항 영역 기반 전자 소자 및 이의 제어 방법
CN112640289B (zh) 利用电场的电流路径范围控制方法及电子电路
KR102642562B1 (ko) 변동 저저항 영역 기반 전자 소자 및 이의 제어 방법
KR102629599B1 (ko) 변동 저저항 영역 기반 메모리 소자 및 이의 제어 방법
KR102246246B1 (ko) 변동 저저항 영역 기반 전자 소자 및 이의 제어 방법
KR102246247B1 (ko) 변동 저저항 영역 기반 전자 소자 및 이의 제어 방법
KR102606509B1 (ko) 변동 저저항 영역 기반 전자 소자 및 이의 제어 방법
KR102304219B1 (ko) 전기장을 이용한 전류 경로 제어 방법 및 전자 소자
KR102230796B1 (ko) 변동 저저항 영역 기반 전자 소자 및 이의 제어 방법
KR102280823B1 (ko) 변동 저저항 영역 기반 메모리 소자 및 이의 제어 방법
KR102370745B1 (ko) 변동 저저항 영역 기반 메모리 소자 및 이의 제어 방법
KR102059485B1 (ko) 변동 저저항 영역 기반 메모리 소자 및 이의 제어 방법
KR102623526B1 (ko) 변동 저저항 영역 기반 전자 소자 및 이의 제어 방법
KR102408494B1 (ko) 전기장을 이용한 전류 경로 제어 방법 및 전자 소자
KR102051042B1 (ko) 변동 저저항 영역을 이용한 전자 회로 및 이의 제어 방법
KR102656291B1 (ko) 변동 저저항 영역 기반 전자 소자 및 이의 제어 방법
KR102304218B1 (ko) 전기장을 이용한 전류 경로 제어 방법 및 전자 소자
KR102262604B1 (ko) 변동 저저항 영역 기반 전자 소자 및 이의 제어 방법
KR20200106015A (ko) 전기장을 이용한 전류 경로 범위 제어 방법 및 전자 회로
KR20210013457A (ko) 변동 저저항 영역 기반 전자 소자 및 이의 제어 방법
KR20200083908A (ko) 변동 저저항 영역 기반 메모리 소자 및 이의 제어 방법

Legal Events

Date Code Title Description
E701 Decision to grant or registration of patent right