KR102090463B1 - 타이밍 제어부를 포함하는 디스플레이 장치 및 그 구동방법 - Google Patents

타이밍 제어부를 포함하는 디스플레이 장치 및 그 구동방법 Download PDF

Info

Publication number
KR102090463B1
KR102090463B1 KR1020130167640A KR20130167640A KR102090463B1 KR 102090463 B1 KR102090463 B1 KR 102090463B1 KR 1020130167640 A KR1020130167640 A KR 1020130167640A KR 20130167640 A KR20130167640 A KR 20130167640A KR 102090463 B1 KR102090463 B1 KR 102090463B1
Authority
KR
South Korea
Prior art keywords
data enable
signal
gate
display device
enable signals
Prior art date
Application number
KR1020130167640A
Other languages
English (en)
Other versions
KR20150078353A (ko
Inventor
현재원
성창용
김종우
박선우
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020130167640A priority Critical patent/KR102090463B1/ko
Publication of KR20150078353A publication Critical patent/KR20150078353A/ko
Application granted granted Critical
Publication of KR102090463B1 publication Critical patent/KR102090463B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3655Details of drivers for counter electrodes, e.g. common electrodes for pixel capacitors or supplementary storage capacitors

Abstract

본 발명은, 데이터 인에이블 신호 카운터를 포함하는 타이밍 제어부를 사용하는 디스플레이 장치의 구동방법에 있어서, 상기 타이밍 제어부에서 게이트 시작 신호와, 데이터 인에이블 신호와, 게이트 출력신호 및 마스킹 신호를 출력하는 단계와; 상기 데이터 인에이블 신호의 개수를 측정하는 단계와; 상기 데이터 인에이블 신호의 개수와 미리 설정된 기준 데이터 인에이블 신호의 개수를 비교하는 단계와; 상기 데이터 인에이블 신호의 개수가 상기 기준 데이터 인에이블 신호의 개수보다 작을 경우, 상기 타이밍 제어부에서 마스킹 신호를 출력하는 단계와; 상기 데이터 인에이블 신호의 개수가 상기 기준 데이터 인에이블 신호의 개수와 동일할 경우, 상기 타이밍 제어부에서 게이트 시작 신호와, 데이터 인에이블 신호와, 게이트 출력신호 및 마스킹 신호를 출력하는 단계를 포함하는 디스플레이 장치의 구동방법을 제공한다.

Description

타이밍 제어부를 포함하는 디스플레이 장치 및 그 구동방법{Display Device Including Timing Controller And a method of driving the same}
본 발명은 타이밍 제어부를 구비한 디스플레이 장치에 관한 것이다.
디스플레이 장치는 일반적으로 연산장치인 타이밍 제어부를 구비하여 구동 회로로부터 입력되는 데이터 및 제어신호를 LVDS(Low Voltage Differential Signal) 인터페이스 또는 TTL 인터페이스 등을 이용하여 데이터 및 게이트 드라이버를 통해 표시패널에 인가함으로써 화상을 표시한다.
여기서, 제어 신호는 입력 클럭(CLK), 수평동기신호(Hsync), 수직동기신호(Vsync), 데이터 인에이블 신호(Data enable, DE), 시작 신호(Vst)를 포함하는데, 이들은 디스플레이 패널 상에 형성된 각각의 게이트 배선에 순차적으로 전압을 인가하기 위해 요구되는 것이다.
이와 같은 디스플레이 장치는 외부 조작에 의한 구동 모드 변환 또는 전원 온, 오프 또는 입력 신호변경과 같이 외부 조작 변화에 따라 표시되는 영상이 비정상으로 표시되는 현상이 발생한다.
외부 조작에 따라 디스플레이 장치에 표시되는 영상이 비정상으로 표시되는 현상을 도 1을 첨부하여 설명하도록 한다.
도 1은 일반적인 디스플레이 장치의 게이트 구동부를 도시한 도면이다.
도시한 바와 같이, 종래의 인셀 터치 액정표시장치의 게이트 구동부는, 시작신호(Vst)와 다수의 클락신호(CLK1 내지 CLK4)가 인가되는 다수의 스테이지(GD1 내지 GDn) 및 더미스테이지(GDd)를 포함한다.
이때, 제1 스테이지(GD1)에는 시작신호(Vst)와 제1 클락신호(CLK1)가 인가되고 제1 스테이지(GD1)의 제1 출력전압(Vout1)과 제3 클락신호(CLK3)가 제3 스테이지(미도시)에 인가된다.
그리고, 제2 스테이지(GD2)에는 제2 클락신호(CLK2)가 인가되고, 제2 스테이지(GD3)의 제2 출력전압(Vout3)과 제4 클락신호(CLK4)는 제4 스테이지(미도시)로 인가된다.
이때, 제 3 스테이지(미도시)의 제3 출력전압(Vout3)은 제1 스테이지(GD1)에 인가되어 제1 스테이지(GD1)를 리셋한다.
그리고, 제4 스테이지(미도시)의 제4 출력전압(Vout4)은 제2 스테이지(GD2)에 인가되어 제2 스테이지(GD2)를 리셋한다.
한편, 제n-3 스테이지(GDn-3)에는 제n-4 스테이지(GDn-4)의 제n-4 출력전압(Vout n-4)와 제1 클락신호(CLK1)가 인가되고, 제n-2 스테이지(GDn-2)에는 제n-3 출력전압(Vout n-3)과 제2 클락신호(CLK2)가 인가된다.
그리고, 제n-1 스테이지(GDn-1)에는 제n-2 스테이지(GDn-2)의 제n-2 출력전압(Vout n-2)와 제3 클락신호(CLK3)가 인가되고, 제n 스테이지(GDn)에는 제n-2 출력전압(Vout n-2)과 제4 클락신호(CLK4)가 인가된다.
전술한 과정을 거친 출력전압은 제n-1 스테이지(GDn-1)와, 제n 스테이지(GDn)에 인가되는데, 제n-1 출력전압(Vout n-1) 및 제n 출력전압(Vout n)과 제1 및 제2클락신호(CLK1, CLK2)는 각각 제1 및 제2 더미 스테이지(GDd1, GDd2)에 인가된다.
그리고, 제1 및 제2 더미 스테이지(GDd1, GDd2)는 다음 프레임의 시작 신호(Vst)를 인가받아 리셋되어 다음 프레임 동작이 가능해진다.
이와 같이, 제1 내지 제n 스테이지(GD1 내지 GDn)는 한 프레임 동안 게이트 배선에 순차적으로 하이(high) 신호를 인가하여 디스플레이 장치의 영상을 표시한다.
한편, 제1 내지 제n 스테이지(GD1 내지 GDn)의 개수는 구동회로로부터 타이밍 제어부에 인가되는 데이터 인에이블 신호(DE)의 개수에 따라 정해지는데, 데이터 인에이블 신호(DE)의 개수는 디스플레이 장치의 해상도에 따라 정해진다.
이와 같이, 디스플레이 장치의 해상도만큼 형성된 제1 내지 제n 스테이지(GD1 내지 GDn)가 순차적으로 동작하는 중간에 외부 조작에 의한 구동 모드 변환 또는 전원 온, 오프 또는 입력 신호변경이 발생하면, 데이터 인에이블 신호(DE)가 불안정하게 되어 디스플레이 장치에 표시되는 영상이 비정상으로 표시되는 현상이 발생한다.
예를들어, 제1 내지 제n 스테이지(GD1 내지 GDn)가 순차적으로 구동하는 중간에 전원이 온, 오프되면, 데이터 인에이블 신호(DE)가 불안정하게 되어 제1 내지 제n 스테이지(GD1 내지 GDn)의 중첩구동이 발생할 수 있다.
즉, 외부 조작에 의한 구동 모드 변환 또는 전원 온, 오프 또는 입력 신호변경이 발생 이후, 시작신호(Vst)가 제1 및 제2 스테이지(GD1, GD2)에 인가될 때, 제1 내지 제n 스테이지(GD1 내지 GDn) 중 전원이 온, 오프된 순간 위치한 스테이지와 제1 스테이지(GD1)가 동시에 구동하게 되어 한 프레임에 두개의 영상이 발생한다.
예를 들어, 디스플레이 장치의 상부와 하부에 동일한 화상이 표시될 수 있으며, 이는 화상을 표시하는 디스플레이 장치에서 원하는 화상이 표시되지 않기 때문에 큰 문제이다.
본 발명은, 상기한 문제점을 해결하기 위하여 제시된 것으로, 디스플레이 장치의 구동 모드 변환 또는 전원 온, 오프 또는 입력 신호변경 등 외부 조작 변화에 따라 표시되는 영상이 비정상으로 표시되는 현상이 발생문제를 해결하고자 한다.
상기한 목적을 달성하기 위해, 본 발명은, 데이터 인에이블 신호 카운터를 포함하는 타이밍 제어부를 사용하는 디스플레이 장치의 구동방법에 있어서, 상기 타이밍 제어부가 게이트 시작 신호와, 데이터 인에이블 신호와, 게이트 출력신호를 출력하는 단계와; 상기 데이터 인에이블 신호의 개수를 카운팅하는 단계와; 카운팅 된 상기 데이터 인에이블 신호의 개수와 미리 설정된 데이터 인에이블 신호의 기준 개수를 비교하는 단계와; 카운팅 된 상기 데이터 인에이블 신호의 개수가 상기 데이터 인에이블 신호의 기준 개수보다 작을 경우, 상기 타이밍 제어부가 마스킹 신호를 출력하는 단계와; 카운팅 된 상기 데이터 인에이블 신호의 개수가 상기 데이터 인에이블 신호의 기준 개수와 동일하거나 클 경우, 상기 타이밍 제어부가 상기 게이트 시작 신호와, 상기 데이터 인에이블 신호와, 상기 게이트 출력신호를 출력하는 단계를 포함하는 디스플레이 장치의 구동방법을 제공한다.
상기 데이터 인에이블 신호의 개수를 카운팅하는 단계는, 일 프레임 동안의 상기 데이터 인에이블 신호의 개수를 카운팅한다.
상기 데이터 인에이블 신호의 기준 개수는 상기 디스플레이 장치의 수직해상도에 따라 설정된다.
상기 데이터 인에이블 신호의 기준 개수는, 720개 또는 1080개인 것을 포함한다.
상기 마스킹신호는, 카운팅 된 상기 데이터 인에이블의 신호의 개수가 상기 데이터 인에이블신호의 기준 개수와 동일해질 때까지 출력된다.
본 발명에서는, 구동회로로부터 타이밍제어부에 인가되는 데이터 인에이블 신호의 개수의 개수가 변경되는 디스플레이 장치의 구동 모드 변환 또는 전원 온, 오프 또는 입력 신호변경 등 외부 조작 변화 시, 게이트 시작신호(Vst)를 제어하여 게이트 드라이버의 오동작을 방지할 수 있는 효과가 있다.
도 1은 일반적인 디스플레이 장치의 게이트 구동부를 도시한 도면이다.
도 2는 본 발명의 일 실시예에 따른 디스플레이 장치를 나타낸 도면이다.
도 3은 본 발명의 일 실시예에 따른 타이밍 제어부를 나타낸 블록도이다.
도 4는 본 발명의 제2 실시예에 따른 타이밍 제어부를 나타낸 블록도이다.
이하, 도면을 참조하여 본 발명의 실시예를 설명한다.
도 2는 본 발명의 일 실시예에 따른 디스플레이 장치를 나타낸 도면이다.
도 2에 도시된 바와 같이, 본 발명의 일 실시예에 따른 디스플레이 장치는 디스플레이 패널(100)과, 디스플레이 패널(100)에 신호를 인가하는 게이트 드라이버(127) 및 데이터 드라이버(130)와, 이를 구동하는 타이밍 제어부(120)와, 이들에 전원을 공급하는 전원 공급부(110)와, 타이밍 제어부(120)에 구동 신호 및 영상 신호를 전달하는 시스템 인터페이스부(105)로 구성된다.
이때, 시스템 인터페이스부(105)로부터 타이밍 제어부(120)로 데이터 및 제어신호를 LVDS(Low Voltage Differential Signal) 인터페이스 또는 TTL 인터페이스 등을 이용하여 게이트 및 데이터 드라이버(127, 130) 통해 표시패널에 입력함으로써 화상을 표시한다.
여기서, 제어 신호는 입력 클럭(CLK), 수평동기신호(Hsync), 수직동기신호(Vsync), 데이터 인에이블 신호(Data enable, DE), 시작 신호(Vst)를 포함하는데, 이들은 디스플레이 패널 상에 형성된 각각의 게이트 배선에 순차적으로 전압을 인가하기 위해 요구되는 것이다.
한편, 디스플레이 패널(100)은 일정 휘도로 색을 표현하는 장치로써, 디스플레이 장치가 자가발광형 구조가 아닌 경우, 디스플레이 패널(100)의 배면에 광원 장치를 구비하여 일정한 휘도의 색을 표현할 수 있다.
그리고, 타이밍 제어부(120)와 디스플레이 패널(100) 사이에는 타이밍 제어부(120)에서 전송하는 제어 신호에 따라 패널 상에 형성된 박막 트랜지스터를 구동하기 위해 게이트 드라이버(127)와 데이터 드라이버(130)가 연결된다. 게이트 드라이버(127)는 디스플레이 패널(100) 상에 아몰퍼스 실리콘(Amorphous Silicon) 박막 트랜지스터를 이용하여 형성할 수 있는데, 디스플레이 패널(100) 내에 형성된 게이트 드라이버(127)를 게이트-인-패널(Gate-In-Panel : GIP)이라고 한다.
이와 같은 게이트-인-패널(Gate-In-Panel : GIP) 방식 게이트 드라이버(127)는 내부에 다수의 게이트 스테이지(stage)(미도시)와 더미 스테이지를 포함하며, 도시하지 않았지만, 각각의 게이트 스테이지는 내부에 예를들어 트랜지스터 및 캐패시터와 같은 소자를 포함하며, 다수의 소자는 예를들어, 플립플롭(flip flop)과 같은 논리회로로 구성될 수 있다.
그리고, 게이트 스테이지 각각은 순차적으로 연결되며, 다수의 클락신호(CLK)와, 게이트 시작신호(Vst)를 통해 제어된다.
그리고, 데이터 드라이버(130)는 내부에 다수의 데이터 스테이지(미도시)를 포함하며, 각각의 데이터 스테이지는 내부에 예를들어 트랜지스터 및 캐패시터와 같은 소자를 포함하며, 다수의 소자는 예를들어, 플립플롭(flip flop)과 같은 논리회로로 구성될 수 있다.
이와 같은, 게이트 및 데이터 스테이지는 디스플레이 장치의 해상도에 따라 개수가 달라질 수 있다.
예를들어, HD(High definition)영상을 표시하는 디스플레이 장치는 1280개의 데이터 스테이지와 720개의 게이트 스테이지를 포함할 수 있고, FHD(Full high definition) 영상을 표시하는 디스플레이 장치는 1920 개의 데이터 스테이지와 1080 개의 게이트 스테이지를 포함할 수 있다.
한편, 전원 공급부(110)는 디스플레이 장치 내의 각 부분에 전원을 공급하는 것으로, 디스플레이 패널(100)의 배면에 광원 장치가 형성될 경우, 광원 장치에도 전원을 공급하는 역할을 한다.
이때, 외부 조작에 의한 구동 모드 변환 또는 전원 온, 오프 또는 입력 신호변경과 같이 외부 조작 변화가 발생하면, 본 발명의 일 실시예에 따른 디스플레이 장치는 타이밍 제어부(120)에서 마스킹 신호를 출력하여 게이트 시작신호(Vst)를 마스킹한다.
그리고, 타이밍 제어부(120)은 내부에 데이터 인에이블 신호 카운터를 포함하는데, 데이터 인에이블 신호 카운터는 타이밍 제어부(120)에서 데이터 드라이버(130)으로 인가되는 데이터 인에이블 신호를 카운팅(counting)하여 데이터 인에이블 신호의 개수를 측정한다.
이하 도면을 참조하여 외부 조작 변화에 따른 디스플레이 장치의 구동방법을 설명한다.
도 3은 본 발명의 일 실시예에 따른 디스플레이 장치 내부의 타이밍 제어부에서 출력하는 신호의 파형도이다.
도 3에 도시한 바와 같이, 본 발명의 일 실시예에 따른 디스플레이 장치의 타이밍 제어부(도 2의 120)는 게이트 시작 신호(Vst)와, 데이터 인에이블 신호(DE)와, 게이트 출력신호 및 마스킹 신호를 출력한다.
이때, 게이트 시작 신호(Vst)는 디스플레이 장치의 한 프레임이 시작될 때 인가되는 신호로, 게이트 드라이버(127) 내부의 게이트 스테이지(미도시) 중 가장 처음에 시작하는 제1 게이트 스테이지(미도시)와, 더미스테이지(미도시)에 인가된다.
그리고, 데이터 인에이블 신호(DE)는 데이터 드라이버(130)에 인가되는 신호로, 다수의 게이트 스테이지 중 하나가 동작할 때, 해당 게이트 스테이지에 연결된 디스플레이 패널(100) 내부의 박막트랜지스터로 데이터 신호를 인가하는 시점을 알려준다.
그리고, 게이트 출력신호는 다수의 게이트 스테이지 각각이 게이트 시작신호(Vst) 또는 전단의 게이트 스테이지 의 출력신호가 입력되어 구동되었을 때, 각 게이트 스테이지와 전기적으로 연결되는 디스플레이 패널(100) 내부의 박막트랜지스터를 온, 오프를 결정하는 신호로 각 프레임 동안 다수의 게이트 스테이지에서 순차적으로 출력되는 신호이다.
그리고, 마스킹신호는 타이밍 제어부(120)에서 데이터 인에이블 신호(DE)를 카운팅(counting)하고, 그 결과를 미리 설정한 데이터 인에이블 신호(DE)의 기준 개수와 비교하여 정상 동작인지 비정상 동작인지 판단하였을 때, 비정상 동작이면 게이트 시작신호(Vst)를 마스킹 하기 위한 신호이다.
한편, 게이트 시작신호(Vst)는 각 프레임에 한번씩 인가되고, 데이터 인에이블 신호(DE)는 각 프레임당 디스플레이 장치의 수직 해상도(A)만큼 인가된다.
예를들어, 데이터 인에이블 신호(DE)는 HD(High definition) 영상을 표시하는 디스플레이 장치에서 720번 인가될 수 있고, FHD(Full high definition) 영상을 표시하는 디스플레이 장치에서는 1080번 인가될 수 있다.
그리고, 마스킹 신호는 데이터 인에이블 신호(DE)의 개수에 따라 제어되며, 데이터 인에이블 신호(DE)의 개수가 기준 개수에 미달하면, 그 다음 프레임에 인가되어 게이트 시작 신호(Vst)를 마스킹한다.
이때, 데이터 인에이블 신호(DE)의 개수는 외부 조작에 의한 전원 온, 오프 또는 입력 신호변경과 같이 외부 조작 변화가 발생에 의해 줄어들 수 있다.
외부 조작 변화가 데이터 인에이블 신호(DE)가 인가되는 동안 발생하면, 데이터 인에이블 신호(DE)는 디스플레이 장치의 해상도(A)만큼 인가되지 못하고 중간에 끊어진다.
이때, 게이트 출력신호 또한 디스플레이 장치의 해상도(A)만큼 인가되지 못하고 중간에 끊어지며, 게이트 출력신호는 끊어진 시점의 게이트 스테이지에서 신호가 충전되어 대기한다.
한편, 타이밍 제어부는 각 프레임 동안 데이터 인에이블 신호(DE)의 개수를 카운팅(counting)하여 데이터 인에이블 신호(DE)의 개수를 미리 설정한 데이터 인에이블 신호(DE)의 기준 개수와 비교하고 데이터 인에이블 신호(DE)의 기준 개수보다 데이터 인에이블 신호(DE)의 개수가 작으면 오 동작이라 판단하고 다음 프레임에 마스킹 신호를 출력한다.
예를 들어, 데이터 인에이블 신호(DE)가 디스플레이 장치의 해상도(A)를 기준으로 한 기준 데이터 인에이블 신호에 미달한 프레임을 N번째 프레임이라 하면, 마스킹 신호는 N+1번째 프레임에 인가될 수 있으며, 연속하여 N+2번째 또는 N+3번째 프레임에 인가될 수 있다.
이와 같이, 디스플레이 장치의 외부 조작 변화 시 게이트 시작 신호(Vst)를 정상 구동 상태로 회복될 때까지 타이밍 제어부(120)에서 마스킹 신호를 출력하면, 외부 조작 변화 시 게이트 스테이지가 리셋되지 못하고 게이트 시작신호(Vst)가 인가되어 첫번째 게이트 스테이지와 외부 조작 변화가 발생한 시점의 게이트 스테이지가 동시에 구동되어 디스플레이 장치의 표시패널에 두개의 영상이 표시되는 문제를 방지할 수 있다.
이와 같은 디스플레이 장치의 타이밍 제어부는 외부조작 변화에 따른 알고리즘을 토대로 구동된다.
이하 도면을 참조하여 타이밍 제어부의 알고리즘을 설명한다.
도 4는 본 발명의 일 실시예에 따른 디스플레이 장치의 구동 방법을 도시한 흐름도이다.
제 1 단계(S1)로, 디스플레이 장치가 구동되면, 타이밍제어부(도 2의 120)는 게이트 시작 신호(Vst)와, 데이터 인에이블 신호(DE)와, 게이트 출력신호 및 마스킹 신호를 출력한다.
그 다음 제 2 단계(S2)로, 디스플레이 장치의 데이터 인에이블 신호(DE)의 개수를 카운팅(counting)한다.
이때, 타이밍 제어부(도 2의 120)는 각 프레임 동안 디스플레이 표시패널(100)에 인가되는 데이터 인에이블 신호(DE)의 개수를 카운팅하며, 카운팅하는 데이터 인에이블 신호(DE)의 개수는 디스플레이 장치의 수직 해상도에 따라 달라진다.
예를들어, HD(High definition)영상을 표시하는 디스플레이 장치는 720개의 데이터 인에이블 신호(DE)를 카운팅할 수 있고, FHD(Full high definition) 영상을 표시하는 디스플레이 장치는 1080 개의 데이터 인에이블 신호(DE)를 카운팅할 수 있다.
그 다음 제 3 단계(S3)로, 카운팅한 데이터 인에이블 신호(DE)의 개수와 데이터 인에이블 신호의 기준 개수를 비교한다.
이때, 카운팅한 데이터 인에이블 신호(DE)의 개수가 데이터 인에이블 신호(DE)의 기준 개수와 동일하거나 클 경우, 타이밍 제어부(120)는 게이트 시작 신호(Vst)와, 데이터 인에이블 신호(DE)와, 게이트 출력신호 및 마스킹 신호를 정렬하여 구동 상태를 유지하는 제 1 단계(S1)로 돌아간다.
한편, 카운팅한 데이터 인에이블 신호(DE)의 개수가 기준 데이터 인에이블 신호(DE)의 개수보다 작을 경우, 타이밍 제어부(120)는 디스플레이 장치의 외부 조작 변화가 발생한 것으로 판단하고, 제4 단계(S4)로 넘어간다.
제 4 단계(S4)로, 디스플레이 장치의 카운팅한 데이터 인에이블 신호(DE)의 개수와 데이터 인에이블 신호의 기준 개수에 대한 판단결과에 따라 마스킹신호를 출력한다.
예를 들어, 카운팅한 데이터 인에이블 신호(DE)의 개수가 데이터 인에이블 신호의 기준 개수보다 미만인 시점부터 그 다음 프레임 또는 그 이후의 프레임까지 마스킹 신호를 출력할 수 있다.
그리고, 타이밍 제어부(도 2의 120)운 카운팅한 데이터 인에이블 신호(DE)와 기준 데이터 인에이블 신호의 개수가 동일할 경우, 외부 조작 변화가 종료된 것으로 판단하여 마스킹 신호를 출력하지 않도록 제어하고, 게이트 시작 신호(Vst)와, 데이터 인에이블 신호(DE)와, 게이트 출력신호 및 마스킹 신호를 정렬하여 구동 상태를 유지하는 제 1 단계(S1)로 돌아간다.
이와 같은 알고리즘을 통하여 구동하는 본 발명의 실시예에 따른 디스플레이 장치는, 외부 조작 변화 시 게이트 스테이지가 리셋되지 못하고 게이트 시작신호(Vst)가 인가되어 첫번째 게이트 스테이지와 외부 조작 변화가 발생한 시점의 게이트 스테이지가 동시에 구동되어 디스플레이 장치의 표시패널에 두개의 영상이 표시되는 문제를 방지하여, 디스플레이 장치에 표시되는 영상을 바르게 표시할 수 있는 장점이 있다.
상기에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술분야의 통상의 기술자는 하기의 특허청구범위에 기재된 본 발명의 기술적 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
100 : 디스플레이 패널 105 : 시스템 인터페이스부
110 : 전원공급부 120 : 타이밍 제어부
130 : 데이터 드라이버
Vst : 게이트시작신호 DE : 데이터 인에이블 신호

Claims (5)

  1. 데이터 인에이블 신호 카운터를 포함하는 타이밍 제어부를 사용하는 디스플레이 장치의 구동방법에 있어서,
    상기 타이밍 제어부가 게이트 시작 신호와, 데이터 인에이블 신호와, 게이트 출력신호를 출력하는 단계와;
    상기 데이터 인에이블 신호의 개수를 카운팅하는 단계와;
    카운팅 된 상기 데이터 인에이블 신호의 개수와 미리 설정된 데이터 인에이블 신호의 기준 개수를 비교하는 단계와;
    카운팅 된 상기 데이터 인에이블 신호의 개수가 상기 데이터 인에이블 신호의 기준 개수보다 작을 경우, 상기 타이밍 제어부가 마스킹 신호를 출력하는 단계와;
    카운팅 된 상기 데이터 인에이블 신호의 개수가 상기 데이터 인에이블 신호의 기준 개수와 동일하거나 클 경우, 상기 타이밍 제어부가 상기 게이트 시작 신호와, 상기 데이터 인에이블 신호와, 상기 게이트 출력신호를 출력하는 단계를 포함하고,
    상기 데이터 인에이블 신호의 출력이 끊어진 시점의 게이트 스테이지에서, 상기 게이트 출력신호가 충전되어 대기하며,
    상기 데이터 인에이블 신호의 출력이 끊어진 시점의 게이트 스테이지에 대응하는 상기 데이터 인에이블 신호를 다음 프레임에서 출력할 때, 상기 게이트 출력신호를 출력하는
    디스플레이 장치의 구동방법.
  2. 제 1 항에 있어서,
    상기 데이터 인에이블 신호의 개수를 카운팅하는 단계는, 일 프레임 동안의 상기 데이터 인에이블 신호의 개수를 카운팅하는 것을 특징으로 하는 디스플레이 장치의 구동방법.
  3. 제 2 항에 있어서,
    상기 데이터 인에이블 신호의 기준 개수는 상기 디스플레이 장치의 수직해상도에 따라 설정되는 디스플레이 장치의 구동방법.
  4. 제3 항에 있어서,
    상기 데이터 인에이블 신호의 기준 개수는, 720개 또는 1080개인 것을 포함하는 디스플레이 장치의 구동방법.
  5. 제1 항에 있어서,
    상기 마스킹신호는, 카운팅 된 상기 데이터 인에이블의 신호의 개수가 상기 데이터 인에이블신호의 기준 개수와 동일해 질때까지 출력되는 디스플레이 장치의 구동방법.
KR1020130167640A 2013-12-30 2013-12-30 타이밍 제어부를 포함하는 디스플레이 장치 및 그 구동방법 KR102090463B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020130167640A KR102090463B1 (ko) 2013-12-30 2013-12-30 타이밍 제어부를 포함하는 디스플레이 장치 및 그 구동방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020130167640A KR102090463B1 (ko) 2013-12-30 2013-12-30 타이밍 제어부를 포함하는 디스플레이 장치 및 그 구동방법

Publications (2)

Publication Number Publication Date
KR20150078353A KR20150078353A (ko) 2015-07-08
KR102090463B1 true KR102090463B1 (ko) 2020-03-18

Family

ID=53790900

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020130167640A KR102090463B1 (ko) 2013-12-30 2013-12-30 타이밍 제어부를 포함하는 디스플레이 장치 및 그 구동방법

Country Status (1)

Country Link
KR (1) KR102090463B1 (ko)

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20070120339A (ko) * 2006-06-19 2007-12-24 엘지.필립스 엘시디 주식회사 표시장치의 구동장치와 그의 구동방법
KR20080018648A (ko) * 2006-08-25 2008-02-28 삼성전자주식회사 액정 표시 장치 및 그 구동 방법

Also Published As

Publication number Publication date
KR20150078353A (ko) 2015-07-08

Similar Documents

Publication Publication Date Title
KR101953250B1 (ko) 터치 스크린 일체형 표시장치 및 그 구동 방법
US10388241B2 (en) Pixel charging method and circuit, LCD panel, and LCD device
KR102156769B1 (ko) 표시장치와 그의 게이트 쉬프트 레지스터 초기화방법
KR20190037860A (ko) 게이트 구동 회로 및 이를 구비한 평판 표시 장치
KR102455054B1 (ko) GIP(Gate In Panel) 구동회로와 이를 이용한 표시장치
US20140062847A1 (en) Shift register circuit and driving method thereof
KR20170079997A (ko) 게이트 드라이버 및 이를 포함하는 디스플레이 장치
US9941018B2 (en) Gate driving circuit and display device using the same
KR102562947B1 (ko) 게이트 구동 회로와 이를 이용한 표시장치
KR102329977B1 (ko) 게이트구동부 및 이를 포함하는 표시장치
US10332471B2 (en) Pulse generation device, array substrate, display device, drive circuit and driving method
US8823626B2 (en) Matrix display device with cascading pulses and method of driving the same
JP7114875B2 (ja) 電気光学装置、電気光学装置の制御方法および電子機器
WO2019033792A1 (zh) 阵列基板及其驱动方法和显示装置
KR20140036729A (ko) 게이트 쉬프트 레지스터 및 이를 이용한 평판 표시 장치
KR101432818B1 (ko) 액정표시장치의 구동 장치 및 그 구동 방법
KR102402607B1 (ko) 게이트 드라이버 및 이를 이용한 표시장치
US8638283B2 (en) Timing controller, image display device, timing signal generating method, and image display control method
KR100893244B1 (ko) 액정표시장치의 구동 장치 및 그 구동 방법
KR102090463B1 (ko) 타이밍 제어부를 포함하는 디스플레이 장치 및 그 구동방법
KR101989931B1 (ko) 액정표시장치
KR102265238B1 (ko) 인셀 터치방식 액정표시장치
KR101243788B1 (ko) 표시장치의 구동장치와 그의 구동방법
US20210150957A1 (en) Gate driving circuit and control method thereof, display panel and display device
KR101504158B1 (ko) 액정 표시 장치

Legal Events

Date Code Title Description
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant