KR102082662B1 - 액정표시장치 - Google Patents
액정표시장치 Download PDFInfo
- Publication number
- KR102082662B1 KR102082662B1 KR1020130164993A KR20130164993A KR102082662B1 KR 102082662 B1 KR102082662 B1 KR 102082662B1 KR 1020130164993 A KR1020130164993 A KR 1020130164993A KR 20130164993 A KR20130164993 A KR 20130164993A KR 102082662 B1 KR102082662 B1 KR 102082662B1
- Authority
- KR
- South Korea
- Prior art keywords
- data
- thin film
- liquid crystal
- crystal display
- inversion
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3614—Control of polarity reversal in general
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0823—Several active elements per pixel in active matrix panels used to establish symmetry in driving, e.g. with polarity inversion
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0247—Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
실시 예에 따른 액정표시장치는, 다수의 게이트 라인, 다수의 데이터 라인 및 다수의 박막 트랜지스터가 형성된 액정표시패널; 상기 다수의 데이터 라인으로 데이터 전압을 공급하는 데이터 드라이버; 상기 데이터 드라이버로 데이터 제어신호를 공급하는 타이밍 컨트롤러; 및 상기 데이터 전압의 인버젼 방식을 선택하는 인버젼 선택부를 포함하고, 상기 인버젼 선택부는 구동 모드에 따라 상기 데이터 전압의 인버젼 방식을 선택한다.
Description
실시 예는 액정표시장치에 관한 것이다.
정보화 사회가 발전함에 따라 화상을 표시하기 위한 표시장치에 대한 요구가 다양한 형태로 증가되고 있다. 종래의 음극선관 표시장치(CRT)에 비해 박형, 경량화된 액정표시장치(LCD), 플라즈마표시장치(PDP) 또는 유기전계발광소자(OLED)를 포함하는 평판표시장치가 활발하게 연구 및 제품화되고 있다. 이 중에서 액정표시장치는 소형화, 경량화, 박형화 및 저전력 구동의 장점이 있어 현재 널리 사용되고 있다.
상기 액정표시장치는 액정셀에 충전되는 데이터의 극성을 주기적으로 반전시킴으로써 플리커와 잔상을 줄이기 위한 인버젼 방식으로 구동되고 있다.
상기 인버젼 방식으로는 수직라인 방향에서 인접한 액정셀들간 데이터의 극성을 반전시키는 라인 인버젼 방식, 수평라인 방향에서 인접한 액정셀들간 데이터의 극성을 반전시키는 컬럼 인버젼 방식, 수직라인 방향과 수평라인 방향에서 인접한 액정셀들간 데이터의 극성을 반전시키는 도트 인버젼 방식이 있다.
최근에는 상기 액정표시장치의 대면적화에 따라 주파수를 빠르게 하는 고속구동이 요구되고 있다. 상기 고속구동시 인버젼 주기를 짧게하는 경우 데이터 드라이버의 발열등의 문제점이 있다.
실시 예는 플리커를 제거하고, 고속구동에서 데이터 드라이버의 발열을 방지하는 액정표시장치를 제공한다.
실시 예에 따른 액정표시장치는, 다수의 게이트 라인, 다수의 데이터 라인 및 다수의 박막 트랜지스터가 형성된 액정표시패널; 상기 다수의 데이터 라인으로 데이터 전압을 공급하는 데이터 드라이버; 상기 데이터 드라이버로 데이터 제어신호를 공급하는 타이밍 컨트롤러; 및 상기 데이터 전압의 인버젼 방식을 선택하는 인버젼 선택부를 포함하고, 상기 인버젼 선택부는 구동 모드에 따라 상기 데이터 전압의 인버젼 방식을 선택한다.
실시 예에 따른 액정표시장치는, 박막 트랜지스터를 2행씩 서로 다른 방향으로 인접하는 데이터 라인과 전기적으로 연결시켜 플리커를 제거할 수 있다.
실시 예에 따른 액정표시장치는, 고속구동시 1프레임동안 동일 극성의 데이터 전압을 인가하여 고속구동시 발생할 수 있는 극성변경에 의한 데이터 드라이버의 발열을 방지할 수 있다.
도 1은 실시 예에 따른 액정표시장치를 나타낸 블록도이다.
도 2는 실시 예에 따른 데이터 드라이버 및 인버젼 선택부를 나타낸 블록도이다.
도 3은 실시 예에 따른 극성제어신호를 나타낸 파형도이다.
도 4는 실시 예에 따른 데이터 드라이버에서 출력되는 데이터 전압을 나타내는 파형도이다.
도 5는 실시 예에 따른 액정표시패널을 나타낸 도면이다.
도 6은 실시 예에 따른 액정표시패널의 구동 모드별 화소 전극의 극성을 나타낸 도면이다.
도 2는 실시 예에 따른 데이터 드라이버 및 인버젼 선택부를 나타낸 블록도이다.
도 3은 실시 예에 따른 극성제어신호를 나타낸 파형도이다.
도 4는 실시 예에 따른 데이터 드라이버에서 출력되는 데이터 전압을 나타내는 파형도이다.
도 5는 실시 예에 따른 액정표시패널을 나타낸 도면이다.
도 6은 실시 예에 따른 액정표시패널의 구동 모드별 화소 전극의 극성을 나타낸 도면이다.
실시 예에 따른 액정표시장치는, 다수의 게이트 라인, 다수의 데이터 라인 및 다수의 박막 트랜지스터가 형성된 액정표시패널; 상기 다수의 데이터 라인으로 데이터 전압을 공급하는 데이터 드라이버; 상기 데이터 드라이버로 데이터 제어신호를 공급하는 타이밍 컨트롤러; 및 상기 데이터 전압의 인버젼 방식을 선택하는 인버젼 선택부를 포함하고, 상기 인버젼 선택부는 구동 모드에 따라 상기 데이터 전압의 인버젼 방식을 선택한다.
상기 인버젼 선택부는 상기 타이밍 컨트롤러의 선택신호에 따라 인버젼 방식을 선택할 수 있다.
상기 데이터 드라이버는 상기 구동 모드에 따라, 2수평기간마다 극성이 반전되는 데이터 전압을 출력하거나, 1 프레임동안 동일한 극성을 가지는 데이터 전압을 출력할 수 있다.
상기 인버젼 선택부는 구동 모드에 따라 서로 다른 극성제어신호를 출력할 수 있다.
상기 구동 모드는 고속구동 모드 또는 일반구동 모드일 수 있다.
상기 액정표시패널은, 상기 일반구동 모드에서 도트 인버젼 방식으로 구동될 수 있다.
상기 액정표시패널은, 상기 고속구동 모드에서 수직 2도트 인버젼 방식으로 구동될 수 있다.
상기 고속구동 모드는 120Hz구동이고, 상기 일반구동 모드는 60Hz구동일 수 있다.
상기 박막 트랜지스터는 2행씩 서로 다른 방향으로 인접하는 데이터 라인과 전기적으로 연결될 수 있다.
상기 박막 트랜지스터 중 제4n-3행의 박막 트랜지스터들과 제4n-2 행의 박막 트랜지스터들은 좌측으로 인접하는 데이터 라인들과 전기적으로 연결되고, 상기 박막 트랜지스터 중 제4n-1행의 박막 트랜지스터들과 제4n 행의 박막 트랜지스터들(n은 자연수)은 우측으로 인접하는 데이터 라인들과 전기적으로 연결될 수 있다.
도 1은 실시 예에 따른 액정표시장치를 나타낸 블록도이다.
도 1을 참조하면, 실시 예에 따른 액정표시장치는, 액정표시패널(1), 타이밍 컨트롤러(10), 게이트 드라이버(20), 데이터 드라이버(30) 및 인버젼 선택부를 포함할 수 있다.
상기 액정표시패널(1)에는 다수의 게이트 라인(GL1 내지 GLn) 및 상기 게이트 라인(GL1 내지 GLn)과 교차하는 방향으로 형성되는 다수의 데이터 라인(DL1 내지 DLm)이 형성될 수 있다.
상기 다수의 게이트 라인(GL1 내지 GLn)에 의해 다수의 화소 영역이 정의되고, 상기 다수의 화소 영역에는 각각 박막 트랜지스터(T)가 형성될 수 있다. 상기 박막 트랜지스터(T)는 상기 게이트 라인(GL1 내지 GLn) 및 데이터 라인(DL1 내지 DLm)과 전기적으로 연결될 수 있다.
상기 박막 트랜지스터(T)는 게이트 라인(GL1 내지 GLn)에 의해 게이트 신호를 전달받아 턴 온되고, 상기 박막 트랜지스터(T)가 턴 온 될 때, 상기 데이터 라인(DL1 내지 DLm)으로부터 전달받은 데이터 전압을 화소전극으로 전달하고, 상기 화소 전극에 인가되는 전압과 공통전압의 전위차에 의해 전계가 발생하고, 상기 전계에 의해 액정이 변위하여 백라이트로부터의 광의 휘도를 조절하여 화상을 표시할 수 있다.
상기 타이밍 컨트롤러(10)는 비디오 데이터(RGB), 수평 동기신호(H), 수직 동기신호(H, V) 및 클럭신호(CLK)를 입력받고 상기 게이트 드라이버(20)를 제어하기 위한 게이트 제어신호(GDC)를 생성하고, 상기 데이터 드라이버(30)를 제어하기 위한 데이터 제어신호(DDC)를 생성한다. 또한, 상기 타이밍 컨트롤러(10)는 극성제어신호(POL) 및 선택신호(Sel)를 생성하여 상기 인버젼 선택부(40)로 공급할 수 있다.
상기 게이트 제어신호(GDC)는 게이트스타트펄스(GSP), 게이트쉬프트클럭(GSC) 및 게이트출력인에이블(GOE) 등을 포함할 수 있다.
상기 데이터 제어신호(DDC)는 소스쉬프트클럭(SSC), 소스스타트펄스(SSP) 및 소스출력인에이블신호(SOE)를 포함할 수 있다.
상기 게이트 드라이버(20)는 상기 타이밍 컨트롤러(10)로부터의 게이트 제어신호(GDC)에 응답하여 스캔펄스를 순차적으로 발생하는 쉬프트 레지스터, 스캔펄스의 스윙폭을 액정셀의 구동에 적합한 레벨로 쉬프트 시키기 위한 레벨 쉬프터, 출력버퍼 등으로 구성된다. 상기 게이트 구동부(20)는 게이트 신호를 게이트 라인(GL1 내지 GLn)에 공급함으로써 상기 게이트 라인(GL1 내지 GLn)에 연결된 박막 트랜지스터(T)를 턴 온 시켜 데이터전압이 공급될 1 수평라인의 액정셀을 선택한다. 상기 데이터 드라이버(30)로부터 발생되는 데이터 전압은 게이트 신호에 의해 선택된 수평라인의 액정셀에 공급한다.
상기 데이터 드라이버(30)는 상기 타이밍 컨트롤러(10)로부터 전달받은 비디오 데이터(RGB)를 샘플링하고 래치한 다음, 아날로그 데이터 전압으로 변환하게 된다. 상기 데이터 드라이버(30)의 세부적 구성에 대해서는 이후에 상세히 설명한다.
상기 게이트 드라이버(20) 및 데이터 드라이버(30)은 다수의 데이터 집적회로(Integrated Circuit)로 구현될 수 있다.
상기 인버젼 선택부(40)는 상기 선택신호(Sel) 및 극성제어신호(POL)를 공급받아 제1 극성제어신호(POL1) 또는 제2 극성제어신호(POL2)를 출력한다.
상기 선택신호(Sel)는 외부로부터 선택되는 회로구동 모드에 따라 다른 레벨을 가질 수 있다. 상기 선택신호(Sel)는 상기 액정표시장치의 고속구동 여부에 따라 다른 레벨을 가질 수 있다. 예를 들어, 상기 선택신호(Sel)는 일반구동 모드일 때. 하이 레벨로 출력되고, 고속구동 모드일 때, 로우 레벨로 출력될 수 있다. 상기 일반구동모드는 60Hz구동일 수 있고, 고속구동 모드는 120Hz구동일 수 있다.
상기 인버젼 선택부(40)는 상기 타이밍 컨트롤러(10)에 포함될 수 있고, 상기 데이터 드라이버(40)에 포함될 수 있다. 또는 상기 인버젼 선택부(40)는 상기 타이밍 컨트롤러(10) 및 데이터 드라이버(40)와 별개로 형성될 수 있다.
도 2는 실시 예에 따른 데이터 드라이버 및 인버젼 선택부를 나타낸 블록도이다.
도 2를 참조하면, 실시 예에 따른 데이터 드라이버(30)는 데이터 레지스터(31), 쉬프트 레지스터(32), 제1 래치(33), 제2 래치(34), DAC(Digital to Analog Converter, 35), 출력회로(36) 및 감마전압 공급부(37)를 포함할 수 있다.
상기 데이터 레지스터(31)는 타이밍 컨트롤러(1)로부터 공급받은 디지털 데이터(RGB)를 제1 래치(33)로 공급한다. 상기 쉬프트 레지스터(32)는 타이밍 컨트롤러(1)로부터의 소스 스타트 펄스(SSP)를 소스 샘플링 클럭신호(SSC)에 따라 쉬프트시켜 샘플링신호를 발생하게 된다. 또한, 쉬프트 레지스터(32)는 소스 스타트 펄스(SSP)를 쉬프트시켜 다음 단의 쉬프트 레지스터(32)에 캐리신호(CAR)를 전달하게 된다.
상기 제1 래치(33)는 쉬프트 레지스터(32)로부터 순차적으로 입력되는 샘플링신호에 응답하여 데이터 레지스터(31)로부터의 디지털 데이터(RGB)를 순차적으로 샘플링한다. 상기 제2 래치(34)는 상기 제1 래치(33)로부터 입력되는 데이터를 래치한 다음, 래치된 데이터를 타이밍 컨트롤러(1)로부터의 소스 출력 인에이블신호(SOE)에 응답하여 동시에 출력한다.
상기 DAC(40)는 제2 래치(34)로부터의 데이터를 감마전압 공급부(35)로부터의 감마전압(DGH,DGL)을 통해 데이터 전압을 생성하여 버퍼부(50)로 전달한다. 상기 DAC(40)는 상기 인버젼 선택부(40)로부터의 제1 극성제어신호(POL) 또는 제2 극성제어신호(POL)에 의해 선택된 극성으로 데이터 전압을 생성할 수 있다.
상기 인버젼 선택부(40)는 상기 타이밍 컨트롤러(10)로부터의 상기 극성제어신호(POL)를 이용하여 제1 극성제어신호(POL1) 및 제2 극성제어신호(POL2)를 생성한다. 상기 인버젼 선택부(40)는 상기 타이밍 컨트롤러(10)로부터의 선택신호(Sel)를 이용하여 상기 제1 극성제어신호(POL1) 또는 제2 극성제어신호(POL2)를 선택적으로 출력할 수 있다.
예를 들어, 상기 선택신호(Sel)가 하이 레벨인 경우 상기 인버젼 선택부(40)는 상기 제1 극성제어신호(POL1)를 출력하고, 상기 선택신호(Sel)가 로우 레벨인 경우 상기 인버젼 선택부(40)는 제2 극성제어신호(POL2)를 출력할 수 있다.
또는, 상기 인버젼 선택부(40)는 상기 선택신호(Sel)에 의해 상기 제1 극성제어신호(POL1) 또는 제2 극성제어신호(POL2)를 선택적으로 생성할 수 있다.
상기 제1 극성제어신호(POL1) 및 제2 극성제어신호(POL2)는 도 3과 같이 서로 다른 주기를 가질 수 있다.
상기 제1 극성제어신호(POL1)는 2수평기간(2H)동안 하이 레벨이 유지되고, 다음 2수평기간(2H)동안 로우 레벨이 유지될 수 있다. 즉, 상기 제1 극성제어신호(POL1)는 4수평기간을 주기로 출력될 수 있다.
상기 제1 극성제어신호(POL1)의 레벨에 따라 상기 데이터 드라이버(30)를 통해 출력되는 데이터 전압의 극성이 결정되므로, 상기 인버젼 선택부(40)가 상기 제1 극성제어신호(POL1)를 출력하는 경우 상기 데이터 전압은 2수평기간마다 극성이 반전된다. 이로써 상기 인버젼 선택부(40)가 상기 제1 극성제어신호(POL1)를 출력하는 경우 도 4a와 같이 수직2도트 인버젼 방식의 데이터 전압이 출력된다.
상기 제2 극성제어신호(POL2)는 한 프레임동안 하이 레벨로 유지되고, 다음 한 프레임동안 로우 레벨로 유지될 수 있다. 즉, 상기 제2 극성제어신호(POL2)는 2프레임을 주기로 출력될 수 있다.
상기 제2 극성제어신호(POL2)의 레벨에 따라 상기 데이터 드라이버(30)를 통해 출력되는 데이터 전압의 극성이 결정되므로, 상기 인버젼 선택부(40)가 상기 제2 극성제어신호(POL2)를 출력하는 경우 상기 데이터 전압은 1프레임마다 극성이 반전된다. 이로써 상기 인버젼 선택부(40)가 상기 제2 극성제어신호(POL2)를 출력하는 경우 프레임 인버젼 방식의 데이터 전압이 출력될 수 있다. 이때, 인접하는 데이터 라인간의 극성을 반대로 한다면 도 4b와 같이 컬럼 인버젼 방식의 데이터 전압이 출력될 수 있다.
상기 액정표시장치에서 구동모드에 따라, 선택신호(Sel)가 결정되고, 선택신호(Sel)에 의해 출력되는 극성제어신호(POL1. POL2)가 결정되며, 이에 따라, 데이터 전압의 인버젼 방식이 결정될 수 있다.
예를 들어, 상기 액정표시장치가 일반구동 모드 일 때, 상기 데이터 드라이버(30)는 수직 2도트 인버젼 방식의 데이터 전압을 출력할 수 있고, 상기 액정표시장치가 고속구동 모드일 때, 상기 데이터 드라이버(30)는 컬럼 인버젼 방식의 데이터 전압을 출력할 수 있다.
상기 액정표시장치가 일반구동 모드일 때, 상기 데이터 드라이버(30)는 수직 2도트 인버젼 방식의 데이터 전압을 출력함으로써 플리커를 방지할 수 있다. 또한, 상기 액정표시장치가 고속구동 모드일 때, 상기 데이터 드라이버(30)는 컬럼 인버젼 방식의 데이터 전압을 출력함으로써 인버젼에 의한 데이터 드라이버(30)의 발열을 방지하여, 데이터 드라이버(30)의 내부회로의 손상에 의한 불량을 방지할 수 있다.
상기 출력회로(36)는 상기 DAC(40)로부터 전달받은 데이터 전압을 다수의 데이터 라인(DL1 내지 DLm)으로 인가할 수 있다.
도 5는 실시 예에 따른 액정표시패널을 나타낸 도면이다.
도 5를 참조하면, 실시 예에 따른 액정표시패널(1)에는 다수의 게이트 라인(GL1 내지 GLn) 및 상기 게이트 라인(GL1 내지 GLn)과 교차하는 방향으로 형성되는 다수의 데이터 라인(DL1 내지 DLm)이 형성될 수 있다.
도 5에서는 제1 내지 제4 게이트 라인(GL1 내지 GL4) 및 제1 내지 제4 데이터 라인(DL1 내지 DL4)만 예를 들어 설명한다.
상기 제1 내지 제4 게이트 라인(GL1 내지 GL4)은 상기 제1 내지 제4 데이터 라인(DL1 내지 DL4)과 교차하는 방향으로 형성될 수 있다.
상기 제1 내지 제4 게이트 라인(GL1 내지 GL4) 및 상기 제1 내지 제4 데이터 라인(DL1 내지 DL4)에 의해 다수의 화소 영역이 정의될 수 있다.
상기 각각의 화소 영역에는 박막 트랜지스터(T)가 형성되고, 상기 박막 트랜지스터(T)에는 화소 전극(P)이 전기적으로 연결될 수 있다.
상기 박막 트랜지스터(T)의 게이트 전극은 상기 게이트 라인(GL)과 전기적으로 연결되고, 상기 박막 트랜지스터(T)의 소스 전극은 상기 데이터 라인(DL)과 전기적으로 연결되고, 상기 박막 트랜지스터(T)의 드레인 전극은 화소 전극(P)과 전기적으로 연결될 수 있다.
상기 박막 트랜지스터(T) 중 제4n-3 행의 박막 트랜지스터와 제4n-2 행의 박막 트랜지스터는 좌측으로 인접하는 데이터 라인과 전기적으로 연결될 수 있다. 상기 박막 트랜지스터(T) 중 제4n-1 행의 박막 트랜지스터 및 제4n 행의 박막 트랜지스터(T4)는 우측으로 인접하는 데이터 라인과 전기적으로 연결될 수 있다. 여기서 n은 자연수로 정의된다.
예를 들어, 상기 박막 트랜지스터(T) 중 제1 행의 박막 트랜지스터(T1)와 제2 행의 박막 트랜지스터(T2)는 좌측으로 인접하는 데이터 라인과 전기적으로 연결될 수 있다. 상기 박막 트랜지스터(T) 중 제3 행의 박막 트랜지스터(T3) 및 제4 행의 박막 트랜지스터(T4)는 우측으로 인접하는 데이터 라인과 전기적으로 연결될 수 있다.
즉, 상기 박막 트랜지스터(T)는 2행씩 서로 다른 방향으로 인접하는 데이터 라인과 전기적으로 연결될 수 있다.
상기 제1 게이트 라인(GL1)과 전기적으로 연결되는 박막 트랜지스터(T1)는 좌측으로 인접하는 데이터 라인과 전기적으로 연결될 수 있다. 상기 제2 게이트 라인(GL2)과 전기적으로 연결되는 박막 트랜지스터(T2)는 좌측으로 인접하는 데이터 라인과 전기적으로 연결될 수 있다. 상기 제3 게이트 라인(GL3)과 전기적으로 연결되는 박막 트랜지스터(T3)는 우측으로 인접하는 데이터 라인과 전기적으로 연결될 수 있다. 상기 제4 게이트 라인(GL4)과 전기적으로 연결되는 박막 트랜지스터(T4)는 우측으로 인접하는 데이터 라인과 전기적으로 연결될 수 있다.
도 6은 실시 예에 따른 액정표시패널의 구동 모드별 화소 전극의 극성을 나타낸 도면이다.
도 6a는 일반구동 모드일 때 화소 전극의 극성을 나타낸 도면이다.
도 6a를 참조하면, 상기 액정표시장치가 일반모드인 경우 상기 데이터 드라이버(30)는 도 4a와 같은 극성이 변경되는 데이터 전압을 출력한다.
상기 데이터 드라이버(30)는 2수평기간마다 극성이 반전되는 데이터 전압을 출력하고, 상기 액정표시패널(1)에는 제2 수평구간(H2)의 데이터 전압부터 인가될 수 있다. 상기 데이터 데이터 드라이버(30)의 최초의 수평구간의 데이터 전압은 상기 박막 트랜지스터(T1)에 인가되지 않는 더미구간일 수 있다.
예를 들어, 상기 액정표시패널(1)의 제1 행의 박막 트랜지스터(T1)에는 제2 수평구간(H2)의 정극성 데이터 전압이 인가되고, 상기 제2 행의 박막 트랜지스터(T2)에는 제3 수평구간(H3)의 부극성 데이터 전압이 인가되고, 제3 행의 박막 트랜지스터(T3)에는 제4 수평구간(H4)의 부극성 데이터 전압이 인가되고, 상기 제4 행의 박막 트랜지스터(T4)에는 제5 수평구간(H5)의 정극성 데이터 전압이 인가될 수 있다.
상기 데이터 드라이버(30)가 2수평기간마다 극성이 반전되는 데이터 전압을 출력하더라도, 상기 액정표시패널(1)의 연결구조에 의해 상기 액정표시패널(1)은 좌우 상하로 인접하는 화소영역의 극성이 모두 다른 도트 인버젼 방식으로 구동될 수 있다.
상기 액정표시패널(1)은 일반구동 모드일 때, 도트 인버젼 방식으로 구동되어 2도트 수직인버젼 방식보다 더 플리커 현상을 방지할 수 있다. 즉, 상기 액정표시패널(1)의 박막 트랜지스터(T)의 연결구조를 달리하여 효과적으로 플리커 현상을 방지할 수 있어 화상 품질을 향상시킬 수 있다.
도 6b를 참조하면, 상기 액정표시장치가 고속모드인 경우 상기 데이터 드라이버(30)는 도 4b와 같은 극성이 변경되지 않는 데이터 전압을 출력한다.
다만, 인접하는 데이터 라인간에는 서로 상이한 극성의 데이터 전압이 인가된다.
상기 데이터 드라이버(30)가 1프레임동안 극성이 반전되지 않는 데이터 전압을 출력하더라도, 상기 액정표시패널(1)의 연결구조에 의해 상기 액정표시패널(1)은 수직으로 2개의 화소 영역씩 동일한 극성을 가지는 수직 2도트 인버젼 방식으로 구동될 수 있다.
상기 액정표시패널(1)은 고속구동 모드일 때, 수직 2도트 인버젼 방식으로 구동되어 컬럼 인버젼 방식보다 더 효율적으로 플리커를 방지할 수 있다. 즉, 상기 액정표시패널(1)의 박막 트랜지스터(T)의 연결구조를 달리하여 효과적으로 플리커 현상을 방지할 수 있어 화상품질을 향상시킬 수 있다.
상기 고속구동 모드일 경우에는 상기 도 6a의 일반구동 모드의 도트 인버젼방식과 비교해서는 플리커에 취약할 수도 있으나, 고속 구동 모드에서는 플리커가 관찰자의 눈에 시인되지 않으므로, 화상품질에는 큰 영향이 없다.
또한, 상기 고속구동 모드일 경우 상기 데이터 드라이버(30)에서 출력되는 데이터 전압의 인버젼을 최소화하여 상기 데이터 드라이버(30)의 발열을 방지하여, 불량을 줄일 수 있는 효과가 있다.
1: 액정표시패널
10: 타이밍 컨트롤러
20: 게이트 드라이버
30: 데이터 드라이버
31: 데이터 레지스터
32: 쉬프트 레지스터
33: 제1 래치
34: 제2 래치
35: DAC
36: 출력회로
37: 감마전압 공급부
40: 인버젼 선택부
10: 타이밍 컨트롤러
20: 게이트 드라이버
30: 데이터 드라이버
31: 데이터 레지스터
32: 쉬프트 레지스터
33: 제1 래치
34: 제2 래치
35: DAC
36: 출력회로
37: 감마전압 공급부
40: 인버젼 선택부
Claims (10)
- 다수의 게이트 라인, 다수의 데이터 라인 및 다수의 박막 트랜지스터가 형성된 액정표시패널;
상기 다수의 데이터 라인으로 데이터 전압을 공급하는 데이터 드라이버;
상기 데이터 드라이버로 데이터 제어신호를 공급하는 타이밍 컨트롤러; 및
상기 데이터 전압의 인버젼 방식을 선택하는 인버젼 선택부를 포함하고,
상기 인버젼 선택부는 구동 모드에 따라 상기 데이터 전압의 인버젼 방식을 선택하며,
상기 다수의 박막 트랜지스터는 상기 액정표시패널의 2행씩 서로 다른 방향으로 인접하는 데이터 라인과 전기적으로 연결되고,
상기 인버젼 선택부는 고속구동 모드 보다 낮은 주파수로 구동되는 일반구동 모드에서 제1 극성 제어신호를 생성하며,
상기 데이터 드라이버는 상기 일반구동 모드의 제1 극성 제어신호에 따라 2수평기간마다 극성이 반전되는 데이터 전압을 출력함으로써, 상기 액정표시패널의 상하 좌우로 인접하는 화소 영역의 극성이 모두 다른 도트 인버젼 방식으로 구동되도록 하는 액정표시장치. - 제1항에 있어서,
상기 인버젼 선택부는 상기 타이밍 컨트롤러의 선택신호에 따라 인버젼 방식을 선택하는 액정표시장치. - 제1항에 있어서,
상기 데이터 드라이버는 상기 고속구동 모드에서 1 프레임동안 동일한 극성을 가지는 데이터 전압을 출력하는 액정표시장치. - 제1항에 있어서,
상기 인버젼 선택부는 상기 고속구동 모드에서 제2 극성제어신호를 출력하는 액정표시장치. - 삭제
- 삭제
- 제1항에 있어서,
상기 액정표시패널은,
상기 고속구동 모드에서 수직 2도트 인버젼 방식으로 구동되는 액정표시장치. - 제1항에 있어서,
상기 고속구동 모드는 120Hz구동이고, 상기 일반구동 모드는 60Hz구동인 액정표시장치. - 삭제
- 제1항에 있어서,
상기 박막 트랜지스터 중 제4n-3행의 박막 트랜지스터들과 제4n-2 행의 박막 트랜지스터들은 좌측으로 인접하는 데이터 라인들과 전기적으로 연결되고, 상기 박막 트랜지스터 중 제4n-1행의 박막 트랜지스터들과 제4n 행의 박막 트랜지스터들(n은 자연수)은 우측으로 인접하는 데이터 라인들과 전기적으로 연결되는 액정표시장치.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020130164993A KR102082662B1 (ko) | 2013-12-27 | 2013-12-27 | 액정표시장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020130164993A KR102082662B1 (ko) | 2013-12-27 | 2013-12-27 | 액정표시장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20150076594A KR20150076594A (ko) | 2015-07-07 |
KR102082662B1 true KR102082662B1 (ko) | 2020-02-28 |
Family
ID=53789521
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020130164993A KR102082662B1 (ko) | 2013-12-27 | 2013-12-27 | 액정표시장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR102082662B1 (ko) |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100869738B1 (ko) * | 2001-12-19 | 2008-11-21 | 엘지디스플레이 주식회사 | 액정표시장치 |
KR100947782B1 (ko) * | 2003-05-26 | 2010-03-15 | 엘지디스플레이 주식회사 | 액정표시장치의 구동장치 및 구동방법 |
KR101286532B1 (ko) * | 2007-12-28 | 2013-07-16 | 엘지디스플레이 주식회사 | 액정 표시장치와 그 구동방법 |
-
2013
- 2013-12-27 KR KR1020130164993A patent/KR102082662B1/ko active IP Right Grant
Also Published As
Publication number | Publication date |
---|---|
KR20150076594A (ko) | 2015-07-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9548031B2 (en) | Display device capable of driving at low speed | |
KR100965571B1 (ko) | 액정표시장치와 그 구동방법 | |
JP4566975B2 (ja) | 液晶表示装置とその駆動方法 | |
KR101798489B1 (ko) | 감마전압 생성장치, 이를 포함하는 액정표시장치 및 액정표시장치의 구동방법 | |
US20140320465A1 (en) | Display Device For Low Speed Drive And Method For Driving The Same | |
JP2007058177A (ja) | 液晶表示装置、液晶表示装置の駆動方法及びチャージシェア回路 | |
KR102279280B1 (ko) | 표시 장치 및 이의 구동 방법 | |
JP2005258447A (ja) | 液晶パネルの駆動装置及びその駆動方法 | |
KR101274054B1 (ko) | 액정 표시장치 및 그의 구동방법 | |
JP2015018064A (ja) | 表示装置 | |
KR20150005259A (ko) | 표시 패널 및 이를 포함하는 표시 장치 | |
US10818258B2 (en) | Liquid crystal display device | |
KR20070109296A (ko) | 액정표시장치와 그 구동방법 | |
KR101149942B1 (ko) | 액정 표시 장치 | |
KR101264703B1 (ko) | 액정표시장치 및 그의 구동 방법 | |
KR101205413B1 (ko) | 액정표시장치의 절전 회로 | |
KR20130028596A (ko) | 액정표시장치의 도트 인버전 제어방법 | |
KR20150076442A (ko) | 액정표시장치 | |
KR20070069797A (ko) | 액정표시장치와 그 구동방법 | |
KR20130028595A (ko) | 액정표시장치 및 이의 도트 인버전 구동방법 | |
KR102082662B1 (ko) | 액정표시장치 | |
KR101246571B1 (ko) | 2도트 인버젼 방식의 액정표시장치 | |
KR101097643B1 (ko) | 액정표시장치 및 그 구동방법 | |
KR102480834B1 (ko) | 저속 구동이 가능한 표시장치 | |
KR101201332B1 (ko) | 액정표시장치와 그 구동방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant |