KR102044557B1 - 디스플레이 장치의 컬럼 드라이버 - Google Patents
디스플레이 장치의 컬럼 드라이버 Download PDFInfo
- Publication number
- KR102044557B1 KR102044557B1 KR1020130043767A KR20130043767A KR102044557B1 KR 102044557 B1 KR102044557 B1 KR 102044557B1 KR 1020130043767 A KR1020130043767 A KR 1020130043767A KR 20130043767 A KR20130043767 A KR 20130043767A KR 102044557 B1 KR102044557 B1 KR 102044557B1
- Authority
- KR
- South Korea
- Prior art keywords
- switch
- output buffer
- twenty
- voltage rail
- voltage
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3696—Generation of voltages supplied to electrode drivers
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
본 발명은 상위 및 하위 출력 버퍼에 연결된 외부 스위치 구조를 개선하여 높은 슬루 레이트 및 저전력 특성을 향상시킬 수 있도록 하는 디스플레이 장치의 컬럼 드라이버에 관한 것으로, 제1 전압 레일과 제2 전압 레일 사이에서 구동되며, 제1 입력 신호와 제2 입력 신호에 응답하여 제1 출력 신호를 출력하는 상위 출력 버퍼; 상기 제2 전압 레일과 제3전압 레일 사이에서 구동되며, 제3 입력 신호와 제4 입력 신호에 응답하여 제2 출력 신호를 출력하는 하위 출력 버퍼; 상기 제1 내지 제4 입력 신호를 상기 상위 출력 버퍼 및 하위 출력 버퍼의 각각의 제1 또는 제2 입력단으로 선택적으로 공급하는 제1 스위치 그룹; 및 상기 제1 및 제2 출력 신호를 상기 상위 출력 버퍼 및 하위 출력 버퍼의 각각의 상기 제1 또는 제2 입력단으로 피드백시키는 제2 스위치 그룹을 포함한다.
Description
본 발명은 디스플레이 장치의 컬럼 드라이버에 관한 것으로, 더욱 상세하게는 상위 및 하위 출력 버퍼에 연결된 외부 스위치 구조를 개선하여 높은 슬루 레이트 및 저전력 특성을 가지도록 하는 디스플레이 장치의 컬럼 드라이버에 관한 것이다.
일반적으로 디스플레이 장치의 패널(Panel)을 구동하기 위한 집적회로(DDI: Display Driver IC, 디스플레이 구동 집적회로 혹은 디스플레이 구동장치라 함)의 경우 대형화에 따른 부하 커패시턴스(load capacitance)의 증가와 수평 주기(horizontal period)의 감소로 인해 슬루 레이트(slew rate)가 중요한 요소로 대두되고 있다.
또한, 패널(Panel) DDI 실장환경 측면에서 보면, 종래에는 소스(Source) IC(Integrated Circuit)가 하나의 액정만을 구동하였으나, 근래에서 소스 IC가 두 개 더 나아가 세 개의 액정을 구동하고 있으므로 빠른 슬루잉 타임(fast slewing time)의 구현이 필요해지고 있다. 또한, 빠른 슬루잉 타임(fast slewing time)을 구현하면서도, 저 전력(Low power)도 함께 요청되고 있으므로 소비전류 감소와 함께 높은 슬루 레이트(high slewrate), 빠른 슬루잉 타임(fast slewing time) 또는 빠른 세틀링 타임(fast settling time)을 가지도록 디스플레이 구동장치를 설계할 필요가 있다.
도 1은 일반적인 액정 표시 장치를 나타내는 도면이다.
액정 표시 장치(Liquid Crystal Display device; LCD)는 소형화, 박형화 및 저전력 소모의 장점들을 가지며, 노트북 컴퓨터 및 LCD TV 등에 이용되고 있다. 특히, 스위치 소자로서 박막 트랜지스터(Thin Film Transistor)를 이용하는 액티브 매트릭스 타입(active matrix type)의 액정 표시 장치는 동영상(moving image)을 표시(display)하기에 적합하다.
도 1을 참조하면, 액정 표시 장치(1)는 액정 패널(liquid crystal panel)(2), 다수의 소스 라인(source line)(SL)들을 각각 가지는 소스 드라이버(source driver)(SD)들, 및 다수의 게이트 라인(gate line)(GL)들을 각각 가지는 게이트 드라이버(gate driver)(GD)들을 포함한다. 소스 라인은 데이터 라인(data line) 또는 채널(channel)이라고도 한다.
각각의 소스 드라이버(SD)들은 액정 패널(2) 상에 배치되는 소스 라인(SL)들을 구동한다. 각각의 게이트 드라이버(GD)들은 액정 패널(110) 상에 배치되는 게이트 라인(GL)들을 구동한다.
액정 패널(2)은 다수의 픽셀(pixel)(3)들을 포함한다. 각각의 픽셀(3)들은 스위치 트랜지스터(switch transistor)(TR), 액정으로부터의 전류 누설을 감소시키기 위한 저장 커패시터(storage capacitor)(CST), 및 액정 커패시터(liquid crystal capacitor)(CLC)를 포함한다. 스위치 트랜지스터(TR)는 게이트 라인(GL)을 구동하는 신호에 응답하여 턴-온/턴-오프(turn-on/turn-off)되고, 스위치 트랜지스터(TR)의 일 단자는 소스 라인(SL)에 연결된다. 저장 커패시터(CST)는 스위치 트랜지스터(TR)의 타 단자와 접지 전압(VSS)사이에 연결되고, 액정 커패시터(CLC)는 스위치 트랜지스터(TR)의 타 단자와 공통 전압(common voltage)(VCOM) 사이에 연결된다. 예를 들어, 공통 전압(VCOM)은 전원 전압(VDD)/2 일 수 있다.
액정 패널(2)상에 배치되는 픽셀(3)들에 연결된 각각의 소스 라인(SL)들의 부하(load)는 기생 저항들(parasitic resistors) 및 기생 커패시터들(parasitic capacitors)로 모델링(modelling)될 수 있다.
도 2는 도 1에 사용되는 소스 드라이버를 개략적으로 나타내는 도면이다.
도 2를 참조하면, 소스 드라이버(50)는 출력 버퍼(output buffer)(10), 출력 스위치(output switch)(11), 출력보호 저항(output protection resistor)(12) 및 소스 라인에 연결된 부하(load)(13)를 포함한다. 출력 버퍼(10)는 아날로그 영상 신호를 증폭하여 대응되는 출력 스위치(11)로 전달한다. 출력 스위치(11)는 출력 스위치 제어 신호(OSW, OSWB)의 활성화에 응답하여 증폭된 아날로그 영상 신호를 소스 라인 구동 신호로서 출력한다. 상기 소스 라인 구동 신호는 소스 라인에 연결된 부하(load)(13)에 공급된다. 상기 부하(13)는, 도 2에 도시된 바와 같이, 사다리형(ladder type)으로 연결된 기생 저항들(RL1 ~ RL5)과 기생 커패시터들(CL1 ~CL5)로 모델링될 수 있다.
그러나, 상기와 같은 종래기술에 의하면, 상기 출력 스위치(11)는 복수개의 트랜스미션 스위치를 가질 수 있으며, 이때 복수개의 트랜스미션 스위치가 가지는 저항 성분으로 인해 슬루 레이트가 낮아져, 슬루잉 타임(slewing time)이 길어지는 문제점이 있다. 또한, 슬루 레이트를 높일 경우 소비전류가 증가한다는 다른 문제점도 있다.
본 발명은 상술한 종래기술의 문제점을 극복하기 위한 것으로서, 상위 및 하위 출력 버퍼에 연결된 외부 스위치 구조를 개선하여 높은 슬루 레이트 및 저전력 특성을 가질 수 있도록 한 디스플레이 장치의 컬럼 드라이버를 제공하는 데에 그 목적이 있다.
상기 목적을 달성하기 위해 본 발명은, 디스플레이 장치의 컬럼 드라이버에 있어서, 제1 전압 레일과 제2 전압 레일 사이에서 구동되며, 제1 입력 신호와 제2 입력 신호에 응답하여 제1 출력 신호를 출력하는 상위 출력 버퍼; 상기 제2 전압 레일과 제3전압 레일 사이에서 구동되며, 제3 입력 신호와 제4 입력 신호에 응답하여 제2 출력 신호를 출력하는 하위 출력 버퍼; 상기 제1 내지 제4 입력 신호를 상기 상위 출력 버퍼 및 하위 출력 버퍼의 각각의 제1 또는 제2 입력단으로 선택적으로 공급하는 제1 스위치 그룹; 및 상기 제1 및 제2 출력 신호를 상기 상위 출력 버퍼 및 하위 출력 버퍼의 각각의 상기 제1 또는 제2 입력단으로 피드백시키는 제2 스위치 그룹을 포함하는 디스플레이 장치의 컬럼 드라이버를 제공한다.
상기 상위 출력 버퍼는; 상기 제1 전압 레일로부터 하이 전원 전압에 연결되고, 상기 제2 전압 레일로부터 중간 전원 전압에 연결되며; 상기 하위 출력 버퍼는; 상기 제2 전압 레일로부터 중간 전원 전압에 연결되고, 상기 제3 전압 레일로부터 로우 전원 전압에 연결될 수 있다.
상기 중간 전원 전압은; 상기 제1 전압 레일의 하이 전원 전압과 제3전압 레일의 로우 전원 전압의 중간 레벨의 전압일 수 있다.
상기 제1 스위치 그룹은; 상기 제1 입력 신호를 상기 상위 출력 버퍼의 제1 입력단으로 공급하는 제11 스위치; 상기 제2 입력 신호를 상기 상위 출력 버퍼의 제2 입력단으로 공급하는 제12 스위치; 상기 제3 입력 신호를 상기 하위 출력 버퍼의 제1 입력단으로 공급하는 제13 스위치; 및 상기 제4 입력 신호를 상기 하위 출력 버퍼의 제2 입력단으로 공급하는 제14 스위치를 포함할 수 있다.
상기 제2 스위치 그룹은; 상기 제1 출력 신호를 상기 상위 출력 버퍼의 제1 입력단으로 피드백시키는 제21 스위치; 상기 제1 출력 신호를 상기 상위 출력 버퍼의 제2 입력단으로 피드백시키는 제22 스위치; 상기 제2 출력 신호를 상기 하위 출력 버퍼의 제1 입력단으로 피드백시키는 제23 스위치; 및 상기 제2 출력 신호를 상기 하위 출력 버퍼의 제2 입력단으로 피드백시키는 제24 스위치를 포함할 수 있다.
상기 제11 내지 제14 스위치에 상기 제1 전압 레일의 하이 전원 전압이 공급될 때, 상기 제21 내지 제24 스위치에 상기 제1 전압 레일의 하이 전원 전압이 공급되거나, 상기 제21 및 제22 스위치에는 상기 제1 전압 레일의 하이 전원 전압이 공급되고 상기 제23 및 제24 스위치에는 상기 제2 전압 레일의 중간 전원 전압이 공급되거나, 또는 상기 제21 내지 제24 스위치에 상기 제2 전압 레일의 중간 전원 전압이 공급될 수 있다.
상기 제11 및 제12 스위치에는 상기 제1 전압 레일의 하이 전원 전압이 공급되고 상기 제13 및 제14 스위치에는 상기 제2 전압 레일의 중간 전원 전압이 공급될 때, 상기 제21 내지 제24 스위치에 상기 제1 전압 레일의 하이 전원 전압이 공급되거나, 상기 제21 및 제22 스위치에는 상기 제1 전압 레일의 하이 전원 전압이 공급되고 상기 제23 및 제24 스위치에는 상기 제2 전압 레일의 중간 전원 전압이 공급되거나, 또는 상기 제21 내지 제24 스위치에 상기 제2 전압 레일의 중간 전원 전압이 공급될 수 있다.
상기 제11 내지 제14 스위치에 상기 제2 전압 레일의 중간 전원 전압이 공급될 때, 상기 제21 내지 제24 스위치에 상기 제1 전압 레일의 하이 전원 전압이 공급되거나, 상기 제21 및 제22 스위치에는 상기 제1 전압 레일의 하이 전원 전압이 공급되고 상기 제23 및 제24 스위치에는 상기 제2 전압 레일의 중간 전원 전압이 공급되거나, 또는 상기 제21 내지 제24 스위치에 상기 제2 전압 레일의 중간 전원 전압이 공급될 수 있다.
상기 제1 또는 제2 출력 신호를 상기 제1 또는 제2 패널로 선택적으로 공급시키는 제3 스위치 그룹을 더 포함할 수 있다.
상기 제3 스위치 그룹은, 상기 제1 출력 신호를 상기 제1 패널로 공급하는 제31 스위치; 상기 제1 출력 신호를 상기 제2 패널로 공급하는 제33 스위치; 상기 제2 출력 신호를 상기 제1 패널로 공급하는 제32 스위치; 및 상기 제2 출력 신호를 상기 제2 패널로 공급하는 제34 스위치를 포함할 수 있다.
상기 제1 패널 및 제2 패널을 단락시키는 제40 스위치를 더 포함할 수 있다.
또한, 외부의 PCB 또는 IC에 서로 병렬로 연결되고, 하이 전원 전압, 중간 전원 전압 및 로우 전원 전압을 생성하여 상기 제1 내지 제3전압 레일에 선택적으로 공급하는 제1 레귤레이터 및 제2 레귤레이터를 더 포함할 수 있다.
상기와 같이 구성된 본 발명에 따른 디스플레이 장치의 컬럼 드라이버에 의하면, 상위 및 하위 출력 버퍼에 연결된 외부 스위치 구조를 개선하여 소비전류를 감소시킴과 함께 높은 슬루 레이트 및 저전력 특성을 향상시킬 수 있도록 하는 효과가 있다.
도 1은 일반적인 액정 표시 장치를 나타내는 도면.
도 2는 도 1에 사용되는 소스 드라이버를 개략적으로 나타내는 도면.
도 3은 본 발명의 바람직한 일 실시예에 따른 디스플레이 장치의 컬럼 드라이버 및 오프셋 캔슬레이션을 위한 스위치 구조를 나타내는 도면.
도 4는 도 3의 본 발명의 바람직한 일 실시예에 따른 전원 공급 구조를 나타낸 도면이다.
도 2는 도 1에 사용되는 소스 드라이버를 개략적으로 나타내는 도면.
도 3은 본 발명의 바람직한 일 실시예에 따른 디스플레이 장치의 컬럼 드라이버 및 오프셋 캔슬레이션을 위한 스위치 구조를 나타내는 도면.
도 4는 도 3의 본 발명의 바람직한 일 실시예에 따른 전원 공급 구조를 나타낸 도면이다.
본 발명은 다양한 변형 및 여러 가지 실시예를 가질 수 있는 바, 특정 실시예들을 도면에 예시하고 상세한 설명에 보다 상세하게 설명하고자 한다. 그러나, 이는 본 발명의 특정한 실시 형태를 한정하는 것이 아니며, 본 발명의 사상 및 기술 범위에 포함되는 모든 변형, 균등물 내지 대체물을 포함하는 것으로 이해되어야 한다. 본 발명을 설명함에 있어서 관련된 공지 기술에 대한 구체적인 설명이 본 발명의 요지를 흐릴 수 있다고 판단되는 경우 그 상세한 설명을 생략한다.
본 발명에 개시된 제1, 제2 등의 용어는 다양한 구성요소들을 설명하는데 사용될 수 있지만, 상기 구성요소들은 상기 용어들에 의해 한정되어서는 안되며, 상기 용어들은 하나의 구성요소를 다른 구성요소로부터 구별하는 목적으로만 사용된다.
따라서, 본 출원에서 사용한 용어는 단지 특정한 실시예를 설명하기 위해 사용된 것으로, 본 발명을 한정하려는 의도가 아니며, 또한 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다.
본 출원에서, "포함하다" 또는 "가지다" 등의 용어는 명세서상에 기재된 특징, 숫자, 단계, 동작, 구성요소, 부품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성요소, 부품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다.
공간적으로 상대적인 용어인 아래(below, beneath, lower), 위(above, upper) 등은 도면에 도시되어 있는 바와 같이 하나의 소자 또는 구성 요소들과 다른 소자 또는 구성 요소들과의 상관 관계를 용이하게 기술하기 위해 사용될 수 있다. 공간적으로 상대적인 용어는 도면에 도시되어 있는 방향에 더하여 사용시 또는 동작시 소자의 서로 다른 방향을 포함하는 용어로 이해되어야 한다.
예를 들면, 도면에 도시되어 있는 소자를 뒤집을 경우, 다른 소자의 아래(below, beneath)로 기술된 소자는 다른 소자의 위(above, upper)에 놓여질 수 있다. 따라서, 예시적인 용어인 아래는 아래와 위의 방향을 모두 포함할 수 있다. 소자는 다른 방향으로도 배향될 수 있고, 이에 따라 공간적으로 상대적인 용어들은 배향에 따라 해석될 수 있다.
이하, 본 발명의 바람직한 실시예를 첨부된 도면을 참조하여 상세히 설명하기로 한다.
도 3은 본 발명의 바람직한 일 실시예에 따른 디스플레이 장치의 컬럼 드라이버 및 오프셋 캔슬레이션을 위한 스위치 구조를 나타내는 도면이다.
도시된 바와 같이, 본 발명의 바람직한 일 실시예에 따른 디스플레이 장치의 컬럼 드라이버는, 제1 전압 레일과 제2 전압 레일 사이에서 구동되며, 제1 입력 신호와 제2 입력 신호에 응답하여 제1 출력 신호를 출력하는 상위 출력 버퍼; 상기 제2 전압 레일과 제3전압 레일 사이에서 구동되며, 제3 입력 신호와 제4 입력 신호에 응답하여 제2 출력 신호를 출력하는 하위 출력 버퍼; 상기 제1 내지 제4 입력 신호를 상기 상위 출력 버퍼 및 하위 출력 버퍼의 각각의 제1 또는 제2 입력단으로 선택적으로 공급하는 제1 스위치 그룹; 및 상기 제1 및 제2 출력 신호를 상기 상위 출력 버퍼 및 하위 출력 버퍼의 각각의 상기 제1 또는 제2 입력단으로 피드백시키는 제2 스위치 그룹을 포함한다.
상기 상위 출력 버퍼는; 상기 제1 전압 레일로부터 하이 전원 전압에 연결되고, 상기 제2 전압 레일로부터 중간 전원 전압에 연결되며; 상기 하위 출력 버퍼는; 상기 제2 전압 레일로부터 중간 전원 전압에 연결되고, 상기 제3 전압 레일로부터 로우 전원 전압에 연결된다.
상기 중간 전원 전압은; 상기 제1 전압 레일의 하이 전원 전압과 제3전압 레일의 로우 전원 전압의 중간 레벨의 전압이다.
상기 제1 스위치 그룹은; 상기 제1 입력 신호를 상기 상위 출력 버퍼의 제1 입력단으로 공급하는 제11 스위치; 상기 제2 입력 신호를 상기 상위 출력 버퍼의 제2 입력단으로 공급하는 제12 스위치; 상기 제3 입력 신호를 상기 하위 출력 버퍼의 제1 입력단으로 공급하는 제13 스위치; 및 상기 제4 입력 신호를 상기 하위 출력 버퍼의 제2 입력단으로 공급하는 제14 스위치를 포함한다.
상기 제2 스위치 그룹은; 상기 제1 출력 신호를 상기 상위 출력 버퍼의 제1 입력단으로 피드백시키는 제21 스위치; 상기 제1 출력 신호를 상기 상위 출력 버퍼의 제2 입력단으로 피드백시키는 제22 스위치; 상기 제2 출력 신호를 상기 하위 출력 버퍼의 제1 입력단으로 피드백시키는 제23 스위치; 및 상기 제2 출력 신호를 상기 하위 출력 버퍼의 제2 입력단으로 피드백시키는 제24 스위치를 포함한다.
상기 제11 내지 제14 스위치에 상기 제1 전압 레일의 하이 전원 전압이 공급될 때, 상기 제21 내지 제24 스위치에 상기 제1 전압 레일의 하이 전원 전압이 공급되거나, 상기 제21 및 제22 스위치에는 상기 제1 전압 레일의 하이 전원 전압이 공급되고 상기 제23 및 제24 스위치에는 상기 제2 전압 레일의 중간 전원 전압이 공급되거나, 또는 상기 제21 내지 제24 스위치에 상기 제2 전압 레일의 중간 전원 전압이 공급된다.
상기 제11 및 제12 스위치에는 상기 제1 전압 레일의 하이 전원 전압이 공급되고 상기 제13 및 제14 스위치에는 상기 제2 전압 레일의 중간 전원 전압이 공급될 때, 상기 제21 내지 제24 스위치에 상기 제1 전압 레일의 하이 전원 전압이 공급되거나, 상기 제21 및 제22 스위치에는 상기 제1 전압 레일의 하이 전원 전압이 공급되고 상기 제23 및 제24 스위치에는 상기 제2 전압 레일의 중간 전원 전압이 공급되거나, 또는 상기 제21 내지 제24 스위치에 상기 제2 전압 레일의 중간 전원 전압이 공급된다.
상기 제11 내지 제14 스위치에 상기 제2 전압 레일의 중간 전원 전압이 공급될 때, 상기 제21 내지 제24 스위치에 상기 제1 전압 레일의 하이 전원 전압이 공급되거나, 상기 제21 및 제22 스위치에는 상기 제1 전압 레일의 하이 전원 전압이 공급되고 상기 제23 및 제24 스위치에는 상기 제2 전압 레일의 중간 전원 전압이 공급되거나, 또는 상기 제21 내지 제24 스위치에 상기 제2 전압 레일의 중간 전원 전압이 공급된다.
상기 제1 또는 제2 출력 신호를 상기 제1 또는 제2 패널로 선택적으로 공급시키는 제3 스위치 그룹을 더 포함한다.
상기 제3 스위치 그룹은, 상기 제1 출력 신호를 상기 제1 패널로 공급하는 제31 스위치; 상기 제1 출력 신호를 상기 제2 패널로 공급하는 제33 스위치; 상기 제2 출력 신호를 상기 제1 패널로 공급하는 제32 스위치; 및 상기 제2 출력 신호를 상기 제2 패널로 공급하는 제34 스위치를 포함한다.
상기 제1 패널 및 제2 패널을 단락시키는 제40 스위치를 더 포함한다.
또한, 외부의 PCB 또는 IC에 서로 병렬로 연결되고, 하이 전원 전압, 중간 전원 전압 및 로우 전원 전압을 생성하여 상기 제1 내지 제3전압 레일에 선택적으로 공급하는 제1 레귤레이터 및 제2 레귤레이터를 더 포함한다.
상위 출력 버퍼(100)는 제1 입력 신호(VIN01), 제2 입력 신호(VIN02) 및 제1 출력 신호(VOUT01)을 갖는다. 하위 출력 버퍼(200)는 제3 입력 신호(VIN03), 제4 입력 신호(VIN04) 및 제2 출력 신호(VOUT02)를 갖는다.
상기 상위 출력 버퍼(100) 및 하위 출력 버퍼(200)는 제1 전압 레일(VDD), 제2 전압 레일(HVDD) 및 제3전압 레일(VSS) 중 어느 하나로부터 입력 하이 전압, 중간 전압 또는 로우 전압을 공급받는다.
여기서, 상위 출력 버퍼(100)는 제1 전압 레일(VDD)과 제2 전압 레일(HVDD) 사이에서 구동되며, 제1 입력 신호(VIN01)와 제2 입력 신호(VIN02)에 응답하여 제1 출력 신호(VOUT01)로 제1 출력 신호를 출력한다.
또한, 하위 출력 버퍼(200)는 상기 제2 전압 레일(HVDD)과 제3전압 레일(VSS) 사이에서 구동되며, 제3 입력 신호(VIN03)와 제4 입력 신호(VIN04)에 응답하여 제2 출력 신호(VOUT02)로 제2 출력 신호를 출력한다.
상기 제2 전압 레일(HVDD)의 전압값은; 상기 제1 전압 레일(VDD)과 제3전압 레일(VSS)의 중간(half) 전압값인 것이 더욱 바람직하다.
일 예로서, 상기 제1 전압 레일(VDD)이 +10V이고, 제3전압 레일(VSS)이 0V일 때, 제2 전압 레일(HVDD)은 5V가 되고, 상기 제1 전압 레일(VDD)이 +10V이고, 제3전압 레일(VSS)이 -10V일 때, 제2 전압 레일(HVDD)은 0V가 된다.
도시된 바와 같이, 상기 상위 출력 버퍼(100) 및 하위 출력 버퍼(200)에 제11~14 스위치(SW11, SW12, SW13, SW14) 및 제21~24 스위치(SW21, SW22, SW23, SW24)를 연결하여 전압 공급 및 피드백 회로를 구성할 수 있다.
상기 상위 출력 버퍼(100)는, 제1 전압 레일(VDD)과 제2 전압 레일(HVDD) 사이에서 구동되며, 제1 입력 신호(VIN01)와 제2 입력 신호(VIN02)에 응답하여 제1 출력 신호(VOUT01)로 제1 출력 신호를 출력한다.
이때, 제11 스위치(SW11)는 상기 제1 입력 신호(VIN01)를 상기 상위 출력 버퍼(100)의 제1 입력단(+)으로 공급하고, 제12 스위치(SW12)는 상기 제2 입력 신호(VIN02)를 상기 상위 출력 버퍼(100)의 제2 입력단(-)으로 공급한다.
상기 하위 출력 버퍼(200)는 상기 제2 전압 레일(HVDD)과 제3전압 레일(VSS) 사이에서 구동되며, 제3 입력 신호(VIN03)와 제4 입력 신호(VIN04)에 응답하여 제2 출력 신호(VOUT02)로 제2 출력 신호를 출력한다.
이때, 제13 스위치(SW13)는 상기 제3 입력 신호(VIN03)를 상기 하위 출력 버퍼(200)의 제1 입력단(+)으로 공급하고, 제14 스위치(SW14)는 상기 제4 입력 신호(VIN04)를 상기 하위 출력 버퍼(200)의 제2 입력단(-)으로 공급한다.
또한, 제21 스위치(SW21)는 상기 제1 출력 신호(VOUT01)를 상기 상위 출력 버퍼(100)의 제1 입력단(+)으로 피드백시키고, 제22 스위치(SW22)는 상기 제1 출력 신호(VOUT01)를 상기 상위 출력 버퍼(100)의 제2 입력단(-)으로 피드백시킨다.
제23 스위치(SW23)는 상기 제2 출력 신호(VOUT02)를 상기 하위 출력 버퍼(200)의 제1 입력단(+)으로 피드백시키고, 제24 스위치(SW24)는 상기 제2 출력 신호(VOUT02)를 상기 하위 출력 버퍼(200)의 제2 입력단(-)으로 피드백시킨다.
또한, 상기 제1 출력 신호(VOUT01)를 상기 제1 패널(102)로 공급하는 제31 스위치(SW31); 상기 제1 출력 신호(VOUT01)를 상기 제2 패널(202)로 공급하는 제33 스위치(SW33); 상기 제2 출력 신호(VOUT02)를 상기 제1 패널(102)로 공급하는 제32 스위치(SW32); 상기 제2 출력 신호(VOUT02)를 상기 제2 패널(202)로 공급하는 제34 스위치(SW34) 및 상기 제1 패널(102) 및 제2 패널(202)을 단락시키는 제40 스위치(SW40)를 포함한다.
상기 스위치들에는 제1 전압 레일(VDD)과 제2 전압 레일(HVDD)이 선택적으로 공급될 수 있는데, 본 발명의 바람직한 실시예를 통하여 공급 가능한 입력전압의 조합은 다음의 표1과 같다.
구 분 | 제1 스위치 그룹(SW10) | 제2 스위치 그룹(SW20) | 제3 스위치 그룹(SW30) | |||||||||
디코더 | Positive Decoder | Negative Decoder | Positive Decoder | Negative Decoder | Positive Decoder | Negative Decoder | ||||||
스위치 | SW11 | SW12 | SW13 | SW14 | SW21 | SW22 | SW23 | SW24 | SW31 | SW32 | SW33 | SW34 |
실시예11 | HV |
HV |
HV |
HV |
HV | HV | HV | HV | HV |
HV |
HV |
HV |
실시예12 | HV | HV | MV | MV | ||||||||
실시예13 | MV | MV | MV | MV | ||||||||
실시예21 | HV |
HV |
MV |
MV |
HV | HV | HV | HV | ||||
실시예22 | HV | HV | MV | MV | ||||||||
실시예23 | MV | MV | MV | MV | ||||||||
실시예31 | MV |
MV |
MV |
MV |
HV | HV | HV | HV | ||||
실시예32 | HV | HV | MV | MV | ||||||||
실시예33 | MV | MV | MV | MV |
여기서, HV는 제1 전압 레일(VDD)의 공급전압이고, MV는 제2 전압 레일(HVDD)의 공급전압이다.
이때, 상기 스위치 SW11, SW12, SW21, SW22, SW31, SW32는 포지티브 디코더(Positive Decoder)(101)를 거쳐서 상기 제1 전압 레일(VDD) 및 제2 전압 레일(HVDD)의 공급전압을 선택적으로 공급받으며, 상기 스위치 SW13, SW14, SW23, SW24, SW33, SW34는 네거티브 디코더(Negative Decoder)(201)를 거쳐서 상기 제1 전압 레일(VDD) 및 제2 전압 레일(HVDD)의 공급전압을 선택적으로 공급받을 수 있다.
따라서, 상기 표1의 실시예11에 도시된 바와 같이, 제11 스위치 내지 제14 스위치(SW11, SW12, SW13, SW14)에 HV가 공급되는 상태에서, 제21 스위치 내지 제24 스위치(SW21, SW22, SW23, SW24)에는 일괄적으로 HV가 공급될 수 있다.
한편, 상기 표1의 실시예12에 도시된 바와 같이, 상기와 같이 제11 스위치 내지 제14 스위치(SW11, SW12, SW13, SW14)에 HV가 공급되는 상태에서, 포지티브 디코더(101)를 통하여 제21 및 제22 스위치(SW21, SW22,)에는 HV가 공급되고, 네거티브 디코더(201)를 통하여 제23 및 제24 스위치(SW23, SW24)에는 MV가 선택적으로 공급될 수 있다.
다른 한편으로, 상기 표1의 실시예13에 도시된 바와 같이, 제11 스위치 내지 제14 스위치(SW11, SW12, SW13, SW14)에 HV가 공급되는 상태에서, 제21 스위치 내지 제24 스위치(SW21, SW22, SW23, SW24)에는 일괄적으로 MV가 공급될 수 있다.
여기서, 상기 제31 스위치 내지 제34 스위치(SW31, SW32, SW33, SW34)에는 항상 HV가 공급되는 것이 바람직하다.
또한, 상기 표1의 실시예21에 도시된 바와 같이, 포지티브 디코더(101)를 통하여 제11 및 제12 스위치(SW11, SW12,)에는 HV가 공급되고, 네거티브 디코더(201)를 통하여 제13 및 제14 스위치(SW13, SW14)에는 MV가 선택적으로 공급되는 상태에서, 제21 스위치 내지 제24 스위치(SW21, SW22, SW23, SW24)에는 일괄적으로 HV가 공급될 수 있다.
한편, 상기 표1의 실시예22에 도시된 바와 같이, 포지티브 디코더(101)를 통하여 제11 및 제12 스위치(SW11, SW12,)에는 HV가 공급되고, 네거티브 디코더(201)를 통하여 제13 및 제14 스위치(SW13, SW14)에는 MV가 선택적으로 공급되는 상태에서, 포지티브 디코더(101)를 통하여 제21 및 제22 스위치(SW21, SW22,)에는 HV가 공급되고, 네거티브 디코더(201)를 통하여 제23 및 제24 스위치(SW23, SW24)에는 MV가 선택적으로 공급될 수 있다.
다른 한편으로, 상기 표1의 실시예23에 도시된 바와 같이, 포지티브 디코더(101)를 통하여 제11 및 제12 스위치(SW11, SW12,)에는 HV가 공급되고, 네거티브 디코더(201)를 통하여 제13 및 제14 스위치(SW13, SW14)에는 MV가 선택적으로 공급되는 상태에서, 제21 스위치 내지 제24 스위치(SW21, SW22, SW23, SW24)에는 일괄적으로 MV가 공급될 수 있다.
여기서도, 상기 제31 스위치 내지 제34 스위치(SW31, SW32, SW33, SW34)에는 항상 HV가 공급되는 것이 바람직하다.
또한, 상기 표1의 실시예31에 도시된 바와 같이, 제11 스위치 내지 제14 스위치(SW11, SW12, SW13, SW14)에 MV가 공급되는 상태에서, 제21 스위치 내지 제24 스위치(SW21, SW22, SW23, SW24)에는 일괄적으로 HV가 공급될 수 있다.
한편, 상기 표1의 실시예12에 도시된 바와 같이, 상기와 같이 제11 스위치 내지 제14 스위치(SW11, SW12, SW13, SW14)에 MV가 공급되는 상태에서, 포지티브 디코더(101)를 통하여 제21 및 제22 스위치(SW21, SW22,)에는 HV가 공급되고, 네거티브 디코더(201)를 통하여 제23 및 제24 스위치(SW23, SW24)에는 MV가 선택적으로 공급될 수 있다.
다른 한편으로, 상기 표1의 실시예13에 도시된 바와 같이, 제11 스위치 내지 제14 스위치(SW11, SW12, SW13, SW14)에 MV가 공급되는 상태에서, 제21 스위치 내지 제24 스위치(SW21, SW22, SW23, SW24)에는 일괄적으로 MV가 공급될 수 있다.
여기서도, 상기 제31 스위치 내지 제34 스위치(SW31, SW32, SW33, SW34)에는 항상 HV가 공급되는 것이 바람직하다.
또한, 상기 스위치 그룹들(SW10)(SW20)(SW30)의 각각의 스위치들은 TR의 TG 조합이거나, Single TR의 조합으로 구성될 수 있다.
따라서, 본 발명은 상기 스위치들의 입력전압 선택 및 각각의 선택적 동작과 작용에 의하여, 디스플레이 구동장치의 레이아웃 면적을 증가시키지 않으며, 출력 버퍼 및 그 스위치 구조가 개선되어 소비전류 증가 없이 높은 슬루 레이트를 가질 수 있다.
도 4는 도 3의 본 발명의 바람직한 일 실시예에 따른 전원 공급 구조를 나타낸 도면이다.
도시된 바와 같이, 본 발명에 따른 디스플레이 장치의 컬럼 드라이버의 전원 공급 구조는, 외부의 PCB(미도시) 또는 IC에 형성된 제1 레귤레이터(103) 및 제2 레귤레이터(104)로부터 제1 전압 레일(VDD) 제2 전압 레일(HVDD) 및 제3전압 레일(VSS)을 선택적으로 공급할 수 있다.
즉, 상기 제1 레귤레이터(103) 및 제2 레귤레이터(104)는 외부의 PCB 또는 IC에 서로 병렬로 연결되고, 하이 전원 전압, 중간 전원 전압 및 로우 전원 전압을 생성하여 상기 제1 내지 제3전압 레일에 선택적으로 공급한다.
따라서, 상기 상위 출력 버퍼(100) 및 하위 출력 버퍼(200)는 제1 전압 레일(VDD), 제2 전압 레일(HVDD) 및 제3전압 레일(VSS) 중 어느 하나로부터 입력 하이, 중간 또는 로우 전압을 공급받는다.
본 명세서에 기재된 본 발명의 실시예와 도면에 도시된 구성은 본 발명의 가장 바람직한 실시예에 관한 것이고, 발명의 기술적 사상을 모두 포괄하는 것은 아니므로, 출원시점에 있어서 이들을 대체할 수 있는 다양한 균등물과 변형예들이 있을 수 있음을 이해하여야 한다. 따라서 본 발명은 상술한 실시예에 한정되지 아니하며, 청구범위에서 청구하는 본 발명의 요지를 벗어남이 없이 당해 발명이 속하는 기술분야에서 통상의 지식을 가진 자라면 누구든지 다양한 변형실시가 가능한 것은 물론이고, 그와 같은 변경은 청구범위 기재의 권리범위 내에 있게 된다.
100 : 상위 출력 버퍼 200 : 하위 출력 버퍼
VDD : 제1 전압 레일 HVDD : 제2 전압 레일
VSS : 제3전압 레일 VIN01 : 제1 입력 신호
VIN02 : 제2 입력 신호 VIN03 : 제3 입력 신호
VIN04 : 제4 입력 신호 VOUT01 : 제1 출력 신호
VOUT02 : 제2 출력 신호 101, 201 : 포지티브/네거티브 디코더
SW10 : 제1 스위치 그룹 SW11,SW12,SW13,SW14 : 제11~14 스위치
SW20 : 제2 스위치 그룹 SW21,SW22,SW23,SW24 : 제21~24 스위치
SW30 : 제3 스위치 그룹 SW31,SW32,SW33,SW34 : 제31~34 스위치
SW40 : 제4 스위치
VDD : 제1 전압 레일 HVDD : 제2 전압 레일
VSS : 제3전압 레일 VIN01 : 제1 입력 신호
VIN02 : 제2 입력 신호 VIN03 : 제3 입력 신호
VIN04 : 제4 입력 신호 VOUT01 : 제1 출력 신호
VOUT02 : 제2 출력 신호 101, 201 : 포지티브/네거티브 디코더
SW10 : 제1 스위치 그룹 SW11,SW12,SW13,SW14 : 제11~14 스위치
SW20 : 제2 스위치 그룹 SW21,SW22,SW23,SW24 : 제21~24 스위치
SW30 : 제3 스위치 그룹 SW31,SW32,SW33,SW34 : 제31~34 스위치
SW40 : 제4 스위치
Claims (12)
- 제1 전압 레일과 제2 전압 레일 사이에서 구동되며, 제1 입력 신호와 제2 입력 신호에 응답하여 제1 출력 신호를 출력하는 상위 출력 버퍼;
상기 제2 전압 레일과 제3전압 레일 사이에서 구동되며, 제3 입력 신호와 제4 입력 신호에 응답하여 제2 출력 신호를 출력하는 하위 출력 버퍼;
상기 제1 내지 제4 입력 신호를 상기 상위 출력 버퍼 및 하위 출력 버퍼의 각각의 제1 또는 제2 입력단으로 선택적으로 공급하는 제1 스위치 그룹;
상기 제1 및 제2 출력 신호를 상기 상위 출력 버퍼 및 하위 출력 버퍼의 각각의 상기 제1 또는 제2 입력단으로 피드백시키는 제2 스위치 그룹; 및
상기 제1 또는 제2 출력 신호를 상기 제1 또는 제2 부하로 선택적으로 공급시키는 제3 스위치 그룹을 포함하고,
상기 제3 스위치 그룹은,
복수의 스위치를 포함하되 상기 복수의 스위치 중 적어도 하나는 싱글 트랜지스터(Single TR)이며, 상기 제1 전압 레일의 하이 전원 전압을 공급받는 것인, 디스플레이 장치의 컬럼 드라이버. - 제1 항에 있어서,
상기 상위 출력 버퍼는; 상기 제1 전압 레일로부터 하이 전원 전압에 연결되고, 상기 제2 전압 레일로부터 중간 전원 전압에 연결되며;
상기 하위 출력 버퍼는; 상기 제2 전압 레일로부터 중간 전원 전압에 연결되고, 상기 제3 전압 레일로부터 로우 전원 전압에 연결되는 것을 특징으로 하는 디스플레이 장치의 컬럼 드라이버. - 제2 항에 있어서,
상기 중간 전원 전압은;
상기 제1 전압 레일의 하이 전원 전압과 제3전압 레일의 로우 전원 전압의 중간 레벨의 전압인 것을 특징으로 하는 디스플레이 장치의 컬럼 드라이버. - 제1 항에 있어서,
상기 제1 스위치 그룹은;
상기 제1 입력 신호를 상기 상위 출력 버퍼의 제1 입력단으로 공급하는 제11 스위치;
상기 제2 입력 신호를 상기 상위 출력 버퍼의 제2 입력단으로 공급하는 제12 스위치;
상기 제3 입력 신호를 상기 하위 출력 버퍼의 제1 입력단으로 공급하는 제13 스위치; 및
상기 제4 입력 신호를 상기 하위 출력 버퍼의 제2 입력단으로 공급하는 제14 스위치를 포함하는 것을 특징으로 하는 디스플레이 장치의 컬럼 드라이버. - 제4 항에 있어서,
상기 제2 스위치 그룹은;
상기 제1 출력 신호를 상기 상위 출력 버퍼의 제1 입력단으로 피드백시키는 제21 스위치;
상기 제1 출력 신호를 상기 상위 출력 버퍼의 제2 입력단으로 피드백시키는 제22 스위치;
상기 제2 출력 신호를 상기 하위 출력 버퍼의 제1 입력단으로 피드백시키는 제23 스위치; 및
상기 제2 출력 신호를 상기 하위 출력 버퍼의 제2 입력단으로 피드백시키는 제24 스위치를 포함하는 것을 특징으로 하는 디스플레이 장치의 컬럼 드라이버. - 제1 전압 레일과 제2 전압 레일 사이에서 구동되며, 제1 입력 신호와 제2 입력 신호에 응답하여 제1 출력 신호를 출력하는 상위 출력 버퍼;
상기 제2 전압 레일과 제3전압 레일 사이에서 구동되며, 제3 입력 신호와 제4 입력 신호에 응답하여 제2 출력 신호를 출력하는 하위 출력 버퍼;
상기 제1 내지 제4 입력 신호를 상기 상위 출력 버퍼 및 하위 출력 버퍼의 각각의 제1 또는 제2 입력단으로 선택적으로 공급하는 제1 스위치 그룹; 및
상기 제1 및 제2 출력 신호를 상기 상위 출력 버퍼 및 하위 출력 버퍼의 각각의 상기 제1 또는 제2 입력단으로 피드백시키는 제2 스위치 그룹을 포함하고,
상기 제1 스위치 그룹은;
상기 제1 입력 신호를 상기 상위 출력 버퍼의 제1 입력단으로 공급하는 제11 스위치; 상기 제2 입력 신호를 상기 상위 출력 버퍼의 제2 입력단으로 공급하는 제12 스위치; 상기 제3 입력 신호를 상기 하위 출력 버퍼의 제1 입력단으로 공급하는 제13 스위치; 및 상기 제4 입력 신호를 상기 하위 출력 버퍼의 제2 입력단으로 공급하는 제14 스위치를 포함하고,
상기 제2 스위치 그룹은;
상기 제1 출력 신호를 상기 상위 출력 버퍼의 제1 입력단으로 피드백시키는 제21 스위치; 상기 제1 출력 신호를 상기 상위 출력 버퍼의 제2 입력단으로 피드백시키는 제22 스위치; 상기 제2 출력 신호를 상기 하위 출력 버퍼의 제1 입력단으로 피드백시키는 제23 스위치; 및 상기 제2 출력 신호를 상기 하위 출력 버퍼의 제2 입력단으로 피드백시키는 제24 스위치를 포함하되,
상기 제11 내지 제14 스위치에 상기 제1 전압 레일의 하이 전원 전압이 공급될 때,
상기 제21 내지 제24 스위치에 상기 제1 전압 레일의 하이 전원 전압이 공급되거나,
상기 제21 및 제22 스위치에는 상기 제1 전압 레일의 하이 전원 전압이 공급되고 상기 제23 및 제24 스위치에는 상기 제2 전압 레일의 중간 전원 전압이 공급되거나, 또는
상기 제21 내지 제24 스위치에 상기 제2 전압 레일의 중간 전원 전압이 공급되는 것을 특징으로 하는 디스플레이 장치의 컬럼 드라이버. - 제1 전압 레일과 제2 전압 레일 사이에서 구동되며, 제1 입력 신호와 제2 입력 신호에 응답하여 제1 출력 신호를 출력하는 상위 출력 버퍼;
상기 제2 전압 레일과 제3전압 레일 사이에서 구동되며, 제3 입력 신호와 제4 입력 신호에 응답하여 제2 출력 신호를 출력하는 하위 출력 버퍼;
상기 제1 내지 제4 입력 신호를 상기 상위 출력 버퍼 및 하위 출력 버퍼의 각각의 제1 또는 제2 입력단으로 선택적으로 공급하는 제1 스위치 그룹; 및
상기 제1 및 제2 출력 신호를 상기 상위 출력 버퍼 및 하위 출력 버퍼의 각각의 상기 제1 또는 제2 입력단으로 피드백시키는 제2 스위치 그룹을 포함하고,
상기 제1 스위치 그룹은;
상기 제1 입력 신호를 상기 상위 출력 버퍼의 제1 입력단으로 공급하는 제11 스위치; 상기 제2 입력 신호를 상기 상위 출력 버퍼의 제2 입력단으로 공급하는 제12 스위치; 상기 제3 입력 신호를 상기 하위 출력 버퍼의 제1 입력단으로 공급하는 제13 스위치; 및 상기 제4 입력 신호를 상기 하위 출력 버퍼의 제2 입력단으로 공급하는 제14 스위치를 포함하고,
상기 제2 스위치 그룹은;
상기 제1 출력 신호를 상기 상위 출력 버퍼의 제1 입력단으로 피드백시키는 제21 스위치; 상기 제1 출력 신호를 상기 상위 출력 버퍼의 제2 입력단으로 피드백시키는 제22 스위치; 상기 제2 출력 신호를 상기 하위 출력 버퍼의 제1 입력단으로 피드백시키는 제23 스위치; 및 상기 제2 출력 신호를 상기 하위 출력 버퍼의 제2 입력단으로 피드백시키는 제24 스위치를 포함하되,
상기 제11 및 제12 스위치에는 상기 제1 전압 레일의 하이 전원 전압이 공급되고 상기 제13 및 제14 스위치에는 상기 제2 전압 레일의 중간 전원 전압이 공급될 때,
상기 제21 내지 제24 스위치에 상기 제1 전압 레일의 하이 전원 전압이 공급되거나,
상기 제21 및 제22 스위치에는 상기 제1 전압 레일의 하이 전원 전압이 공급되고 상기 제23 및 제24 스위치에는 상기 제2 전압 레일의 중간 전원 전압이 공급되거나, 또는
상기 제21 내지 제24 스위치에 상기 제2 전압 레일의 중간 전원 전압이 공급되는 것을 특징으로 하는 디스플레이 장치의 컬럼 드라이버. - 제1 전압 레일과 제2 전압 레일 사이에서 구동되며, 제1 입력 신호와 제2 입력 신호에 응답하여 제1 출력 신호를 출력하는 상위 출력 버퍼;
상기 제2 전압 레일과 제3전압 레일 사이에서 구동되며, 제3 입력 신호와 제4 입력 신호에 응답하여 제2 출력 신호를 출력하는 하위 출력 버퍼;
상기 제1 내지 제4 입력 신호를 상기 상위 출력 버퍼 및 하위 출력 버퍼의 각각의 제1 또는 제2 입력단으로 선택적으로 공급하는 제1 스위치 그룹; 및
상기 제1 및 제2 출력 신호를 상기 상위 출력 버퍼 및 하위 출력 버퍼의 각각의 상기 제1 또는 제2 입력단으로 피드백시키는 제2 스위치 그룹을 포함하고,
상기 제1 스위치 그룹은;
상기 제1 입력 신호를 상기 상위 출력 버퍼의 제1 입력단으로 공급하는 제11 스위치; 상기 제2 입력 신호를 상기 상위 출력 버퍼의 제2 입력단으로 공급하는 제12 스위치; 상기 제3 입력 신호를 상기 하위 출력 버퍼의 제1 입력단으로 공급하는 제13 스위치; 및 상기 제4 입력 신호를 상기 하위 출력 버퍼의 제2 입력단으로 공급하는 제14 스위치를 포함하고,
상기 제2 스위치 그룹은;
상기 제1 출력 신호를 상기 상위 출력 버퍼의 제1 입력단으로 피드백시키는 제21 스위치; 상기 제1 출력 신호를 상기 상위 출력 버퍼의 제2 입력단으로 피드백시키는 제22 스위치; 상기 제2 출력 신호를 상기 하위 출력 버퍼의 제1 입력단으로 피드백시키는 제23 스위치; 및 상기 제2 출력 신호를 상기 하위 출력 버퍼의 제2 입력단으로 피드백시키는 제24 스위치를 포함하되,
상기 제11 내지 제14 스위치에 상기 제2 전압 레일의 중간 전원 전압이 공급될 때,
상기 제21 내지 제24 스위치에 상기 제1 전압 레일의 하이 전원 전압이 공급되거나,
상기 제21 및 제22 스위치에는 상기 제1 전압 레일의 하이 전원 전압이 공급되고 상기 제23 및 제24 스위치에는 상기 제2 전압 레일의 중간 전원 전압이 공급되거나, 또는
상기 제21 내지 제24 스위치에 상기 제2 전압 레일의 중간 전원 전압이 공급되는 것을 특징으로 하는 디스플레이 장치의 컬럼 드라이버. - 삭제
- 제1 항에 있어서,
상기 제3 스위치 그룹은
상기 제1 출력 신호를 제1 패널로 공급하는 제31 스위치;
상기 제1 출력 신호를 제2 패널로 공급하는 제33 스위치;
상기 제2 출력 신호를 상기 제1 패널로 공급하는 제32 스위치; 및
상기 제2 출력 신호를 상기 제2 패널로 공급하는 제34 스위치를 포함 하는 것을 특징으로 하는 디스플레이 장치의 컬럼 드라이버. - 제10 항에 있어서,
상기 제1 패널 및 제2 패널을 단락시키는 제40 스위치를 더 포함하는 것을 특징으로 하는 디스플레이 장치의 컬럼 드라이버. - 제1 항에 있어서,
외부의 PCB 또는 IC에 서로 병렬로 연결되고, 하이 전원 전압, 중간 전원 전압 및 로우 전원 전압을 생성하여 상기 제1 내지 제3전압 레일에 선택적으로 공급하는 제1 레귤레이터 및 제2 레귤레이터를 더 포함하는 것을 특징으로 하는 디스플레이 장치의 컬럼 드라이버.
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020130043767A KR102044557B1 (ko) | 2013-04-19 | 2013-04-19 | 디스플레이 장치의 컬럼 드라이버 |
US14/197,983 US9767749B2 (en) | 2013-04-19 | 2014-03-05 | Switched column driver of display device |
TW103112875A TWI648723B (zh) | 2013-04-19 | 2014-04-08 | 顯示器件的行驅動器 |
CN201410160557.1A CN104112435B (zh) | 2013-04-19 | 2014-04-21 | 显示器装置的列驱动器 |
US15/658,742 US9905185B2 (en) | 2013-04-19 | 2017-07-25 | Switched column driver of display device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020130043767A KR102044557B1 (ko) | 2013-04-19 | 2013-04-19 | 디스플레이 장치의 컬럼 드라이버 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20140125975A KR20140125975A (ko) | 2014-10-30 |
KR102044557B1 true KR102044557B1 (ko) | 2019-11-14 |
Family
ID=51709197
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020130043767A KR102044557B1 (ko) | 2013-04-19 | 2013-04-19 | 디스플레이 장치의 컬럼 드라이버 |
Country Status (4)
Country | Link |
---|---|
US (2) | US9767749B2 (ko) |
KR (1) | KR102044557B1 (ko) |
CN (1) | CN104112435B (ko) |
TW (1) | TWI648723B (ko) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102303949B1 (ko) | 2014-08-29 | 2021-09-17 | 주식회사 실리콘웍스 | 디스플레이 구동 장치의 출력 회로 및 스위칭 회로 |
KR102271167B1 (ko) * | 2014-09-23 | 2021-07-01 | 삼성디스플레이 주식회사 | 소스 드라이브 집적회로 및 그를 포함한 표시장치 |
TWI601120B (zh) * | 2015-04-28 | 2017-10-01 | 多富國際有限公司 | 緩衝器、資料驅動電路及顯示裝置 |
US11368152B2 (en) | 2020-04-08 | 2022-06-21 | Silicon Works Co., Ltd | Source signal output circuit and inverter thereof |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009516228A (ja) * | 2005-11-18 | 2009-04-16 | エヌエックスピー ビー ヴィ | 電力消費を低減した液晶ディスプレイ駆動装置 |
US20120062311A1 (en) * | 2010-09-09 | 2012-03-15 | Broadcom Corporation | System including adaptive power rails and related method |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4449189B2 (ja) | 2000-07-21 | 2010-04-14 | 株式会社日立製作所 | 画像表示装置およびその駆動方法 |
GB2440770A (en) * | 2006-08-11 | 2008-02-13 | Sharp Kk | Switched capacitor DAC |
US9000828B2 (en) * | 2007-11-02 | 2015-04-07 | Analog Devices, Inc. | Multiplexing circuit |
US8154503B2 (en) * | 2009-09-01 | 2012-04-10 | Au Optronics Corporation | Method and apparatus for driving a liquid crystal display device |
KR101579839B1 (ko) | 2009-12-23 | 2015-12-23 | 삼성전자주식회사 | 높은 슬루 레이트를 가지는 출력버퍼, 출력버퍼 제어방법 및 이를 구비하는 디스플레이 구동장치 |
US8970639B2 (en) * | 2010-04-23 | 2015-03-03 | Taiwan Semiconductor Manufacturing Co., Ltd. | Two-stage DAC architecture for LCD source driver utilizing one-bit serial charge redistribution DAC |
KR101206268B1 (ko) * | 2010-10-01 | 2012-11-29 | 주식회사 실리콘웍스 | 슬루 레이트가 개선된 소스 드라이버 집적회로 |
KR101864834B1 (ko) * | 2011-09-21 | 2018-06-07 | 삼성전자주식회사 | 표시 장치 및 그것의 오프셋 제거 방법 |
KR20130044643A (ko) * | 2011-10-24 | 2013-05-03 | 삼성전자주식회사 | 구동 장치 및 이를 구비한 디스플레이 구동 시스템 |
-
2013
- 2013-04-19 KR KR1020130043767A patent/KR102044557B1/ko active IP Right Grant
-
2014
- 2014-03-05 US US14/197,983 patent/US9767749B2/en active Active
- 2014-04-08 TW TW103112875A patent/TWI648723B/zh active
- 2014-04-21 CN CN201410160557.1A patent/CN104112435B/zh active Active
-
2017
- 2017-07-25 US US15/658,742 patent/US9905185B2/en active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009516228A (ja) * | 2005-11-18 | 2009-04-16 | エヌエックスピー ビー ヴィ | 電力消費を低減した液晶ディスプレイ駆動装置 |
US20120062311A1 (en) * | 2010-09-09 | 2012-03-15 | Broadcom Corporation | System including adaptive power rails and related method |
Also Published As
Publication number | Publication date |
---|---|
CN104112435B (zh) | 2018-07-13 |
KR20140125975A (ko) | 2014-10-30 |
CN104112435A (zh) | 2014-10-22 |
US20170323614A1 (en) | 2017-11-09 |
US9905185B2 (en) | 2018-02-27 |
TWI648723B (zh) | 2019-01-21 |
US20140313114A1 (en) | 2014-10-23 |
TW201505019A (zh) | 2015-02-01 |
US9767749B2 (en) | 2017-09-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9673806B2 (en) | Gate driver and display device including the same | |
CN101174397B (zh) | 数据驱动器及显示装置 | |
JP4758332B2 (ja) | 液晶表示装置 | |
US8791883B2 (en) | Organic EL display device and control method thereof | |
US8995606B2 (en) | Scanning signal line drive circuit and display device provided with same | |
US9230496B2 (en) | Display device and method of driving the same | |
US20100013869A1 (en) | Display Device | |
US10930209B2 (en) | Stretchable display device, panel driving circuit and the method of driving the same | |
US20060289893A1 (en) | Display device and driving apparatus having reduced pixel electrode discharge time upon power cut-off | |
US20170032758A1 (en) | Gamma reference voltage generator and display device having the same | |
KR102044557B1 (ko) | 디스플레이 장치의 컬럼 드라이버 | |
US11138947B2 (en) | Scanning signal line drive circuit and display device provided with same | |
CN108630158A (zh) | 驱动电路和电子设备 | |
US9934743B2 (en) | Drive device, drive method, display device and display method | |
US20040056832A1 (en) | Driving circuit and voltage generating circuit and display using the same | |
KR101772725B1 (ko) | 하프-스윙 레일-투-레일 구조의 출력 버퍼 장치 | |
US20140340381A1 (en) | Display apparatus | |
KR20100074858A (ko) | 액정표시장치 | |
KR20170077681A (ko) | 정전기 방전회로 및 이를 포함하는 표시장치 | |
US9165523B2 (en) | Driver circuit for image lines of a display device with arrangement to improve multi-level grayscale display | |
US20150277170A1 (en) | Liquid crystal display device | |
KR20060072316A (ko) | 액정표시장치 | |
KR101752779B1 (ko) | 유기발광다이오드 표시장치 및 그 구동방법 | |
KR101903773B1 (ko) | 게이트구동회로와 이를 이용한 표시장치 | |
US20230024395A1 (en) | Display device and method for driving same |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E90F | Notification of reason for final refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant |