KR102023944B1 - Organic luminescence emitted diode device and method for fabricating the same - Google Patents

Organic luminescence emitted diode device and method for fabricating the same Download PDF

Info

Publication number
KR102023944B1
KR102023944B1 KR1020120157362A KR20120157362A KR102023944B1 KR 102023944 B1 KR102023944 B1 KR 102023944B1 KR 1020120157362 A KR1020120157362 A KR 1020120157362A KR 20120157362 A KR20120157362 A KR 20120157362A KR 102023944 B1 KR102023944 B1 KR 102023944B1
Authority
KR
South Korea
Prior art keywords
electrode
substrate
layer
forming
organic
Prior art date
Application number
KR1020120157362A
Other languages
Korean (ko)
Other versions
KR20140086637A (en
Inventor
김미소
김성훈
권준영
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020120157362A priority Critical patent/KR102023944B1/en
Publication of KR20140086637A publication Critical patent/KR20140086637A/en
Application granted granted Critical
Publication of KR102023944B1 publication Critical patent/KR102023944B1/en

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/84Passivation; Containers; Encapsulations
    • H10K50/844Encapsulations
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B33/00Electroluminescent light sources
    • H05B33/02Details
    • H05B33/04Sealing arrangements, e.g. against humidity

Abstract

본 발명은 유기전계 발광소자 및 그 제조방법에 관한 것으로, 개시된 발명은 다수의 화소영역을 포함하는 표시영역과 이의 외측으로 비표시영역이 정의된 기판을 제공하는 단계; 상기 기판상의 상기 각 화소영역에 스위칭 박막트랜지스터와 구동 박막트랜지스터를 형성하는 단계; 상기 스위칭 박막트랜지스터와 구동 박막트랜지스터를 포함한 기판상에 평탄화막을 형성하는 단계; 상기 평탄화막 상에 상기 구동 박막트랜지스터의 드레인 전극과 연결되는 제1 전극을 형성하는 단계; 상기 제1 전극을 포함한 기판의 각 화소영역 주위 및 비표시영역에 뱅크를 형성하는 단계; 상기 화소영역의 제1 전극 상에 유기 발광층을 형성하는 단계; 상기 유기 발광층을 포함한 상기 기판 전면에 제2 전극을 형성하는 단계; 상기 제2 전극을 포함한 기판 전면에 제1 패시베이션막을 형성하는 단계; 상기 제1 패시베이션막 상에 유기막을 형성하는 단계; 상기 유기막을 적어도 두 번에 걸쳐 경화 처리하는 단계; 상기 유기막 및 제1 패시베이션막 상에 제2 패시베이션막을 형성하는 단계; 상기 기판과 마주하며 위치한 보호필름을 형성하는 단계; 및 상기 기판과 보호필름 사이에 상기 기판과 보호필름을 접착하여 패널 상태를 이루도록 하는 점착제를 형성하는 단계;를 포함하여 구성된다.The present invention relates to an organic light emitting display device and a method of manufacturing the same. The disclosed invention provides a display area including a plurality of pixel areas and a substrate having a non-display area defined outside thereof; Forming a switching thin film transistor and a driving thin film transistor in each pixel area on the substrate; Forming a planarization layer on the substrate including the switching thin film transistor and the driving thin film transistor; Forming a first electrode connected to the drain electrode of the driving thin film transistor on the planarization layer; Forming a bank around each pixel region of the substrate including the first electrode and in a non-display region; Forming an organic emission layer on the first electrode of the pixel region; Forming a second electrode on an entire surface of the substrate including the organic light emitting layer; Forming a first passivation film on an entire surface of the substrate including the second electrode; Forming an organic film on the first passivation film; Curing the organic film at least twice; Forming a second passivation film on the organic film and the first passivation film; Forming a protective film facing the substrate; And forming an adhesive to adhere the substrate and the protective film between the substrate and the protective film to form a panel state.

Description

유기전계 발광소자 및 그 제조방법{ORGANIC LUMINESCENCE EMITTED DIODE DEVICE AND METHOD FOR FABRICATING THE SAME}Organic electroluminescent device and its manufacturing method {ORGANIC LUMINESCENCE EMITTED DIODE DEVICE AND METHOD FOR FABRICATING THE SAME}

본 발명은 유기전계 발광소자(Organic Luminescence Emitted Diode Device, 이하 "OLED"라 칭함)에 관한 것으로서, 보다 구체적으로는 이중 경화처리 방법을 적용함으로써 신뢰성 환경에서 발생하는 투습 불량을 개선할 수 있는 유기전계 발광소자 및 그 제조방법에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an organic luminescence emitting diode device (hereinafter referred to as "OLED"), and more particularly, to an organic electric field that can improve moisture permeability caused in a reliable environment by applying a dual curing treatment method. A light emitting device and a method of manufacturing the same.

평판 디스플레이(FPD: Flat Panel Display) 중 하나인 유기전계 발광소자는 높은 휘도와 낮은 동작 전압 특성을 갖는다. 또한, 스스로 빛을 내는 자체 발광형이기 때문에 명암 대비(contrast ratio)가 크고, 초박형 디스플레이의 구현이 가능하며, 응답시간이 수 마이크로초(μs) 정도로 동화상 구형이 쉽고, 시야각의 제한이 없으며, 저온에서도 안정적이고, 직류 5 내지 15 V의 낮은 전압으로 구동하므로 구동회로의 제작 및 설계가 용이하다.One of the flat panel displays (FPD), an organic light emitting display device has high luminance and low operating voltage characteristics. In addition, the self-luminous self-illuminating type provides high contrast ratio, enables ultra-thin display, easy response sphere with a response time of several microseconds (μs), no restriction on viewing angle, and low temperature. It is stable even in the case of driving at low voltage of DC 5-15V, so that the fabrication and design of the driving circuit is easy.

또한, 상기 유기전계 발광소자의 제조공정은 증착(Deposition) 및 인캡슐레이션(encapsulation) 장비가 전부라고 할 수 있기 때문에 제조 공정이 매우 단순하다.In addition, the manufacturing process of the organic electroluminescent device is very simple because the deposition (deposition) and encapsulation (encapsulation) equipment is all.

이러한 특성을 갖는 유기전계 발광소자는 크게 패시브 매트릭스 타입과 매트릭스 타입으로 나뉘어지는데, 패시브 매트릭스 방식에서는 주사선(scan line)과 신호선(signal line)이 교차하면서 매트릭스 형태로 소자를 구성하며, 각각의 픽셀을 구동하기 위하여 주사선을 시간에 따라 순차적으로 구동하므로, 요구되는 평균 휘도를 나타내기 위해서는 평균 휘도에 라인수를 곱한 것 만큼의 순간 휘도를 내야만 한다.The organic light emitting diode having such characteristics is largely divided into a passive matrix type and a matrix type. In the passive matrix method, a scan line and a signal line cross each other to form a device in a matrix form, and each pixel In order to drive, the scanning lines are sequentially driven over time, and in order to represent the required average luminance, the instantaneous luminance must be equal to the average luminance multiplied by the number of lines.

그러나, 액티브 매트릭스 방식에서는, 화소영역을 온(on)/오프(off)하는 스위칭 소자인 박막트랜지스터(Thin Film Transistor; TFT)가 각 화소영역별로 위치하고, 이러한 스위칭 박막트랜지스터와 연결되며 구동 박막트랜지스터가 전원배선 및 유기전계 발광 다이오드와 연결되며, 각 화소영역별로 형성되고 있다.However, in the active matrix method, a thin film transistor (TFT), which is a switching element for turning on / off a pixel area, is positioned for each pixel area, and is connected to the switching thin film transistor and the driving thin film transistor is connected to the driving thin film transistor. It is connected to a power supply wiring and an organic light emitting diode and is formed for each pixel region.

이때, 상기 구동 박막트랜지스터와 연결된 제1 전극은 화소영역 단위로 온(on)/오프(off)되고, 상기 제1 전극과 대향하는 제2 전극은 공통전극의 역할을 함으로써 이들 두 전극 사이에 개재된 유기 발광층과 더불어 상기 유기전계 발광 다이오드를 이룬다.In this case, a first electrode connected to the driving thin film transistor is turned on / off in a pixel area unit, and a second electrode facing the first electrode serves as a common electrode to be interposed between these two electrodes. Together with the organic light emitting layer, the organic light emitting diode is formed.

이러한 특징을 갖는 액티브 매트릭스 방식에서는 화소영역에 인가되는 전압이 스토리지 커패시터(Cst)에 충전되어 있어, 그 다음 프레임(frame) 신호가 인가될 때까지 전원을 인가해 주도록 함으로써, 주사선 수에 관계없이 한 화면동안 계속해서 구동한다.In the active matrix method having this characteristic, the voltage applied to the pixel region is charged in the storage capacitor Cst, and the power is applied until the next frame signal is applied. Run continuously during the screen.

따라서, 낮은 전류를 인가하더라도 동일한 휘도를 나타내므로 저소비전력, 고정세, 대형화가 가능한 장점을 가지므로 최근에는 액티브 매트릭스 타입의 유기전계 발광소자가 주로 이용되고 있다.Therefore, since low luminance, high definition, and large size can be obtained even when a low current is applied, an active matrix type organic light emitting diode is mainly used in recent years.

이러한 액티브 매트릭스형 유기전계 발광소자의 기본적인 구조 및 동작 특성에 대해 도면을 참조하여 설명하면 다음과 같다.The basic structure and operation characteristics of the active matrix organic light emitting diode will be described with reference to the accompanying drawings.

도 1은 일반적인 액티브 매트릭스형 유기전계 발광소자의 하나의 화소영역에 대한 구성 회로도이다.1 is a configuration circuit diagram of one pixel area of a general active matrix organic light emitting diode.

도 1을 참조하면, 일반적인 액티브 매트릭스형 유기전계 발광소자의 하나의 화소영역은 스위칭 박막트랜지스터(STr)와 구동 박막트랜지스터(DTr), 스토리지 커패시터(Cst), 그리고 유기전계 발광 다이오드(E)로 이루어진다.Referring to FIG. 1, one pixel area of a general active matrix organic light emitting diode includes a switching thin film transistor STr, a driving thin film transistor DTr, a storage capacitor Cst, and an organic light emitting diode E. .

제1 방향으로 게이트 배선(GL)이 형성되어 있고, 이 제1 방향과 교차되는 제2 방향으로 배치되어 상기 게이트 배선(GL)과 더불어 화소영역(P)을 정의하며 데이터 배선(DL)이 형성되어 있으며, 상기 데이터 배선(DL)과 이격하며 전원 전압을 인가하기 위한 전원배선(PL)이 형성되어 있다.A gate line GL is formed in a first direction, and is disposed in a second direction crossing the first direction to define a pixel region P together with the gate line GL, and a data line DL is formed. The power line PL is spaced apart from the data line DL to apply a power voltage.

또한, 상기 데이터 배선(DL)과 게이트 배선(GL)이 교차하는 부분에는 스위칭 박막트랜지스터(STr)가 형성되어 있으며, 상기 각 화소영역(P) 내부에는 상기 스위칭 박막트랜지스터(STr)와 전기적으로 연결된 구동 박막트랜지스터(DTr)가 형성되어 있다.In addition, a switching thin film transistor STr is formed at a portion where the data line DL and the gate wiring GL cross each other, and are electrically connected to the switching thin film transistor STr inside each pixel region P. FIG. The driving thin film transistor DTr is formed.

이때, 상기 구동 박막트랜지스터(DTr)는 유기전계 발광 다이오드(E)와 전기적으로 연결되어 있다. 즉, 상기 유기전계발광 다이오드(E)의 일측 단자인 제1 전극은 상기 구동 박막트랜지스터(DTr)의 드레인 전극과 연결되고, 타측 단자인 제2 전극은 전원배선(PL)과 연결되어 있다. 이때, 상기 전원배선(PL)은 전원 전압을 상기 유기전계 발광 다이오드(E)로 전달하게 된다. 또한, 상기 구동 박막트랜지스터 (DTr)의 게이트전극과 소스 전극사이에는 스토리지 커패시터(Cst)가 형성되어 있다.In this case, the driving thin film transistor DTr is electrically connected to the organic light emitting diode E. That is, the first electrode, which is one terminal of the organic light emitting diode E, is connected to the drain electrode of the driving thin film transistor DTr, and the second electrode, which is the other terminal, is connected to the power line PL. In this case, the power line PL transfers a power supply voltage to the organic light emitting diode E. In addition, a storage capacitor Cst is formed between the gate electrode and the source electrode of the driving thin film transistor DTr.

따라서, 상기 게이트 배선(GL)을 통해 신호가 인가되면 스위칭 박막트랜지스터(STr)가 온(on)되고, 상기 데이터 배선(DL)의 신호가 구동 박막트랜지스터(DTr)의 게이트 전극에 전달되어 상기 구동 박막트랜지스터(DTr)가 온(on)되므로 유기전계발광 다이오드(E)를 통해 빛이 출력된다. 이때, 상기 구동 박막트랜지스터(DTr)가 온(on) 상태가 되면, 전원배선(PL)으로부터 유기전계발광 다이오드(E)에 흐르는 전류의 레벨이 정해지며 이로 인해 상기 유기전계발광 다이오드(E)는 그레이 스캐일(gray scale)을 구현할 수 있게 된다.Therefore, when a signal is applied through the gate line GL, the switching thin film transistor STr is turned on, and the signal of the data line DL is transferred to the gate electrode of the driving thin film transistor DTr to drive the driving signal. Since the thin film transistor DTr is turned on, light is output through the organic light emitting diode E. At this time, when the driving thin film transistor DTr is in an on state, the level of the current flowing from the power supply line PL to the organic light emitting diode E is determined, and thus the organic light emitting diode E is It is possible to implement gray scale.

또한, 상기 스토리지 커패시터(Cst)는 스위칭 박막트랜지스터(STr)가 오프(off) 되었을 때, 상기 구동 박막트랜지스터(DTr)의 게이트 전압을 일정하게 유지시키는 역할을 함으로써 상기 스위칭 박막트랜지스터(STr)가 오프(off) 상태가 되더라도 다음 프레임(frame)까지 상기 유기전계 발광 다이오드(E)에 흐르는 전류의 레벨을 일정하게 유지할 수 있게 된다.In addition, the storage capacitor Cst serves to maintain a constant gate voltage of the driving thin film transistor DTr when the switching thin film transistor STr is turned off, thereby turning off the switching thin film transistor STr. Even in the off state, the level of the current flowing through the organic light emitting diode E can be kept constant until the next frame.

한편, 도 2는 종래기술에 따른 유기전계 발광소자를 개략적으로 도시한 단면도이다. On the other hand, Figure 2 is a schematic cross-sectional view showing an organic light emitting device according to the prior art.

도 2를 참조하면, 종래기술에 따른 유기전계 발광소자는 기판(11)에 표시영역(AA)이 정의되어 있으며, 상기 표시영역(AA) 외측으로 비표시영역(NA)이 정의되어 있으며, 상기 표시영역(AA)에는 게이트 배선(미도시)과 데이터 배선(미도시)에 의해 포획되는 영역으로 정의되는 다수의 화소영역(P)이 구비되어 있으며, 상기 데이터 배선(미도시)과 나란하게 전원배선(미도시)이 구비되어 있다.2, in the organic light emitting diode according to the related art, the display area AA is defined on the substrate 11, the non-display area NA is defined outside the display area AA. The display area AA includes a plurality of pixel areas P, which are defined as areas captured by a gate wire (not shown) and a data wire (not shown), and are arranged in parallel with the data wires (not shown). Wiring (not shown) is provided.

여기서, 상기 다수의 각 화소영역(P)에는 스위칭 박막트랜지스터(미도시) 및 구동 박막트랜지스터(DTr)가 형성되어 있다.In each of the plurality of pixel areas P, a switching thin film transistor (not shown) and a driving thin film transistor DTr are formed.

종래기술에 따른 유기전계 발광소자(10)는 구동 박막트랜지스터(DTr)와 유기전계 발광소자(E)가 형성된 기판(11)이 보호필름(미도시)에 의해 인캡슐레이션 (encapsulation)되어 있다.In the organic light emitting diode 10 according to the related art, the substrate 11 on which the driving thin film transistor DTr and the organic light emitting diode E is formed is encapsulated by a protective film (not shown).

종래기술에 따른 유기전계 발광소자(10)를 구체적으로 설명하면, 도 2에 도시된 바와 같이, 기판(11)에는 표시영역(AA)이 정의되어 있으며, 상기 표시영역 (AA) 외측으로 비표시영역(NA)이 정의되어 있으며, 상기 표시영역(AA)에는 게이트 배선(미도시)과 데이터 배선(미도시)에 의해 포획되는 영역으로 정의되는 다수의 화소영역(P)이 구비되어 있으며, 상기 데이터 배선(미도시)과 나란하게 전원배선(미도시)이 구비되어 있다.Referring to the organic light emitting device 10 according to the related art in detail, as shown in FIG. 2, the display area AA is defined in the substrate 11, and the display area AA is not displayed outside the display area AA. An area NA is defined, and the display area AA includes a plurality of pixel areas P defined as areas captured by a gate line (not shown) and a data line (not shown). The power supply wiring (not shown) is provided in parallel with the data wiring (not shown).

여기서, 상기 비표시영역(NA)의 기판(11)에는 다수의 구동회로배선(GIP) 및 접지배선(GND) 등이 형성되어 있다. Here, a plurality of driving circuit lines GIP, ground lines GND, and the like are formed on the substrate 11 of the non-display area NA.

상기 구동 박막트랜지스터(DTr)는, 도면에는 도시하지 않았지만, 반도체층과 게이트 절연막 및, 상기 반도체층 상의 게이트 절연막 상에 형성된 게이트 전극과, 이 게이트 전극을 포함한 게이트 절연막 상에 형성되는 층간절연막 상에 형성되고, 서로 이격하며 형성된 소스전극 및 드레인 전극으로 이루어진다.Although not shown in the drawing, the driving thin film transistor DTr is formed on a semiconductor layer, a gate insulating film, a gate electrode formed on the gate insulating film on the semiconductor layer, and an interlayer insulating film formed on the gate insulating film including the gate electrode. And a source electrode and a drain electrode formed to be spaced apart from each other.

한편, 상기 구동 박막트랜지스터(DTr) 및 스위칭 박막트랜지스터(미도시) 위로는 상기 구동 박막트랜지스터(DTr)의 드레인 전극을 노출시키는 드레인 콘택홀(미도시)을 갖는 층간절연막(13) 및 유기 평탄화 막(15)이 적층되어 있다.Meanwhile, an interlayer insulating layer 13 and an organic planarization layer having a drain contact hole (not shown) that expose a drain electrode of the driving thin film transistor DTr and the switching thin film transistor DTr. (15) is laminated.

또한, 상기 유기 평탄화 막(15) 위로는 상기 구동 박막트랜지스터(DTr)의 드레인 전극(미도시)과 상기 드레인 콘택홀(미도시)을 통해 접촉되며, 각 화소영역 (P) 별로 분리된 형태를 가지는 애노드(anode)인 제1 전극(19)이 형성되어 있다.In addition, the organic planarization layer 15 is contacted through a drain electrode (not shown) and the drain contact hole (not shown) of the driving thin film transistor DTr, and separated in each pixel area P. The first electrode 19 which is an anode is formed.

그리고, 상기 제1 전극(19) 위로 각 화소영역(P)을 분리 형성하는 뱅크(21)가 형성되어 있다. 이때, 상기 뱅크(21)는 인접하는 화소영역(P)들 사이에 배치되어 있다. 또한, 상기 뱅크(21)는 인접하는 화소영역(P)들 사이뿐만 아니라, 그 일부(21)는 패널 외곽부, 즉 비표시영역(NA)에도 형성되어 있다.A bank 21 is formed on the first electrode 19 to separate the pixel regions P. In this case, the bank 21 is disposed between adjacent pixel regions P. In addition, the bank 21 is formed not only between adjacent pixel regions P, but a part 21 of the bank 21 is also formed in the outer portion of the panel, that is, the non-display region NA.

상기 뱅크(21)로 둘러싸인 각 화소영역(P) 내의 상기 제1 전극(19) 위로는 각각 적, 녹 및 청색을 발광하는 유기발광 패턴(미도시)으로 구성된 유기 발광층 (23)이 형성되어 있다. On the first electrode 19 in each pixel region P surrounded by the bank 21, an organic emission layer 23 formed of an organic emission pattern (not shown) that emits red, green, and blue colors is formed. .

또한, 상기 유기 발광층(23)과 상기 뱅크(21)의 상부에는 상기 표시영역 (AA) 및 비표시영역(NA) 전면에 캐소드(cathode)인 제2 전극(25)이 형성되어 있다. 이때, 상기 제1 전극(19)과 제2 전극(25) 및 이들 두 전극(19, 25) 사이에 개재된 유기 발광층(23)은 유기전계 발광 다이오드(E)를 이룬다.In addition, a second electrode 25, which is a cathode, is formed on the entire surface of the display area AA and the non-display area NA on the organic emission layer 23 and the bank 21. In this case, the organic light emitting layer 23 interposed between the first electrode 19 and the second electrode 25 and the two electrodes 19 and 25 forms an organic light emitting diode (E).

이렇게 종래기술에 따른 유기전계 발광 다이오드 소자의 제작 이후에 투습 방지용 제1 패시베이션막, 폴리머막 및 제2 패시베이션막의 제조 공정에 대해 도 3을 참조하여 설명하면 다음과 같다.The manufacturing process of the first passivation film, the polymer film, and the second passivation film for preventing moisture permeation after fabricating the organic light emitting diode device according to the prior art will be described with reference to FIG. 3.

도 3은 종래기술에 따른 유기전계 발광 다이오드 소자의 제작 이후에 투습 방지용 제1 패시베이션막, 폴리머막 및 제2 패시베이션막의 제조 공정 흐름도이다.3 is a flowchart illustrating a manufacturing process of a moisture permeation prevention first passivation film, a polymer film, and a second passivation film after fabrication of the organic light emitting diode device according to the related art.

도 3을 참조하면, 제1 단계(51)에서 종래기술에 따른 유기전계 발광 다이오드 소자를 제작한 이후에, 제2 단계(52)로서 상기 유기전계 발광 다이오드 소자(E)를 포함한 기판 전면에 제1 패시베이션막(27)을 증착한다. 이때, 상기 제1 패시베이션막(27)은 투습을 방지하기 위한 절연막으로서 실리콘 질화막(SiNx)으로 형성된다.Referring to FIG. 3, after fabricating the organic light emitting diode device according to the related art in the first step 51, the substrate is formed on the entire surface of the substrate including the organic light emitting diode device E as the second step 52. 1 passivation film 27 is deposited. In this case, the first passivation film 27 is formed of a silicon nitride film (SiNx) as an insulating film for preventing moisture permeation.

그 다음, 제3 단계(53)로서, 상기 제1 패시베이션막(27) 상에 이물에 대한 단차 보상을 위해 고분자 유기 물질로 이루어진 폴리머막(polymer; 29)을 도포한다. 이때, 상기 폴리머막(29)은 스크린 프린팅 방법으로 도포한다.Next, in a third step 53, a polymer film 29 made of a polymer organic material is coated on the first passivation film 27 to compensate for the step difference of the foreign matter. At this time, the polymer film 29 is applied by a screen printing method.

이어서, 제4 단계(54)로서, 상기 폴리머막(29) 상에 수분(H2O)이 침투되는 것을 차단하기 위해 제2 패시베이션막(31)이 추가로 형성한다.Subsequently, as a fourth step 54, a second passivation film 31 is further formed to block the penetration of moisture (H 2 O) on the polymer film 29.

그 다음, 제5 단계(55)로서, 상기 제2 패시베이션막(31)을 포함한 기판 전면에는 상기 유기발광 다이오드(E)의 인캡슐레이션 및 상부 투습을 방지하기 위한 보호 필름(barrier film)(35)이 대향하여 위치하게 되는데, 상기 기판(11)과 보호 필름(35) 사이에는 점착제(Press Senstive Adhesive; 이하 PSA라 침함) (33)가 공기층 없이 상기 기판(11) 및 보호필름(35)과 완전 밀착되어 개재되어 있다. 이때, 상기 제2 패시베이션막(31), 점착제(33) 및 보호필름(35)은 페이스 씰(face seal) 구조를 이룬다. Next, as a fifth step 55, a barrier film 35 for preventing encapsulation and upper moisture permeation of the organic light emitting diode E on the entire surface of the substrate including the second passivation layer 31. The pressure sensitive adhesive (hereinafter referred to as PSA) 33 is formed between the substrate 11 and the protective film 35 without an air layer. Intersect completely. In this case, the second passivation film 31, the adhesive 33, and the protective film 35 form a face seal structure.

이렇게 점착제(35)에 의해 상기 기판(11)과 보호필름(barrier film; 33)이 고정되어 패널 상태를 이룸으로써 종래기술에 따른 유기전계 발광소자가 구성된다. Thus, the substrate 11 and the protective film 33 are fixed by the adhesive 35 to form a panel, thereby forming an organic light emitting diode according to the related art.

그러나, 종래기술에 따른 유기전계 발광소자에 따르면, 페이스 씰(face seal) 구조에서 멀티-패시베이션(Multi-Passivation)은 외부로부터의 수분 차단을 위해 제1 패시베이션막/폴리머막/제2 패시베이션막의 적층 구조로 구성하는데, 이중 이물에 의한 단차를 보상해 주는 기능을 하는 폴리머막은 프린팅 방법으로 도포한 후 진공 또는 상압에서 열 경화하는 방식을 사용하는데, 이때 폴리머막의 두께 또는 열 경화 챔버 내에 온도를 균일하게 맞춰 주지 못하게 되면 폴리머막의 경화 수준이 차이가 나게 되고, 경화되지 않은 부분이 남을 수도 있다. 특히, 기존에는 챔버의 히터(heater)의 균일도와 재료의 경화 온도 마진을 확보하여야 한다. 즉, 챔버 내 온도 불균일 문제로 기판 내 위치별로 셀에 가해지는 온도가 각각 다르게 된다. 특히 외곽 셀의 경우 타겟 온도에 비해 낮은 온도가 가해지기 때문에 경화되지 않는 문제가 발생하게 된다. However, according to the organic light emitting device according to the related art, in the face seal structure, multi-passivation is performed by stacking the first passivation film / polymer film / second passivation film to block moisture from the outside. The polymer film, which has a function of compensating for the step difference caused by the foreign material, is applied by printing method and then thermally cured in vacuum or normal pressure, in which the temperature of the polymer film or the temperature in the thermal curing chamber is uniform. Failure to match will result in different levels of cure of the polymer film and may leave uncured portions. In particular, it is necessary to ensure the uniformity of the heater (heater) of the chamber and the curing temperature margin of the material. That is, due to the temperature nonuniformity in the chamber, the temperature applied to the cell is different for each position in the substrate. In particular, in the case of the outer cell, since a lower temperature is applied to the target temperature, a problem of hardening occurs.

이렇게 경화되지 않은 폴리머막 부분은 크랙이 발생할 가능성이 높아지고, 2차 CVD 증착 공정, 예를 들어 제2 패시베이션막 증착 공정시에 플라즈마 데미지 (plasma damage)로 폴리머 표면이 주름지게 되는 헤이즈 (Hase) 현상이 나타난다.This uncured polymer film portion is more likely to cause cracks, and a haze phenomenon in which the polymer surface is wrinkled due to plasma damage during a second CVD deposition process, for example, a second passivation film deposition process. Appears.

도 4는 종래기술에 따른 유기전계 발광소자의 패시베이션막 부위에서 크랙이 발생하는 것을 나타내는 현미경 사진이다.Figure 4 is a micrograph showing that cracks occur in the passivation film portion of the organic light emitting device according to the prior art.

도 4를 참조하면, 현재 페이스 씰(face seal)의 신뢰성 측면에서 투습의 원인이 되는 인자 중 하나는 멀티 패시베이션막 크랙(Multi passivation crack)인데, 헤이즈 불량부는 이러한 멀티 패시베이션막 크랙이 발생할 가능성이 높고 패널의 광학적 특성의 균일도도 떨어진다.Referring to FIG. 4, one of the factors causing moisture permeation in terms of reliability of the current face seal is a multi passivation crack, and the haze defect is likely to cause such a multi passivation film crack. The uniformity of the optical properties of the panel is also poor.

이에 본 발명은 종래기술의 문제점들을 해결하기 위한 것으로서, 본 발명의 목적은 단일 유기막에 2번의 경화처리 방법을 적용함으로써 신뢰성 환경에서 발생하는 투습 불량을 개선할 수 있는 유기전계 발광소자 및 그 제조방법을 제공함에 있다. Accordingly, the present invention is to solve the problems of the prior art, an object of the present invention by applying two curing treatment methods to a single organic film, an organic light emitting device that can improve the poor moisture permeation generated in a reliable environment and its manufacture In providing a method.

상기 목적을 달성하기 위한 본 발명에 따른 유기전계 발광소자는, 다수의 화소영역을 포함하는 표시영역과 이의 외측으로 비표시영역이 정의된 기판; 상기 기판상의 상기 각 화소영역에 형성된 스위칭 박막트랜지스터와 구동 박막트랜지스터; 상기 스위칭 박막트랜지스터와 구동 박막트랜지스터를 포함한 기판상에 형성된 평탄화 막; 상기 평탄화 막 상에 형성되고, 상기 구동 박막트랜지스터의 드레인 전극과 연결된 제1 전극; 상기 제1 전극을 포함한 기판의 각 화소영역 주위 및 비표시영역에 형성된 뱅크; 상기 제1 전극 위로 각 화소영역 별로 분리 형성된 유기 발광층; 상기 유기 발광층을 포함한 상기 기판 전면에 형성된 제2 전극; 상기 제2 전극을 포함한 기판 전면에 형성된 제1 패시베이션막; 상기 제1 패시베이션막 상에 형성되고, 2번 경화처리된 유기막; 상기 2번 경화처리된 유기막 및 제1 패시베이션막 상에 형성된 제2 패시베이션막; 상기 기판과 마주하며 위치한 보호필름; 상기 기판과 보호필름 사이에 개재되어 상기 기판과 보호필름을 접착하여 패널 상태를 이루도록 하는 점착제;를 포함하여 구성되는 것을 특징으로 한다.According to an aspect of the present invention, there is provided an organic light emitting display device including: a display area including a plurality of pixel areas and a non-display area defined outside thereof; A switching thin film transistor and a driving thin film transistor formed in each pixel area on the substrate; A planarization film formed on a substrate including the switching thin film transistor and a driving thin film transistor; A first electrode formed on the planarization layer and connected to the drain electrode of the driving thin film transistor; Banks formed around and in a non-display area of each pixel area of the substrate including the first electrode; An organic emission layer formed on each of the pixel areas above the first electrode; A second electrode formed on an entire surface of the substrate including the organic light emitting layer; A first passivation film formed on an entire surface of the substrate including the second electrode; An organic film formed on the first passivation film and cured twice; A second passivation film formed on the second hardened organic film and the first passivation film; A protective film facing the substrate; And an adhesive interposed between the substrate and the protective film to form a panel state by adhering the substrate and the protective film.

상기 목적을 달성하기 위한 본 발명에 따른 유기전계 발광소자 제조방법은, 다수의 화소영역을 포함하는 표시영역과 이의 외측으로 비표시영역이 정의된 기판을 제공하는 단계; 상기 기판상의 상기 각 화소영역에 스위칭 박막트랜지스터와 구동 박막트랜지스터를 형성하는 단계; 상기 스위칭 박막트랜지스터와 구동 박막트랜지스터를 포함한 기판상에 평탄화막을 형성하는 단계; 상기 평탄화막 상에 상기 구동 박막트랜지스터의 드레인 전극과 연결되는 제1 전극을 형성하는 단계; 상기 제1 전극을 포함한 기판의 각 화소영역 주위에 뱅크를 형성하는 단계; 상기 화소영역의 제1 전극 상에 유기 발광층을 형성하는 단계; 상기 유기 발광층을 포함한 상기 기판 전면에 제2 전극을 형성하는 단계; 상기 제2 전극을 포함한 기판 전면에 제1 패시베이션막을 형성하는 단계; 상기 제1 패시베이션막 상에 유기막을 형성하는 단계; 상기 유기막을 적어도 1차 및 2차로 나누어 두 번에 걸쳐 경화 처리를 실시하는 단계; 상기 유기막 및 제1 패시베이션막 상에 제2 패시베이션막을 형성하는 단계; 상기 기판과 마주하며 위치한 보호필름을 형성하는 단계; 상기 기판과 보호필름 사이에 상기 기판과 보호필름을 접착하여 패널 상태를 이루도록 하는 점착제를 형성하는 단계;를 포함하여 구성되는 것을 특징으로 한다.According to an aspect of the present invention, there is provided a method of manufacturing an organic light emitting display device, including: providing a display area including a plurality of pixel areas and a substrate having a non-display area defined outside thereof; Forming a switching thin film transistor and a driving thin film transistor in each pixel area on the substrate; Forming a planarization layer on the substrate including the switching thin film transistor and the driving thin film transistor; Forming a first electrode connected to the drain electrode of the driving thin film transistor on the planarization layer; Forming a bank around each pixel region of the substrate including the first electrode; Forming an organic emission layer on the first electrode of the pixel region; Forming a second electrode on an entire surface of the substrate including the organic light emitting layer; Forming a first passivation film on an entire surface of the substrate including the second electrode; Forming an organic film on the first passivation film; Dividing the organic film into at least a primary and a secondary and performing curing treatment twice; Forming a second passivation film on the organic film and the first passivation film; Forming a protective film facing the substrate; Forming an adhesive to form a panel state by adhering the substrate and the protective film between the substrate and the protective film; characterized in that it comprises a.

본 발명에 따른 유기전계 발광소자 및 그 제조방법에 따르면, 유기 발광 다이오드 제작 이후에 투습 방지용 제1 패시베이션막을 형성하고 이후에 형성된 폴리머막을 적어도 두 번에 걸친 경화 처리 공정, 예를 들어 1차 열경화 처리 후에 2차로 UV 경화 처리 또는 1차 열경화 처리 이후에 2차 열경화 처리를 실시함으로써 안정성 있는 폴리머막을 형성할 수 있다.According to the organic light emitting diode according to the present invention and a method for manufacturing the same, after fabricating the organic light emitting diode, the first passivation film for preventing moisture permeation is formed and the polymer film formed thereafter is subjected to at least two curing processes, for example, primary thermosetting. A stable polymer film can be formed by performing a secondary heat curing treatment after the UV curing treatment or the first heat curing treatment after the treatment.

또한, 본 발명에 따른 유기전계 발광소자 및 그 제조방법에 따르면, 유기 발광 다이오드 제작 이후에 투습 방지용 제1 패시베이션막을 형성하고 이후에 형성된 폴리머막을 적어도 두 번에 걸친 경화 처리 공정, 예를 들어 1차 열경화 처리 후에 2차로 UV 경화 처리 또는 1차 열경화 처리 이후에 2차 열경화 처리를 실시함으로써 폴리머막의 미경화로 인해 나타나는 주름 불량, 즉 헤이즈(haze)과 제품의 투습 불량에 영향을 주는 멀티 패시베이션막의 크랙 발생을 방지할 수 있다. In addition, according to the organic light emitting device according to the present invention and a method for manufacturing the same, after fabricating the organic light emitting diode to form a moisture-proof first passivation film and the polymer film formed thereafter at least two times of curing treatment process, for example, primary UV curing treatment after the heat curing treatment or secondary heat curing treatment after the first heat curing treatment, thereby causing multi-passivation that affects the wrinkle defects caused by the uncured polymer film, that is, the haze and the moisture permeability of the product. Cracking of the film can be prevented.

도 1은 일반적인 액티브 매트릭스형 유기전계 발광소자의 하나의 화소영역에 대한 구성 회로도이다.
도 2는 종래기술에 따른 유기전계 발광소자의 개략적인 단면도이다.
도 3은 종래기술에 따른 유기전계 발광 다이오드 소자의 제작 이후에 투습 방지용 제1 패시베이션막, 폴리머막 및 제2 패시베이션막의 제조 공정 흐름도이다.
도 4는 종래기술에 따른 유기전계 발광소자의 패시베이션막 부위에서 크랙이 발생하는 것을 나타내는 현미경 사진이다.
도 5는 본 발명에 따른 유기전계 발광소자의 개략적인 평면도이다.
도 6은 도 5의 Ⅵ-Ⅵ선에 따른 단면도로서, 본 발명에 따른 유기전계 발광소자의 개략적인 단면도이다.
도 7은 본 발명에 따른 유기전계 발광 다이오드 소자의 제작 이후에 투습 방지용 제1 패시베이션막, 폴리머막 및 제2 패시베이션막의 제조 공정 흐름도이다.
도 8a 내지 도 8k는 본 발명에 따른 유기전계 발광소자의 제조공정 단면도들이다.
1 is a configuration circuit diagram of one pixel area of a general active matrix organic light emitting diode.
2 is a schematic cross-sectional view of an organic light emitting device according to the prior art.
3 is a flowchart illustrating a manufacturing process of a moisture permeation prevention first passivation film, a polymer film, and a second passivation film after fabrication of the organic light emitting diode device according to the related art.
Figure 4 is a micrograph showing that cracks occur in the passivation film portion of the organic light emitting device according to the prior art.
5 is a schematic plan view of an organic light emitting diode according to the present invention.
FIG. 6 is a cross-sectional view taken along line VI-VI of FIG. 5 and is a schematic cross-sectional view of an organic light emitting diode according to the present invention.
7 is a flowchart illustrating a manufacturing process of a moisture permeation prevention first passivation film, a polymer film, and a second passivation film after fabrication of the organic light emitting diode device according to the present invention.
8A to 8K are cross-sectional views illustrating a process of manufacturing an organic light emitting diode according to the present invention.

이하, 본 발명의 바람직한 실시 예에 따른 유기전계 발광소자에 대해 첨부된 도면을 참조하여 상세히 설명한다.Hereinafter, an organic light emitting diode according to a preferred embodiment of the present invention will be described in detail with reference to the accompanying drawings.

본 발명에 따른 유기전계 발광소자는 발광된 빛의 투과 방향에 따라 상부 발광방식(top emission type)과 하부 발광방식(bottom emission type)으로 나뉘게 되는데, 이하 본 발명에서는 상부 발광방식을 일례로 설명하도록 하겠다.The organic light emitting device according to the present invention is divided into a top emission type and a bottom emission type according to the transmission direction of the emitted light. Hereinafter, the top emission method will be described as an example. would.

도 5는 본 발명에 따른 유기전계 발광소자의 개략적인 평면도이다.5 is a schematic plan view of an organic light emitting diode according to the present invention.

도 6는 도 5의 Ⅵ-Ⅵ선에 따른 단면도로서, 본 발명에 따른 유기전계 발광소자의 개략적인 단면도이다.FIG. 6 is a cross-sectional view taken along line VI-VI of FIG. 5 and is a schematic cross-sectional view of an organic light emitting diode according to the present invention.

도 5 및 6을 참조하면, 본 발명에 따른 유기전계 발광소자(100)는 구동 박막트랜지스터(DTr)와 유기 발광소자(E)가 형성된 기판(101)이 보호필름(135)에 의해 인캡슐레이션(encapsulation)되어 있다.5 and 6, in the organic light emitting device 100 according to the present invention, a substrate 101 on which a driving thin film transistor DTr and an organic light emitting device E is formed is encapsulated by a protective film 135. (encapsulation).

본 발명에 따른 유기전계 발광소자(100)는, 도 5 및 6을 참조하면,다수의 화소영역(P)을 포함하는 표시영역(AA)과 이의 외측으로 비표시영역(NA)이 정의된 기판(101)과; 상기 기판(101) 상의 상기 각 화소영역(P)에 형성된 스위칭 박막트랜지스터(미도시)와 구동 박막트랜지스터(DTr)와; 상기 스위칭 박막트랜지스터와 구동 박막트랜지스터(DTr)를 포함한 기판(101) 상에 형성되고, 상기 기판의 비표시영역 (NA)에 수분 차단부(115b)가 구비된 평탄화 막(113)과; 상기 평탄화 막(113) 상에 형성되고, 상기 구동 박막트랜지스터(DTr)의 드레인 전극(111)과 연결된 제1 전극 (117)과; 상기 제1 전극(117)을 포함한 기판의 각 화소영역(P) 주위 및 비표시영역 (NA)에 형성된 뱅크(123)와; 상기 제1 전극(117) 위로 각 화소영역(P) 별로 분리 형성된 유기 발광층(125)과; 상기 유기 발광층(125)을 포함한 상기 기판 전면에 형성된 제2 전극(127)과; 상기 제2 전극(127)을 포함한 기판 전면에 형성된 제1 패시베이션막(129)과; 상기 제1 패시베이션막(129) 상에 형성되고, 2번 경화처리된 유기막(131)과; 상기 유기막(131) 및 제1 패시베이션막(129) 상에 형성된 제2 패시베이션막(133)과; 상기 기판과 마주하며 위치한 보호필름(137)과; 상기 기판(101)과 보호필름(137) 사이에 개재되어 상기 기판(101)과 보호필름(137)을 접착하여 패널 상태를 이루도록 하는 점착제(135);를 포함하여 구성된다.5 and 6, a substrate in which a display area AA including a plurality of pixel areas P and a non-display area NA are defined outside the organic light emitting device 100 according to the present invention. 101; A switching thin film transistor (not shown) and a driving thin film transistor DTr formed in each pixel area P on the substrate 101; A planarization layer 113 formed on the substrate 101 including the switching thin film transistor and the driving thin film transistor DTr, and having a water blocking unit 115b in the non-display area NA of the substrate; A first electrode 117 formed on the planarization film 113 and connected to the drain electrode 111 of the driving thin film transistor DTr; A bank 123 formed around each pixel region P of the substrate including the first electrode 117 and in the non-display region NA; An organic emission layer 125 formed on each of the pixel areas P on the first electrode 117; A second electrode 127 formed on an entire surface of the substrate including the organic light emitting layer 125; A first passivation film 129 formed on the entire surface of the substrate including the second electrode 127; An organic film 131 formed on the first passivation film 129 and cured twice; A second passivation layer 133 formed on the organic layer 131 and the first passivation layer 129; A protective film 137 positioned facing the substrate; And an adhesive 135 interposed between the substrate 101 and the protective film 137 to adhere the substrate 101 and the protective film 137 to form a panel state.

본 발명에 따른 유기전계 발광소자(100)를 구체적으로 설명하면, 도 5 및 6에 도시된 바와 같이, 기판(101)에는 표시영역(AA)이 정의되어 있으며, 상기 표시영역(AA) 외측으로 비표시영역(NA)이 정의되어 있으며, 상기 표시영역(AA)에는 게이트 배선(미도시)과 데이터 배선(미도시)에 의해 포획되는 영역으로 정의되는 다수의 화소영역(P)이 구비되어 있으며, 상기 데이터 배선(미도시)과 나란하게 전원배선(미도시)이 구비되어 있다.Referring to the organic light emitting device 100 according to the present invention in detail, as shown in FIGS. 5 and 6, the display area AA is defined in the substrate 101, and the display area AA is located outside the display area AA. A non-display area NA is defined, and the display area AA includes a plurality of pixel areas P defined as areas captured by a gate line (not shown) and a data line (not shown). A power supply wiring (not shown) is provided in parallel with the data wiring (not shown).

여기서, 상기 기판(101)으로는 유리기판 또는 플렉서블(Flexible)한 기판을 사용할 수 있는데, 플렉서블한 기판으로는 플렉서블 유기전계 발광소자(OLED)가 종이처럼 휘어져도 표시 성능을 그대로 유지할 수 있도록 유연한 특성을 갖는 플렉서블(flexible) 유리기판이나 플라스틱 재질로 이루어진다.Here, a glass substrate or a flexible substrate may be used as the substrate 101. A flexible substrate may be used to maintain display performance even when a flexible organic light emitting diode (OLED) is bent like a paper. It is made of a flexible glass substrate or plastic material having a.

또한, 상기 기판(101) 상에는 절연물질 예를 들면 무기절연물질인 산화실리콘(SiO2) 또는 질화 실리콘(SiNx)으로 이루어진 버퍼층(미도시)이 형성되어 있다. 이때, 상기 버퍼층(미도시)을 후속 공정에서 형성되는 반도체층(103) 하부에 형성하는 이유는 상기 반도체층(103)의 결정화시에 상기 기판(101)의 내부로부터 나오는 알칼리 이온의 방출에 의한 상기 반도체층(103)의 특성 저하를 방지하기 위함이다.In addition, a buffer layer (not shown) made of an insulating material such as silicon oxide (SiO 2 ) or silicon nitride (SiNx) is formed on the substrate 101. At this time, the reason why the buffer layer (not shown) is formed below the semiconductor layer 103 formed in a subsequent process is due to the release of alkali ions emitted from the inside of the substrate 101 during crystallization of the semiconductor layer 103. This is to prevent deterioration of the characteristics of the semiconductor layer 103.

또한, 상기 버퍼층(미도시) 상부의 표시영역(AA) 내의 각 화소영역(P)에는 상기 구동 영역(미도시) 및 스위칭 영역(미도시)에 대응하여 각각 순수 폴리실리콘으로 이루어지며, 그 중앙부는 채널을 이루는 제1 영역(103a) 그리고 상기 제1 영역 (103a) 양 측면으로 고농도의 불순물이 도핑된 제2 영역(103b, 103c)으로 구성된 반도체층(103)이 형성되어 있다.In addition, each pixel area P in the display area AA above the buffer layer (not shown) is made of pure polysilicon corresponding to the driving area (not shown) and the switching area (not shown), respectively. The semiconductor layer 103 includes a first region 103a constituting a channel and second regions 103b and 103c doped with a high concentration of impurities on both sides of the first region 103a.

상기 반도체층(103)을 포함한 버퍼층(미도시) 상에는 게이트 절연막(105)이 형성되어 있으며, 상기 게이트 절연막(105) 위로는 상기 구동 영역(미도시) 및 스위칭 영역(미도시)에 있어 상기 각 반도체층(103)의 제1 영역(103a)에 대응하여 게이트 전극(107)이 형성되어 있다.A gate insulating layer 105 is formed on a buffer layer (not shown) including the semiconductor layer 103, and the gate insulating layer 105 is disposed on the gate insulating layer 105 in the driving region (not shown) and the switching region (not shown). The gate electrode 107 is formed corresponding to the first region 103a of the semiconductor layer 103.

또한, 상기 게이트 절연막(105) 위로는 상기 스위칭 영역(미도시)에 형성된 게이트 전극(107)과 연결되며 일 방향으로 연장하며 게이트 배선(미도시)이 형성되어 있다. 이때, 상기 게이트 전극(107)과 게이트 배선(미도시)은 저저항 특성을 갖는 제1 금속물질, 예를 들어 알루미늄(Al), 알루미늄 합금(AlNd), 구리(Cu), 구리 합금, 몰리브덴(Mo), 몰리티타늄(MoTi) 중 어느 하나로 이루어져 단일층 구조를 가질 수도 있으며, 또는 둘 이상의 상기 제1 금속물질로 이루어짐으로써 이중 층 또는 삼중 층 구조를 가질 수도 있다. 도면에 있어서는 상기 게이트 전극(107)과 게이트 배선(미도시)이 단일 층 구조를 갖는 것을 일례로 도시하였다. 또한, 상기 게이트 전극(107) 형성시에, 상기 기판(101)의 비표시영역(NA)에는 게이트 구동회로배선(GIP)(107a) 및 접지배선(GND; 107b)이 형성된다.In addition, the gate insulating layer 105 is connected to the gate electrode 107 formed in the switching region (not shown) and extends in one direction to form a gate wiring (not shown). In this case, the gate electrode 107 and the gate wiring (not shown) is a first metal material having low resistance, for example, aluminum (Al), aluminum alloy (AlNd), copper (Cu), copper alloy, molybdenum ( Mo) may be made of any one of the molybdenum (MoTi) may have a single layer structure, or may be made of two or more of the first metal material to have a double layer or triple layer structure. In the drawing, the gate electrode 107 and the gate wiring (not shown) are illustrated as one example. In addition, when the gate electrode 107 is formed, a gate driving circuit wiring (GIP) 107a and a ground wiring (GND) 107b are formed in the non-display area NA of the substrate 101.

한편, 상기 게이트 전극(107)과 게이트 배선(미도시)을 포함한 기판의 표시영역 전면에 절연물질, 예를 들어 무기절연물질인 산화실리콘(SiO2) 또는 질화 실리콘(SiNx)으로 이루어진 층간 절연막(109)이 형성되어 있다. 이때, 상기 층간 절연막(109)과 그 하부의 게이트 절연막(105)에는 상기 각 반도체층(103)의 제1 영역 (103a) 양 측면에 위치한 상기 제2 영역(103b, 103c) 각각을 노출시키는 반도체층 콘택홀(미도시)이 구비되어 있다. Meanwhile, an interlayer insulating layer made of an insulating material, for example, silicon oxide (SiO 2 ) or silicon nitride (SiNx), which is an inorganic insulating material on the entire display area of the substrate including the gate electrode 107 and the gate wiring (not shown). 109 is formed. In this case, a semiconductor exposing each of the second regions 103b and 103c positioned on both sides of the first region 103a of each semiconductor layer 103 in the interlayer insulating layer 109 and the gate insulating layer 105 under the interlayer insulating layer 109. A layer contact hole (not shown) is provided.

상기 반도체층 콘택홀(미도시)을 포함하는 상기 층간 절연막(109) 상부에는 상기 게이트 배선(미도시)과 교차하며, 상기 화소영역(P)을 정의하며 제2 금속 물질, 예를 들어 알루미늄(Al), 알루미늄 합금(AlNd), 구리(Cu), 구리 합금, 몰리브덴(Mo), 몰리티타늄(MoTi), 크롬(Cr), 티타늄(Ti) 중 어느 하나 또는 둘 이상의 물질로서 이루어진 데이터배선(미도시)과, 이와 이격하여 전원배선(미도시)이 형성되어 있다. 이때, 상기 전원배선(미도시)은 상기 게이트 배선(미도시)이 형성된 층, 즉 게이트 절연막(105) 상에 상기 게이트 배선(미도시)과 이격하며 나란히 형성될 수도 있다.An upper portion of the interlayer insulating layer 109 including the semiconductor layer contact hole (not shown) intersects with the gate wiring (not shown), defines the pixel region P, and defines a second metal material, for example, aluminum ( Al), aluminum alloy (AlNd), copper (Cu), copper alloy, molybdenum (Mo), molybdenum (MoTi), chromium (Cr), titanium (Ti) or a data wiring made of one or more materials (not shown) ) And a power supply wiring (not shown) are formed apart from each other. In this case, the power line (not shown) may be formed in parallel with the gate line (not shown) on the layer on which the gate line (not shown) is formed, that is, the gate insulating layer 105.

도 6에 도시된 바와 같이, 상기 층간 절연막(109) 상의 각 구동영역 (미도시) 및 스위칭 영역(미도시)에는 서로 이격하며 상기 반도체층 콘택홀(미도시)을 통해 노출된 상기 제2 영역(103b, 103c)과 각각 접촉하며 상기 데이터 배선(미도시)과 동일한 제2 금속물질로 이루어진 소스전극(111a) 및 드레인 전극(111b)이 형성되어 있다. 이때, 상기 구동영역(미도시)에 순차적으로 적층된 상기 반도체층 (103)과 게이트 절연막(105) 및 게이트 전극(107)과 층간 절연막(109)과 서로 이격하며 형성된 상기 소스전극(111a) 및 드레인 전극(111b)은 구동 박막트랜지스터 (DTr)를 이룬다.As shown in FIG. 6, each of the driving regions (not shown) and the switching regions (not shown) on the interlayer insulating layer 109 are spaced apart from each other and exposed through the semiconductor layer contact hole (not shown). The source electrode 111a and the drain electrode 111b are formed in contact with the 103b and 103c and made of the same second metal material as the data line (not shown). In this case, the source electrode 111a formed to be spaced apart from the semiconductor layer 103, the gate insulating layer 105, the gate electrode 107, and the interlayer insulating layer 109 sequentially stacked in the driving region (not shown), and The drain electrode 111b forms a driving thin film transistor DTr.

한편, 도면에 있어서는 상기 데이터배선(미도시)과 소스전극(111a) 및 드레인 전극(111b)은 모두 단일 층 구조를 갖는 것을 일례로 나타내고 있지만, 이들 구성 요소는 이중 층 또는 삼중 층 구조를 이룰 수도 있다.In the drawings, the data wiring (not shown), the source electrode 111a, and the drain electrode 111b all have a single layer structure. However, these components may form a double layer or triple layer structure. have.

이때, 도면에는 도시하지 않았지만, 상기 구동 박막트랜지스터(DTr)와 동일한 적층 구조를 갖는 스위칭 박막트랜지스터(미도시) 또한 상기 스위칭 영역(미도시)에 형성되어 있다. 이때, 상기 스위칭 박막트랜지스터(미도시)는 상기 구동 박막트랜지스터(DTr)와 상기 게이트 배선(미도시) 및 데이터 배선(미도시)과 전기적으로 연결되어 있다. 즉, 상기 게이트 배선(미도시) 및 데이터 배선(미도시)은 각각 상기 스위칭 박막트랜지스터(미도시)의 게이트 전극(미도시) 및 소스 전극(미도시)과 연결되어 있으며, 상기 스위칭 박막트랜지스터(미도시)의 드레인 전극(미도시)은 상기 구동 박막트랜지스터(DTr)의 게이트 전극(107)과 전기적으로 연결되어 있다.In this case, although not shown in the drawing, a switching thin film transistor (not shown) having the same stacked structure as the driving thin film transistor DTr is also formed in the switching region (not shown). In this case, the switching thin film transistor (not shown) is electrically connected to the driving thin film transistor DTr, the gate line (not shown), and the data line (not shown). That is, the gate line (not shown) and the data line (not shown) are respectively connected to the gate electrode (not shown) and the source electrode (not shown) of the switching thin film transistor (not shown), the switching thin film transistor ( The drain electrode of the driving thin film transistor DTr is electrically connected to the gate electrode 107 of the driving thin film transistor DTr.

한편, 상기 구동 박막트랜지스터(DTr) 및 스위칭 박막트랜지스터(미도시)는 폴리실리콘의 반도체층(103)을 가지며, 탑 게이트 타입(Top gate type)으로 구성된 것을 일례로 나타내고 있지만, 상기 구동 스위칭 박막트랜지스터(DTr) 및 스위칭 박막트랜지스터(미도시)는 비정질 실리콘의 반도체층을 갖는 바텀 게이트 타입 (Bottom gate type)으로도 구성될 수 있다.Meanwhile, although the driving thin film transistor DTr and the switching thin film transistor (not shown) have a semiconductor layer 103 of polysilicon and are configured as a top gate type, the driving switching thin film transistor is shown as an example. The DTr and the switching thin film transistor (not shown) may also be configured as a bottom gate type having a semiconductor layer of amorphous silicon.

상기 구동 박막트랜지스터(DTr) 및 스위칭 박막트랜지스터(미도시)가 바텀 게이트 타입으로 구성되는 경우, 그 적층 구조는 게이트 전극/ 게이트절연막/ 순수 비정질 실리콘의 액티브층과 서로 이격하며 불순물 비정질 실리콘의 오믹 콘택층으로 이루어진 반도체층과/ 서로 이격하는 소스전극 및 드레인 전극으로 이루어지게 된다. 이때, 게이트 배선은 상기 게이트 전극이 형성된 층에 상기 스위칭 박막트랜지스터의 게이트 전극과 연결되도록 형성되며, 상기 데이터 배선은 상기 스위칭 박막트랜지스터의 소스전극이 형성된 층에 상기 소스 전극과 연결되도록 형성된다.When the driving thin film transistor DTr and the switching thin film transistor (not shown) have a bottom gate type, the stacked structure is spaced apart from the active layer of the gate electrode / gate insulating film / pure amorphous silicon and is an ohmic contact of impurity amorphous silicon. And a source electrode and a drain electrode spaced apart from each other and / or spaced apart from each other. In this case, the gate line is formed to be connected to the gate electrode of the switching thin film transistor on the layer where the gate electrode is formed, and the data line is formed to be connected to the source electrode on the layer where the source electrode of the switching thin film transistor is formed.

한편, 상기 구동 박막트랜지스터(DTr) 및 스위칭 박막트랜지스터(미도시) 위로는 상기 구동 박막트랜지스터(DTr)의 드레인 전극(111b)을 노출시키는 드레인 콘택홀(미도시)을 갖는 평탄화 막(113)이 형성되어 있다. 이때, 상기 평탄화 막 (113)으로는 절연물질, 예를 들어 산화실리콘(SiO2)과 질화 실리콘(SiNx)을 포함하는 무기절연물질 중에서 어느 하나 또는 포토 아크릴(Photo-Acyl)을 포함하는 유기기 절연물질 중에서 어느 하나를 선택하여 사용한다. 본 발명에서는 유기 절연물질을 이용하여 평탄화 막(113)을 형성하는 경우를 실례로 들어 설명한다. Meanwhile, a planarization layer 113 having a drain contact hole (not shown) exposing the drain electrode 111b of the driving thin film transistor DTr is disposed on the driving thin film transistor DTr and the switching thin film transistor DTnot. Formed. In this case, the planarization layer 113 may include an insulating material, for example, an inorganic insulating material including silicon oxide (SiO 2 ) and silicon nitride (SiNx), or an organic group including photo-acyl. Use any one of the insulating materials. In the present invention, a case where the planarization film 113 is formed using an organic insulating material will be described as an example.

또한, 상기 기판(101)의 표시영역에 대응하는 평탄화 막(113)에는 후속 공정에서 형성되는 제1 전극(117)이 상기 드레인 전극(111b)과 전기적으로 접촉시키기 위한 드레인 콘택홀(115a)이 형성되어 있다. In addition, the planarization film 113 corresponding to the display area of the substrate 101 has a drain contact hole 115a for electrically contacting the drain electrode 111b with the first electrode 117 formed in a subsequent process. Formed.

상기 평탄화 막(113) 위로는 상기 드레인 콘택홀(미도시)을 통해 상기 구동 박막트랜지스터(DTr)의 드레인 전극(111b)과 접촉되며, 각 화소영역(P) 별로 분리된 형태를 가지는 제1 전극(117)이 형성되어 있다. 이때, 상기 비표시영역(NA)의 평탄화 막(113) 위로는 후속 공정에서 형성되는 캐소드 전극인 제2 전극(127)의 저항값을 낮추기 위해 보조 전극패턴(119)이 형성되어 있다. 이는 상기 제2 전극 (127)이 투명 도전물질로 형성되어 있어 저항값이 크기 때문에 일정한 전류를 균일하게 인가함에 있어 문제가 될 수 있기 때문에, 이러한 제2 전극(127)의 저항값을 낮추기 위해 보조 전극패턴(119)을 형성하여 상기 제2 전극(127)과 전기적으로 연결시켜 줌으로써 제2 전극(127)의 저항값을 낮출 수 있게 된다. 이때, 상기 보조 전극패턴(119)은 상기 제2 전극(127) 및 상기 접지배선(107b)과 전기적으로 연결되어 있다. 이때, 상기 보조전극패턴(119)은 접지배선 콘택홀(미도시, 도 8c의 115b 참조)을 통해 상기 접지배선(107b)과 전기적으로 연결된다. The first electrode is formed on the planarization layer 113 to contact the drain electrode 111b of the driving thin film transistor DTr through the drain contact hole (not shown), and has a shape separated from each pixel area P. 117 is formed. In this case, the auxiliary electrode pattern 119 is formed on the planarization layer 113 of the non-display area NA to lower the resistance of the second electrode 127, which is a cathode electrode formed in a subsequent process. This is because the second electrode 127 is formed of a transparent conductive material, which may be a problem in uniformly applying a constant current because the resistance value is large, so that the auxiliary value of the second electrode 127 may be lowered. By forming the electrode pattern 119 and electrically connecting the second electrode 127, the resistance of the second electrode 127 can be lowered. In this case, the auxiliary electrode pattern 119 is electrically connected to the second electrode 127 and the ground wiring 107b. In this case, the auxiliary electrode pattern 119 is electrically connected to the ground wiring 107b through a ground wiring contact hole (not shown, see 115b of FIG. 8C).

또한, 발광영역의 유기물의 저하(degradation)을 유발하는 평탄화 막(113)의 아웃 개씽(out gassing)을 사전에 유도하기 위하여, 표시영역(AA)의 외곽에 위치하는 상기 보조 전극패턴(119)에는 애노드 홀(anode hole)(미도시, 도 8d의 121 참조)들이 형성되어 있다. In addition, in order to induce out gassing of the planarization film 113 that causes degradation of the organic material in the light emitting area, the auxiliary electrode pattern 119 positioned outside the display area AA is previously described. An anode hole (not shown, see 121 in FIG. 8D) is formed in the hole.

상기 제1 전극(117) 위로는 각 화소영역(P)의 경계 및 비표시영역(NA)에는 절연물질 특히 예를 들어 벤소사이클로부텐(BCB), 폴리 이미드(Poly -Imide) 또는 포토아크릴(photo acryl)로 이루어진 뱅크(123)가 형성되어 있다. 이때, 상기 뱅크 (123)는 각 화소영역(P)을 둘러싸는 형태로 상기 제1 전극(117)의 테두리와 중첩되도록 형성되어 있으며, 표시영역(AA) 전체적으로는 다수의 개구부를 갖는 격자 형태를 이루고 있다. 또한, 상기 뱅크(123)는 패널 외곽부인 비표시영역(NA)에도 형성되어 있다. Above the first electrode 117, an insulating material may be formed on the boundary of each pixel area P and the non-display area NA, for example, bensocyclobutene (BCB), polyimide, or photoacryl ( A bank 123 made of photo acryl is formed. In this case, the bank 123 is formed to overlap the edge of the first electrode 117 to surround each pixel area P, and the display area AA as a whole has a grid shape having a plurality of openings. It is coming true. The bank 123 is also formed in the non-display area NA, which is an outer portion of the panel.

한편, 상기 뱅크(123)로 둘러싸인 각 화소영역(P) 내의 상기 제1 전극 (117) 위로는 각각 적, 녹 및 청색을 발광하는 유기발광 패턴(미도시)으로 구성된 유기 발광층(125)이 형성되어 있다. 상기 유기 발광층(125)은 유기 발광물질로 이루어진 단일층으로 구성될 수도 있으며, 또는 도면에 나타나지 않았지만 발광 효율을 높이기 위해 정공주입층(hole injection layer), 정공수송층(hole transporting layer), 발광 물질층(emitting material layer), 전자 수송층 (electron transporting layer) 및 전자 주입층(electron injection layer)의 다중층으로 구성될 수도 있다.On the other hand, an organic emission layer 125 formed of an organic emission pattern (not shown) emitting red, green, and blue light is formed on the first electrode 117 in each pixel region P surrounded by the bank 123. It is. The organic light emitting layer 125 may be composed of a single layer made of an organic light emitting material or, although not shown in the drawing, in order to increase light emission efficiency, a hole injection layer, a hole transporting layer, and a light emitting material layer (emitting material layer), an electron transporting layer (electron transporting layer) and an electron injection layer (electron injection layer) may be composed of multiple layers.

또한, 상기 유기 발광층(125)과 상기 뱅크(123)를 포함한 기판의 표시영역 (AA)에는 제2 전극(127)이 형성되어 있다. 이때, 상기 제1 전극(117)과 제2 전극 (127) 및 이들 두 전극(117, 127) 사이에 개재된 유기 발광층(125)은 유기전계 발광 다이오드(E)를 이룬다. 상기 제2 전극(127)은 상기 보조 전극패턴(119)과 전기적으로 연결된다.In addition, a second electrode 127 is formed in the display area AA of the substrate including the organic emission layer 125 and the bank 123. In this case, the organic light emitting layer 125 interposed between the first electrode 117 and the second electrode 127 and the two electrodes 117 and 127 forms an organic light emitting diode (E). The second electrode 127 is electrically connected to the auxiliary electrode pattern 119.

따라서, 상기 유기전계 발광 다이오드(E)는 선택된 색 신호에 따라 제1 전극 (117)과 제2 전극(127)으로 소정의 전압이 인가되면, 제1 전극(117)으로부터 주입된 정공과 제2 전극(127)으로부터 제공된 전자가 유기발광층(125)으로 수송되어 엑시톤(exciton)을 이루고, 이러한 엑시톤이 여기 상태에서 기저 상태로 천이 될 때 빛이 발생되어 가시광선 형태로 방출된다. 이때, 발광된 빛은 투명한 제2 전극 (127)을 통과하여 외부로 나가게 되므로, 유기전계 발광소자(100)는 임의의 화상을 구현하게 된다.Accordingly, when a predetermined voltage is applied to the first electrode 117 and the second electrode 127 according to the selected color signal, the organic light emitting diode E may have holes and second holes injected from the first electrode 117. Electrons provided from the electrode 127 are transported to the organic light emitting layer 125 to form excitons, and when such excitons transition from the excited state to the ground state, light is generated and emitted in the form of visible light. In this case, since the emitted light passes through the transparent second electrode 127 to the outside, the organic light emitting diode 100 implements an arbitrary image.

한편, 상기 제2 전극(127)을 포함한 기판 전면에는 절연물질, 특히 무기절연물질인 산화실리콘(SiO2) 또는 질화실리콘(SiNx)으로 이루어진 제1 패시베이션막 (129)이 형성되어 있다. 이때, 상기 제2 전극(127) 만으로는 상기 유기발광층(125)으로의 수분 침투를 완전히 억제할 수 없기 때문에, 상기 제2 전극(127) 위로 상기 제1 패시베이션막(129)을 형성함으로써 상기 유기발광층(125)으로의 수분 침투를 완전히 억제할 수 있게 된다. On the other hand, a first passivation film 129 made of an insulating material, in particular an inorganic insulating material, silicon oxide (SiO 2 ) or silicon nitride (SiNx) is formed on the entire surface of the substrate including the second electrode 127. In this case, since the penetration of moisture into the organic light emitting layer 125 cannot be completely suppressed by the second electrode 127 alone, the organic light emitting layer is formed by forming the first passivation layer 129 on the second electrode 127. It is possible to completely suppress the water penetration into the 125.

또한, 상기 제1 패시베이션막(129) 상에는 폴리머(polymer)와 같은 고분자 유기 물질로 이루어진 유기막(131)이 형성되어 있다. 이때, 상기 유기막(131)을 구성하는 고분자 박막으로는 올레핀계 고분자(polyethylene, polypropylene), 폴리에틸렌테레프탈레이트(PET), 에폭시 수지(epoxy resin), 플루오르 수지(fluoro resin), 폴리실록산(polysiloxane) 등이 사용될 수 있다. 또한, 상기 유기막(131)은 적어도 걸친 이중 경화처리되어 있는데, 이 중에서 1차 경화 처리는 열 (Thermal) 경화 처리이며, 2차 경화 처리는 UV 경화 처리를 의미한다. 그러나, 상기 이중 경화처리는 서로 다른 방식의 경화 처리, 예를 들어 열 경화 처리와 UV 경화 처리 또는 동일 방식의 경화 처리를 모두 포함한다고 볼 수 있다.In addition, an organic layer 131 formed of a polymer organic material such as a polymer is formed on the first passivation layer 129. In this case, the polymer thin film constituting the organic layer 131 may be an olefin-based polymer (polyethylene, polypropylene), polyethylene terephthalate (PET), epoxy resin, fluoro resin, polysiloxane, or the like. This can be used. In addition, the organic film 131 is at least double cured, wherein a primary curing treatment is a thermal curing treatment, and a secondary curing treatment means a UV curing treatment. However, the dual curing treatment may be regarded as including different curing treatments, for example, thermal curing treatment and UV curing treatment or both.

그리고, 상기 이중 경화 처리된 유기막(131) 및 제1 패시베이션막(129)을 포함한 기판 전면에는 상기 유기막(131)을 통해 수분이 침투되는 것을 차단하기 위해 절연물질, 예를 들어 무기절연물질인 산화실리콘(SiO2) 또는 질화실리콘(SiNx)으로 이루어진 제2 패시베이션막(133)이 추가로 형성되어 있다. In addition, an insulating material, for example, an inorganic insulating material, to block moisture from penetrating through the organic film 131 on the front surface of the substrate including the dual curing organic film 131 and the first passivation film 129. A second passivation film 133 made of phosphorus silicon oxide (SiO 2 ) or silicon nitride (SiNx) is further formed.

상기 제2 패시베이션막(133)을 포함한 기판 전면에는 상기 유기발광 다이오드(E)의 인캡슐레이션을 위해 보호 필름(137)이 대향하여 위치하게 되는데, 상기 기판(101)과 보호 필름(137) 사이에는 투명하며 접착 특성을 갖는 프릿(frit), 유기절연물질, 고분자 물질 중 어느 하나로 이루어진 점착제(135)가 공기층 없이 상기 기판(101) 및 보호 필름(Barrier film) (137)과 완전 밀착되어 개재되어 있다. 이때, 본 발명에서는 상기 점착제(135)로는 PSA(Press Sensitive Adhesive)를 이용하는 경우를 일례로 들어 설명한다.A protective film 137 is disposed on the front surface of the substrate including the second passivation layer 133 so as to encapsulate the organic light emitting diode E, between the substrate 101 and the protective film 137. The adhesive 135 formed of any one of a frit, an organic insulating material, and a polymer material having transparent and adhesive properties is interposed in close contact with the substrate 101 and the barrier film 137 without an air layer. have. At this time, in the present invention, the pressure sensitive adhesive 135 is described as an example of using a PSA (Press Sensitive Adhesive).

이렇게 점착제(135)에 의해 상기 기판(101)과 보호필름(Barrier film) (137)이 고정되어 패널 상태를 이룸으로써 본 발명에 따른 유기전계 발광소자(100)가 구성된다.As described above, the substrate 101 and the barrier film 137 are fixed by the adhesive 135 to form a panel, thereby forming the organic light emitting diode 100 according to the present invention.

한편, 본 발명에 따른 유기 발광 다이오드 소자의 제작 이후에 투습 방지용 제1 패시베이션막, 폴리머막 및 제2 패시베이션막의 제조 공정에 대해 도 7을 참조하여 설명하면 다음과 같다.Meanwhile, a manufacturing process of the first passivation film, the polymer film, and the second passivation film for preventing moisture permeation after fabricating the organic light emitting diode device according to the present invention will be described with reference to FIG. 7.

도 7은 본 발명에 따른 유기 발광 다이오드 소자의 제작 이후에 투습 방지용 제1 패시베이션막, 폴리머막 및 제2 패시베이션막의 제조 공정 흐름도이다.7 is a flowchart illustrating a manufacturing process of a moisture permeation prevention first passivation film, a polymer film, and a second passivation film after fabrication of the organic light emitting diode device according to the present invention.

도 6 및 7을 참조하면, 제1 단계(151)에서 기판(101) 상에 본 발명에 따른 유기 발광 다이오드 소자(E)를 제작한 이후에, 제2 단계(152)로서 상기 유기전계 발광 다이오드 소자(E)를 포함한 기판(101) 전면에 제1 패시베이션막(129)을 증착하는 공정을 실시한다. 이때, 상기 제1 패시베이션막(129)은 투습을 방지하기 위한 절연막으로서 실리콘 질화막(SiNx)으로 형성된다.6 and 7, after fabricating the organic light emitting diode device E according to the present invention on the substrate 101 in the first step 151, the organic light emitting diode as the second step 152. A process of depositing the first passivation film 129 on the entire surface of the substrate 101 including the device E is performed. In this case, the first passivation film 129 is formed of a silicon nitride film (SiNx) as an insulating film for preventing moisture permeation.

그 다음, 제3 단계(153)로서, 상기 제1 패시베이션막(129) 상에 이물에 대한 단차 보상을 위해 폴리머(polymer)와 같은 고분자 유기 물질로 이루어진 유기막 (131)을 도포하는 공정을 실시한다. 이때, 상기 유기막(131)은 스크린 프린팅 방법으로 도포한다.Next, as a third step 153, a process of applying an organic film 131 made of a polymer organic material such as a polymer on the first passivation film 129 to compensate for the step difference of the foreign matter is performed. do. In this case, the organic layer 131 is applied by screen printing.

이어서, 제4 단계(154)로서, 상기 유기막(131)을 열경화 방식에 의해 약 50 내지 100℃ 온도 하에서 10 내지 60분 동안 1차로 경화 처리하는 공정을 실시한다. 이때, 상기 열 경화 방식 대신에 UV 경화 방식을 이용할 수도 있다.Subsequently, as a fourth step 154, a process of first curing the organic layer 131 for 10 to 60 minutes at a temperature of about 50 to 100 ° C. by a thermosetting method is performed. In this case, a UV curing method may be used instead of the thermal curing method.

그 다음, 제5 단계(155)로서, 상기 1차 경화 처리된 유기막(131)을 다시 2차로 열경화 방식 또는 UV 경화 방식에 의해 경화 처리하는 공정을 실시한다. 상기 2차 열경화 처리시에 약 50 내지 150℃ 온도 하에서 10 내지 60분 동안 실시한다. 이때, 상기 UV 경화 처리는 50W 내지 500W 범위 내에서 실시한다.Next, as a fifth step 155, the first step of curing the organic film 131 is cured by a second heat curing method or UV curing method. The secondary heat curing treatment is carried out for about 10 to 60 minutes at about 50 to 150 ℃ temperature. At this time, the UV curing treatment is carried out within the range of 50W to 500W.

이어서, 제 6 단계(156)로서, 두 번에 걸쳐 경화처리된 상기 유기막(131) 상에 수분(H2O)이 침투되는 것을 차단하기 위해 제2 패시베이션막(133)이 추가로 형성하는 공정을 실시한다.Subsequently, as a sixth step 156, a second passivation film 133 is further formed to block penetration of moisture (H 2 O) onto the organic film 131 that has been hardened twice. Carry out the process.

그 다음, 제7 단계(157)로서, 상기 제2 패시베이션막(131)을 포함한 기판 전면에는 상기 유기발광 다이오드(E)의 인캡슐레이션 및 상부 투습을 방지하기 위한 보호 필름(barrier film)(137)이 대향하여 위치하게 되는데, 상기 기판(101)과 보호 필름(137) 사이에는 점착제(Press Senstive Adhesive; 이하 PSA라 침함) (135)가 공기층 없이 상기 기판(101) 및 보호필름(137)과 완전 밀착되어 개재되어 있다. 이때, 상기 제2 패시베이션막(133), 점착제(135) 및 보호필름(137)은 페이스 씰 (face seal) 구조를 이룬다. Next, as a seventh step 157, a barrier film 137 on the front surface of the substrate including the second passivation layer 131 to prevent encapsulation of the organic light emitting diode E and upper moisture permeation. The pressure sensitive adhesive (hereinafter referred to as PSA) 135 is disposed between the substrate 101 and the protective film 137 without an air layer. Intersect completely. In this case, the second passivation film 133, the adhesive 135, and the protective film 137 form a face seal structure.

한편, 본 발명에 따른 유기전계 발광소자 제조방법에 대해 도 8a 내지 8k를 참조하여 설명하면 다음과 같다.Meanwhile, a method of manufacturing an organic light emitting diode according to the present invention will be described with reference to FIGS. 8A to 8K.

도 8a 내지 8k는 본 발명에 따른 유기전계 발광소자 제조방법을 개략적으로 도시한 공정 단면도들이다.8A to 8K are cross-sectional views schematically illustrating a method of manufacturing an organic light emitting diode according to the present invention.

도 8a에 도시된 바와 같이, 표시영역(AA)과, 상기 표시영역(AA) 외측으로 비표시영역(NA)이 정의된 기판(101)을 준비한다. 이때, 상기 기판(101)은 유리기판 또는 플렉서블(Flexible) 기판을 사용하는데, 상기 플렉서블(Flexible)한 기판으로는 플렉서블 유기전계 발광소자(OLED)가 종이처럼 휘어져도 표시 성능을 그대로 유지할 수 있도록 유연한 특성을 갖는 플렉서블(flexible) 유리기판이나 플라스틱 재질로 이루어진다.As shown in FIG. 8A, a substrate 101 having a display area AA and a non-display area NA defined outside the display area AA is prepared. In this case, the substrate 101 may be a glass substrate or a flexible substrate. The flexible substrate may be flexible to maintain display performance even when the flexible organic light emitting diode (OLED) is bent like paper. It is made of flexible glass substrate or plastic material.

그 다음, 상기 기판(101) 상에 절연물질 예를 들면 무기절연물질인 산화실리콘(SiO2) 또는 질화 실리콘(SiNx)으로 이루어진 버퍼층(미도시)을 형성한다. 이때, 상기 버퍼층(미도시)을 후속 공정에서 형성되는 반도체층(103) 하부에 형성하는 이유는 상기 반도체층(103)의 결정화시에 상기 기판(101)의 내부로부터 나오는 알칼리 이온의 방출에 의한 상기 반도체층(103)의 특성 저하를 방지하기 위함이다.Next, a buffer layer (not shown) made of an insulating material, for example, silicon oxide (SiO 2 ) or silicon nitride (SiNx), which is an inorganic insulating material, is formed on the substrate 101. At this time, the reason why the buffer layer (not shown) is formed below the semiconductor layer 103 formed in a subsequent process is due to the release of alkali ions emitted from the inside of the substrate 101 during crystallization of the semiconductor layer 103. This is to prevent deterioration of the characteristics of the semiconductor layer 103.

이어서, 상기 버퍼층(미도시) 상부의 표시영역(AA) 내의 각 화소영역(P)에 상기 구동 영역(미도시) 및 스위칭 영역(미도시)에 대응하여 각각 순수 폴리실리콘으로 이루어지며, 그 중앙부는 채널을 이루는 제1 영역(103a) 그리고 상기 제1 영역(103a) 양 측면으로 고농도의 불순물이 도핑된 제2 영역(103b, 103c)으로 구성된 반도체층(103)을 형성한다.Subsequently, each of the pixel areas P in the display area AA on the buffer layer (not shown) is made of pure polysilicon corresponding to the driving area (not shown) and the switching area (not shown), respectively. The semiconductor layer 103 includes a first region 103a constituting a channel and second regions 103b and 103c doped with a high concentration of impurities on both sides of the first region 103a.

그 다음, 상기 반도체층(103)을 포함한 버퍼층 상에 게이트 절연막(105)을 형성하고, 상기 게이트 절연막(105) 상에 상기 구동 영역(미도시) 및 스위칭 영역(미도시)에 있어 상기 각 반도체층(103)의 제1 영역(103a)에 대응하여 게이트 전극(107)을 형성한다. Next, a gate insulating film 105 is formed on the buffer layer including the semiconductor layer 103, and each of the semiconductors is formed in the driving region (not shown) and the switching region (not shown) on the gate insulating film 105. The gate electrode 107 is formed corresponding to the first region 103a of the layer 103.

또한, 상기 게이트 절연막(105) 위로는 상기 스위칭 영역(미도시)에 형성된 게이트 전극(107)과 연결되며 일 방향으로 연장하며 게이트 배선(미도시)이 형성되어 있다. 이때, 상기 게이트 전극(107)과 게이트 배선(미도시)은 저저항 특성을 갖는 제1 금속물질, 예를 들어 알루미늄(Al), 알루미늄 합금(AlNd), 구리(Cu), 구리 합금, 몰리브덴(Mo), 몰리티타늄(MoTi) 중 어느 하나로 이루어져 단일층 구조를 가질 수도 있으며, 또는 둘 이상의 상기 제1 금속물질로 이루어짐으로써 이중 층 또는 삼중 층 구조를 가질 수도 있다. 도면에 있어서는 상기 게이트 전극(107)과 게이트 배선(미도시)이 단일 층 구조를 갖는 것을 일례로 도시하였다. 또한, 상기 게이트 전극(107) 형성시에, 상기 기판(101)의 비표시영역(NA)에는 게이트 구동회로배선(GIP)(107a) 및 접지배선(GND; 107b)이 동시에 형성된다.In addition, the gate insulating layer 105 is connected to the gate electrode 107 formed in the switching region (not shown) and extends in one direction to form a gate wiring (not shown). In this case, the gate electrode 107 and the gate wiring (not shown) is a first metal material having low resistance, for example, aluminum (Al), aluminum alloy (AlNd), copper (Cu), copper alloy, molybdenum ( Mo) may be made of any one of the molybdenum (MoTi) may have a single layer structure, or may be made of two or more of the first metal material to have a double layer or triple layer structure. In the drawing, the gate electrode 107 and the gate wiring (not shown) are illustrated as one example. In addition, when the gate electrode 107 is formed, a gate driving circuit wiring (GIP) 107a and a ground wiring (GND) 107b are simultaneously formed in the non-display area NA of the substrate 101.

그 다음, 상기 게이트 전극(107)과 게이트 배선(미도시)을 포함한 기판 전면에 절연물질, 예를 들어 무기절연물질인 산화실리콘 (SiO2) 또는 질화 실리콘(SiNx)으로 이루어진 절연막(109)을 형성한다. Next, an insulating material 109 made of an insulating material, for example, silicon oxide (SiO 2 ) or silicon nitride (SiNx), which is an inorganic insulating material, is formed on the entire surface of the substrate including the gate electrode 107 and the gate wiring (not shown). Form.

이어서, 상기 절연막(109)과 그 하부의 게이트 절연막(105)을 선택적으로 패터닝하여, 상기 각 반도체층의 제1 영역(103a) 양 측면에 위치한 상기 제2 영역 (103b, 103c) 각각을 노출시키는 반도체층 콘택홀(미도시)을 형성한다. Subsequently, the insulating layer 109 and the gate insulating layer 105 below are selectively patterned to expose each of the second regions 103b and 103c located on both sides of the first region 103a of each semiconductor layer. A semiconductor layer contact hole (not shown) is formed.

그 다음, 도면에는 도시하지 않았지만, 상기 반도체층 콘택홀(미도시)을 포함하는 상기 층간 절연막(109) 상부에 게이트 배선(미도시)과 교차하며, 상기 화소영역(P)을 정의하는 금속물질층(미도시)을 형성한다. 이때, 상기 금속물질층(미도시)은 알루미늄(Al), 알루미늄 합금(AlNd), 구리(Cu), 구리 합금, 몰리브덴(Mo), 몰리티타늄(MoTi), 크롬(Cr), 티타늄(Ti) 중 어느 하나 또는 둘 이상의 물질로서 이루어진다.Next, although not shown in the figure, a metal material crossing the gate wiring (not shown) on the interlayer insulating layer 109 including the semiconductor layer contact hole (not shown) and defining the pixel region P. Form a layer (not shown). In this case, the metal material layer (not shown) is aluminum (Al), aluminum alloy (AlNd), copper (Cu), copper alloy, molybdenum (Mo), molybdenum (MoTi), chromium (Cr), titanium (Ti) As one or more than two materials.

이어서, 상기 금속물질층(미도시)을 선택적으로 패터닝하여, 게이트 배선(미도시)과 교차하며, 상기 화소영역(P)을 정의하는 데이터배선(미도시)과 데이터 구동회로배선(미도시)과, 이와 이격하여 전원배선(미도시)을 형성한다. 이때, 상기 전원배선(미도시)은 상기 게이트 배선(미도시)이 형성된 층, 즉 게이트 절연막 상에 상기 게이트 배선(미도시)과 이격하며 나란히 형성될 수도 있다.Subsequently, the metal material layer (not shown) is selectively patterned to intersect with the gate wiring (not shown), and the data wiring (not shown) and the data driving circuit wiring (not shown) defining the pixel area P are formed. And, apart from this to form a power wiring (not shown). In this case, the power line (not shown) may be formed in parallel with the gate line (not shown) on the layer where the gate line (not shown) is formed, that is, the gate insulating layer.

그리고, 상기 데이터 배선(미도시) 형성시에, 상기 절연막(109) 위로 상기 각 구동영역(미도시) 및 스위칭 영역(미도시)에 서로 이격하며 상기 반도체층 콘택홀(미도시)을 통해 노출된 상기 제2 영역(103b, 103c)과 각각 접촉하며 상기 데이터 배선(미도시)과 동일한 금속물질로 이루어진 소스전극(111a) 및 드레인전극 (111b)을 동시에 형성한다. 이때, 상기 구동영역(미도시)에 순차적으로 적층된 상기 반도체층(103)과 게이트 절연막(105) 및 게이트 전극(107)과 층간 절연막(109)과 서로 이격하며 형성된 상기 소스전극(111a) 및 드레인 전극(111b)은 구동 박막트랜지스터(DTr)를 이룬다.When the data line is formed, the insulating layer 109 is spaced apart from each other in the driving region (not shown) and the switching region (not shown) and exposed through the semiconductor layer contact hole (not shown). Contacting the second regions 103b and 103c to form a source electrode 111a and a drain electrode 111b made of the same metal material as that of the data line (not shown). In this case, the source electrode 111a formed to be spaced apart from the semiconductor layer 103, the gate insulating layer 105, the gate electrode 107, and the interlayer insulating layer 109 sequentially stacked in the driving region (not shown), and The drain electrode 111b forms a driving thin film transistor DTr.

한편, 도면에 있어서는 상기 데이터배선(미도시)과 소스전극(111a) 및 드레인 전극(111b)은 모두 단일 층 구조를 갖는 것을 일례로 나타내고 있지만, 이들 구성 요소는 이중 층 또는 삼중 층 구조를 이룰 수도 있다.In the drawings, the data wiring (not shown), the source electrode 111a, and the drain electrode 111b all have a single layer structure. However, these components may form a double layer or triple layer structure. have.

이때, 도면에는 도시하지 않았지만, 상기 구동 박막트랜지스터(DTr)와 동일한 적층 구조를 갖는 스위칭 박막트랜지스터(미도시) 또한 상기 스위칭 영역(미도시)에 형성되어 있다. 이때, 상기 스위칭 박막트랜지스터(미도시)는 상기 구동 박막트랜지스터(DTr)와 상기 게이트 배선(미도시) 및 데이터 배선(113)과 전기적으로 연결되어 있다. 즉, 상기 게이트 배선(미도시) 및 데이터 배선(미도시)은 각각 상기 스위칭 박막트랜지스터(미도시)의 게이트 전극(미도시) 및 소스 전극(미도시)과 연결되어 있으며, 상기 스위칭 박막트랜지스터(미도시)의 드레인 전극(미도시)은 상기 구동 박막트랜지스터(DTr)의 게이트 전극(107)과 전기적으로 연결되어 있다.In this case, although not shown in the drawing, a switching thin film transistor (not shown) having the same stacked structure as the driving thin film transistor DTr is also formed in the switching region (not shown). In this case, the switching thin film transistor (not shown) is electrically connected to the driving thin film transistor DTr, the gate line (not shown), and the data line 113. That is, the gate line (not shown) and the data line (not shown) are respectively connected to the gate electrode (not shown) and the source electrode (not shown) of the switching thin film transistor (not shown), the switching thin film transistor ( The drain electrode of the driving thin film transistor DTr is electrically connected to the gate electrode 107 of the driving thin film transistor DTr.

한편, 상기 구동 박막트랜지스터(DTr) 및 스위칭 박막트랜지스터(미도시)는 폴리실리콘의 반도체층(103)을 가지며, 탑 게이트 타입(Top gate type)으로 구성된 것을 일례로 나타내고 있지만, 상기 구동 스위칭 박막트랜지스터(DTr) 및 스위칭 박막트랜지스터(미도시)는 비정질 실리콘의 반도체층을 갖는 바텀 게이트 타입 (Bottom gate type)으로 구성될 수 있음은 자명하다.Meanwhile, although the driving thin film transistor DTr and the switching thin film transistor (not shown) have a semiconductor layer 103 of polysilicon and are configured as a top gate type, the driving switching thin film transistor is shown as an example. It is apparent that the DTr and the switching thin film transistor (not shown) may be configured as a bottom gate type having a semiconductor layer of amorphous silicon.

상기 구동 박막트랜지스터(DTr) 및 스위칭 박막트랜지스터(미도시)가 바텀 게이트 타입으로 구성되는 경우, 그 적층 구조는 게이트 전극/ 게이트절연막/ 순수 비정질 실리콘의 액티브층과 서로 이격하며 불순물 비정질 실리콘의 오믹 콘택층으로 이루어진 반도체층과 서로 이격하는 소스전극 및 드레인 전극으로 이루어지게 된다. 이때, 게이트 배선은 상기 게이트 전극이 형성된 층에 상기 스위칭 박막트랜지스터의 게이트 전극과 연결되도록 형성되며, 상기 데이터 배선은 상기 스위칭 박막트랜지스터의 소스전극이 형성된 층에 상기 소스 전극과 연결되도록 형성된다.When the driving thin film transistor DTr and the switching thin film transistor (not shown) have a bottom gate type, the stacked structure is spaced apart from the active layer of the gate electrode / gate insulating film / pure amorphous silicon and is an ohmic contact of impurity amorphous silicon. The semiconductor layer is composed of a layer and a source electrode and a drain electrode spaced apart from each other. In this case, the gate line is formed to be connected to the gate electrode of the switching thin film transistor on the layer where the gate electrode is formed, and the data line is formed to be connected to the source electrode on the layer where the source electrode of the switching thin film transistor is formed.

그 다음, 도 8b에 도시된 바와 같이, 상기 구동 박막트랜지스터(DTr) 및 스위칭 박막트랜지스터(미도시) 위로는 상기 구동 박막트랜지스터(DTr)의 드레인 전극(111b)을 노출시키는 드레인 콘택홀(115a)을 갖는 평탄화 막(113)을 형성한다. 이때, 상기 평탄화 막(113)으로는 절연물질, 예를 들어 산화실리콘(SiO2)과 질화 실리콘(SiNx)을 포함하는 무기절연물질 중에서 어느 하나 또는 포토 아크릴 (Photo- Acyl)을 포함하는 유기기 절연물질 중에서 어느 하나를 선택하여 사용한다. 본 발명에서는 유기 절연물질을 이용하여 평탄화 막(113)을 형성하는 경우를 실례로 들어 설명한다. Next, as shown in FIG. 8B, the drain contact hole 115a exposing the drain electrode 111b of the driving thin film transistor DTr on the driving thin film transistor DTr and the switching thin film transistor DT (not shown). A planarization film 113 having a film is formed. In this case, the planarization layer 113 may include an insulating material, for example, an inorganic insulating material including silicon oxide (SiO 2 ) and silicon nitride (SiNx), or an organic group including photo-acyl. Use any one of the insulating materials. In the present invention, a case where the planarization film 113 is formed using an organic insulating material will be described as an example.

이어서, 도 8c에 도시된 바와 같이, 상기 평탄화 막(113)을 노광 및 현상 공정을 거친 후 선택적으로 패터닝하여, 상기 기판(101)의 표시영역에 대응하는 평탄화 막(113)에 후속 공정에서 형성되는 제1 전극(117)이 상기 드레인 전극(111b)과 전기적으로 접촉시키기 위한 드레인 콘택홀(115a)을 형성한다. 이때, 상기 드레인 콘택홀(115a) 형성시에, 상기 접지 배선(107b)을 노출시키는 접지 배선 콘택홀 (115b)도 형성한다.Subsequently, as shown in FIG. 8C, the planarization film 113 is selectively patterned after the exposure and development processes to form the planarization film 113 corresponding to the display area of the substrate 101 in a subsequent process. The first electrode 117 to form a drain contact hole 115a for electrically contacting the drain electrode 111b. At this time, when the drain contact hole 115a is formed, a ground wiring contact hole 115b exposing the ground wiring 107b is also formed.

그 다음, 도 8d에 도시된 바와 같이, 상기 평탄화 막(113)을 포함한 기판 전면에 금속 물질층(미도시)을 증착한 후 이 금속 물질층을 선택적으로 패터닝하여, 상기 평탄화 막(113) 위로는 상기 드레인 콘택홀(115a)을 통해 상기 구동 박막트랜지스터(DTr)의 드레인 전극(111b)과 접촉되며, 각 화소영역(P) 별로 분리된 형태를 가지는 제1 전극(117)을 형성한다. 이때, 상기 비표시영역(NA)의 평탄화 막(113) 위로는 후속 공정에서 형성되는 캐소드 전극인 제2 전극(127)의 저항값을 낮추기 위해 보조 전극패턴(119)도 동시에 형성한다. 이는 상기 제2 전극(127)이 투명 도전물질로 형성되어 있어 저항값이 크기 때문에 일정한 전류를 균일하게 인가함에 있어 문제가 될 수 있기 때문에, 이러한 제2 전극(127)의 저항값을 낮추기 위해 보조 전극패턴(119)을 형성하여 상기 제2 전극(127)과 전기적으로 연결시켜 줌으로써 제2 전극(127)의 저항값을 낮출 수 있게 된다. 이때, 상기 보조 전극패턴 (119)은 상기 제2 전극(127) 및 상기 접지배선(107b)과 전기적으로 연결되어 있다. 이때, 상기 보조전극패턴(119)은 상기 접지배선 콘택홀(115b)을 통해 상기 접지배선 (107b)과 전기적으로 연결된다. 이때, 상기 금속물질층(미도시)은 알루미늄(Al), 알루미늄 합금(AlNd), 구리(Cu), 구리 합금, 몰리브덴(Mo), 몰리티타늄(MoTi), 크롬(Cr), 티타늄(Ti) 중 어느 하나 또는 둘 이상의 물질로서 이루어진다.Next, as shown in FIG. 8D, a metal material layer (not shown) is deposited on the entire surface of the substrate including the planarization film 113, and then the metal material layer is selectively patterned to form the planarization film 113. Is in contact with the drain electrode 111b of the driving thin film transistor DTr through the drain contact hole 115a and forms a first electrode 117 having a separate shape for each pixel region P. Referring to FIG. In this case, the auxiliary electrode pattern 119 is simultaneously formed on the planarization layer 113 of the non-display area NA to reduce the resistance of the second electrode 127 which is a cathode electrode formed in a subsequent process. This is because the second electrode 127 is formed of a transparent conductive material, which may be a problem in uniformly applying a constant current because the resistance value is large, and thus, it is necessary to reduce the resistance of the second electrode 127. By forming the electrode pattern 119 and electrically connecting the second electrode 127, the resistance of the second electrode 127 can be lowered. In this case, the auxiliary electrode pattern 119 is electrically connected to the second electrode 127 and the ground wiring 107b. In this case, the auxiliary electrode pattern 119 is electrically connected to the ground wiring 107b through the ground wiring contact hole 115b. In this case, the metal material layer (not shown) is aluminum (Al), aluminum alloy (AlNd), copper (Cu), copper alloy, molybdenum (Mo), molybdenum (MoTi), chromium (Cr), titanium (Ti) As one or more than two materials.

또한, 상기 제1 전극(117) 형성시에 상기 보조 전극패턴(119)과 함께, 발광영역의 유기물의 저하(degradation)을 유발하는 평탄화 막(113)의 아웃 개씽(out gassing)을 사전에 유도하기 위하여, 표시영역(AA)의 외곽에 위치하는 상기 보조 전극패턴(119)에 애노드 홀(anode hole)(121)들을 동시에 형성한다. In addition, together with the auxiliary electrode pattern 119 at the time of forming the first electrode 117, out gassing of the planarization film 113 causing degradation of organic matter in the emission region is induced in advance. In order to do so, anode holes 121 are simultaneously formed in the auxiliary electrode pattern 119 positioned outside the display area AA.

이어서, 도 8e에 도시된 바와 같이, 상기 제1 전극(117) 위로는 각 화소영역 (P)의 경계 및 비표시영역(NA)에는 절연물질 특히 예를 들어 벤소사이클로부텐 (BCB), 폴리 이미드 (Poly -Imide) 또는 포토아크릴 (photo acryl)로 이루어진 뱅크(123)를 형성한다. 이때, 상기 뱅크(123)는 각 화소영역(P)을 둘러싸는 형태로 상기 제1 전극(117)의 테두리와 중첩되도록 형성되어 있으며, 표시영역(AA) 전체적으로는 다수의 개구부를 갖는 격자 형태를 이루고 있다. 또한, 상기 뱅크(123)는 패널 외곽부인 비표시영역(NA)에도 형성되어 있다. Subsequently, as shown in FIG. 8E, an insulating material, for example, bensocyclobutene (BCB), polyimide, is formed on the boundary of each pixel region P and the non-display region NA above the first electrode 117. A bank 123 made of poly-imide or photo acryl is formed. In this case, the bank 123 is formed to overlap the edge of the first electrode 117 to surround each pixel area P, and has a lattice shape having a plurality of openings as a whole of the display area AA. It is coming true. The bank 123 is also formed in the non-display area NA, which is an outer portion of the panel.

그 다음, 도 8f에 도시된 바와 같이, 상기 뱅크(123)로 둘러싸인 각 화소영역(P) 내의 상기 제1 전극(117) 위로는 각각 적, 녹 및 청색을 발광하는 유기발광 패턴(미도시)으로 구성된 유기 발광층(125)을 형성한다. 상기 유기 발광층(125)은 유기 발광물질로 이루어진 단일층으로 구성될 수도 있으며, 또는 도면에 나타나지 않았지만 발광 효율을 높이기 위해 정공주입층(hole injection layer), 정공수송층(hole transporting layer), 발광 물질층(emitting material layer), 전자 수송층 (electron transporting layer) 및 전자 주입층(electron injection layer)의 다중층으로 구성될 수도 있다.Next, as illustrated in FIG. 8F, an organic light emitting pattern (not shown) that emits red, green, and blue light on the first electrode 117 in each pixel area P surrounded by the bank 123, respectively. An organic light emitting layer 125 is formed. The organic light emitting layer 125 may be composed of a single layer made of an organic light emitting material or, although not shown in the drawing, in order to increase light emission efficiency, a hole injection layer, a hole transporting layer, and a light emitting material layer (emitting material layer), an electron transporting layer (electron transporting layer) and an electron injection layer (electron injection layer) may be composed of multiple layers.

이어서, 상기 유기 발광층(125)과 상기 뱅크(123)를 포함한 기판 전면에, 예를 들어 ITO, IZO를 포함한 투명 도전 물질 중에서 어느 하나로 이루어진 투명 도전물질층(미도시)을 증착한 후, 이를 선택적으로 패터닝하여 상기 유기 발광층 (125)과 상기 뱅크(123)를 포함한 기판의 표시영역(AA)에 제2 전극(127)을 형성한다. 이때, 상기 제1 전극(117)과 제2 전극(127) 및 이들 두 전극(117, 127) 사이에 개재된 유기 발광층(125)은 유기 발광 다이오드(E)를 이룬다. 상기 제2 전극 (127)은 상기 보조 전극패턴(119)과 전기적으로 연결된다.Subsequently, a transparent conductive material layer (not shown) made of any one of transparent conductive materials including, for example, ITO and IZO is deposited on the entire surface of the substrate including the organic light emitting layer 125 and the bank 123, and then selectively The second electrode 127 is formed in the display area AA of the substrate including the organic emission layer 125 and the bank 123. In this case, the organic light emitting layer 125 interposed between the first electrode 117 and the second electrode 127 and the two electrodes 117 and 127 forms an organic light emitting diode (E). The second electrode 127 is electrically connected to the auxiliary electrode pattern 119.

따라서, 상기 유기 발광 다이오드(E)는 선택된 색 신호에 따라 제1 전극 (117)과 제2 전극(127)으로 소정의 전압이 인가되면, 제1 전극(117)으로부터 주입된 정공과 제2 전극(127)으로부터 제공된 전자가 유기발광층(125)으로 수송되어 엑시톤(exciton)을 이루고, 이러한 엑시톤이 여기 상태에서 기저 상태로 천이 될 때 빛이 발생되어 가시광선 형태로 방출된다. 이때, 발광된 빛은 투명한 제2 전극 (127)을 통과하여 외부로 나가게 되므로, 유기전계 발광소자(100)는 임의의 화상을 구현하게 된다.Accordingly, when a predetermined voltage is applied to the first electrode 117 and the second electrode 127 according to the selected color signal, the organic light emitting diode E may have holes and second electrodes injected from the first electrode 117. Electrons provided from 127 are transported to the organic light emitting layer 125 to form excitons, and when these excitons transition from the excited state to the ground state, light is generated and emitted in the form of visible light. In this case, since the emitted light passes through the transparent second electrode 127 to the outside, the organic light emitting diode 100 implements an arbitrary image.

그 다음, 도 8g에 도시된 바와 같이, 상기 제2 전극(127)을 포함한 기판 전면에는 절연물질, 특히 무기절연물질인 산화실리콘(SiO2) 또는 질화실리콘(SiNx)으로 이루어진 제1 패시베이션막(129)을 형성한다. 이때, 상기 제2 전극(127) 만으로는 상기 유기발광층(125)으로의 수분 침투를 완전히 억제할 수 없기 때문에, 상기 제2 전극(127) 위로 상기 제1 패시베이션막(129)을 형성함으로써 상기 유기발광층 (125)으로의 수분 침투를 완전히 억제할 수 있게 된다.Next, as illustrated in FIG. 8G, a first passivation layer (eg, silicon oxide (SiO 2 ) or silicon nitride (SiNx), which is an insulating material, particularly an inorganic insulating material, may be formed on the entire surface of the substrate including the second electrode 127. 129). In this case, since the penetration of moisture into the organic light emitting layer 125 cannot be completely suppressed by the second electrode 127 alone, the organic light emitting layer is formed by forming the first passivation layer 129 on the second electrode 127. It is possible to completely suppress the water penetration into the 125.

이어서, 도 8h에 도시된 바와 같이, 상기 제1 패시베이션막(129) 상의 표시영역(AA)에는 폴리머 (polymer)와 같은 고분자 유기 물질로 이루어진 유기막(131)을 형성한다. 이때, 상기 유기막(131)을 구성하는 고분자 박막으로는 올레핀계 고분자 (polyethylene, polypropylene), 폴리에틸렌테레프탈레이트(PET), 에폭시 수지 (epoxy resin), 플루오르 수지(fluoro resin), 폴리실록산(polysiloxane) 등이 사용될 수 있다. Subsequently, as shown in FIG. 8H, an organic layer 131 made of a polymer organic material such as a polymer is formed in the display area AA on the first passivation layer 129. In this case, the polymer thin film constituting the organic layer 131 may be an olefin-based polymer (polyethylene, polypropylene), polyethylene terephthalate (PET), epoxy resin, fluoro resin, polysiloxane, or the like. This can be used.

그 다음, 도 8h에 도시된 바와 같이, 상기 유기막(131)을 열경화 방식에 의해 약 50 내지 100℃ 온도 하에서 10 내지 60분 동안 1차로 경화 처리하는 공정을 실시한다. 이때, 상기 열 경화 방식 대신에 UV 경화 방식을 이용할 수도 있다.Next, as shown in FIG. 8H, the organic film 131 is first cured for 10 to 60 minutes at a temperature of about 50 to 100 ° C. by a thermosetting method. In this case, a UV curing method may be used instead of the thermal curing method.

이어서, 도 8i에 도시된 바와 같이, 상기 1차 경화 처리된 유기막(131)을 다시 2차로 열경화 방식 또는 UV 경화 방식에 의해 경화 처리하는 공정을 실시한다. 상기 2차 열경화 처리시에 약 50 내지 150℃ 온도 하에서 10 내지 60분 동안 실시한다. 이때, 상기 UV 경화 처리는 50W 내지 500W 범위 내에서 실시한다.Subsequently, as illustrated in FIG. 8I, the first step of curing the organic film 131 is secondly cured by a thermosetting method or a UV curing method. The secondary heat curing treatment is carried out for about 10 to 60 minutes at about 50 to 150 ℃ temperature. At this time, the UV curing treatment is carried out within the range of 50W to 500W.

본 발명에서는 두 번에 걸친 경화 처리에 대해서만 기재하고 있지만 이에 한정되는 것은 아니며, 경화 처리를 두 번 이상 실시할 수도 있다. 또한, 경화 처리시에 서로 다른 경화 처리방식, 예를 들어 1차는 열경화 처리하고 2차는 UV 경화 처리를 실시하거나 또는, 동일한 경화 처리방식, 예를 들어 1차는 열경화 처리하고 2차도 열경화 처리하거나, 1차는 UV 경화처리하고 2차도 UV 경화 처리할 수도 있다. Although the present invention describes only two hardening treatments, the present invention is not limited thereto, and the hardening treatment may be performed two or more times. In addition, during the curing treatment, different curing treatment methods, for example, the first heat curing treatment and the second heat curing treatment, or the same curing treatment method, for example, the first heat curing treatment and the second heat curing treatment Alternatively, the primary may be UV cured and secondary UV cured.

그 다음, 도 8j에 도시된 바와 같이, 이렇게 두 번에 걸쳐 경화처리된 상기 유기막(131) 및 제1 패시베이션막(129)을 포함한 기판 전면에 상기 유기막(131)을 통해 수분이 침투되는 것을 차단하기 위해 절연물질, 예를 들어 무기절연물질인 산화실리콘(SiO2) 또는 질화실리콘(SiNx)으로 이루어진 제2 패시베이션막(133)을 추가로 형성한다. Next, as shown in FIG. 8J, moisture penetrates through the organic layer 131 on the entire surface of the substrate including the organic layer 131 and the first passivation layer 129 which are cured twice. The second passivation film 133 made of an insulating material, for example, an inorganic insulating material, for example, silicon oxide (SiO 2 ) or silicon nitride (SiNx), is further formed.

이어서, 도 8k에 도시된 바와 같이, 상기 제2 패시베이션막(133)을 포함한 기판 전면에 상기 유기발광 다이오드(E)의 인캡슐레이션을 위해 보호 필름(137)을 대향하여 위치시키게 되는데, 상기 기판(101)과 보호 필름(137) 사이에 투명하며 접착 특성을 갖는 프릿(frit), 유기절연물질, 고분자 물질 중 어느 하나로 이루어진 점착제(135)를 개재하여, 공기층 없이 상기 기판(101) 및 보호 필름(137)이 완전 밀착되도록 한다. 이때, 본 발명에서는 상기 점착제(135)로는 PSA(Press Sensitive Adhesive)를 이용하는 경우를 일례로 들어 설명한다.Subsequently, as shown in FIG. 8K, the protective film 137 is disposed to face the substrate including the second passivation layer 133 to encapsulate the organic light emitting diode E. The substrate 101 and the protective film without an air layer through the adhesive 135 made of any one of a frit, an organic insulating material, and a polymer material that is transparent and has an adhesive property between the 101 and the protective film 137. Make sure that (137) is in full contact. At this time, in the present invention, the pressure sensitive adhesive 135 is described as an example of using a PSA (Press Sensitive Adhesive).

이렇게 점착제(135)에 의해 상기 기판(101)과 보호필름(barrier film) (137)이 고정되어 패널 상태를 이루도록 함으로써 본 발명에 따른 유기전계 발광소자 (100) 제조공정을 완료한다. Thus, the substrate 101 and the barrier film 137 are fixed by the adhesive 135 to form a panel state, thereby completing the manufacturing process of the organic light emitting device 100 according to the present invention.

따라서, 본 발명에 따른 유기전계 발광소자 및 그 제조방법에 따르면, 유기 발광 다이오드 제작 이후에 투습 방지용 제1 패시베이션막을 형성하고 이후에 형성된 폴리머막을 적어도 두 번에 걸친 경화 처리 공정, 예를 들어 1차 열경화 처리 후에 2차로 UV 경화 처리 또는 1차 열경화 처리 이후에 2차 열경화 처리를 실시함으로써 안정성 있는 폴리머막을 형성할 수 있다.Therefore, according to the organic light emitting device according to the present invention and a method for manufacturing the same, after fabricating the organic light emitting diode, the first passivation film for preventing moisture permeation is formed and the polymer film formed thereafter is subjected to at least two curing treatment processes, for example, primary A stable polymer film can be formed by performing a second heat curing treatment after the UV curing treatment or the first heat curing treatment after the heat curing treatment.

또한, 본 발명에 따른 유기전계 발광소자 및 그 제조방법에 따르면, 유기 발광 다이오드 제작 이후에 투습 방지용 제1 패시베이션막을 형성하고 이후에 형성된 폴리머막을 적어도 두 번에 걸친 경화 처리 공정, 예를 들어 1차 열경화 처리 후에 2차로 UV 경화 처리 또는 1차 열경화 처리 이후에 2차 열경화 처리를 실시함으로써 폴리머막의 미경화로 인해 나타나는 주름 불량, 즉 헤이즈(haze)와 제품의 투습 불량에 영향을 주는 멀티 패시베이션막의 크랙 발생을 방지할 수 있다. In addition, according to the organic light emitting device according to the present invention and a method for manufacturing the same, after fabricating the organic light emitting diode to form a moisture-proof first passivation film and the polymer film formed thereafter at least two times of curing treatment process, for example, primary UV curing treatment after heat curing or secondary heat curing treatment after the first heat curing treatment, thereby causing multi-passivation that affects wrinkle defects, that is, haze and moisture permeability defects of the polymer film. Cracking of the film can be prevented.

본 발명이 속하는 기술분야의 당업자는 상술한 본 발명이 그 기술적 사상이나 필수적 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다.Those skilled in the art to which the present invention pertains will understand that the above-described present invention can be implemented in other specific forms without changing the technical spirit or essential features.

그러므로, 이상에서 기술한 실시 예들은 모든 면에서 예시적인 것이며 한정적인 것이 아닌 것으로 이해해야만 한다. 본 발명의 범위는 상기 상세한 설명보다는 후술하는 특허청구범위에 의하여 나타내어지며, 특허청구범위의 의미 및 범위 그리고 그 등가 개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.Therefore, it is to be understood that the embodiments described above are exemplary in all respects and not restrictive. The scope of the present invention is shown by the following claims rather than the detailed description, and all changes or modifications derived from the meaning and scope of the claims and their equivalent concepts should be construed as being included in the scope of the present invention. do.

101: 기판 103: 반도체층
103a: 제1 영역 103b, 103c: 제2 영역
105: 게이트 절연막 107: 게이트 전극
109: 층간 절연막 111a: 소스 전극
111b: 드레인 전극 113: 평탄화 막
115a: 드레인 콘택홀 115b: 접지 배선 콘택홀
117: 제1 전극 119: 보조 전극패턴
121: 애노드 홀(anode hole) 123: 뱅크
125: 유기 발광층 127: 제2 전극
129: 제1 패시베이션막 131: 유기막
133: 제2 패시베이션막 135: 점착제
137: 보호필름 AA: 표시영역
NA: 비표시영역 P: 화소영역
101: substrate 103: semiconductor layer
103a: first region 103b, 103c: second region
105: gate insulating film 107: gate electrode
109: interlayer insulating film 111a: source electrode
111b: drain electrode 113: planarization film
115a: drain contact hole 115b: ground wiring contact hole
117: first electrode 119: auxiliary electrode pattern
121: anode hole 123: bank
125: organic light emitting layer 127: second electrode
129: first passivation film 131: organic film
133: second passivation film 135: pressure-sensitive adhesive
137: protective film AA: display area
NA: non-display area P: pixel area

Claims (12)

다수의 화소영역을 포함하는 표시영역과 이의 외측으로 비표시영역이 정의된 기판;
상기 기판상의 상기 각 화소영역에 형성된 스위칭 박막트랜지스터와 구동 박막트랜지스터;
상기 기판의 화소영역 및 비표시영역상에 형성되는 평탄화 막;
상기 평탄화 막 상에 형성되고, 상기 구동 박막트랜지스터의 드레인 전극과 연결된 제1 전극;
상기 비표시영역의 평탄화막위에 형성되는 보조전극패턴;
상기 제1 전극을 포함한 기판의 각 화소영역 주위 및 비표시영역에 형성된 뱅크;
상기 제1 전극 위로 각 화소영역 별로 분리 형성된 유기 발광층;
상기 유기 발광층을 포함한 상기 기판 전면에 형성된 제2 전극;
상기 제2 전극을 포함한 상기 평탄화막의 화소영역 및 비표시영역 상부 및 측면부에 형성된 제1 패시베이션막;
상기 제1 패시베이션막의 상부 및 측면에 형성되고, 열경화 처리와 UV 경화처리로 2번 경화처리되어 형성된 유기막;
상기 2번 경화처리된 유기막 및 제1 패시베이션막 상에 형성된 제2 패시베이션막;
상기 기판과 마주하며 위치한 보호필름; 및
상기 기판과 보호필름 사이에 개재되어 상기 기판과 보호필름을 접착하여 패널 상태를 이루도록 하는 점착제;를 포함하여 구성되고,
상기 보조전극패턴은 상기 제2 전극과 전기적으로 연결되는 것을 특징으로 하는 유기전계 발광소자.
A display area including a plurality of pixel areas and a non-display area defined outside thereof;
A switching thin film transistor and a driving thin film transistor formed in each pixel area on the substrate;
A planarization film formed on the pixel area and the non-display area of the substrate;
A first electrode formed on the planarization layer and connected to the drain electrode of the driving thin film transistor;
An auxiliary electrode pattern formed on the planarization layer of the non-display area;
Banks formed around and in a non-display area of each pixel area of the substrate including the first electrode;
An organic emission layer formed on each of the pixel areas above the first electrode;
A second electrode formed on an entire surface of the substrate including the organic light emitting layer;
A first passivation film formed on upper and side surfaces of the pixel area and the non-display area of the planarization film including the second electrode;
An organic film formed on the upper and side surfaces of the first passivation film and formed by curing twice with a thermosetting treatment and a UV curing treatment;
A second passivation film formed on the second hardened organic film and the first passivation film;
A protective film facing the substrate; And
And an adhesive interposed between the substrate and the protective film to form a panel state by adhering the substrate and the protective film.
The auxiliary electrode pattern is an organic light emitting device, characterized in that electrically connected with the second electrode.
삭제delete 제1항에 있어서, 상기 기판은 유리기판, 플렉서블(flexible) 유리기판 또는 플라스틱 재질 중에서 선택된 어느 하나로 구성되는 것을 특징으로 하는 유기전계 발광소자.The organic light emitting device of claim 1, wherein the substrate is formed of any one selected from a glass substrate, a flexible glass substrate, and a plastic material. 다수의 화소영역을 포함하는 표시영역과 이의 외측으로 비표시영역이 정의된 기판을 제공하는 단계;
상기 기판상의 상기 각 화소영역에 스위칭 박막트랜지스터와 구동 박막트랜지스터를 형성하는 단계;
상기 스위칭 박막트랜지스터와 구동 박막트랜지스터를 포함한 기판의 화소영역 및 비표시영역에 평탄화막을 형성하는 단계;
상기 평탄화막 상에 상기 구동 박막트랜지스터의 드레인 전극과 연결되는 제1 전극을 형성하는 단계;
상기 제1 전극을 포함한 기판의 각 화소영역 주위 및 비표시영역에 뱅크를 형성하는 단계;
상기 화소영역의 제1 전극 상에 유기 발광층을 형성하는 단계;
상기 유기 발광층을 포함한 상기 기판 전면에 제2 전극을 형성하는 단계;
상기 제2 전극을 포함한 상기 평탄화막의 화소영역 및 비표시영역 상부 및 측면부에 제1 패시베이션막을 형성하는 단계;
상기 제1 패시베이션막 상부 및 측면에 유기막을 형성하는 단계;
상기 유기막을 1차 열경화 처리와 2차 UV 경화 처리를 각각 실시하는 단계;
상기 유기막 및 제1 패시베이션막 상에 제2 패시베이션막을 형성하는 단계;
상기 기판과 마주하며 위치한 보호필름을 형성하는 단계; 및
상기 기판과 보호필름 사이에 상기 기판과 보호필름을 접착하여 패널 상태를 이루도록 하는 점착제를 형성하는 단계;를 포함하여 형성하는 것을 특징으로 하는 유기전계 발광소자 제조방법.
Providing a display area including a plurality of pixel areas and a substrate on which a non-display area is defined;
Forming a switching thin film transistor and a driving thin film transistor in each pixel area on the substrate;
Forming a planarization layer in a pixel area and a non-display area of a substrate including the switching thin film transistor and a driving thin film transistor;
Forming a first electrode connected to the drain electrode of the driving thin film transistor on the planarization layer;
Forming a bank around each pixel region of the substrate including the first electrode and in a non-display region;
Forming an organic emission layer on the first electrode of the pixel region;
Forming a second electrode on an entire surface of the substrate including the organic light emitting layer;
Forming a first passivation film on upper and side surfaces of the pixel area and the non-display area of the planarization film including the second electrode;
Forming organic layers on the top and side surfaces of the first passivation layer;
Subjecting the organic film to a first heat curing treatment and a second UV curing treatment, respectively;
Forming a second passivation film on the organic film and the first passivation film;
Forming a protective film facing the substrate; And
Forming an adhesive to form a panel state by adhering the substrate and the protective film between the substrate and the protective film; Forming an organic electroluminescent device comprising a.
삭제delete 삭제delete 삭제delete 삭제delete 제4 항에 있어서, 상기 유기막의 1차 열경화 처리하는 공정은 50 내지 100℃ 온도에서 10 내지 60분 동안 이루어지는 것을 특징으로 하는 유기전계 발광소자 제조방법.The method of claim 4, wherein the first thermal curing process of the organic layer is performed for 10 to 60 minutes at a temperature of 50 to 100 ° C. 6. 제4 항에 있어서, 상기 유기막의 2차 UV 경화 처리하는 공정은 50 내지 500 W 범위 내에서 실시하는 것을 특징으로 하는 유기전계 발광소자 제조방법.
The method of claim 4, wherein the second UV curing of the organic layer is performed within a range of 50 to 500 W. 6.
삭제delete 삭제delete
KR1020120157362A 2012-12-28 2012-12-28 Organic luminescence emitted diode device and method for fabricating the same KR102023944B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020120157362A KR102023944B1 (en) 2012-12-28 2012-12-28 Organic luminescence emitted diode device and method for fabricating the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020120157362A KR102023944B1 (en) 2012-12-28 2012-12-28 Organic luminescence emitted diode device and method for fabricating the same

Publications (2)

Publication Number Publication Date
KR20140086637A KR20140086637A (en) 2014-07-08
KR102023944B1 true KR102023944B1 (en) 2019-09-23

Family

ID=51735867

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020120157362A KR102023944B1 (en) 2012-12-28 2012-12-28 Organic luminescence emitted diode device and method for fabricating the same

Country Status (1)

Country Link
KR (1) KR102023944B1 (en)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102351499B1 (en) * 2015-08-31 2022-01-13 엘지디스플레이 주식회사 Organic light emitting display device and method of manufacturing the same
CN107104127B (en) * 2017-04-27 2019-11-22 上海天马有机发光显示技术有限公司 Organic light emitting display panel and display device
CN109728200B (en) 2019-01-03 2022-02-08 京东方科技集团股份有限公司 Display substrate, preparation method of display substrate and display device

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100370921B1 (en) * 2000-12-07 2003-02-05 주식회사 엘리아테크 An Organic Electro-Luminescence Display Panel By Dual Hardening Process And Fabricating Method Thereof
KR20100019019A (en) * 2008-08-08 2010-02-18 엘지디스플레이 주식회사 Substrate for organic electroluminescent device and method of fabricating the same
KR101305377B1 (en) * 2009-06-16 2013-09-06 엘지디스플레이 주식회사 Top emission type organic electroluminescent device and method of fabricating the same
KR101695317B1 (en) * 2010-05-18 2017-01-12 엘지디스플레이 주식회사 Organic electro luminescent device
KR101957147B1 (en) * 2011-06-01 2019-03-12 엘지디스플레이 주식회사 Organic electro luminescent device and method of fabricating the same

Also Published As

Publication number Publication date
KR20140086637A (en) 2014-07-08

Similar Documents

Publication Publication Date Title
KR101994227B1 (en) Organic light emitting diode device and method for fabricating the same
US10541288B2 (en) Flexible organic electroluminescent device and method for fabricating the same
KR102050434B1 (en) Flexible organic electroluminescent device and method for fabricating the same
KR101747737B1 (en) Luminescence dispaly panel and fabricating method of the same
KR102448843B1 (en) Organic electroluminescence display device and method of fabricating thereof
KR102009802B1 (en) Flexible type organic light emitting diode device and fabricating method thereof
US9287530B2 (en) Organic light-emitting display device and method of fabricating the same
KR102522533B1 (en) Organic electroluminescent device and method for fabricating the same
KR102016070B1 (en) Flexible organic luminescence emitted diode device and method for fabricating the same
KR102139677B1 (en) Flexible organic electroluminescent device and method for fabricating the same
KR20210025567A (en) Electroluminescent display device
CN103681746A (en) Organic light-emitting display apparatus and method of manufacturing the same
KR20140033769A (en) Organic electro luminescence device and method for fabricating the same
CN107845739B (en) OLED device, OLED display panel and preparation method
KR20130137455A (en) Organic light emitting display device
KR20100004221A (en) Top emission type organic electro-luminescence device
KR102320187B1 (en) Organic light emitting display device and method for manufacturing thereof
JP2015049949A (en) Organic el display device and manufacturing method of organic el display device
KR102023944B1 (en) Organic luminescence emitted diode device and method for fabricating the same
US11309512B2 (en) Organic EL display device and method for manufacturing organic EL display device
KR102542133B1 (en) Display device for preventing corrosion
KR101775503B1 (en) Method of fabricating organic light emitting diodes
KR101605008B1 (en) Fabrication method for organic light emitting diodes device
KR102034050B1 (en) organic light-emitting dIODE DISPLAY device
KR102455579B1 (en) Organic light emitting display device and method for fabricating the same

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
AMND Amendment
X701 Decision to grant (after re-examination)
GRNT Written decision to grant