KR101925912B1 - 패킷 처리 방법 및 장치 - Google Patents

패킷 처리 방법 및 장치 Download PDF

Info

Publication number
KR101925912B1
KR101925912B1 KR1020160173388A KR20160173388A KR101925912B1 KR 101925912 B1 KR101925912 B1 KR 101925912B1 KR 1020160173388 A KR1020160173388 A KR 1020160173388A KR 20160173388 A KR20160173388 A KR 20160173388A KR 101925912 B1 KR101925912 B1 KR 101925912B1
Authority
KR
South Korea
Prior art keywords
packet
transmission
reference value
dsp
measured
Prior art date
Application number
KR1020160173388A
Other languages
English (en)
Other versions
KR20180070872A (ko
Inventor
배정호
Original Assignee
주식회사 엘지유플러스
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 엘지유플러스 filed Critical 주식회사 엘지유플러스
Priority to KR1020160173388A priority Critical patent/KR101925912B1/ko
Publication of KR20180070872A publication Critical patent/KR20180070872A/ko
Application granted granted Critical
Publication of KR101925912B1 publication Critical patent/KR101925912B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L47/00Traffic control in data switching networks
    • H04L47/10Flow control; Congestion control
    • H04L47/24Traffic characterised by specific attributes, e.g. priority or QoS
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L41/00Arrangements for maintenance, administration or management of data switching networks, e.g. of packet switching networks
    • H04L41/02Standardisation; Integration
    • H04L41/0213Standardised network management protocols, e.g. simple network management protocol [SNMP]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L47/00Traffic control in data switching networks
    • H04L47/10Flow control; Congestion control
    • H04L47/32Flow control; Congestion control by discarding or delaying data units, e.g. packets or frames
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L47/00Traffic control in data switching networks
    • H04L47/70Admission control; Resource allocation
    • H04L47/78Architectures of resource allocation
    • H04L47/783Distributed allocation of resources, e.g. bandwidth brokers

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

본 발명은 전화 회선 기반의 패킷 처리 방법 및 장치에 관한 것으로서, 본 발명의 일 실시예에 따른 디지털 신호 처리 장치(DSP: Digital Signal Processor)가 구비되어 전화 회선 기반의 패킷 데이터 서비스를 제공하는 패킷 처리 장치에서의 패킷 처리 방법은 상기 DSP에서 상기 DSP와 상기 전화 회선이 연결된 송신기 사이의 전송 성능을 측정하는 단계와 상기 DSP에서 상기 측정된 전송 성능에 관한 정보를 구비된 피드백 라인을 통해 스위칭 프로세서(SP: Switching Processor)에 전송하는 단계와 상기 SP에서 상기 측정된 전송 성능이 소정 기준치 이하인지 판단하는 단계와 상기 판단 결과, 상기 기준치 이하이면, 상기 SP에서 상기 SP와 상기 DSP 사이의 전송 성능과 상기 측정된 전송 성능이 일치하도록 패킷을 제어하는 단계를 포함할 수 있다.

Description

패킷 처리 방법 및 장치{Packet Processing Method and Apparatus}
본 발명은 패킷 데이터 서비스 제공 방법에 관한 것으로서, 보다 상세하게, 회선 기반의 패킷 데이터 서비스를 제공하는 패킷 처리 장치에서 서비스 품질 보장을 위해 실시간 회선 품질에 따라 동적으로 패킷 스케쥴링을 수행하는 패킷 처리 방법 및 장치에 관한 것이다.
기존 IP/Ethernet 패킷을 처리하는 L2/L3 스위치는 패킷 처리부와 송신부 내부를 연결하는 인터페이스와 송신부를 통해 나가는 인터페이스 간의 전송 성능을 일반적으로 동일하게 구성한다.
따라서 패킷을 처리하여 송신하는 과정에서 인터페이스 성능 차이에 의한 패킷 손실은 발생하지 않으며 해당 인터페이스의 전송 성능을 넘어서는 패킷은 패킷 처리부에서 QoS(Quality of Service) 정책에 따라 선처리되어 버려진 후 전송된다.
이와 달리 전화 회선을 전송 매체로 하여 종단 장치와 아날로그 신호를 송수신하는 G.fast 집선 장치의 경우, 아날로그/디지털 변환을 위한 DSP(Digital Signal Processor) 칩이 내장된다. 따라서, DSP와 송신부 사이의 인터페이스가 추가되며, 장치 내 인터페이스의 전송 성능 차이에 의한 패킷 손실을 방지 할 필요가 있다.
특히, DSP 전송 성능은 전화 회선의 품질에 따라서 급격히 변화되므로, 전화 회선 품질 변화에 따라 동적으로 패킷 스케쥴링을 수행하는 패킷 처리 방법 및 장치가 요구되고 있는 실정이다.
본 발명은 상술한 종래 기술의 문제점을 해결하기 위해 고안된 것으로, 본 발명의 목적은 패킷 처리 방법 및 장치를 제공하는 것이다.
본 발명의 다른 목적은 회선 기반의 패킷 데이터 서비스를 제공하는 패킷 처리 장치에서 서비스 품질 보장을 위해 실시간 회선 품질에 따라 동적으로 패킷 스케쥴링을 수행하는 패킷 처리 방법 및 장치를 제공하는 것이다.
본 발명의 다른 목적은 패킷 처리 장치 내 인터페이스들 사이의 전송 성능을 일치시킴으로써, 특정 인터페이스 구간에서의 병목 현상을 미연에 방지하는 것이 가능한 패킷 처리 방법 및 장치를 제공하는 것이다.
본 발명의 또 다른 목적은 상기 방법들을 지원하는 시스템 및 기록 매체를 제공하는 것이다.
본 발명에서 이루고자 하는 기술적 과제들은 이상에서 언급한 기술적 과제들로 제한되지 않으며, 언급하지 않은 또 다른 기술적 과제들은 아래의 기재로부터 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에게 명확하게 이해될 수 있을 것이다.
본 발명은 전화 회선 기반의 패킷 처리 방법 및 장치를 제공한다.
본 발명의 일 실시예에 따른 디지털 신호 처리 장치(DSP: Digital Signal Processor)가 구비되어 전화 회선 기반의 패킷 데이터 서비스를 제공하는 패킷 처리 장치에서의 패킷 처리 방법은 상기 DSP에서 상기 DSP와 상기 전화 회선이 연결된 송신기 사이의 전송 성능을 측정하는 단계와 상기 DSP에서 상기 측정된 전송 성능에 관한 정보를 구비된 피드백 라인을 통해 스위칭 프로세서(SP: Switching Processor)에 전송하는 단계와 상기 SP에서 상기 측정된 전송 성능이 소정 기준치 이하인지 판단하는 단계와 상기 판단 결과, 상기 기준치 이하이면, 상기 SP에서 상기 SP와 상기 DSP 사이의 전송 성능과 상기 측정된 전송 성능이 일치하도록 패킷을 제어하는 단계를 포함할 수 있다.
또한, 상기 패킷 처리 방법은 상기 DSP가 초기 송신 제한 기준값을 설정하는 단계를 더 포함하되, 상기 DSP가 상기 측정된 전송 성능과 상기 송신 제한 기준값을 비교하여 상기 설정된 송신 제한 기준값의 변경이 필요한지 판단할 수 있다.
여기서, 상기 설정된 송신 제한 기준값의 변경이 필요하면, 상기 DSP가 상기 측정된 전송 성능에 관한 정보를 구비된 피드백 라인을 통해 상기 SP에 전송할 수 있다.
또한, 상기 패킷 처리 방법은 상기 SP가 초기 송신 제한 기준값을 설정하는 단계를 더 포함하되, 상기 SP가 상기 측정된 전송 성능과 상기 송신 제한 기준값을 비교하여 상기 설정된 송신 제한 기준값의 변경이 필요한지 판단할 수 있다.
여기서, 상기 설정된 송신 제한 기준값의 변경이 필요하면, 상기 측정된 전송 성능에 기반하여 새로운 송신 제한 기준값을 산출하는 단계를 더 포함하고, 상기 SP가 상기 산출된 송신 제한 기준값이 초과되지 않도록 상기 DSP로의 패킷 전송을 제어할 수 있다.
또한, 상기 산출된 송신 제한 기준값 이내에서 소정 우선 처리 대상 패킷이 선처리되어 상기 DSP에 전송될 수 있다.
또한, 상기 우선 처리 대상 패킷이 처리된 후 남은 대역폭이 차상위 우선 순위를 가지는 패킷의 전송에 할당될 수 있다.
또한, 상기 차상위 우선 순위를 가지는 패킷 전송 중 상기 산출된 송신 제한 기준값을 초과하여 수신되는 패킷을 폐기할 수 있다.
본 발명의 다른 일 실시예에 따른 전화 회선 기반의 패킷 데이터 서비스를 제공하는 패킷 처리 장치에 구비되는 디지털 신호 처리 장치(DSP: Digital Signal Processor)에서의 패킷 처리 방법은 초기 송신 제한 기준값을 설정하는 단계와 상기 DSP와 상기 전화 회선이 연결된 송신기 사이의 전송 성능을 측정하는 단계와 상기 측정된 전송 성능과 상기 초기 송신 제한 기준값을 비교하여 송신 제한 기준값의 변경이 필요한지 판단하는 단계와 상기 판단 결과, 상기 송신 제한 기준값의 변경이 필요하면, 상기 측정된 전송 성능에 관한 정보가 포함된 소정 피드백 신호를 구비된 피드백 라인을 통해 스위칭 프로세서에 전송하는 단계를 포함하고, 상기 스위칭 프로세서가 상기 측정된 전송 성능에 기반하여 우선 순위에 따른 패킷 스케쥴링을 수행하는 것을 특징으로 한다.
본 발명의 또 다른 일 실시예에 따른 전화 회선 기반의 패킷 데이터 서비스를 제공하는 패킷 처리 장치에 구비되는 스위칭 프로세서(SP: Switching Processor)에서의 패킷 처리 방법은 초기 송신 제한 기준값을 설정하는 단계와 디지털 신호 처리 장치(DSP: Digital Signal Processor)와 상기 전화 회선이 연결된 송신기 사이에서 측정된 전송 성능에 관한 정보가 포함된 피드백 신호를 상기 DSP로부터 수신하는 단계와 상기 측정된 전송 성능과 상기 초기 송신 제한 기준값을 비교하여 송신 제한 기준값의 변경이 필요한지 판단하는 단계와 상기 판단 결과, 상기 송신 제한 기준값의 변경이 필요하면, 상기 측정된 전송 성능에 기반하여 우선 순위에 따른 패킷 스케쥴링을 수행하는 단계를 포함할 수 있다.
본 발명의 또 다른 일 실시예에 따른 전화 회선 기반의 패킷 데이터 서비스를 제공하는 패킷 처리 장치는 자신과 상기 전화 회선이 연결된 송신기 사이의 전송 성능을 측정하는 디지털 신호 처리 장치(DSP: Digital Signal Processor)와 상기 측정된 전송 성능에 관한 정보를 구비된 피드백 라인을 통해 상기 DSP로부터 수신하는 스위칭 프로세서(SP: Switching Processor)와 패킷망을 통해 패킷을 수신하는 패킷 송수신부를 포함하고, 상기 SP와 상기 DSP 사이의 전송 성능과 상기 측정된 전송 성능이 일치하도록 상기 SP가 상기 수신된 패킷을 스케줄링하여 상기 DSP에 전송하는 것을 특징으로 한다.
또한, 상기 DSP가 송신 제한 기준값을 설정하고, 상기 측정된 전송 성능과 상기 송신 제한 기준값을 비교하여 상기 설정된 송신 제한 기준값의 변경이 필요한지 판단할 수 있다.
또한, 상기 설정된 송신 제한 기준값의 변경이 필요하면, 상기 DSP가 상기 측정된 전송 성능에 관한 정보를 구비된 피드백 라인을 통해 상기 SP에 전송할 수 있다.
또한, 상기 SP가 송신 제한 기준값을 설정하고, 상기 SP가 상기 측정된 전송 성능과 상기 송신 제한 기준값을 비교하여 상기 설정된 송신 제한 기준값의 변경이 필요한지 판단할 수도 있다.
이때, 상기 송신 제한 기준값의 변경이 필요하면, 상기 측정된 전송 성능에 기반하여 새로운 송신 제한 기준값을 산출하는 단계를 더 포함하고, 상기 SP가 상기 산출된 송신 제한 기준값이 초과되지 않도록 상기 DSP로의 패킷 전송을 제어할 수 있다.
또한, 상기 SP가 상기 산출된 송신 제한 기준값 이내에서 소정 우선 처리 대상 패킷을 선처리하여 상기 DSP에 전송할 수 있다.
또한, 상기 SP가 상기 우선 처리 대상 패킷이 처리된 후 남은 대역폭을 차상위 우선 순위를 가지는 패킷의 전송에 할당할 수 있다.
또한, 상기 SP가 상기 차상위 우선 순위를 가지는 패킷 전송 중 상기 산출된 송신 제한 기준값을 초과하여 수신되는 패킷을 폐기할 수 있다.
본 발명의 또 다른 일 실시예에 따른 전화 회선 기반의 패킷 데이터 서비스를 제공하는 패킷 처리 장치에 구비되는 디지털 신호 처리 장치(DSP: Digital Signal Processor)는 초기 송신 제한 기준값을 수신하는 송수신부와 상기 DSP와 상기 전화 회선이 연결된 송신기 사이의 전송 성능을 측정하는 성능 측정부와 상기 측정된 전송 성능과 상기 초기 송신 제한 기준값을 비교하여 송신 제한 기준값의 변경이 필요한지 판단하는 제어부와 상기 판단 결과, 상기 송신 제한 기준값의 변경이 필요하면, 상기 제어부의 제어 신호에 따라 상기 측정된 전송 성능에 관한 정보가 포함된 소정 피드백 신호를 구비된 피드백 라인을 통해 스위칭 프로세서에 전송하는 피드백 통신부를 포함하고, 상기 스위칭 프로세서가 상기 측정된 전송 성능에 기반하여 우선 순위에 따른 패킷 스케쥴링을 수행하는 것을 특징으로 한다.
본 발명의 또 다른 일 실시예에 따른 전화 회선 기반의 패킷 데이터 서비스를 제공하는 패킷 처리 장치에 구비되는 스위칭 프로세서(SP: Switching Processor)는 초기 송신 제한 기준값을 수신하는 패킷 송수신부와 디지털 신호 처리 장치(DSP: Digital Signal Processor)와 상기 전화 회선이 연결된 회선 송수신기 사이에서 측정된 전송 성능에 관한 정보가 포함된 피드백 신호를 상기 DSP로부터 수신하는 피드백 통신부와 상기 측정된 전송 성능과 상기 초기 송신 제한 기준값을 비교하여 송신 제한 기준값의 변경이 필요한지 판단하는 제어부와 상기 판단 결과, 상기 송신 제한 기준값의 변경이 필요하면, 상기 측정된 전송 성능에 기반하여 우선 순위에 따른 패킷 스케쥴링을 수행하는 우선 순위 처리부와 상기 스케줄링된 패킷을 상기 DSP에 전송하는 패킷 처리부를 포함할 수 있다.
상기 본 발명의 양태들은 본 발명의 바람직한 실시예들 중 일부에 불과하며, 본원 발명의 기술적 특징들이 반영된 다양한 실시예들이 당해 기술분야의 통상적인 지식을 가진 자에 의해 이하 상술할 본 발명의 상세한 설명을 기반으로 도출되고 이해될 수 있다.
본 발명에 따른 방법 및 장치에 대한 효과에 대해 설명하면 다음과 같다.
본 발명은 전화 회선 기반의 패킷 처리 방법 및 장치를 제공하는 장점이 있다.
또한, 본 발명은 회선 기반의 패킷 데이터 서비스를 제공하는 패킷 처리 장치에서 서비스 품질 보장을 위해 실시간 회선 품질에 따라 동적으로 패킷 스케쥴링을 수행하는 패킷 처리 방법 및 장치를 제공하는 장점이 있다.
또한, 본 발명은 패킷 처리 장치 내 인터페이스들 사이의 전송 성능을 일치시킴으로써, 특정 인터페이스 구간에서의 병목 현상을 미연에 방지하는 것이 가능한 패킷 처리 방법 및 장치를 제공하는 장점이 있다.
본 발명은 우선 순위가 높은 패킷을 우선적으로 처리하므로, 서비스에 대한 안정성 및 만족도를 향상시킬 수 있는 장점이 있다.
본 발명에서 얻을 수 있는 효과는 이상에서 언급한 효과들로 제한되지 않으며, 언급하지 않은 또 다른 효과들은 아래의 기재로부터 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 명확하게 이해될 수 있을 것이다.
이하에 첨부되는 도면들은 본 발명에 관한 이해를 돕기 위한 것으로, 상세한 설명과 함께 본 발명에 대한 실시예들을 제공한다. 다만, 본 발명의 기술적 특징이 특정 도면에 한정되는 것은 아니며, 각 도면에서 개시하는 특징들은 서로 조합되어 새로운 실시예로 구성될 수 있다.
도 1은 본 발명의 일 실시예에 따른 회선 교환 방식의 패킷 처리 시스템을 설명하기 위한 도면이다.
도 2는 본 발명의 일 실시예에 따른 패킷 처리 장치의 구성을 설명하기 위한 블록도이다.
도 3은 본 발명의 일 실시예에 따른 디지털 신호 처리 장치의 구성을 설명하기 위한 블록도이다.
도 4는 본 발명의 일 실시예에 따른 패킷 처리 장치에서의 패킷 처리 방법을 설명하기 위한 순서도이다.
도 5는 본 발명의 일 실시예에 따라 패킷 처리 장치에 구비되는 디지털 신호 처리 장치에서의 패킷 처리 방법을 설명하기 위한 순서도이다.
도 6은 본 발명의 일 실시예에 따른 패킷 처리 장치에 탑재되는 스위칭 프로세서에서의 패킷 처리 방법을 설명하기 위한 순서도이다.
이하, 본 발명의 실시예들이 적용되는 장치 및 다양한 방법들에 대하여 도면을 참조하여 보다 상세하게 설명한다. 이하의 설명에서 사용되는 구성요소에 대한 접미사 "모듈" 및 "부"는 명세서 작성의 용이함만이 고려되어 부여되거나 혼용되는 것으로서, 그 자체로 서로 구별되는 의미 또는 역할을 갖는 것은 아니다. 이상에서, 본 발명의 실시예를 구성하는 모든 구성 요소들이 하나로 결합되거나 결합되어 동작하는 것으로 설명되었다고 해서, 본 발명이 반드시 이러한 실시예에 한정되는 것은 아니다. 즉, 본 발명의 목적 범위 안에서라면, 그 모든 구성 요소들이 하나 이상으로 선택적으로 결합하여 동작할 수도 있다. 또한, 그 모든 구성 요소들이 각각 하나의 독립적인 하드웨어로 구현될 수 있지만, 각 구성 요소들의 그 일부 또는 전부가 선택적으로 조합되어 하나 또는 복수 개의 하드웨어에서 조합된 일부 또는 전부의 기능을 수행하는 프로그램 모듈을 갖는 컴퓨터 프로그램으로서 구현될 수도 있다. 그 컴퓨터 프로그램을 구성하는 코드들 및 코드 세그먼트들은 본 발명의 기술 분야의 당업자에 의해 용이하게 추론될 수 있을 것이다. 이러한 컴퓨터 프로그램은 컴퓨터가 읽을 수 있는 저장매체(Computer Readable Media)에 저장되어 컴퓨터에 의하여 읽혀지고 실행됨으로써, 본 발명의 실시예를 구현할 수 있다. 컴퓨터 프로그램의 저장매체로서는 자기 기록매체, 광 기록매체 등이 포함될 수 있다.
또한, 이상에서 기재된 "포함하다", "구성하다" 또는 "가지다" 등의 용어는, 특별히 반대되는 기재가 없는 한, 해당 구성 요소가 내재될 수 있음을 의미하는 것이므로, 다른 구성 요소를 제외하는 것이 아니라 다른 구성 요소를 더 포함할 수 있는 것으로 해석되어야 한다. 기술적이거나 과학적인 용어를 포함한 모든 용어들은, 다르게 정의되지 않는 한, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에 의해 일반적으로 이해되는 것과 동일한 의미를 가진다. 사전에 정의된 용어와 같이 일반적으로 사용되는 용어들은 관련 기술의 문맥 상의 의미와 일치하는 것으로 해석되어야 하며, 본 발명에서 명백하게 정의하지 않는 한, 이상적이거나 과도하게 형식적인 의미로 해석되지 않는다.
또한, 본 발명의 구성 요소를 설명하는 데 있어서, 제 1, 제 2, A, B, (a), (b) 등의 용어를 사용할 수 있다. 이러한 용어는 그 구성 요소를 다른 구성 요소와 구별하기 위한 것일 뿐, 그 용어에 의해 해당 구성 요소의 본질이나 차례 또는 순서 등이 한정되지 않는다. 어떤 구성 요소가 다른 구성 요소에 "연결", "결합" 또는 "접속"된다고 기재된 경우, 그 구성 요소는 그 다른 구성 요소에 직접적으로 연결되거나 또는 접속될 수 있지만, 각 구성 요소 사이에 또 다른 구성 요소가 "연결", "결합" 또는 "접속"될 수도 있다고 이해되어야 할 것이다.
도 1은 본 발명의 일 실시예에 따른 회선 교환 방식의 패킷 처리 시스템을 설명하기 위한 도면이다.
도 1에 도시된 바와 같이, 패킷 처리 시스템(100)은 운영서버(10), 패킷처리장치(20), 종단장치(30), 댁내 디바이스(40) 및 패킷망(50)을 포함하여 구성될 수 있다.
운영서버(10)는 패킷망(50)에 연결된 운영자 네트워크 장치들에 대한 운영 및 관리 기능을 수행할 수 있다. 일 예로, 운영서버(10)는 패킷망(50)에 연결된 패킷처리장치(20)의 장애 및 고장 상태를 관리할 뿐만 아니라 패킷처리장치(20)에서의 패킷 스케쥴링을 위한 서비스 품질 관리 정책-즉, QoS(Quality of Service) 정책-을 설정할 수 있다. 일 예로, 서비스 품질 관리 정책은 응용 별 우선 순위 할당 정책, 교환기 별 송신 제한 대역폭 설정 정책, 응용 별 최대 지연 제한 정책 등을 포함할 수 있으나, 이에 한정되지는 않는다.
운영서버(10)는 SNMP(Simple Network Management Protocol)과 같은 규격화 된 프로토콜을 통해 패킷처리장치(20)의 장애 및 상태 정보를 수집하여 운용 네트워크를 관리 및 제어할 수 있다.
일 예로, 운영서버(10)는 SNMP를 통해 패킷처리장치(20)의 송신 제한 대역폭을 설정할 수도 있다. 패킷처리장치(20)는 설정된 송신 제한 대역폭내에서 패킷 스케줄링을 수행하고, 해당 송신 제한 대역폭을 초과하여 수신되는 패킷은 폐기할 수 있다. 이때, 패킷처리장치(20)는 응용 별 또는 해당 응용에 적용된 전송 프로토콜 별 할당된 우선 순위에 기반하여 패킷 스케줄링을 수행할 수 있다.
일 예로, 프록시 기능을 제공하기 위한 ARP(Address Resolution Protocol) 패킷 및 네트워크 구성 파라메터를 동적으로 할당하기 위한 DHCP(Dynamic Host Configuration Portocol) 패킷 등과 같은 제어 패킷 및 실시간 데이터 패킷-예를 들면, 실시간 방송 데이터 패킷 등을 포함함-은 일반적인 비실시간 데이터 패킷-예를 들면, FTP(File Transfer Protocol) 패킷 등을 포함함-에 비해 우선 순위가 높게 할당될 수 있다.
본 발명에 따른 패킷처리장치(20)는 전화 회선을 통해 종단장치(30)와 연결될 수 있으며, 패킷망(50)을 통해 수신되는 패킷을 처리하는 스위칭 프로세서와 스위칭 프로세서와 연결되어 수신된 패킷을 아날로그 신호로 변조하고, 전화 회선을 통해 수신된 아날로그 신호를 복조하기 위한 적어도 하나의 디지털 신호 처리 장치가 구비될 수 있다.
하나의 디지털 신호 처리 장치는 적어도 하나의 전화 회선에 대한 신호 변조 및 복조 기능을 수행할 수 있다. 또한, 하나의 패킷처리장치(20)는 복수의 전화 회선을 통해 적어도 하나의 종단 장치와 연결될 수도 있다.
종단 장치(30)는 댁내 디바이스(40)와 연결될 수 있다. 여기서, 댁내 디바이스(40)는 개인 컴퓨터(Personal Computer), 허브(Hub), 엑세스포인트(Access Point), 전화기, 팩스기기, 스마트 TV 등을 포함할 수 있으나, 이에 한정되지는 않는다. 또한, 다양한 스마트폰과 같은 다양한 무선 통신 디바이스가 엑세스포인트에 접속될 수도 있다.
본 발명에 따른 패킷망(50)은 TCP/IP 기반의 이더넷(Ethernet) 통신망일 수 있으나, 이에 한정되지는 않는다.
도 2는 본 발명의 일 실시예에 따른 패킷 처리 장치의 구성을 설명하기 위한 블록도이다.
도 2를 참조하면, 패킷 처리 장치(20)는 패킷 송수신부(210), 스위칭 프로세서(SP: Switching Processor, 220), 디지털 신호 처리 장치(DSP: Digital Signal Processor, 230), 회선송수신부(240)를 포함하여 구성될 수 있다.
상기한 도 2의 실시예에서는 디지털 신호 처리 장치(230)가 하나인 것으로 도시되어 있으나, 이는 하나의 실시예에 불과하며, 해당 패킷 처리 장치(20)의 처리 용량 및 성능에 따라 패킷 처리 장치(20)에 탑재되는 디지털 신호 처리 장치(230)의 개수는 결정될 수 있다. 물론, 디지털 신호 처리 장치(230)와 연결된 회선 송수신부(240)의 개수도 디지털 신호 처리 장치(230)의 처리 용량 및 성능에 따라 결정될 수 있다.
스위칭 프로세서(220)는 제어부(221), 피드백 통신부(222), 패킷 처리부(223), 우선 순위 처리부(224) 및 메모리(225)를 포함하여 구성될 수 있다. 다른 일 실시예는 스위칭 프로세서(220)가 패킷 송수신부(210)를 더 포함하여 구성될 수도 있다.
패킷 송수신부(210)는 패킷망(50)을 통해 송수신되는 패킷을 처리할 수 있다. 예를 들면, 패킷 송수신부(210)는 패킷의 무결성 체크, 재전송 제어를 포함하는 패킷 흐름 제어 등을 수행할 수 있다.
제어부(221)는 패킷송수신부(210)로부터 수신된 패킷을 우선 순위 처리부(224)에 전달할 수 있다.
우선 순위 처리부(224)는 수신된 패킷에 대응되는 우선 순위를 식별하고, 식별된 우선 순위에 따라 메모리(225)의 해당 기록 영역에 저장할 수 있다.
또한, 우선 순위 처리부(224)는 제어부(221)의 제어에 따라 소정 우선 순위를 가지는 패킷을 메모리(225)로부터 독출하여 패킷 처리부(224)에 전달할 수도 있다.
또한, 우선 순위 처리부(224)는 패킷 처리부(223)로부터 수신된 패킷의 우선 순위를 식별하고, 식별된 우선 순위에 따라 메모리(225)의 해당 기록 영역에 저장할 수 있다.
또한, 우선 순위 처리부(224)는 제어부(221)의 요청에 따라 해당 우선 순위를 가지는 패킷을 메모리(225)로부터 독출하여 제어부(221)에 전달할 수도 있다.
디지털 신호 처리 장치(230)는 패킷 처리부(223)로부터 수신된 패킷을 아날로그 신호로 변조하여 회선 송수신부(240)에 전송할 수 있다.
디지털 신호 처리 장치(230)는 회선 송수신부(240)로부터 수신되는 아날로그 신호를 복조하여 패킷을 생성하고, 생성된 패킷을 패킷 처리부(223)에 전송할 수 있다.
특히, 본 발명에 따른 디지털 신호 처리 장치(230)는 디지털 신호 처리 장치(230)와 회선 송수신부(240) 구간의 전송 성능을 실시간 측정할 수 있다. 이하, 설명의 편의를 위해 디지털 신호 처리 장치(230)와 회선 송수신부(240) 사이의 전송 구간에 상응하는 인터페이스를 DSP-송신기 인터페이스라 명하기로 한다. 이와 구분하기 위해, 스위치 프로세서(220))와 디지털 신호 처리 장치(230) 사이의 전송 구간에 상응하는 인터페이스를 SP-DSP 인터페이스라 명하기로 한다.
디지털 신호 처리 장치(230)는 DSP-송신기 인터페이스의 전송 성능이 소정 기준치 이상 변경되거나 혹은 주기적으로 피드백 라인(290)을 통해 DSP-송신기 인터페이스에 대해 측정된 전송 성능에 관한 정보를 포함하는 소정 피드백 신호를 전송할 수 있다.
일 예로, 측정된 전송 성능에 관한 정보는 단위 시간 동안의 평균 전송 속도에 관한 정보일 수 있으나, 이에 한정되지는 않으며, 다른 일 예로, 측정된 전송 성능에 관한 정보는 전송 오류 비율에 관한 정보일 수도 있다.
피드백 통신부(222)는 DSP-송신기 인터페이스에 대해 측정된 전송 성능에 관한 정보를 제어부(221)에 전달하며, 제어부(221)는 현재 설정된 송신 제한 기준값과 수신된 DSP-송신기 인터페이스 전송 성능에 관한 정보를 비교하여 송신 제한 기준값의 변경이 필요한지 판단할 수 있다.
일 예로, 송신 제한 기준값은 송신 제한 대역폭일 수 있으나, 이에 한정되지는 않으며, 송신 제한 기준값은 전송 오류 비율일 수도 있다.
제어부(221)는 송신 제한 기준값의 변경이 필요한 것으로 판단되면, 수신된 DSP-송신기 인터페이스 전송 성능에 관한 정보에 기반하여 새로운 송신 제한 기준값을 확정할 수 있다.
제어부(221)는 확정된 송신 제한 기준값에 따라 패킷 스케줄링이 이루어지도록 우선 순위 처리부(224)를 제어할 수 있다.
일 예로, 송신 제한 기준값이 대역폭인 경우, 제어부(221)는 확정된 송신 제한 대역폭 및 우선 순위에 기반하여 디지털 신호 처리 장치(230)로의 패킷 전송을 스케쥴링할 수 있다.
일 실시예로, 우선 순위 처리부(224)는 제어부(221)의 제어에 따라 소정 기준치 이상의 우선 순위를 가지는 패킷-이하, 설명의 편의를 위해 우선 처리 대상 패킷이라 명함-을 우선적으로 메모리(225)에서 독출하여 패킷 처리부(223)에 전송할 수 있다.
이후, 제어부(221)는 우선 처리 대상 패킷의 전송 후 남는 대역폭-즉, 송신 제한 대역폭에서 우선 처리 대상 패킷의 전송을 위해 사용된 대역폭을 차감한 값-을 상기 기준치 미만의 우선 순위를 가지는 패킷-즉, 차상위 우선 순위를 가지는 패킷-의 전송을 위해 할당할 수 있다. 물론, 제어부(221)는 차상위 우선 순위를 가지는 패킷 전송 시 송신 제한 대역폭을 초과하여 수신되는 패킷을 폐기시킬 수 있다.
따라서, 본 발명은 SP-DSP 인터페이스 전송 성능과 DSP-송신기 인터페이스 전송 성능이 일치되므로 디지털 신호 처리 장치(230)에서의 병목 현상을 회피할 수 있을뿐만 아니라 디지털 신호 처리 장치(230)에서 패킷이 폐기되는 것을 미연에 방지할 수 있다.
또한, 본 발명은 우선 순위가 높은 패킷을 우선적으로 처리하므로, 서비스에 대한 안정성 및 만족도를 향상시킬 수 있는 장점이 있다.
또한, 본 실시예에 따른 패킷 처리 장치는 ITU-T 액세스 표준 기술인 지패스트(G.fast, 표준문서 G.97xx)가 탑재될 수 있다.
도 3은 본 발명의 일 실시예에 따른 디지털 신호 처리 장치의 구성을 설명하기 위한 블록도이다.
도 3을 참조하면, 디지털 신호 처리 장치(230)는 송수신부(410), 제어부(420), 피드백 통신부(430), 변조부(440), 복조부(450), 성능 측정부(460)를 포함하여 구성될 수 있다.
송수신부(410)는 SP-DSP 인터페이스를 통해 수신되는 패킷을 제어부(420)에 전달할 수 있다.
제어부(420)가 수신된 패킷을 변조부(440)에 전달하면, 변조부(440)를 수신된 패킷을 아날로그 신호로 변조하여 회선 송수신부(240)에 전송할 수 있다.
복조부(450)는 회선 송수신부(240)로부터 수신되는 아날로그 신호를 복조하여 패킷을 생성하고, 생성된 패킷을 제어부(420)에 전달할 수 있다.
제어부(420)는 수신된 패킷을 송수신부(410)를 통해 스위칭 프로세서(220)에 전송할 수 있다.
성능 측정부(460)는 DSP-송신기 인터페이스에 대한 전송 성능을 측정할 수 있다. 여기서, 측정되는 전송 성능은 평균 전송 속도, 평균 전송 오류율 등을 포함할 수 있으나, 이에 한정되지는 않으며, 해당 인터페이스에 대한 전송 성능을 식별하기 위한 정보이면 족하다.
성능 측정부(460)는 측정된 전송 성능에 관한 정보를 제어부(420) 또는 피드백 통신부(430)에 전달할 수 있다.
피드백 통신부(460)는 측정된 전송 성능에 관한 정보가 포함된 소정 피드백 신호를 구비된 피드백 라인을 이용하여 스위칭 프로세서(220)에 전송할 수 있다.
여기서, 측정된 전송 성능에 관한 정보는 주기적으로 전송되거나 측정된 전송 성능이 소정 기준치 이상 변경된 경우-예를 들면, 소정 기준치 이상 전송 성능이 열화되거나 향상된 경우-에만 전송될 수 있다.
제어부(420)는 송수신부(410)를 통해 수신되는 소정 제어 패킷에 기반하여 초기 송신 제한 대역폭에 대한 정보를 수신할 수도 있다. 이 경우, 제어부(420)는 초기 송신 제한 대역폭과 측정된 전송 성능-즉, 평균 전송 속도-을 비교하여 피드백 신호의 전송 여부를 판단할 수도 있다.
일 예로, 측정된 평균 전송 속도가 초기 송신 제한 대역폭-즉, 초기 송신 제한 전송 속도-이하로 열화된 경우, 제어부(420)는 초기 송신 제한 대역폭의 갱신을 위한 피드백 신호를 생성하여 피드백 통신부(430)에 전송할 수도 있다.
도 4는 본 발명의 일 실시예에 따른 패킷 처리 장치에서의 패킷 처리 방법을 설명하기 위한 순서도이다.
도 4를 참조하면, 패킷 처리 장치에 구비되는 디지털 신호 처리 장치는 DSP-송신기 인터페이스의 전송 성능을 측정할 수 있다(S410).
디지털 신호 처리 장치는 측정된 전송 성능에 관한 정보를 구비된 피드백 라인을 통해 스위칭 프로세서(SP)에 전송할 수 있다(S420).
스위칭 프로세서(SP)는 DSP-송신기 인터페이스의 전송 성능이 소정 기준치-예를 들면, 현재 설정된 송신 제한 기준치- 이하인지를 확인할 수 있다(S430).
확인 결과, 기준치 이하이면, 스위칭 프로세서(SP)는 SP-DSP 인터페이스 전송 성능과 DSP-송신기 인터페이스 전송 성능이 일치하도록 우선 순위에 기반한 패킷 스케줄링 수행할 수 있다 S440).
도 5는 본 발명의 일 실시예에 따라 패킷 처리 장치에 구비되는 디지털 신호 처리 장치에서의 패킷 처리 방법을 설명하기 위한 순서도이다.
도 5를 참조하면, 디지털 신호 처리 장치(230)는 초기 송신 제한 기준값을 설정할 수 있다(S510). 여기서, 송신 제한 기준값은 스위칭 프로세서(220)로부터 수신되어 설정될 수 있으나, 이에 한정되지는 않는다.
디지털 신호 처리 장치(230)는 DSP-송신기 인터페이스 전송 성능을 측정할 수 있다(S520).
디지털 신호 처리 장치(230)는 현재 설정된 송신 제한 기준값과 측정된 전송 성능을 비교하여 현재 설정된 송신 제한 기준값의 변경이 필요한지 판단할 수 있다(S530 및 S540).
판단 결과, 송신 제한 기준값의 변경이 필요하면, 디지털 신호 처리 장치(230)는 DSP-송신기 인터페이스에 대해 측정된 전송 성능에 기반하여 새로운 송신 제한 기준값을 산출할 수 있다(S550).
디지털 신호 처리 장치(230)는 산출된 송신 제한 기준값이 포함된 소정 피드백 신호를 구비된 피드백 라인을 통해 스위칭 프로세서(220)에 전송할 수 있다(S560).
도 6은 본 발명의 일 실시예에 따른 패킷 처리 장치에 탑재되는 스위칭 프로세서에서의 패킷 처리 방법을 설명하기 위한 순서도이다.
도 6을 참조하면, 스위칭 프로세서(220)는 초기 송신 제한 기준값-이하, 설명의 이해를 돕기 위해, 송신 제한 기준값이 송신 제한 대역폭인 것을 예를 들어 설명함-을 설정할 수 있다(S610).
여기서, 송신 제한 대역폭은 SNMP 패킷을 통해 운영 서버(10)로부터 수신되어 설정될 수 있으나, 이에 한정되지는 않으며, 운용자가 소정 설정 포트에 노트북 등을 연결하여 스위칭 프로세서(220)에 접속한 후 설정할 수도 있다.
스위칭 프로세서(220)는 DSP-송신기 인터페이스에 대응하여 측정된 전송 성능에 관한 정보가 포함된 피드백 신호를 수신할 수 있다(S620).
스위칭 프로세서(220)는 현재 설정된 송신 제한 대역폭과 수신된 전송 성능에 관한 정보를 비교할 수 있다(S630).
스위칭 프로세서(220)는 비교 결과에 기반하여 현재 설정된 송신 제한 대역폭의 변경이 필요한지 여부를 판단할 수 있다(S640).
판단 결과, 필요하면, 스위칭 프로세서(220)는 DSP-송신기 인터페이스에 대해 측정된 전송 성능에 관한 정보에 기반하여 새로운 송신 제한 대역폭을 산출할 수 있다(S650).
이 후, 스위칭 프로세서(220)는 산출된 송신 제한 대역폭에 기반하여 수신 패킷들에 대한 우선 순위 핸들링을 수행할 수 있다(S660).
일 예로, 송신 제한 기준값이 대역폭인 경우, 스위칭 프로세서(220)는 확정된 송신 제한 대역폭 및 미리 설정된 우선 순위에 기반하여 디지털 신호 처리 장치(230)로의 패킷 전송을 스케쥴링할 수 있다.
일 실시예로, 스위칭 프로세서(220)는 소정 기준치 이상의 우선 순위를 가지는 패킷-이하, 설명의 편의를 위해 우선 처리 대상 패킷이라 명함-을 우선적으로 처리하여 디지털 신호 처리 장치(230)에 전송할 수 있다.
이후, 스위칭 프로세서(220)는 우선 처리 대상 패킷 전송 후 남는 대역폭-즉, 송신 제한 대역폭 - 우선 처리 대상 패킷의 전송을 위해 사용된 대역폭-을 상기 기준치 미만의 우선 순위를 가지는 패킷-즉, 차상위 우선 순위를 가지는 패킷-의 전송을 위해 할당할 수 있다. 물론, 스위칭 프로세서(220)는 차상위 우선 순위를 가지는 패킷 전송 시 송신 제한 대역폭을 초과하여 수신되는 패킷을 폐기시킬 수 있다.
따라서, 본 발명은 SP-DSP 인터페이스 전송 성능과 DSP-송신기 인터페이스 전송 성능이 일치되므로 디지털 신호 처리 장치(230)에서의 병목 현상을 회피할 수 있을뿐만 아니라 디지털 신호 처리 장치(230)에서 패킷이 폐기되는 것을 미연에 방지할 수 있다.
또한, 본 발명은 우선 순위가 높은 패킷을 우선적으로 처리하므로, 서비스에 대한 안정성 및 만족도를 향상시킬 수 있는 장점이 있다.
본 발명은 본 발명의 정신 및 필수적 특징을 벗어나지 않는 범위에서 다른 특정한 형태로 구체화될 수 있음은 당업자에게 자명하다.
따라서, 상기의 상세한 설명은 모든 면에서 제한적으로 해석되어서는 아니되고 예시적인 것으로 고려되어야 한다. 본 발명의 범위는 첨부된 청구항의 합리적 해석에 의해 결정되어야 하고, 본 발명의 등가적 범위 내에서의 모든 변경은 본 발명의 범위에 포함된다.
10: 운영 서버
20: 패킷 처리 장치
30: 종단 단말
220: 스위칭 프로세서(SP)
222: 피드백 통신부
230: 디지털 신호 처리 장치(DSP)
240: 회선 송수신부

Claims (20)

  1. 패킷망과 전화 회선망 사이에 배치되고, 디지털 신호 처리 장치(DSP: Digital Signal Processor)가 구비되어 전화 회선 기반의 패킷 데이터 서비스를 제공하는 패킷 처리 장치에서의 패킷 처리 방법에 있어서,
    상기 패킷망으로부터 수신된 패킷을 스위칭 프로세서(SP: Switching Processor)로 전송하는 단계;
    상기 SP가 상기 수신된 패킷을 처리하여 상기 DSP로 전송하는 단계;
    상기 DSP에서 상기 DSP와 상기 전화 회선망에 연결된 송신기 사이의 전송 성능을 측정하는 단계;
    상기 DSP에서 상기 측정된 전송 성능에 관한 정보를 구비된 피드백 라인을 통해 상기 SP에 전송하는 단계;
    상기 SP가 상기 측정된 전송 성능이 소정 기준치 이하인지 판단하는 단계; 및
    상기 판단 결과, 상기 기준치 이하이면, 상기 SP에서 상기 SP와 상기 DSP 사이의 전송 성능과 상기 측정된 전송 성능이 일치하도록 패킷을 스케줄링하는 단계
    를 포함하는, 패킷 처리 방법.
  2. 제1항에 있어서,
    상기 DSP가 초기 송신 제한 기준값을 설정하는 단계를 더 포함하되, 상기 DSP가 상기 측정된 전송 성능과 상기 송신 제한 기준값을 비교하여 상기 설정된 송신 제한 기준값의 변경이 필요한지 판단하는, 패킷 처리 방법.
  3. 제2항에 있어서,
    상기 설정된 송신 제한 기준값의 변경이 필요하면, 상기 DSP가 상기 측정된 전송 성능에 관한 정보를 구비된 피드백 라인을 통해 상기 SP에 전송하는, 패킷 처리 방법.
  4. 제1항에 있어서,
    상기 SP가 초기 송신 제한 기준값을 설정하는 단계를 더 포함하되, 상기 SP가 상기 측정된 전송 성능과 상기 송신 제한 기준값을 비교하여 상기 설정된 송신 제한 기준값의 변경이 필요한지 판단하는, 패킷 처리 방법.
  5. 제4항에 있어서,
    상기 설정된 송신 제한 기준값의 변경이 필요하면, 상기 측정된 전송 성능에 기반하여 새로운 송신 제한 기준값을 산출하는 단계를 더 포함하고, 상기 SP가 상기 산출된 송신 제한 기준값이 초과되지 않도록 상기 DSP로의 패킷 전송을 제어하는, 패킷 처리 방법.
  6. 제5항에 있어서,
    상기 산출된 송신 제한 기준값 이내에서 소정 우선 처리 대상 패킷이 선처리되어 상기 DSP에 전송되는, 패킷 처리 방법.
  7. 제6항에 있어서,
    상기 우선 처리 대상 패킷이 처리된 후 남은 대역폭이 차상위 우선 순위를 가지는 패킷의 전송에 할당되는, 패킷 처리 방법.
  8. 제7항에 있어서,
    상기 차상위 우선 순위를 가지는 패킷 전송 중 상기 산출된 송신 제한 기준값을 초과하여 수신되는 패킷을 폐기하는, 패킷 처리 방법.
  9. 패킷망과 전화 회선망 사이에 배치되고, 전화 회선 기반의 패킷 데이터 서비스를 제공하는 패킷 처리 장치에 구비되는 디지털 신호 처리 장치(DSP: Digital Signal Processor)에서의 패킷 처리 방법에 있어서,
    초기 송신 제한 기준값을 설정하는 단계;
    상기 DSP와 상기 전화 회선망에 연결된 송신기 사이의 전송 성능을 측정하는 단계;
    상기 측정된 전송 성능과 상기 초기 송신 제한 기준값을 비교하여 송신 제한 기준값의 변경이 필요한지 판단하는 단계; 및
    상기 판단 결과, 상기 송신 제한 기준값의 변경이 필요하면, 상기 측정된 전송 성능에 관한 정보가 포함된 소정 피드백 신호를 구비된 피드백 라인을 통해 스위칭 프로세서(SP: Switching Processor)에 전송하는 단계
    를 포함하고, 상기 SP는 상기 패킷망과 연결되어 패킷을 송수신하는 패킷송수신부와 상기 DSP 사이에 배치되고,
    상기 SP가 상기 측정된 전송 성능에 기반하여 새로운 송신 제한 기준값을 산출하고, 상기 산출된 송신 제한 기준값이 초과되지 않도록 상기 DSP로의 패킷 전송을 제어하는 것을 특징으로 하는, 패킷 처리 방법.
  10. 패킷망과 전화 회선망 사이에 배치되어 전화 회선 기반의 패킷 데이터 서비스를 제공하는 패킷 처리 장치에 구비되는 스위칭 프로세서(SP: Switching Processor)에서의 패킷 처리 방법에 있어서,
    초기 송신 제한 기준값을 설정하는 단계;
    디지털 신호 처리 장치(DSP: Digital Signal Processor)와 상기 전화 회선망에 연결된 송신기 사이에서 측정된 전송 성능에 관한 정보가 포함된 피드백 신호를 상기 DSP로부터 수신하는 단계;
    상기 측정된 전송 성능과 상기 초기 송신 제한 기준값을 비교하여 송신 제한 기준값의 변경이 필요한지 판단하는 단계; 및
    상기 판단 결과, 상기 송신 제한 기준값의 변경이 필요하면, 상기 측정된 전송 성능에 기반하여 새로운 송신 제한 기준값을 산출하고, 상기 산출된 송신 제한 기준값이 초과되지 않도록 상기 DSP로의 패킷 전송을 제어하는 단계
    를 포함하고, 상기 SP는 상기 패킷망과 연결되어 패킷을 송수신하는 패킷송수신부와 상기 DSP 사이에 배치되는, 패킷 처리 방법.
  11. 패킷망과 전화 회선망 사이에 배치되어 전화 회선 기반의 패킷 데이터 서비스를 제공하는 패킷 처리 장치에 있어서,
    자신과 상기 전화 회선망에 연결된 송신기 사이의 전송 성능을 측정하는 디지털 신호 처리 장치(DSP: Digital Signal Processor);
    상기 측정된 전송 성능에 관한 정보를 구비된 피드백 라인을 통해 상기 DSP로부터 수신하는 스위칭 프로세서(SP: Switching Processor); 및
    상기 패킷망을 통해 패킷을 수신하는 패킷 송수신부
    를 포함하고, 상기 SP와 상기 DSP 사이의 전송 성능과 상기 측정된 전송 성능이 일치하도록 상기 SP가 상기 수신된 패킷을 스케줄링하여 상기 DSP에 전송하는 것을 특징으로 하는, 패킷 처리 장치.
  12. 제11항에 있어서,
    상기 DSP가 송신 제한 기준값을 설정하고, 상기 측정된 전송 성능과 상기 송신 제한 기준값을 비교하여 상기 설정된 송신 제한 기준값의 변경이 필요한지 판단하는, 패킷 처리 장치.
  13. 제12항에 있어서,
    상기 설정된 송신 제한 기준값의 변경이 필요하면, 상기 DSP가 상기 측정된 전송 성능에 관한 정보를 구비된 피드백 라인을 통해 상기 SP에 전송하는, 패킷 처리 장치.
  14. 제11항에 있어서,
    상기 SP가 송신 제한 기준값을 설정하고, 상기 SP가 상기 측정된 전송 성능과 상기 송신 제한 기준값을 비교하여 상기 설정된 송신 제한 기준값의 변경이 필요한지 판단하는, 패킷 처리 장치.
  15. 제14항에 있어서,
    상기 송신 제한 기준값의 변경이 필요하면, 상기 측정된 전송 성능에 기반하여 새로운 송신 제한 기준값을 산출하는 단계를 더 포함하고, 상기 SP가 상기 산출된 송신 제한 기준값이 초과되지 않도록 상기 DSP로의 패킷 전송을 제어하는, 패킷 처리 장치.
  16. 제15항에 있어서,
    상기 SP가 상기 산출된 송신 제한 기준값 이내에서 소정 우선 처리 대상 패킷을 선처리하여 상기 DSP에 전송하는, 패킷 처리 장치.
  17. 제16항에 있어서,
    상기 SP가 상기 우선 처리 대상 패킷이 처리된 후 남은 대역폭을 차상위 우선 순위를 가지는 패킷의 전송에 할당하는, 패킷 처리 장치.
  18. 제17항에 있어서,
    상기 SP가 상기 차상위 우선 순위를 가지는 패킷 전송 중 상기 산출된 송신 제한 기준값을 초과하여 수신되는 패킷을 폐기하는, 패킷 처리 장치.
  19. 패킷망과 전화 회선망 사이에 배치되어 전화 회선 기반의 패킷 데이터 서비스를 제공하는 패킷 처리 장치에 구비되는 디지털 신호 처리 장치(DSP: Digital Signal Processor)에 있어서,
    초기 송신 제한 기준값을 상기 패킷 처리 장치에 구비된 스위칭 프로세서(SP: Switching Processor)로부터 수신하는 송수신부;
    상기 DSP와 상기 전화 회선이 연결된 송신기 사이의 전송 성능을 측정하는 성능 측정부;
    상기 측정된 전송 성능과 상기 초기 송신 제한 기준값을 비교하여 송신 제한 기준값의 변경이 필요한지 판단하는 제어부; 및
    상기 판단 결과, 상기 송신 제한 기준값의 변경이 필요하면, 상기 제어부의 제어 신호에 따라 상기 측정된 전송 성능에 관한 정보가 포함된 소정 피드백 신호를 구비된 피드백 라인을 통해 상기 SP로 전송하는 피드백 통신부
    를 포함하고, 상기 SP가 상기 피드백 신호에 포함된 상기 측정된 전송 성능에 관한 정보에 기반하여 새로운 송신 제한 기준값을 산출하고, 상기 산출된 송신 제한 기준값이 초과되지 않도록 상기 DSP로의 패킷 전송을 제어하는 것을 특징으로 하는, 디지털 신호 처리 장치.
  20. 패킷망과 전화 회선망 사이에 배치되어 전화 회선 기반의 패킷 데이터 서비스를 제공하는 패킷 처리 장치에 구비되는 스위칭 프로세서(SP: Switching Processor)에 있어서,
    상기 패킷망에 연결된 운영 서버로부터 초기 송신 제한 기준값을 수신하는 패킷 송수신부;
    디지털 신호 처리 장치(DSP: Digital Signal Processor)와 상기 패킷 처리 장치에 구비되어 상기 전화 회선망에 연결된 회선 송수신부 사이에서 측정된 전송 성능에 관한 정보가 포함된 피드백 신호를 상기 DSP로부터 수신하는 피드백 통신부;
    상기 측정된 전송 성능과 상기 초기 송신 제한 기준값을 비교하여 송신 제한 기준값의 변경이 필요한지 판단하는 제어부;
    상기 판단 결과, 상기 송신 제한 기준값의 변경이 필요하면, 상기 측정된 전송 성능 및 수신된 패킷의 우선 순위에 기반하여 패킷 스케쥴링을 수행하는 우선 순위 처리부; 및
    상기 스케줄링된 패킷을 상기 DSP에 전송하는 패킷 처리부
    를 포함하고, 상기 제어부가 상기 송신 제한 기준값의 변경이 필요하면, 상기 측정된 전송 성능에 기반하여 새로운 송신 제한 기준값을 산출하고, 상기 산출된 송신 제한 기준값이 초과되지 않도록 상기 DSP로의 패킷 전송을 제어하는 것을 특징으로 하는 스위칭 프로세서.
KR1020160173388A 2016-12-19 2016-12-19 패킷 처리 방법 및 장치 KR101925912B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020160173388A KR101925912B1 (ko) 2016-12-19 2016-12-19 패킷 처리 방법 및 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020160173388A KR101925912B1 (ko) 2016-12-19 2016-12-19 패킷 처리 방법 및 장치

Publications (2)

Publication Number Publication Date
KR20180070872A KR20180070872A (ko) 2018-06-27
KR101925912B1 true KR101925912B1 (ko) 2018-12-06

Family

ID=62790139

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020160173388A KR101925912B1 (ko) 2016-12-19 2016-12-19 패킷 처리 방법 및 장치

Country Status (1)

Country Link
KR (1) KR101925912B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102208877B1 (ko) 2019-01-24 2021-01-28 고려대학교 산학협력단 심층 강화학습 기반 다중경로 패킷 스케줄링 방법

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101596143B1 (ko) * 2013-06-12 2016-02-26 인텔 코포레이션 네트워크 디바이스들을 위한 감소된 버퍼 사용을 갖는 흐름 제어

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100614638B1 (ko) * 2003-02-26 2006-08-23 삼성전자주식회사 고속의 무선 통신에 적합한 하이브리드형 직렬 주변 장치 인터페이스 회로 및 그 방법
KR101487562B1 (ko) * 2008-11-11 2015-01-30 엘지전자 주식회사 Tdd에 기반한 무선통신 시스템에서 데이터 중계 방법
EP2437442B1 (en) * 2010-09-30 2013-02-13 Alcatel Lucent Device and method for switching data traffic in a digital transmission network
KR20150115240A (ko) * 2014-04-03 2015-10-14 한국전자통신연구원 패킷 스위치 시스템 및 이의 트래픽 제어방법

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101596143B1 (ko) * 2013-06-12 2016-02-26 인텔 코포레이션 네트워크 디바이스들을 위한 감소된 버퍼 사용을 갖는 흐름 제어

Also Published As

Publication number Publication date
KR20180070872A (ko) 2018-06-27

Similar Documents

Publication Publication Date Title
US7088678B1 (en) System and method for traffic shaping based on generalized congestion and flow control
US7852868B2 (en) Method and apparatus for establishing circuit connections over local area networks with frequency selective impairments
US6122514A (en) Communications channel selection
US7751414B2 (en) Bridge for heterogeneous QoS networks
US20100162329A1 (en) Multiple Frequency Channel Data Distribution
EP2491686A1 (en) Methods and apparatus for controlling congestion in a communication network
US20090161682A1 (en) Managing Bandwidth during a Contention Free Period in a LAN
WO1999023842A1 (en) Method for an admission control function for a wireless data network
US20010050909A1 (en) Method for controlling transmission capacity and mobile communication system
JP2006514456A (ja) データストリームの優先伝送
US20070153825A1 (en) Streaming service providing method adaptive to dynamic network changes
US20050223150A1 (en) Resource management device, resource management system, and resource management method
EP3544332B1 (en) Techniques for scheduling multipath data traffic
KR101925912B1 (ko) 패킷 처리 방법 및 장치
US20120155627A1 (en) Method And Apparatus For Traffic Regulation In A Communication Network
JP5123159B2 (ja) 通信システム及びゲートウェイ装置
CN111615170B (zh) 一种数据传输方法及系统
KR101957999B1 (ko) 과부하 정보를 이용한 적응적 비실시간 트래픽 제어 방법과 그를 위한 단말기, 정책 제공 장치
EP1892928A1 (en) Remote management apparatus and method of setting IP address
JP5162641B2 (ja) メディアアダプタ装置とルータ装置の自動設定システム
KR20180038699A (ko) 단말기 무선자원의 스케줄링을 위한 방법 및 장치
KR20060064486A (ko) 흐름 인식 흐름 제어 방법, 정보 단말기기 및 네트워크장비
KR20140038808A (ko) 타입 정보를 이용한 트래픽 제어 방법과 그를 위한 단말기
KR101980099B1 (ko) 전송 상태 정보를 이용한 트래픽 제어 방법과 그를 위한 정책 제공 장치 및 단말기
KR20230052461A (ko) 무선 네트워크 정보를 활용한 어플리케이션 서버의 선제적 단말 서비스 품질 개선 방법 및 어플리케이션 서비스 품질 제어 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right