KR101855971B1 - 다중 분석 시스템 및 이의 다중 분석기 - Google Patents

다중 분석 시스템 및 이의 다중 분석기 Download PDF

Info

Publication number
KR101855971B1
KR101855971B1 KR1020160078616A KR20160078616A KR101855971B1 KR 101855971 B1 KR101855971 B1 KR 101855971B1 KR 1020160078616 A KR1020160078616 A KR 1020160078616A KR 20160078616 A KR20160078616 A KR 20160078616A KR 101855971 B1 KR101855971 B1 KR 101855971B1
Authority
KR
South Korea
Prior art keywords
analysis module
transmission interface
storage unit
logic
result
Prior art date
Application number
KR1020160078616A
Other languages
English (en)
Other versions
KR20170000797A (ko
Inventor
쳉-싱 탕
Original Assignee
제로플러스 테크날러지 코포레이션 엘티디
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 제로플러스 테크날러지 코포레이션 엘티디 filed Critical 제로플러스 테크날러지 코포레이션 엘티디
Publication of KR20170000797A publication Critical patent/KR20170000797A/ko
Application granted granted Critical
Publication of KR101855971B1 publication Critical patent/KR101855971B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L43/00Arrangements for monitoring or testing data switching networks
    • H04L43/18Protocol analysers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L43/00Arrangements for monitoring or testing data switching networks
    • H04L43/02Capturing of monitoring data
    • H04L43/022Capturing of monitoring data by sampling
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L43/00Arrangements for monitoring or testing data switching networks
    • H04L43/06Generation of reports
    • H04L43/065Generation of reports related to network devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Tests Of Electronic Circuits (AREA)
  • Arrangements For Transmission Of Measured Signals (AREA)
  • Time-Division Multiplex Systems (AREA)

Abstract

본 발명의 다중 분석 시스템 및 이의 다중 분석기는 단일 프로브를 사용하고, 증폭부와 결합하여, 1군의 측정대상신호를 2군의 동일한 측정대상신호로 복제하여, 각각 논리 분석 모듈 및 프로토콜 분석 모듈로 전송하여, 측정대상신호를 동시에 논리 분석 모듈샘플링 및 프로토콜 분석 모듈에 의해 해석한 후, 샘플링 결과 및 해석 결과를 각각 제1 전송 인터페이스 및 제2 전송 인터페이스를 통해 제1 저장부 및 제2 저장부에 저장한다.

Description

다중 분석 시스템 및 이의 다중 분석기{MULTIFUNCTIONAL ANALYSIS SYSTEM AND MULTI ANALYZER THEREOF}
본 발명은 신호 분석 장치에 관한 것이며, 특히 측정대상신호에 대한 샘플링과 해석이 동시에 가능한 다중 분석 시스템 및 이의 다중 분석기에 관한 것이다.
논리 분석기의 주요한 작용은 신호에 대해 샘플링을 진행하는 것이다. 프로토콜 분석기의 주요한 작용은 신호를 해석하여 기록하는 것이다. 따라서, 일반적으로 시중의 논리 분석기 및 프로토콜 분석기는 모두 2개의 독립된 장치이다.
논리 분석기와 프로토콜 분석기가 동시에 측정대상물에 대해 신호 검출을 진행할 경우, 논리 분석기와 프로토콜 분석기의 프로브와 상기 측정대상물 사이에 모두 정전용량이 발생하므로, 측정대상물의 신호를 간섭하게 된다.
또한, 논리 분석기 또는 프로토콜 분석기가 동시에 EMMC(Embedded Multi Media Card)에 대해 신호 검출을 진행할 경우, EMMC가 2개의 프로브의 부하를 감당하지 못함으로 인해 효율이 저하되고, 기능을 상실하거나 파손되므로, 종래의 기술은 동시에 논리 분석기와 프로토콜 분석기를 사용하여 EMMC의 신호에 대해 동시에 샘플링 및 해석을 진행할 수 없다.
현재 설비 상의 문제로 인해, 측정대상물에 대해 신호 검출을 진행할 때, 반드시 먼저 프로토콜 분석기를 사용하여 측정대상물의 신호에 대해 해석을 진행해야 하며, 해석 결과가 예상 결과와 부합되지 않는 것을 발견하면, 반드시 먼저 프로토콜 분석기를 제거한 다음, 논리 분석기에 의해 측정대상물에 대해 처음부터 신호 검출을 진행해야만, 측정대상물이 보내는 예상과 부합되지 않은 신호의 부분을 알 수 있다. 따라서, 측정대상물의 신호가 정확한지 여부를 판단할 때, 비교적 많은 시간이 요구되므로, 사용자가 과도하게 긴 시간을 측정대상물의 검출에 소모하게 도어, 효율이 뚜렷하지 않은 문제가 발생한다.
이를 감안하여, 본 발명의 목적은 측정대상신호에 대한 샘플링과 해석이 동시에 가능한 다중 분석 시스템 및 이의 다중 분석기를 제공하는 것이다.
상술한 목적을 달성하기 위하여, 본 발명은 측정대상물이 보내는 측정대상신호를 검출하는 다중 분석기를 제공하며, 상기 다중 분석기는 프로브, 논리 분석 모듈, 프로토콜 분석 모듈, 제1 저장부, 제1 전송 인터페이스, 제2 저장부 및 제2 전송 인터페이스를 포함한다. 상기 프로브는 상기 측정대상물에 전기적으로 연결되어 상기 측정대상물이 보내는 상기 측정대상신호를 수신한다. 상기 논리 분석 모듈은 상기 프로브에 전기적으로 연결되어, 상기 측정대상신호를 수신하고 상기 측정대상신호에 대해 샘플링을 진행하여, 샘플링 결과를 출력한다. 상기 프로토콜 분석 모듈은 상기 프로브에 전기적으로 연결되어, 상기 측정대상신호를 수신하고 상기 측정대상물의 통신 프로토콜에 따라 상기 측정대상신호를 해석하여, 해석 결과를 출력한다. 상기 제1 저장부는 상기 제1 전송 인터페이스에 전기적으로 연결되고, 상기 제1 전송 인터페이스는 상기 논리 분석 모듈에 전기적으로 연결되어, 상기 논리 분석 모듈이 출력한 샘플링 결과를 수신하여 제1 전송 속도로 상기 제1 저장부로 출력하여 저장한다. 상기 제2 저장부는 상기 제2 전송 인터페이스에 전기적으로 연결되고, 상기 제2 전송 인터페이스는 상기 프로토콜 분석 모듈에 전기적으로 연결되어, 상기 프로토콜 분석 모듈이 출력한 해석 결과를 수신하여 제2 전송 속도로 상기 제2 저장부로 출력하여 저장하고, 상기 제2 전송 속도는 상기 제1 전송 속도보다 크지 않다.
상술한 목적을 달성하기 위하여, 본 발명은 프로브, 논리 분석 모듈, 프로토콜 분석 모듈, 제1 저장부, 제1 전송 인터페이스, 제2 저장부, 제2 전송 인터페이스 및 프로세서를 포함하는 다중 분석 시스템을 제공한다.
상기 프로브는 측정대상물에 전기적으로 연결되어 상기 측정대상물이 보내는 측정대상신호를 수신한다. 상기 논리 분석 모듈은 상기 프로브에 전기적으로 연결되어, 상기 측정대상신호를 수신하고 상기 측정대상신호에 대해 샘플링을 진행하여, 샘플링 결과를 출력한다. 상기 프로토콜 분석 모듈은 상기 프로브에 전기적으로 연결되어, 상기 측정대상신호를 수신하고 상기 측정대상물의 통신 프로토콜에 따라 상기 측정대상신호를 해석하여, 해석 결과를 출력한다. 상기 제1 저장부는 상기 제1 전송 인터페이스에 전기적으로 연결되고, 상기 제1 전송 인터페이스는 상기 논리 분석 모듈에 전기적으로 연결되어, 상기 논리 분석 모듈이 출력한 샘플링 결과를 수신하여 제1 전송 속도로 상기 제1 저장부로 출력하여 저장한다. 상기 제2 저장부는 상기 제2 전송 인터페이스에 전기적으로 연결되고, 상기 제2 전송 인터페이스는 상기 프로토콜 분석 모듈 및 상기 제1 전송 인터페이스에 전기적으로 연결되어, 상기 프로토콜 분석 모듈이 출력한 해석 결과를 수신하여 제2 전송 속도로 상기 제2 저장부로 출력하여 저장하고, 상기 제2 전송 속도는 상기 제1 전송 속도보다 크지 않다. 상기 프로세서는 상기 제2 저장부에 전기적으로 연결되어, 상기 제2 저장부에 저장된 해석 결과가 소정 조건에 부합되는지 여부를 분석하고, 상기 해석 결과가 상기 소정 조건에 부합되면, 상기 제1 저장부에 저장된 샘플링 결과를 제1 전송 인터페이스 및 제2 전송 인터페이스를 거쳐 상기 제2 저장부 내로 전송시킨다.
본 발명의 효과는 동시에 논리 분석 모듈 및 상기 프로토콜 분석 모듈을 사용하여, 상기 측정대상신호가 동시에 논리 분석 모듈에 의해 샘플링되고 프로토콜 분석 모듈에 의해 해석될 수 있도록 함으로써, 측정대상신호에 대한 처리를 가속화하는 것이다.
도 1은 본 발명의 제1 실시예의 다중 분석 시스템의 블록도이다.
도 2는 상기 실시예의 블록도이며, 분석 결과 해석이 맞을 때의 각 신호의 전송 방향을 나타낸다.
도 3은 상기 실시예의 블록도이며, 분석 결과 해석이 틀릴 때의 각 신호의 전송 방향을 나타내다.
도 4는 본 발명의 제2 실시예의 다중 분석 시스템의 블록도이다.
도 5는 본 발명의 제3 실시예의 다중 분석 시스템의 블록도이다.
도 6은 본 발명의 제4 실시예의 다중 분석 시스템의 블록도이다.
이하, 본 발명을 더욱 명확하게 설명하기 위하여, 바람직한 실시예를 들어 도면과 결합하여 상세하게 설명한다. 도 1을 참고하면, 본 발명의 제1 실시예의 다중 분석 시스템을 나타낸 도면이다.
상기 다중 분석 시스템(10)은 주로 다중 분석기(110)와 컴퓨터로 구성된다.
상기 다중 분석기(110)는 측정대상물(미도시)이 보내는 측정대상신호를 검출한다. 상기 측정대상물은 각종 서로 다른 신호 전송 라인(예를 들면, 네트워크 라인, USB전송 라인 또는 버스), 신호 전송 커넥터(예를 들면, 네트워크 커넥터, USB 커넥터 또는 RS232 커넥터) 또는 기억 장치(예를 들면, EMMC)일 수 있다. 본 실시예에서, 상기 측정대상물로는 EMMC를 예로 들었으며, EMMC는 디지털 신호의 방식으로 데이터를 전달 및 수신하고, 데이터에는 복수의 패킷이 포함된다. 상술한 데이터가 바로 본 발명의 다중 분석 시스템(10)이 검출하고자 하는 측정대상신호이다.
본 발명에서, 상기 다중 분석기(110)은 프로브(111), 증폭부(112), 논리 분석 모듈(113), 프로토콜 분석 모듈(114), 제1 전송 인터페이스(115), 제2 전송 인터페이스(116), 제1 저장부(117) 및 제2 저장부(118)를 포함한다.
상기 프로브(111)는 EMMC의 신호 접점에 전기적으로 연결되어 상기 EMMC 상의 상기 측정대상신호를 수신한다.
상기 증폭부(112)는 1개의 입력단과 2개의 출력단을 구비한다. 상기 증폭부(112)의 입력단은 상기 프로브(111)에 전기적으로 연결되어, 상기 측정대상신호를 수신한 후, 상기 측정대상신호를 동시에 상기 2개의 출력단에 의해 각각 출력한다. 실질적으로, 상기 증폭부(112)는 필터 회로, 증폭 회로, 정합 회로 또는 논리 회로 등의 회로의 조합으로 구성될 수 있으며, 기타 기존의 회로 구조를 이용하여 상술한 목적을 달성할 수도 있다.
상기 논리 분석 모듈(113)은 상기 증폭부(112)의 2개의 출력단 중 하나에 전기적으로 연결되어, 상기 논리 분석 모듈(113)이 상기 증폭부(112)를 통해 상기 프로브에 전기적으로 연결되게 하여, 상기 출력단에서 출력된 상기 측정대상신호를 수신하고, 상기 측정대상신호에 대해 소정의 샘플링 주파수로 샘플링을 진행하여, 샘플링 결과를 얻어 출력한다.
상기 프로토콜 분석 모듈(114)은 상기 증폭부(112)의 다른 하나의 출력단에 전기적으로 연결되어, 상기 프로토콜 분석 모듈(114)이 상기 증폭부(112)를 통해 상기 프로브에 전기적으로 연결되게 하여, 상기 출력단에서 출력된 상기 측정대상신호를 수신하고, 상기 측정대상물의 통신 프로토콜에 따라 상기 측정대상신호를 해석한 후, 해석 결과를 출력한다.
상기 제1 전송 인터페이스(115)는 상기 논리 분석 모듈(113)과 상기 제1 저장부(117)에 각각 전기적으로 연결되고, 상기 제1 전송 인터페이스(115)는 상기 논리 분석 모듈(113)이 출력한 샘플링 결과를 수신하여 제1 전송 속도로 샘플링 결과를 상기 제1 저장부(117)로 출력하여 저장한다.
상기 제2 전송 인터페이스(116)는 상기 프로토콜 분석 모듈(114), 제1 전송 인터페이스(115) 및 상기 제2 저장부(118)에 각각 전기적으로 연결된다. 상기 제2 전송 인터페이스(116)는 상기 프로토콜 분석 모듈(114)이 출력한 해석 결과를 수신하여 제2 전송 속도로 해석 결과를 상기 제2 저장부(118) 내로 출력하여 저장하고, 상기 제2 전송 속도는 상기 제1 전송 속도보다 크지 않다. 또한, 상기 제2 전송 속도를 상기 제1 전송 속도보다 크지 않게 설계한 것은, 상기 제1 전송 인터페이스(115)는 상기 논리 분석 모듈(113)에서 출력된 샘플링 결과를 전송하나, 샘플링 결과는 일반적으로 데이터 양이 매우 크므로, 상기 제1 전송 인터페이스(115)는 높은 전송 속도가 필요하며 그래야만 샘플링 결과를 완전하고 확실하게 상기 제1 저장부(117)로 전송하여 저장할 수 있고, 상기 제2 전송 인터페이스(116)는 상기 프로토콜 분석 모듈(114)에서 출력된 데이터 양이 작은 해석 결과를 전송하므로, 높은 전송 속도가 필요 없이 해석 결과를 완전하게 전송할 수 있기 때문이다.
본 실시예에서, 상술한 제1 전송 속도 및 제2 전송 속도의 요구에 따라, 상기 제1 전송 인터페이스(115)는 전송 속도가 약 8000MB/s인 메모리 버스(즉 제1 전송 속도는 8000MB/s임)이고, 상기 제2 전송 인터페이스(116)는 전송 속도가 약 200MB/s인 범용 직렬 버스(즉 제2 전송 속도는 200MB/s임)이며, 또한 상술한 상기 제1 전송 인터페이스(115)와 상기 제2 전송 인터페이스(116)의 전송 속도에 맞추기 위하여, 본 실시예에서 상기 제1 저장부(117)는 DDR3 SDRAM(Double-Data-Rate Three Synchronous Dynamic Random Access Memory)이고, 상기 제2 저장부(118)는 HDD(Hard Disk Drive)이다. 물론, 실제로 상기 제2 전송 인터페이스(116)는 PCI Express, 무선 전송 인터페이스 또는 기타 전송 속도가 낮은 전송 인터페이스일 수도 있으며, 상기 제2 저장부(118)는 SD 메모리 카드(Secure Digital Memory Card) 또는 기타 낮은 전송 속도에 응용되는 저장 소자일 수도 있다. 또한, HDD 또는 SD 메모리 카드를 사용하는 이유는, 낮은 전송 속도에 응용되는 저장 소자가 비교적 큰 저장 용량을 제공할 수 있을 뿐만 아니라, 오랫동안 프로토콜 분석 모듈(114)에서 출력된 해석 결과를 기록할 수 있고, 원가도 비교적 저렴하여, 다중 분석 시스템(10)의 제조 원가를 낮출 수 있기 때문이다.
상기 컴퓨터는 프로세서(120) 및 모니터(130)를 포함한다. 상기 모니터(130)는 상기 프로세서(120)에 전기적으로 연결된다. 상기 프로세서(120)는 상기 모니터(130)에 전기적으로 연결되는 것 외에도, 상기 제2 저장부(118)에 전기적으로 연결되어, 상기 제2 저장부(118)에 저장된 해석 결과가 소정 조건에 부합되는지 여부를 분석하여, 분석 결과를 얻는다. 본 실시예에서, 해석 결과가 소정 조건에 부합되면, 상기 분석 결과는 해석이 틀린 것으로 나오고, 반면 해석 결과가 소정 조건에 부합되지 않으면, 상기 분석 결과는 해석이 맞는 것으로 나오며, 상기 프로세서(120)는 상이한 분석 결과에 따라, 아래의 서로 다른 제어를 진행한다.
분석 결과 해석이 맞으면, 도 2에 도시된 바와 같이 상기 프로세서(120)는 아무런 신호도 보내지 않고, 상기 프로브(111)는 지속적으로 상기 측정대상신호를 수신하고, 또한 상기 측정대상신호는 증폭부(112)를 거쳐 논리 분석 모듈(113) 및 프로토콜 분석 모듈(114)로 전송된 다음, 각각 제1 전송 인터페이스(115) 및 제2 전송 인터페이스(116)를 거쳐, 샘플링 결과 및 해석 결과를 제1 저장부(117) 및 제2 저장부(118)에 저장한다.
분석 결과 해석이 틀리면, 측정대상신호 중 일부의 패킷이 틀린 것을 의미며, 상기 프로세서(120)는 상기 논리 분석 모듈(113)에 신호를 보내, 상기 논리 분석 모듈(113)이 상기 측정대상물에 의해 출력된 상기 측정대상신호의 획득을 정지하도록 하고, 상기 제1 저장부(117)에 저장된 샘플링 결과를 제1 전송 인터페이스(115) 및 제2 전송 인터페이스(116)를 거쳐 상기 제2 저장부(118) 내로 전송하여 상기 컴퓨터의 프로세서(120)가 획득하도록 한다. 분석 결과가 특정 조건에 부합되면, 측정대상신호는 사용자가 분석하고자 하는 구간임을 의미하며, 상기 프로세서(120)는 상기 논리 분석 모듈(113)에 신호를 보내, 상기 논리 분석 모듈(113)이 상기 측정대상물에 의해 출력된 상기 측정대상신호의 획득을 정지하도록 하고, 상기 제1 저장부(117)에 저장된 샘플링 결과를 제1 전송 인터페이스(115) 및 제2 전송 인터페이스(116)를 거쳐 상기 제2 저장부(118) 내로 전송하여 상기 컴퓨터의 프로세서(120)가 획득하도록 한다.
더욱 구체적으로 말하면, 도 3에 도시된 바와 같이, 분석 결과 틀릴 경우, 상기 다중 분석기(110)의 상기 제1 저장부(117)에 저장된 샘플링 결과는 제1 전송 인터페이스(115) 및 제2 전송 인터페이스(116)를 거쳐 상기 제2 저장부(118) 내로 전송된다. 그 다음 상기 프로세서(120)는 샘플링 및 변환(translation)된 에러 패킷에 의해 얻어진 샘플링 결과 및 해석 결과를 영상 신호로 변환하여, 상기 영상 신호를 상기 모니터(130)에 출력하여, 상기 모니터(130)가 상기 해석 결과 및 상기 샘플링 결과에 대응되는 영상을 표시하도록 한다. 이러면 사용자는 모니터(130)를 통해, 측정대상신호 중 에러 패킷이 발생하는 부분을 알 수 있어, 전체 구간의 측정대상신호를 다시 검출할 필요가 없게 된다.
본 발명의 다중 분석 시스템 및 이의 다중 분석기는 단일 프로브를 사용하여 상기 EMMC에 접촉시키므로, EMMC가 2개 이상의 프로브의 부하를 받아 파손되는 일이 없으며, 또한 본 발명의 다중 분석 시스템 내의 증폭부는, 1군의 측정대상신호를 2군의 동일한 측정대상신호로 복제하여, 논리 분석 모듈 및 상기 프로토콜 분석 모듈로 전송하여, 상기 측정대상신호를 동시에 논리 분석 모듈샘플링 및 프로토콜 분석 모듈에 의해 해석함으로써, 측정대상신호에 대한 분석을 가속화한다.
또한, 상술한 구조 외에도, 도 4를 참고하면, 상기 다중 분석 시스템은 경보기(140)를 더 포함한다. 상기 경보기(140)는 상기 프로세서(120)에 전기적으로 연결된다. 분석 결과 틀릴 경우, 상기 제1 저장부(117)에서 출력된 샘플링 결과를 상기 제2 저장부(118) 내로 전송시켜 저장할 때, 상기 프로세서(120)는 상기 경보기(140)로 신호를 보내고, 상기 경보기(140)는 상기 신호에 따라 경보 신호를 보내 사용자에게 통지한다. 실질적으로, 상기 경보 신호는 다중 분석 시스템(10)의 부근에 있는 사용자에게 통지하도록 섬광 또는 벨 소리일 수 있다. 또한, 상기 경보기(140)는 이메일, 메시지를 발송하거나 또는 기타 통신 소프트웨어의 방식을 통해 경보 신호를 사용자에게 발송하는 것일 수도 있다.
또한, 본 발명의 경보기는 상기 프로세서에 전기적으로 연결되는 것 외에도, 도 5에 도시된 바와 같이 경보기(240)는 상기 제1 전송 인터페이스(115)에 전기적으로 연결되어, 상기 제1 전송 인터페이스(115)가 샘플링 결과를 제2 전송 인터페이스(116)로 출력할 경우, 동시에 경보 신호를 보내 사용자에게 통지함으로써 동일한 경보 목적을 달성한다.
반드시 설명해야 할 것은, 상술한 바는 본 발명의 바람직한 실시예일뿐이며, 본 발명은 이에 한정되지 않는다. 예를 들면, 기타 실시예에서, 상기 논리 분석 모듈 또는 상기 프로토콜 분석 모듈은 논리/프로토콜 분석 모듈로 변경될 수 있다. 논리/프로토콜 분석 모듈은 사용자의 요구에 따라 논리 분석 기능과 프로토콜 분석 기능 사이에서 전환될 수 있는 장치이다.
또한, 본 발명의 상기 제1 저장부 및 상기 제2 저장부도 동일한 저장 소자를 사용할 수 있으며, 더욱 구체적으로 말하면 상기 제1 저장부 및 상기 제2 저장부는 각각 동일한 종류의 DRAM(Dynamic Random Access Memory)이다. 따라서, 상기 제1 전송 인터페이스 및 상기 제2 전송 인터페이스는 동일한 규격의 전송 인터페이스이며, 상기 제1 전송 속도를 상기 제2 전송 속도와 같게 하여도 상술한 각각 전송 및 저장하는 효과를 달성할 수 있다.
또한, 상술한 설계 외에도, 본 발명의 상기 제1 저장부 및 상기 제2 저장부는 동일한 저장 소자의 서로 다른 저장 블록일 수 있으며, 더욱 구체적으로 말하면 상기 샘플링 결과 및 상기 해석 결과는 각각 동일한 DRAM 내의 서로 다른 위치에 저장될 수 있다. 따라서, 상술한 두 가지 설계는 모두 서로 다른 종류의 저장부를 별도로 추가할 필요가 없어, 제조 시의 복잡성을 효과적으로 줄일 수 있다.
또한, 상기 프로세서는 해석이 정확한지 여부를 분석하는 것 외에도, 상기 해석 결과가 기타 소정 조건(예를 들어 특정 해석이 나오는 경우 또는 특정 신호가 나타나는 등의 조건)을 만족시키는지 여부를 분석할 수도 있으며, 상기 해석 결과가 상기 소정 조건에 부합될 경우, 신호를 출력하여 상기 제1 저장부에 저장된 샘플링 결과가 제1 전송 인터페이스 및 제2 전송 인터페이스를 거쳐 상기 제2 저장부 내로 전송되도록 한다.
또한, 상기 제2 저장부를 상기 논리 분석기에 통합시키는 것 외에도, 컴퓨터 내의 HDD를 직접 이용하여 상기 제2 저장부로 사용할 수도 있으며, 이를 통해 상술한 각각 전송 및 저장하는 목적을 달성할 수도 있다. 상술한 내용 외에도, 본 발명의 명세서 및 특허청구범위를 응용한 등가 변화는 모두 본 발명의 특허청구범위에 포함된다. 상기 논리 분석기는 제2 전송 인터페이스를 통해, 컴퓨터 내의 HDD에 저장하며, 저장 데이터는 재제작 또는 직접 저장될 수 있다. 이때, 논리 분석기가 신호를 기록하는 시간은 제한을 받지 않거나, 또는 컴퓨터 내 HDD 용량의 제한을 받는다.
또한, 상기 제2 저장부를 상기 논리 분석기에 통합시키는 것 외에도, 컴퓨터 외의 네트워크저장장치를 직접 이용하여 상기 제2 저장부로 사용할 수도 있으며, 이를 통해 상술한 각각 전송 및 저장하는 목적을 달성할 수도 있다. 상술한 내용 외에도, 본 발명의 명세서 및 특허청구범위를 응용한 등가 변화는 모두 본 발명의 특허청구범위에 포함된다. 상기 논리 분석기는 제2 전송 인터페이스를 통해, 컴퓨터 외의 네트워크저장장치에 저장하며, 저장 데이터는 재제작 또는 저장 저장될 수 있다. 이때, 논리 분석기가 신호를 기록하는 시간은 제한을 받지 않거나, 또는 컴퓨터 외의 네트워크저장장치 용량의 제한을 받는다.
도 6은 본 발명의 제4 실시예의 다중 분석 시스템의 블록도이다. 제4 실시예의 다중 분석 시스템(30)은 2개의 제1 실시예의 다중 분석기를 사용하는 것으로 볼 수 있다.
상기 다중 분석 시스템(30)은 제1 프로브(311), 제2 프로브(312), 제1 증폭부(321), 제2 증폭부(322), 제1 내지 제4 논리/프로토콜 분석 모듈(331~334), 제1 내지 제4 전송 인터페이스(341~344), 제1 내지 제4 저장부(351~354), 프로세서(360) 및 모니터(370)를 포함한다.
상기 제1 프로브(311)는 상기 EMMC의 신호 접점에 전기적으로 연결되어 상기 EMMC 상의 상기 측정대상신호를 수신한다. 상기 제2 프로브(312)는 NAND flash에 전기적으로 연결된다.
상기 제1 증폭부(321) 및 상기 제2 증폭부(322)는 1개의 입력단과 2개의 출력단을 구비한다. 상기 제1 증폭부(321)의 입력단은 상기 제1 프로브(311)에 전기적으로 연결되고, 2개의 출력단은 각각 제1 및 제2 프로브(331, 332)에 연결된다. 상기 제2 증폭부(322)의 입력단은 상기 제2 프로브(312)에 전기적으로 연결되고, 2개의 출력단은 각각 제3 및 제4 논리/프로토콜 분석 모듈(333, 334)에 연결된다.
상기 제1 내지 제4 전송 인터페이스(341~344)는 각각 제1 내지 제4 논리/프로토콜 분석 모듈(331~334)에 전기적으로 연결되고, 제2 전송 인터페이스(342)는 또한 제1 전송 인터페이스(341), 제3 전송 인터페이스(343) 및 제4 전송 인터페이스(344)와 전기적으로 연결된다. 상기 제1 내지 제4 저장부(351~354)는 각각 상기 제1 내지 제4 전송 인터페이스(341~344)에 전기적으로 연결된다. 또한, 상기 제1 내지 제4 전송 인터페이스(341~344)의 전송 속도는 각각 제1 전송 속도, 제2 전송 속도, 제3 전송 속도 및 제4 전송 속도이고, 제2 전송 속도는 제1 전송 속도, 제3 전송 속도 및 제4 전송 속도보다 크지 않다.
본 실시예에서, 제1 내지 제4 저장부(351~354)에 대응되는 것은 제1 내지 제4 논리/프로토콜 분석 모듈(341~344)이므로, 제1 내지 제4 저장부(351~354)에 저장된 내용은 샘플링 결과 또는 해석 결과일 수 있으나, 설명의 편의를 위하여, 샘플링 결과 및 해석 결과를 분석 결과로 총칭하고, 제1 내지 제4 논리/프로토콜 분석 모듈(331~334)에서 출력된 결과에 따라 각각 제1 분석 결과, 제2 분석 결과, 제3 분석 결과 및 제4 분석 결과로 명명한다.
여기서 제1 및 제3 논리/프로토콜 분석 모듈(331, 333)은 논리 분석 기능을 사용하는 상태로 설정하고, 제2 및 제4 논리/프로토콜 분석 모듈(332, 334)은 프로토콜 분석 기능을 사용하는 상태로 설정한다. 따라서, 제1 및 제3 저장부(351, 353)에 저장된 내용은 샘플링 결과이고, 제2 및 제4 저장부(352, 354)에 저장된 내용은 해석 결과이다.
본 실시예에서, 상기 제1 및 제3 전송 인터페이스(341, 343)는 전송 속도가 약 8000MB/s인 메모리 버스이므로, 상기 제1 및 제3 저장부(351, 353)는 DDR3 SDRAM이다.
상기 제2 및 제4 전송 인터페이스(342, 344)는 전송 속도가 약 200MB/s인 범용 직렬 버스이고, 상기 제2 저장부(352)는 HDD이고, 제4 저장부(354)는 SRAM(Static Random-Access Memory)이다. 물론, 실제로 상기 제2 및 제4 전송 인터페이스(342, 344)는 PCI Express, 무선 전송 인터페이스 또는 기타 전송 속도가 낮은 전송 인터페이스일 수도 있으며, 상기 제2 및 제4 저장부(352, 354)는 SD 메모리 카드(Secure Digital Memory Card) 또는 기타 낮은 전송 속도에 응용되는 저장 소자일 수도 있다.
상기 프로세서(360)는 상기 제2 저장부(352)에 전기적으로 연결되고, 상기 모니터(370)는 상기 프로세서(360)에 전기적으로 연결된다. 상기 프로세서(360)는 상기 제2 저장부(352)에 저장된 해석 결과가 소정 조건에 부합되는지 여부를 분석하여, 분석 결과를 얻는다. 본 실시예에서, 해석 결과가 소정 조건에 부합되면, 상기 분석 결과는 해석이 틀린 것으로 나오고, 반면 해석 결과가 소정 조건에 부합되지 않으면, 상기 분석 결과는 해석이 맞는 것으로 나오며, 상기 프로세서(360)는 상이한 분석 결과에 따라, 제1 실시예의 내용과 같은 제어를 진행하므로 설명을 생략한다.
제4 실시예와 제1 실시예의 다른 점은, 제4 실시예는 4개의 저장부를 구비하는 것이다. 따라서, 모니터(370)가 제1 저장부(351)의 샘플링 결과, 제3 저장부(353)의 샘플링 결과 및 제4 저장부(354)의 해석 결과를 나타내고자 할 경우, 제1 저장부(351)의 샘플링 결과는 제1 전송 인터페이스(341) 및 제2 전송 인터페이스(342)를 거쳐 상기 제2 저장부(352) 내로 전송되고, 제3 저장부(353)의 샘플링 결과는 제3 전송 인터페이스(343) 및 제2 전송 인터페이스(342)를 거쳐 상기 제2 저장부(352) 내로 전송되고, 제4 저장부(354)의 해석 결과는 제4 전송 인터페이스(344) 및 제2 전송 인터페이스(342)를 거쳐 상기 제2 저장부(352) 내로 전송된다.
상기 프로세서(360)는 다시 샘플링 결과 및 해석 결과를 영상 신호로 변환하여, 상기 영상 신호를 상기 모니터(370)로 출력하여, 상기 모니터(370)가 상기 해석 결과 및 상기 샘플링 결과의 영상을 표시하도록 한다.
본 실시예는 4개의 논리/프로토콜 모듈을 다중 분석 시스템에 통합시켜, 제1 프로브 및 제2 프로브를 이용하여 동시에 EMMC 및 NAND flash를 검출하여, 동기 및 다중 기능을 달성하고, 또한 종래기술에서 다수의 측정대상물을 검출할 때 여러 대의 기기가 필요한 결함을 극복한다.
10: 다중 분석 시스템
110: 다중 분석기
111: 프로브 112: 증폭부
113: 논리 분석 모듈 114: 프로토콜 분석 모듈
115: 제1 전송 인터페이스 116: 제2 전송 인터페이스
117: 제1 저장부 118: 제2 저장부
120: 프로세서
130: 모니터
140: 경보기
240: 경보기
30: 다중 분석 시스템
311: 제1 프로브 312: 제2 프로브
321: 제1 증폭부 322: 제2 증폭부
331: 제1 논리/프로토콜 분석 모듈
332: 제2 논리/프로토콜 분석 모듈
333: 제3 논리/프로토콜 분석 모듈
334: 제4 논리/프로토콜 분석 모듈
341: 제1 전송 인터페이스 342: 제2 전송 인터페이스
343: 제3 전송 인터페이스 344: 제4 전송 인터페이스
351: 제1 저장부 352: 제2 저장부
353: 제3 저장부 354: 제4 저장부
360: 프로세서
370: 모니터

Claims (16)

  1. 다중 분석기에 있어서,
    측정대상물이 보내는 측정대상신호를 검출하는 데 사용되고,
    프로브, 논리 분석 모듈, 프로토콜 분석 모듈, 제1 저장부와 제1 전송 인터페이스, 및 제2 저장부와 제2 전송 인터페이스를 포함하고,
    상기 프로브는 상기 측정대상물에 전기적으로 연결되어 상기 측정대상물이 보내는 상기 측정대상신호를 수신하고;
    상기 논리 분석 모듈은 상기 프로브에 전기적으로 연결되어, 상기 측정대상신호를 수신하고 상기 측정대상신호에 대해 샘플링을 진행하여, 샘플링 결과를 출력하고;
    상기 프로토콜 분석 모듈은 상기 프로브에 전기적으로 연결되어, 상기 측정대상신호를 수신하고 상기 측정대상물의 통신 프로토콜에 따라 상기 측정대상신호를 해석하여, 해석 결과를 출력하고;
    상기 제1 저장부는 상기 제1 전송 인터페이스에 전기적으로 연결되고, 상기 제1 전송 인터페이스는 상기 논리 분석 모듈에 전기적으로 연결되어, 상기 논리 분석 모듈이 출력한 샘플링 결과를 수신하여 제1 전송 속도로 상기 제1 저장부로 출력하여 저장하고,
    상기 제2 저장부는 상기 제2 전송 인터페이스에 전기적으로 연결되고, 상기 제2 전송 인터페이스는 상기 프로토콜 분석 모듈에 전기적으로 연결되어, 상기 프로토콜 분석 모듈이 출력한 해석 결과를 수신하여 제2 전송 속도로 상기 제2 저장부로 출력하여 저장하고, 상기 제2 전송 속도는 상기 제1 전송 속도보다 크지 않고,
    상기 제2 전송 인터페이스는 상기 제1 전송 인터페이스에 전기적으로 연결되고, 상기 제2 전송 인터페이스는 상기 프로토콜 분석 모듈이 출력한 해석 결과를 수신하거나 상기 제1 전송 인터페이스에서 전송한 샘플링 결과를 수신하는 것을 선택할 수 있는,
    다중 분석기.
  2. 제1항에 있어서,
    상기 다중 분석기는 증폭부를 더 포함하고, 상기 증폭부는 1개의 입력단과 2개의 출력단을 구비하며, 상기 입력단은 상기 프로브에 전기적으로 연결되고, 상기 2개의 출력단은 각각 상기 논리 분석 모듈 및 상기 프로토콜 분석 모듈에 전기적으로 연결되어, 상기 논리 분석 모듈 및 상기 프로토콜 분석 모듈이 상기 증폭부를 통해 상기 프로브에 전기적으로 연결되게 하고, 상기 증폭부는 상기 입력단으로부터 상기 측정대상신호를 수신하여, 상기 측정대상신호를 동시에 상기 2개의 출력단에 의해 각각 상기 논리 분석 모듈 및 상기 프로토콜 분석 모듈로 출력하는, 다중 분석기.
  3. 제1항에 있어서,
    상기 제1 저장부 및 상기 제2 저장부는 동일한 종류의 DRAM이고, 상기 제1 전송 속도는 상기 제2 전송 속도와 같은, 다중 분석기.
  4. 제3항에 있어서,
    상기 DRAM는 DDR3 SDRAM인, 다중 분석기.
  5. 제1항에 있어서,
    상기 제1 저장부는 DRAM이고, 상기 제2 전송 인터페이스는 범용 직렬 버스, PCI Express 또는 무선 전송 인터페이스이고, 상기 제2 저장부는 HDD 또는 SD 메모리 카드인, 다중 분석기.
  6. 제1항에 있어서,
    상기 제1 전송 속도는 8000MB/s보다 크고, 상기 제2 전송 속도는 200MB/s보다 큰, 다중 분석기.
  7. 프로브, 논리 분석 모듈, 프로토콜 분석 모듈, 제1 저장부와 제1 전송 인터페이스, 제2 저장부와 제2 전송 인터페이스 및 프로세서를 포함하고,
    상기 프로브는 측정대상물에 전기적으로 연결되어 상기 측정대상물이 보내는 측정대상신호를 수신하고;
    상기 논리 분석 모듈은 상기 프로브에 전기적으로 연결되어, 상기 측정대상신호를 수신하고 상기 측정대상신호에 대해 샘플링을 진행하여, 샘플링 결과를 출력하고;
    상기 프로토콜 분석 모듈은 상기 프로브에 전기적으로 연결되어, 상기 측정대상신호를 수신하고 상기 측정대상물의 통신 프로토콜에 따라 상기 측정대상신호를 해석하여, 해석 결과를 출력하고;
    상기 제1 저장부는 상기 제1 전송 인터페이스에 전기적으로 연결되고, 상기 제1 전송 인터페이스는 상기 논리 분석 모듈에 전기적으로 연결되어, 상기 논리 분석 모듈이 출력한 샘플링 결과를 수신하여 제1 전송 속도로 상기 제1 저장부로 출력하여 저장하고;
    상기 제2 저장부는 상기 제2 전송 인터페이스에 전기적으로 연결되고, 상기 제2 전송 인터페이스는 상기 프로토콜 분석 모듈 및 상기 제1 전송 인터페이스에 전기적으로 연결되어, 상기 프로토콜 분석 모듈이 출력한 해석 결과를 수신하여 제2 전송 속도로 상기 제2 저장부로 출력하여 저장하고, 상기 제2 전송 속도는 상기 제1 전송 속도보다 크지 않고;
    상기 프로세서는 상기 제2 저장부에 전기적으로 연결되어, 상기 제2 저장부에 저장된 해석 결과가 소정 조건에 부합되는지 여부를 분석하고, 상기 해석 결과가 상기 소정 조건에 부합되면, 상기 제1 저장부에 저장된 샘플링 결과를 제1 전송 인터페이스 및 제2 전송 인터페이스를 거쳐 상기 제2 저장부 내로 전송시키는,
    다중 분석 시스템.
  8. 제7항에 있어서,
    상기 프로세서에 전기적으로 연결되는 모니터를 더 포함하고, 상기 프로세서는 상기 제2 저장부에 저장된 해석 결과 및 샘플링 결과를 각각 영상 신호로 변환하여, 상기 영상 신호를 상기 모니터로 출력함으로써, 상기 모니터가 상기 해석 결과 및 상기 샘플링 결과에 대응되는 영상을 표시하도록 하는, 다중 분석 시스템.
  9. 제7항에 있어서,
    상기 프로세서에 전기적으로 연결되는 경보기를 더 포함하고, 상기 제1 저장부에서 출력된 샘플링 결과가 제1 전송 인터페이스 및 제2 전송 인터페이스를 거쳐 상기 제2 저장부 내로 전송될 경우, 상기 프로세서는 상기 경보기에 신호를 보내고, 상기 경보기는 상기 신호에 따라 경보 신호를 발송하여 사용자에게 통지하는, 다중 분석 시스템.
  10. 제7항에 있어서,
    상기 제1 전송 인터페이스에 전기적으로 연결되는 경보기를 더 포함하고, 상기 제1 저장부에서 출력된 샘플링 결과가 제1 전송 인터페이스 및 제2 전송 인터페이스를 거쳐 상기 제2 저장부 내로 전송될 경우, 상기 제1 전송 인터페이스는 상기 경보기에 신호를 보내고, 상기 경보기는 상기 신호에 따라 경보 신호를 방송하여 사용자에게 통지하는, 다중 분석 시스템.
  11. 제7항에 있어서,
    증폭부를 더 포함하고, 상기 증폭부는 1개의 입력단과 2개의 출력단을 구비하고, 상기 입력단은 상기 프로브에 전기적으로 연결되고, 상기 2개의 출력단은 각각 상기 논리 분석 모듈 및 상기 프로토콜 분석 모듈에 전기적으로 연결되어, 상기 논리 분석 모듈 및 상기 프로토콜 분석 모듈이 상기 증폭부를 통해 상기 프로브에 전기적으로 연결되게 하고, 상기 증폭부는 상기 입력단으로부터 상기 측정대상신호를 수신하여, 상기 측정대상신호를 동시에 상기 2개의 출력단에 의해 각각 상기 논리 분석 모듈 및 상기 프로토콜 분석 모듈로 출력하는, 다중 분석 시스템.
  12. 제7항에 있어서,
    상기 제1 저장부 및 상기 제2 저장부는 동일한 종류의 DRAM인, 다중 분석 시스템.
  13. 제12항에 있어서,
    상기 DRAM은 DDR3 SDRAM인, 다중 분석 시스템.
  14. 제7항에 있어서,
    상기 제1 저장부는 DRAM이고, 상기 제2 전송 인터페이스는 범용 직렬 버스, PCI Express 또는 무선 전송 인터페이스이고, 상기 제2 저장부는 HDD 또는 SD 메모리 카드인, 다중 분석 시스템.
  15. 제7항에 있어서,
    상기 제1 저장부의 데이터 전송 속도는 8000MB/s보다 크고, 상기 제2 저장부의 데이터 전송 속도는 200MB/s보다 큰, 다중 분석 시스템.
  16. 제1 프로브, 제2 프로브, 제1 논리/프로토콜 분석 모듈, 제2 논리/프로토콜 분석 모듈, 제3 논리/프로토콜 분석 모듈, 제4 논리/프로토콜 분석 모듈, 제1 저장부와 제1 전송 인터페이스, 제2 저장부와 제2 전송 인터페이스, 제3 저장부와 제3 전송 인터페이스, 및 제4 저장부와 제4 전송 인터페이스를 포함하고,
    상기 제1 프로브는, 제1 측정대상물에 전기적으로 연결되어 상기 제1 측정대상물이 보내는 제1 측정대상신호를 수신하고;
    상기 제2 프로브는, 제2 측정대상물에 전기적으로 연결되어 상기 제1 측정대상물이 보내는 제2 측정대상신호를 수신하고;
    상기 제1 논리/프로토콜 분석 모듈은, 상기 제1 프로브에 전기적으로 연결되어, 상기 제1 측정대상신호를 수신하고 상기 제1 측정대상신호에 대해 분석을 진행하여, 제1 분석 결과를 출력하고;
    상기 제2 논리/프로토콜 분석 모듈은, 상기 제1 프로브에 전기적으로 연결되어, 상기 제1 측정대상신호를 수신하고 상기 제1 측정대상신호에 대해 분석을 진행하여, 제2 분석 결과를 출력하고;
    상기 제3 논리/프로토콜 분석 모듈은, 상기 제2 프로브에 전기적으로 연결되어, 상기 제2 측정대상신호를 수신하고 상기 제2 측정대상신호에 대해 분석을 진행하여, 제3 분석 결과를 출력하고;
    상기 제4 논리/프로토콜 분석 모듈은, 상기 제2 프로브에 전기적으로 연결되어, 상기 제2 측정대상신호를 수신하고 상기 제2 측정대상신호에 대해 분석을 진행하여, 제4 분석 결과를 출력하고;
    상기 제1 저장부는 상기 제1 전송 인터페이스에 전기적으로 연결되고, 상기 제1 전송 인터페이스는 상기 제1 논리/프로토콜 분석 모듈에 전기적으로 연결되어, 상기 제1 논리/프로토콜 분석 모듈이 출력한 제1 분석 결과를 수신하여 제1 전송 속도로 상기 제1 저장부로 출력하여 저장하고;
    상기 제2 저장부는 상기 제2 전송 인터페이스에 전기적으로 연결되고, 상기 제2 전송 인터페이스는 상기 제2 논리/프로토콜 분석 모듈에 전기적으로 연결되어, 상기 제2 논리/프로토콜 분석 모듈이 출력한 제2 분석 결과를 수신하여 제2 전송 속도로 상기 제2 저장부로 출력하여 저장하고;
    상기 제3 저장부는 상기 제3 전송 인터페이스에 전기적으로 연결되고, 상기 제3 전송 인터페이스는 상기 제3 논리/프로토콜 분석 모듈에 전기적으로 연결되어, 상기 제3 논리/프로토콜 분석 모듈이 출력한 제3 분석 결과를 수신하여 제3 전송 속도로 상기 제3 저장부로 출력하여 저장하고;
    상기 제4 저장부는 상기 제4 전송 인터페이스에 전기적으로 연결되고, 상기 제4 전송 인터페이스는 상기 제4 논리/프로토콜 분석 모듈에 전기적으로 연결되어, 상기 제4 논리/프로토콜 분석 모듈이 출력한 제4 분석 결과를 수신하여 제4 전송 속도로 상기 제4 저장부로 출력하여 저장하고;
    상기 제2 전송 속도는 상기 제1 전송 속도, 상기 제3 전송 속도 및 상기 제4 전송 속도보다 크지 않은,
    다중 분석 시스템.
KR1020160078616A 2015-06-24 2016-06-23 다중 분석 시스템 및 이의 다중 분석기 KR101855971B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW104120303A TWI546551B (zh) 2015-06-24 2015-06-24 Multi-analysis system and its multi-analyzer
TW104120303 2015-06-24

Publications (2)

Publication Number Publication Date
KR20170000797A KR20170000797A (ko) 2017-01-03
KR101855971B1 true KR101855971B1 (ko) 2018-05-09

Family

ID=57183797

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020160078616A KR101855971B1 (ko) 2015-06-24 2016-06-23 다중 분석 시스템 및 이의 다중 분석기

Country Status (3)

Country Link
JP (1) JP6276330B2 (ko)
KR (1) KR101855971B1 (ko)
TW (1) TWI546551B (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2022183073A1 (en) * 2021-02-25 2022-09-01 Tektronix, Inc. Test and measurement system

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6148420A (en) * 1997-10-17 2000-11-14 Agilent Technologies Method and apparatus for analyzing serial data
CA2511394A1 (en) * 2002-12-31 2004-07-15 Ming-Gwo Cheng Programmable logic analyzer data analyzing method
JP2004220389A (ja) * 2003-01-16 2004-08-05 Fuji Xerox Engineering Co Ltd 情報収集装置及び情報収集分析システム
US7339982B2 (en) * 2003-05-13 2008-03-04 Agilent Technologies, Inc. Modular, jitter-tolerant data acquisition and processing systems
JP2006300618A (ja) * 2005-04-18 2006-11-02 Iwatsu Test Instruments Corp 解析表示機能を有する計測システム及びその装置

Also Published As

Publication number Publication date
JP6276330B2 (ja) 2018-02-07
JP2017009607A (ja) 2017-01-12
TWI546551B (zh) 2016-08-21
KR20170000797A (ko) 2017-01-03
TW201700988A (zh) 2017-01-01

Similar Documents

Publication Publication Date Title
CN102439888B (zh) 一种快速通道互连链路监控方法和设备及系统
US10379158B2 (en) Real-time capture of traffic upon failure for protocol debug
US8200855B2 (en) Method and system for detecting displayport source device connections to sink device
WO2018001168A1 (zh) 一种主用板卡和备用板卡管理的方法和装置
US10410730B1 (en) Selectively synchronizing flash memory block refreshes based in part upon memory block temperature
WO2015078406A1 (en) Measurement system having a plurality of sensors
US8356215B2 (en) Testing apparatus and method for analyzing a memory module operating within an application system
US10352999B2 (en) Logic analyzer for evaluating an electronic product, method of retrieving data of the same, and method of performance testing
KR101855971B1 (ko) 다중 분석 시스템 및 이의 다중 분석기
US9229841B2 (en) Systems and methods for detecting errors and recording actions on a bus
US8391162B2 (en) Apparatus and method for testing SMNP cards
CN109586788B (zh) 监控系统故障诊断方法、装置、计算机设备及存储介质
CN113160726B (zh) 上电自检测方法和上电自检测装置
CN111866500A (zh) 一种基于FPGA和Intel CPU、WIFI 6的影像测试装置
CN115687012A (zh) 一种总线监测模块、监测方法和相关设备
CN113720591A (zh) 一种sd卡的插拔检测方法、装置及系统
US9742654B1 (en) Communication interface testing
US10216659B2 (en) Memory access signal detection utilizing a tracer DIMM
US9360524B2 (en) Testing system for serial interface
CN116820867B (zh) 一种芯片调试方法、装置及芯片
US10305755B2 (en) Reliability and performance analysis system
KR20160073190A (ko) 에러 패킷 분석을 지원하기 위한 이더넷 장치
KR102184695B1 (ko) 진단 인터페이스 메커니즘을 갖는 전자 시스템 및 그것의 동작 방법
CN114697236B (zh) 通信监控方法和装置
CN111367838A (zh) 用于检测数据存储系统的方法、设备和数据存储系统

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
GRNT Written decision to grant