KR101818465B1 - 액정 표시장치의 구동장치 - Google Patents

액정 표시장치의 구동장치 Download PDF

Info

Publication number
KR101818465B1
KR101818465B1 KR1020110079749A KR20110079749A KR101818465B1 KR 101818465 B1 KR101818465 B1 KR 101818465B1 KR 1020110079749 A KR1020110079749 A KR 1020110079749A KR 20110079749 A KR20110079749 A KR 20110079749A KR 101818465 B1 KR101818465 B1 KR 101818465B1
Authority
KR
South Korea
Prior art keywords
voltage
discharge control
liquid crystal
gate
power supply
Prior art date
Application number
KR1020110079749A
Other languages
English (en)
Other versions
KR20130017367A (ko
Inventor
유성록
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020110079749A priority Critical patent/KR101818465B1/ko
Publication of KR20130017367A publication Critical patent/KR20130017367A/ko
Application granted granted Critical
Publication of KR101818465B1 publication Critical patent/KR101818465B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136204Arrangements to prevent high voltage or static electricity failures
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/006Electronic inspection or testing of displays and display drivers, e.g. of LED or LCD displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0257Reduction of after-image effects

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Nonlinear Science (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

일 실시예에 따른 방전 제어부를 통해 충분한 방전 기간을 설정 및 확보함으로써 정전기 방전 테스트나 전원 온/오프 과정에서 발생하는 화질 불량 현상을 방지할 수 있는 액정 표시장치의 구동장치를 제공한다. 일 실시예에 따른 방전 제어부는 전원부로부터 입력되는 전원전압이나 게이트 하이 전압을 선택적으로 입력받고, 복수의 저항을 이용한 전원전압에 대한 제1 분배 전압 또는 게이트 하이 전압에 대한 제2 분배 전압을 임계 전압과 비교하여, 제1 분배 전압 또는 제2 분배 전압이 임계 전압보다 낮은 시점을 검출하고, 그 검출 시점으로부터 미리 설정된 기간 동안 특정 논리 레벨의 방전 제어신호를 게이트 드라이버로 공급하여 액정패널이 방전되게 한다.

Description

액정 표시장치의 구동장치{DRIVING APPARATUS FOR LIQUID CRYSTAL DISPLAY DEVICE}
본 발명은 액정 표시장치에 관한 것으로 특히, 충분한 방전 기간을 설정 및 확보함으로써 정전기 방전(ESD; Electrostatic Discharge) 테스트나 전원 온/오프(on/off) 과정에서 발생하는 화질 불량 현상을 방지할 수 있도록 한 액정 표시장치의 구동장치에 관한 것이다.
최근, 퍼스널 컴퓨터, 휴대용 테블릿 단말기, 노트북 및 각종 정보기기의 모니터 등에 사용되는 영상 표시장치로 경량 박형의 평판 표시장치(Flat Panel Display)가 주로 이용되고 있다. 이러한, 평판 표시장치로는 액정 표시장치(Liquid Crystal Display), 발광 표시장치(Light Emitting Display), 플라즈마 표시패널(Plasma Display Panel), 전계방출 표시장치(Field Emission Display) 등이 대두되고 있다.
이 중, 액정 표시장치는 액정의 전기적 및 광학적 특성을 이용하여 영상을 표시한다. 액정은 굴절률, 유전율 등이 분자 장축 방향과 단축 방향에 따라 서로 다른 이방성 성질을 갖고 분자 배열과 광학적 성질을 쉽게 조절할 수 있다. 이를 이용한 액정 표시장치는 전계의 크기에 따라 액정 분자들의 배열 방향을 가변시켜서 편광판을 투과하는 광 투과율을 조절함으로써 영상을 표시한다.
최근에는 소비자들의 선호 추세에 따라 경량 박형 그리고 대화면의 액정 표시장치가 개발 및 제품화되고 있는데, 대화면으로 개발되는 액정패널들은 부하(load)가 증가하기 때문에 빠른 방전(Discharge)이 요구된다. 예를 들어, 화면을 오프(off)시키는 경우 대화면의 액정패널일수록 잔존하는 정전 용량 또한 커서 잔상 등이 나타날 수 있기 때문에 더욱 빠르고 충분한 방전이 요구되고 있다.
이를 위해, 종래에는 액정 표시장치들에 정전기 방전(ESD; Electrostatic Discharge) 테스트를 수행하고, 액정패널의 잔상이 빠르게 제거될 수 있도록 액정패널에 방전 회로를 적용시키기도 하였다. 하지만, 종래의 방전 회로 등은 전원의 오프시 즉, 화면 오프시에만 방전기능이 수행되었으며, 방전 기간이 짧고 방전 기간을 제어할 수가 없었다. 또한, 새로 개발되는 제품들 중 특정 제품들의 경우 EDS 테스트시 화면 깜박임으로 전원 온/오프 동작과 유사한 현상이 반복적으로 발생하며, 짧은 방전 기간만으로는 잔상이나 플리커(Flickering) 현상 등에 따른 화질 저하 문제를 해결할 수 없었다.
본 발명은 상기와 같은 문제점을 해결하기 위한 것으로, 충분한 방전 기간을 설정 및 확보할 수 있도록 함으로써 정전기 방전 테스트나 전원 온/오프 과정에서 발생하는 화질 불량 현상을 방지할 수 있도록 한 액정 표시장치의 구동장치를 제공하는데 그 목적이 있다.
상기와 같은 목적을 달성하기 위한 본 발명의 실시 예에 따른 액정 표시장치의 구동장치는 액정패널; 데이터 드라이버; 게이트 드라이버; 타이밍 컨트롤러; 및 정전기 방전 테스트 시점과 전원 온/오프 시점을 검출하여 미리 설정된 기간 동안 액정패널을 방전시키도록 게이트 드라이버를 제어하는 방전 제어부를 구비한다. 방전 제어부는 전원부로부터 전원전압 또는 게이트 하이 전압을 입력받아 분배하여, 전원전압을 이용한 제1 분배 전압 또는 게이트 하이 전압을 이용한 제2 분배 전압을 공급하는 입력 전압 설정부와, 입력 전압 설정부로부터 공급되는 제1 분배 전압 또는 제2 분배 전압을 미리 설정된 임계 전압과 비교하여 제1 또는 제2 분배 전압이 임계 전압보다 낮아지는 시점을 검출하고, 검출된 시점으로부터 미리 설정된 기간 동안 방전 제어신호의 논리 레벨을 변환하여 게이트 드라이버로 공급하는 방전 제어 IC를 구비한다. 여기서, 제1 분배 전압과 비교되는 임계 전압과, 제2 분배 전압과 비교되는 임계 전압은 동일하다.
방전 제어부는 지연기간 설정부, 풀-업 출력 제어부를 더 구비한다. 지연기간 설정부는 방전 제어 IC의 단자와 접속된 적어도 하나의 커패시터를 이용하여 방전 제어 IC의 방전 제어신호 출력 기간을 설정한다. 풀-업 출력 제어부는 방전 제어 IC로부터 출력되는 방전 제어신호의 전압 레벨을 유지시켜 출력한다.
방전 제어 IC는 입력단에 직렬 접속된 제1 저항과 제2 저항을 포함하는 입력 전압 설정부에서 제1 및 제2 저항 사이의 노드를 통해 제1 분배 전압 또는 제2 분배 전압을 공급받는다. 입력단은 게이트 하이 전압의 입력단자와 제1 저항 사이에 직렬 접속된 제3 저항과, 전원전압의 입력단자와 제1 저항 사이에 직렬 접속된 제4 저항을 포함한다. 방전 제어 IC가 전원전압을 이용할 때, 게이트 하이 전압의 입력단자가 단선되거나, 게이트 하이 전압을 이용할 때, 전원전압의 입력단자가 단선된다.
삭제
게이트 드라이버는 방전 제어부로부터 방전 제어신호의 논리 레벨이 변환되어 특정 논리가 공급되는 기간 동안 게이트 라인들을 동시 구동하여 액정패널이 방전되게 한다.
삭제
삭제
삭제
삭제
삭제
본 발명의 실시 예에 따른 액정 표시장치의 구동장치는 충분한 방전 기간을 설정 및 확보할 수 있도록 함으로써 정전기 방전 테스트나 전원 온/오프 과정에서 발생하는 화질 불량 현상을 방지할 수 있다.
도 1은 본 발명의 실시 예에 따른 액정 표시장치의 구동장치를 개략적으로 나타낸 구성 블록도.
도 2는 도 1의 방전 제어부를 개략적으로 나타낸 구성 블록도.
도 3은 도 2의 방전 제어부가 제품에 적용되도록 구성된 구성 회로도.
이하, 상기와 같은 특징을 갖는 본 발명의 실시 예에 따른 액정 표시장치의 구동장치와 그 구동방법을 첨부된 도면을 참조하여 보다 상세히 설명하면 다음과 같다.
도 1은 본 발명의 실시 예에 따른 액정 표시장치의 구동장치를 개략적으로 나타낸 구성 블록도이다.
도 1에 도시된 액정 표시장치의 구동장치는 복수의 화소를 구비하여 영상을 표시하는 액정패널(2); 액정패널(3)의 데이터 라인들(DL1 내지 DLm)을 구동하는 데이터 드라이버(4); 액정패널의 게이트 라인들(GL1 내지 GLn)을 구동하는 게이트 드라이버(6); 외부로부터 입력된 영상 데이터(RGB)를 정렬하여 데이터 드라이버(4)에 공급함과 아울러 게이트 데이터 제어신호를 생성하여 데이터 드라이버(4)와 게이트 드라이버(6)를 제어하는 타이밍 컨트롤러(8) 및 정전기 방전(ESD; Electrostatic Discharge) 테스트 시점과 전원 온/오프(on/off) 시점을 검출하여 미리 설정된 기간만큼 상기 액정패널(2)을 방전시키도록 게이트 드라이버(6)를 제어하는 방전 제어부(10)를 구비한다.
액정패널(2)은 복수의 게이트 라인(GL1 내지 GLn)과 복수의 데이터 라인(DL1 내지 DLm)에 의해 정의되는 각 화소영역에 형성된 박막 트랜지스터(TFT; Thin Film Transistor) 및 TFT와 접속된 액정 커패시터(Clc)를 구비한다. 액정 커패시터(Clc)는 TFT와 접속된 화소전극, 화소전극과 액정을 사이에 두고 대면하는 공통전극으로 구성된다. TFT는 각각의 게이트 라인(GL1 내지 GLn)으로부터의 스캔펄스 즉, 게이트 온 신호에 응답하여 각각의 데이터 라인(DL1 내지 DLm)으로부터의 데이터 신호를 화소 전극에 공급한다. 액정 커패시터(Clc)는 화소 전극에 공급된 데이터 신호와 공통전극에 공급된 공통전압의 차전압을 충전하고, 그 차전압에 따라 액정 분자들의 배열을 가변시켜 광 투과율을 조절함으로써 계조를 구현한다. 그리고 액정 커패시터(Clc)에는 스토리지 커패시터(Cst)가 병렬로 접속되어 액정 커패시터(Clc)에 충전된 전압이 다음 데이터 신호가 공급될 때까지 유지되게 한다. 스토리지 커패시터(Cst)는 화소전극이 이전 게이트 라인과 절연막을 사이에 두고 중첩되어 형성된다. 이와 달리 스토리지 커패시터(Cst)는 화소전극이 스토리지 라인과 절연막을 사이에 두고 중첩되어 형성되기도 한다.
데이터 드라이버(4)는 적어도 하나의 데이터 집적회로(IC; Integrated Circuit)로 구성되어 타이밍 컨트롤러(8)로부터의 데이터 제어신호(DCS) 예를 들어, 소스 스타트 신호(SSP; Source Start Pulse), 소스 쉬프트 클럭(SSC; Source Shift Clock), 소스 출력 인에이블(SOE; Source Output Enable) 신호 등을 이용하여 각 데이터 라인(DL1 내지 DLm)에 아날로그 데이터 신호를 공급한다. 다시 말해, 적어도 하나의 데이터 IC 각각은 SSC에 따라 입력되는 디지털 영상 데이터를 래치한 후, 디지털 영상 데이터(Data)를 아날로그 데이터 신호로 변환하고, SOE 신호에 응답하여 각 게이트 라인(GL1 내지 GLn)에 스캔 펄스가 공급되는 1수평 주기마다 1수평 라인분의 데이터 신호를 각 데이터 라인(DL1 내지 DLm)으로 공급한다. 이때, 데이터 드라이버(4)는 디지털 영상 데이터(Data)의 계조 값에 따라 소정 레벨을 가지는 감마전압을 선택하고, 선택된 감마전압을 데이터 신호로 각 데이터 라인(DL1 내지 DLm)에 공급한다.
게이트 드라이버(6)는 적어도 하나의 데이터 집적회로(IC; Integrated Circuit)로 구성되어 타이밍 컨트롤러(8)로부터의 게이트 제어신호(GCS) 예를 들어, 게이트 스타트 신호(GSP; Gate Start Pulse), 게이트 쉬프트 클럭(GSC; Gate Shift Clock), 및 게이트 출력 인에이블(GOE; Gate Output Enable) 신호 등을 이용하여 각 게이트 라인(GL1 내지 GLn)에 스캔펄스 또는 게이트 로우 전압을 공급한다. 적어도 하나의 게이트 IC 각각은 액정패널(2)의 각 게이트 라인(GL1 내지 GLn)들에 순차적으로 스캔펄스(또는, 게이트 온 전압)를 공급하고 스캔펄스가 공급되지 않는 기간에는 게이트 로우 전압(또는, 게이트 오프 전압)을 공급한다.
이러한 게이트 IC에는 방전 기능을 수행하기 위한 옵션 핀(예를 들어, All_H option pin)이 각각 형성되어, 외부로부터 입력되는 방전 제어신호(RCS)에 따라 방전 기능을 수행하게 된다. 다시 말해, 각 게이트 IC의 옵션 핀에 방전 제어신호(RCS)가 소정 기간 동안 입력되면, 각 게이트 IC는 각 게이트 라인(GL1 내지 GLn)에 스캔펄스 또는 게이트 로우 전압을 동시에 공급하여 소정 기간 동안 액정패널(2)이 방전되도록 할 수 있다.
방전 제어신호(RCS)는 로우 또는 하이 논리 상태의 전압레벨로 공급될 수 있는데, 액정패널(2)에 영상이 표시되고 있는 경우에는 노멀(nomal)한 구동상태로서 방전 제어신호(RCS)가 하이 논리 상태의 전압 레벨로 각 게이트 IC의 옵션 핀에 공급될 수 있다. 하지만, ESD 테스트 시점이나 전원 오프(off) 시점에는 방전 제어신호(RCS)가 로우 논리 상태의 전압 레벨로 각 게이트 IC의 옵션 핀에 공급되어 각 게이트 IC는 로우 논리 상태의 전압 레벨로 방전 제어신호(RCS)가 공급되는 기간 동안 상기 액정패널(2)이 방전되도록 한다.
타이밍 컨트롤러(8)는 외부로부터의 영상 데이터(RGB)를 액정패널(2)의 구동에 알맞도록 정렬하여 데이터 드라이버(4)에 공급한다. 또한, 외부로부터의 동기신호들(DCLK,DE,Hsync,Vsync)을 이용하여 게이트 제어신호(GCS)와 데이터 제어신호(DCS)를 생성하여 데이터 드라이버(4)와 게이트 드라이버(6)를 각각 제어한다.
방전 제어부(10)는 도시되지 않은 전원부로부터 전원전압(VCC)이나 게이트 하이 전압(VGH) 등을 공급받아 ESD 테스트 시점과 전원 온/오프(on/off) 시점을 검출한다. 그리고 ESD 테스트 시점이나 전원 오프시점에는 미리 설정된 기간만큼 상기 액정패널(2)을 방전시키도록 방전 제어신호(RCS)를 생성하여 게이트 드라이버(6)에 공급한다.
방전 제어부(10)는 외부 또는 전원부로부터 전원전압(VCC)이나 게이트 하이 전압(VGH)을 실시간으로 계속 공급받아 ESD 테스트 시점과 전원 온/오프(on/off) 시점 등을 검출한다. 이에, 방전 제어부(10)는 전원이 온(on)된 시점부터는 각 게이트 IC가 노멀(nomal)한 구동상태를 유지하도록 각 게이트 IC에 하이 논리 상태의 전압 레벨로 방전 제어신호(RCS)를 유지시켜 공급한다. 그리고 ESD 테스트 시점과 전원 오프(off) 시점이 검출되면 미리 설정된 기간 동안 로우 논리 상태의 전압 레벨로 방전 제어신호(RCS)를 생성 및 각 게이트 IC에 공급한다.
각 게이트 IC는 로우 논리 상태의 전압 레벨로 방전 제어신호(RCS)가 공급되면 그 기간 동안 각 게이트 라인(GL1 내지 GLn)에 스캔펄스 또는 게이트 로우 전압을 동시에 공급하여 액정패널(2)이 방전되도록 한다.
도 2는 도 1의 방전 제어부를 개략적으로 나타낸 구성 블록도이다.
도 2의 방전 제어부(12)는 복수의 저항(R1,R2)을 이용하여 외부 또는 전원부로부터 입력되는 전원전압(VCC)이나 게이트 하이 전압(VGH)을 분배함으로써 오동작을 방지하기 위한 최적의 분배 전압레벨을 설정하는 입력 전압 설정부(14), 입력 전압 설정부(14)를 통해 설정 및 입력된 분배 전압의 레벨이 변화하는 시점을 검출하고 검출된 레벨 변화 시점에 대응하여 미리 설정된 기간 동안 방전 제어신호(RCS)를 생성 및 출력하는 방전 제어 IC(12), 적어도 하나의 커패시터(C1)를 이용하여 방전 제어 IC(12)의 방전 제어신호(RCS) 출력 기간을 설정하는 지연기간 설정부(16), 및 방전 제어 IC(12)로부터 출력되는 방전 제어신호(RCS)의 전압 레벨을 유지시켜 출력하는 풀-업 출력 제어부(18)를 구비한다.
입력 전압 설정부(14)는 외부 또는 전원부로부터 전원전압(VCC)이나 게이트 하이 전압(VGH)이 입력되는 입력단과 접지 단자 간에 직렬 연결된 복수의 저항(R1,R2)을 이용하여 전원전압(VCC) 또는 게이트 하이 전압(VGH)을 분배한다. 저항(R1,R2)은 전원전압(VCC)이 입력되는지 또는 게이트 하이 전압(VGH)이 입력되는지에 따라 그 저항용량이 변환 적용됨이 바람직하다.
저항(R1,R2)은 입력되는 전원전압(VCC)이나 게이트 하이 전압(VGH)의 레벨을 분배하게 되는데, 이때 저항(R1,R2)의 저항용량에 따라 분배된 전압의 레벨이 설정되므로, 방전 제어 IC(12)의 오동작을 방지하기 위한 최적 전압레벨이 설정되도록 저항(R1,R2)의 저항용량이 설정되어야 한다.
방전 제어 IC(12)는 입력 전압 설정부(14)로부터 입력되는 분배된 전압의 레벨 변화 시점을 자체의 임계 전압 레벨과 비교하여 검출하고, 검출 결과에 따라 상기 지연기간 설정부(16)에 의해 설정된 기간 동안 방전 제어신호(RCS)를 생성 및 출력한다. 다시 말해, 방전 제어 IC(12)는 입력 전압 설정부(14)로부터 입력되는 분배 전압의 레벨을 자체 임계 전압 레벨과 실시간으로 비교하고, 입력된 분배 전압 레벨이 자체 임계 전압 레벨보다 낮아지는 시점에 지연기간 설정부(16)에 의해 설정된 기간 동안 방전 제어신호(RCS)를 하이 또는 로우 논리의 전압 레벨로 변환하여 출력한다.
상술한 바와 같이, 방전 제어신호(RCS)는 로우 또는 하이 논리 상태의 전압레벨로 공급될 수 있는데, 입력된 분배 전압 레벨이 상기 자체 임계 전압 레벨보다 높게 유지되거나 동일한 경우 방전 제어 IC(12)는 액정패널(2)을 영상이 정상적으로 표시되고 있는 노멀(nomal)한 구동상태로 판단한다. 이때, 방전 제어 IC(12)는 하이 논리 상태의 전압 레벨로 방전 제어신호(RCS)가 출력 유지되도록 할 수 있다. 반면, ESD 테스트 기간이나 전원이 오프(off)된 시점에는 전원전압(VCC)이나 게이트 하이 전압(VGH) 레벨, 그리고 입력된 분배 전압 레벨이 크게 흔들리거나 낮아지기 때문에 방전 제어 IC(12)에 입력된 분배 전압 레벨이 상기 자체 임계 전압 레벨보다 낮아질 수 있다. 이렇게 방전 제어 IC(12)에 입력된 분배 전압 레벨이 상기 자체 임계 전압 레벨보다 낮아지면 방전 제어 IC(12)는 ESD 테스트 시점이나 전원 오프(off) 시점으로 판단한다. 이때, 방전 제어 IC(12)는 로우 논리 상태의 전압 레벨로 방전 제어신호(RCS)가 출력 유지되도록 함으로써, 로우 논리 상태의 전압 레벨로 방전 제어신호(RCS)가 출력되는 기간 동안 액정패널(2)이 방전되도록 하게 된다.
지연기간 설정부(16)는 방전 제어 IC(12)의 지연 신호 입력 단자와 접지 단자 간에 적어도 하나의 커패시터(C1)가 직렬 또는 병렬 형태로 연결되도록 구성되어, 각 커패시터(C1)의 용량과 상기 각 커패시터(C1)의 전압 출력 유지 기간에 따라 방전 제어 IC(12)의 방전 제어신호(RCS) 출력 기간을 설정되도록 한다.
풀-업 출력 제어부(18)는 방전 제어 IC(12)의 출력단에 적어도 하나의 풀 업 저항(R4)이 직렬 또는 병렬 형태로 연결되도록 구성되어, 하이 또는 로우 논리 상태로 출력되는 상기 방전 제어신호(RCS)의 전압 레벨이 유지되도록 한다.
도 3은 도 2의 방전 제어부가 제품에 적용되도록 구성된 구성 회로도이다.
도 3을 참조하면, 입력 전압 설정부(14)의 입력단(20)으로는 외부 또는 전원부로부터 전원전압(VCC) 또는 게이트 하이 전압(VGH)을 선택적으로 입력받을 수 있다. 즉, 방전 제어부(10)의 실제 적용시에는 전원전압(VCC) 입력단자나 게이트 하이 전압(VGH) 입력 단자 중 어느 하나의 입력 단자가 단선되도록 하여 하나의 입력단자만을 선택적으로 사용할 수 있다. 여기서, 전원전압(VCC) 입력단자나 게이트 하이 전압(VGH) 입력 단자에는 전원전압(VCC)이나 게이트 하이 전압(VGH) 레벨에 각각 대응하는 저항(R3)과 저항(R5)가 각각 형성될 수 있다.
입력단(20)과 접지 단자 간에 직렬 연결된 저항(R1,R2)을 이용하여 상기 전원전압(VCC) 또는 게이트 하이 전압(VGH)을 분배한다. 저항(R1)과 저항(R2) 사이의 노드(N1)는 방전 제어 IC(12)의 입력 단자(SENSE, VDD)와 접속된다. 저항(R1,R2) 각각은 전원전압(VCC)이 입력되는지 또는 게이트 하이 전압(VGH)이 입력되는지에 따라 그 저항용량이 변환 적용된다. 예를 들어, 입력단(20)을 통해 3.3V의 전원전압(VCC)을 입력받는 경우, 노드(N1) 이전의 저항(R1)은 130Ω, 노드(N1) 이후의 저항(R2)은 1.3㏀의 용량으로 적용될 수 있다. 이 경우, 방전 제어 IC(12)의 입력 단자(SENSE, VDD)로는 2.92V의 레벨로 전원전압(VCC)의 분배 전압이 인가될 수 있다. 이때, 지연기간 설정부(16)에는 22㎋의 커패시터(C1)를 적용하면 액정패널(2)의 방전 기간 즉, 방전을 제어하기 위한 방전 제어신호(RCS)의 출력 기간을 최적화할 수 있다.
한편, 입력단(20)을 통해 21.1V의 게이트 하이 전압(VGH)을 입력받는 경우, 노드(N1) 이전의 저항(R1)은 8.2㏀, 노드(N1) 이후의 저항(R2)은 1.3㏀의 용량으로 적용될 수 있다. 이 경우, 방전 제어 IC(12)의 입력 단자(SENSE, VDD)로는 2.89V의 레벨로 게이트 하이 전압(VGH)의 분배 전압이 인가될 수 있다. 이때, 지연기간 설정부(16)에는 0.1㎌의 커패시터(C1)를 적용하면 액정패널(2)의 방전 기간 즉, 방전을 제어하기 위한 방전 제어신호(RCS)의 출력 기간을 최적화할 수 있다.
상술한 바와 같이, 방전 제어 IC(12)는 입력 전압 설정부(14)로부터 2.89V 또는 2.92V 레벨 등으로 입력되는 분배 전압의 레벨이 자체 임계 전압 레벨보다 낮아지는 시점이면 지연기간 설정부(16)에 의해 설정된 기간 동안 방전 제어신호(RCS)를 하이 또는 로우 논리의 전압 레벨로 변환하여 출력한다. 여기서, 방전 제어 IC(12)로 TP3808G30의 제어 IC가 이용된 경우, 그 자체 임계 전압 레벨은 2.79V이므로 입력 전압 설정부(14)로부터 입력되는 분배 전압의 레벨이 2.79V의 자체 임계 전압 레벨보다 낮아지는 시점이면 방전 제어신호(RCS)를 하이 또는 로우 논리의 전압 레벨로 변환하여 출력한다.
방전 제어 IC(12)의 분배 전압 입력단자(SENSE, VDD)에는 적어도 하나의 안정화 커패시터(C2,C3)가 연결되도록 한 안정화부(22)가 더 구비될 수도 있다. 풀-업 출력 제어부(18)는 방전 제어 IC(12)의 출력단에 풀 업 저항(R4,R6)이 병렬 형태로 연결되도록 구성될 수도 있다. 풀-업 출력 제어부(18)는 하이 또는 로우 논리 상태로 출력되는 상기 방전 제어신호(RCS)의 전압 레벨이 유지되도록 한다.
이상에서 상술한 바와 같이, 본 발명의 실시 예에 따른 액정 표시장치의 구동장치에는 ESD 테스트 시점과 전원 온/오프(on/off) 시점을 검출하여 미리 설정된 기간만큼 액정패널(2)을 방전시키도록 제어하는 방전 제어부(10)가 더 구비되어, 충분한 방전 기간을 설정 및 확보할 수 있게 함으로써 ESD 테스트 시점과 전원 온/오프(on/off) 과정에서 발생하는 화질 불량 현상을 방지할 수 있다.
이상에서 설명한 본 발명은 상술한 실시 예 및 첨부된 도면에 한정되는 것이 아니고, 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하다는 것이 본 발명이 속하는 기술분야에서 종래의 지식을 가진 자에게 있어 명백할 것이다.

Claims (10)

  1. 복수의 화소를 구비하여 영상을 표시하는 액정패널;
    상기 액정패널의 데이터 라인들을 구동하는 데이터 드라이버;
    상기 액정패널의 게이트 라인들을 구동하는 게이트 드라이버;
    영상 데이터를 상기 데이터 드라이버에 공급함과 아울러 상기 데이터 드라이버와 게이트 드라이버를 제어하는 타이밍 컨트롤러; 및
    정전기 방전 테스트 시점과 전원 온/오프 시점을 검출하여 미리 설정된 기간 동안 상기 액정패널을 방전시키도록 상기 게이트 드라이버를 제어하는 방전 제어부를 구비하고,
    상기 방전 제어부는
    전원부로부터 전원전압 또는 게이트 하이 전압을 입력받아 분배하여, 상기 전원전압을 이용한 제1 분배 전압 또는 상기 게이트 하이 전압을 이용한 제2 분배 전압을 공급하는 입력 전압 설정부와,
    상기 입력 전압 설정부로부터 공급되는 상기 제1 분배 전압 또는 상기 제2 분배 전압을 미리 설정된 임계 전압과 비교하여 상기 제1 또는 제2 분배 전압이 상기 임계 전압보다 낮아지는 시점을 검출하고, 검출된 시점으로부터 상기 미리 설정된 기간 동안 방전 제어신호의 논리 레벨을 변환하여 상기 게이트 드라이버로 공급하는 방전 제어 IC를 구비하고,
    상기 제1 분배 전압과 비교되는 상기 임계 전압과, 상기 제2 분배 전압과 비교되는 상기 임계 전압은 동일한 액정 표시장치의 구동장치.
  2. 제 1 항에 있어서,
    상기 방전 제어부는
    상기 방전 제어 IC의 단자와 접속된 적어도 하나의 커패시터를 이용하여 상기 방전 제어 IC의 상기 방전 제어신호의 출력 기간을 설정하는 지연기간 설정부, 및
    상기 방전 제어 IC로부터 출력되는 상기 방전 제어신호의 전압 레벨을 유지시켜 출력하는 풀-업 출력 제어부를 추가로 구비한 액정 표시장치의 구동장치.
  3. 제 1 항에 있어서,
    상기 방전 제어 IC는
    입력단에 직렬 접속된 제1 저항과 제2 저항을 포함하는 상기 입력 전압 설정부에서 상기 제1 및 제2 저항 사이의 노드를 통해 상기 제1 분배 전압 또는 상기 제2 분배 전압을 공급받고,
    상기 입력단은
    상기 게이트 하이 전압의 입력단자와 상기 제1 저항 사이에 직렬 접속된 제3 저항과,
    상기 전원전압의 입력단자와 상기 제1 저항 사이에 직렬 접속된 제4 저항을 포함하며,
    상기 방전 제어 IC가 상기 전원전압을 이용할 때, 상기 게이트 하이 전압의 입력단자가 단선되거나,
    상기 방전 제어 IC가 상기 게이트 하이 전압을 이용할 때, 상기 전원전압의 입력단자가 단선되는 액정 표시장치의 구동장치.
  4. 삭제
  5. 제 1 항에 있어서,
    상기 게이트 드라이버는
    상기 방전 제어부로부터 상기 방전 제어신호의 논리 레벨이 변환되어 특정 논리가 공급되는 기간 동안 상기 각 게이트 라인들을 동시에 구동하여 상기 액정패널이 방전되도록 하는 액정 표시장치의 구동장치.
  6. 삭제
  7. 삭제
  8. 삭제
  9. 삭제
  10. 삭제
KR1020110079749A 2011-08-10 2011-08-10 액정 표시장치의 구동장치 KR101818465B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020110079749A KR101818465B1 (ko) 2011-08-10 2011-08-10 액정 표시장치의 구동장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020110079749A KR101818465B1 (ko) 2011-08-10 2011-08-10 액정 표시장치의 구동장치

Publications (2)

Publication Number Publication Date
KR20130017367A KR20130017367A (ko) 2013-02-20
KR101818465B1 true KR101818465B1 (ko) 2018-01-15

Family

ID=47896530

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020110079749A KR101818465B1 (ko) 2011-08-10 2011-08-10 액정 표시장치의 구동장치

Country Status (1)

Country Link
KR (1) KR101818465B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108231030A (zh) * 2018-01-29 2018-06-29 京东方科技集团股份有限公司 放电电路、放电方法以及显示装置

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102210985B1 (ko) * 2014-01-14 2021-02-03 삼성디스플레이 주식회사 구동집적회로, 이를 포함하는 표시장치 및 결합저항 측정 방법
CN111243473A (zh) * 2020-03-11 2020-06-05 Tcl华星光电技术有限公司 源极驱动器静电起火防护方法及显示装置
CN113675183B (zh) * 2020-05-15 2024-01-30 敦泰电子股份有限公司 显示驱动电路的系统级静电放电保护电路与方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108231030A (zh) * 2018-01-29 2018-06-29 京东方科技集团股份有限公司 放电电路、放电方法以及显示装置
CN108231030B (zh) * 2018-01-29 2020-04-21 京东方科技集团股份有限公司 放电电路、放电方法以及显示装置

Also Published As

Publication number Publication date
KR20130017367A (ko) 2013-02-20

Similar Documents

Publication Publication Date Title
US8125424B2 (en) Liquid crystal display device and driving method thereof
KR101318005B1 (ko) 패널 적응형 게이트 스캔 신호 변조 기능을 가지는 액정디스플레이 장치
TWI406240B (zh) Liquid crystal display and its control method
KR101304416B1 (ko) 액정 표시 장치 및 그의 제조 방법
US20160189624A1 (en) Display Device and Method of Driving the Same
KR20160147104A (ko) 표시 장치
KR101362155B1 (ko) 액정 표시 장치 및 그 구동 방법
KR20150136669A (ko) 게이트 구동 회로 및 이를 포함하는 표시 장치
KR20080048325A (ko) 영상표시장치의 전원전압생성회로
KR101818465B1 (ko) 액정 표시장치의 구동장치
US8471796B2 (en) Apparatus for providing grayscale voltages and display device using the same
KR101624314B1 (ko) 전압 조정 회로 및 이에 관한 액정 표시 장치
KR101407308B1 (ko) 액정 표시장치의 구동장치와 그 구동방법
KR20090005500A (ko) 액정 표시장치의 구동장치와 그 구동방법
KR101765864B1 (ko) 타이밍 컨트롤러 및 이를 이용한 액정표시장치
KR20110079038A (ko) 액정 표시장치 및 그의 구동방법
KR20100063170A (ko) 액정표시장치
KR102283377B1 (ko) 표시장치와 그 게이트 구동 회로
US9508298B2 (en) Adaptive inversion control of liquid crystal display device
KR101232174B1 (ko) 액정 표시장치의 잔상 제거장치와 그의 구동방법
KR20090073646A (ko) 액정표시장치 및 이의 구동방법
KR102507616B1 (ko) 전압보상회로 및 이를 포함하는 표시장치
KR102419196B1 (ko) 표시장치 및 이의 구동방법
KR101279306B1 (ko) 액정표시장치 및 그의 구동 방법
KR101830610B1 (ko) 액정 표시장치의 구동장치와 그 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant