KR101747725B1 - Cof package and flat panel display including the same - Google Patents

Cof package and flat panel display including the same Download PDF

Info

Publication number
KR101747725B1
KR101747725B1 KR1020100123436A KR20100123436A KR101747725B1 KR 101747725 B1 KR101747725 B1 KR 101747725B1 KR 1020100123436 A KR1020100123436 A KR 1020100123436A KR 20100123436 A KR20100123436 A KR 20100123436A KR 101747725 B1 KR101747725 B1 KR 101747725B1
Authority
KR
South Korea
Prior art keywords
dummy
output terminal
gate
transmitted
base film
Prior art date
Application number
KR1020100123436A
Other languages
Korean (ko)
Other versions
KR20120062249A (en
Inventor
유상호
박혜민
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020100123436A priority Critical patent/KR101747725B1/en
Publication of KR20120062249A publication Critical patent/KR20120062249A/en
Application granted granted Critical
Publication of KR101747725B1 publication Critical patent/KR101747725B1/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

본 발명은 보다 많은 수의 게이트 제어신호를 게이트 구동부로 중계하여 모듈공정시 불량율을 낮추고 수율을 향상시킬 수 있는 COF 패키지 및 이를 포함한 평판 표시장치에 관한 것으로, 베이스 필름 상에 실장되고, 일측에 입력된 신호를 타측으로 전송하는 다수의 제 1 연결라인 및 상기 타측에 입력된 신호를 상기 일측으로 전송하는 다수의 제 2 연결라인이 구비된 집적회로; 상기 베이스 필름의 일측 양끝단에 각각 위치하여 다수의 더미신호가 공급되는 제 1 및 제 2 더미 입력단; 상기 제 1 더미 입력단과 마주보도록 상기 베이스 필름의 타측에 형성된 제 1 더미 출력단; 및 상기 제 2 더미 입력단과 마주보도록 상기 베이스 필름의 타측에 형성된 제 2 더미 출력단을 포함하는 COF 패키지를 적어도 하나 포함하고; 그리고 상기 제 1 더미 입력단에 공급된 다수의 더미신호는 상기 제 1 더미 출력단에 전송됨과 아울러 상기 다수의 제 1 연결라인을 경유하여 상기 제 2 더미 출력단에 전송되며, 상기 제 2 더미 입력단에 공급된 다수의 더미신호는 상기 제 2 더미 출력단에 전송됨과 아울러 상기 다수의 제 2 연결라인을 경유하여 상기 제 1 더미 출력단에 전송되는 것을 특징으로 한다.[0001] The present invention relates to a COF package and a flat panel display including the COF package, which can increase a number of gate control signals to a gate driver to reduce a defective rate during a module process and improve a yield, and is mounted on a base film, An integrated circuit having a plurality of first connection lines for transmitting signals to the other side and a plurality of second connection lines for transmitting signals inputted to the other side; First and second dummy input terminals which are positioned at both ends of one side of the base film and to which a plurality of dummy signals are supplied; A first dummy output terminal formed on the other side of the base film so as to face the first dummy input terminal; And a second dummy output terminal formed on the other side of the base film so as to face the second dummy input terminal; The plurality of dummy signals supplied to the first dummy input terminal are transmitted to the first dummy output terminal and are transmitted to the second dummy output terminal via the plurality of first connection lines, A plurality of dummy signals are transmitted to the second dummy output terminal and are transmitted to the first dummy output terminal via the plurality of second connection lines.

Description

COF 패키지 및 이를 포함한 평판 표시장치{COF PACKAGE AND FLAT PANEL DISPLAY INCLUDING THE SAME}[0001] COF PACKAGE AND FLAT PANEL DISPLAY INCLUDING THE SAME [0002]

본 발명은 보다 많은 수의 게이트 제어신호를 게이트 구동부로 중계하여 모듈공정시 불량율을 낮추고 수율을 향상시킬 수 있는 COF 패키지 및 이를 포함한 평판 표시장치에 관한 것이다.The present invention relates to a COF package and a flat panel display including the COF package, which can reduce a defective rate and improve a yield in a module process by relaying a larger number of gate control signals to a gate driver.

최근, 음극선관(Cathode Ray Tube)의 단점인 무게와 부피를 줄일 수 있는 각종 평판 표시장치(Flat Panel Display)들이 개발되고 있다. 평판 표시장치로는 액정 표시장치(Liquid Crystal Display), 유기발광다이오드 표시장치(Organic Light Emitting Diode Display) 등이 있으며, 이들 대부분이 상용화되어 시판되고 있다.2. Description of the Related Art In recent years, various flat panel displays capable of reducing weight and volume, which are disadvantages of cathode ray tubes (CRTs), have been developed. As flat panel display devices, there are a liquid crystal display (LCD) device and an organic light emitting diode (OLED) display device. Most of these devices are commercialized and commercially available.

통상적으로, 평판 표시장치는 다수의 게이트 라인 및 다수의 데이터 라인의 교차로 화소를 정의하는 표시패널; 다수의 게이트 라인을 구동하는 게이트 구동부; 다수의 데이터 라인을 구동하는 다수의 데이터 집적회로를 포함하는 데이터 구동부; 게이트 구동부 및 데이터 구동부에 각종 제어신호를 공급하는 타이밍 제어부; 및 기준감마전압을 생성하여 데이터 구동부에 공급하는 감마전압 생성부를 포함한다.Conventionally, a flat panel display device includes a display panel defining intersection pixels of a plurality of gate lines and a plurality of data lines; A gate driver for driving a plurality of gate lines; A data driver including a plurality of data integrated circuits for driving a plurality of data lines; A timing controller for supplying various control signals to the gate driver and the data driver; And a gamma voltage generator for generating a reference gamma voltage and supplying the generated gamma voltage to the data driver.

여기서, 게이트 구동부는 평판 표시장치의 부피와 제조비용을 절감하기 위해 표시패널의 비표시 영역에 내장되며, 다수의 데이터 집적회로는 COF(Chip On Film)에 실장되는 추세에 있다. 그리고 게이트 구동부를 제어하는 다수의 게이트 제어신호는 타이밍 제어부 및 감마전압 생성부가 실장된 인쇄회로기판(Printed Circuit Board)과, 데이터 집적회로가 실장된 다수의 COF 중에서 끝단에 배치된 COF를 경유하여 게이트 구동부에 공급된다.Here, the gate driver is embedded in the non-display area of the display panel to reduce the volume and manufacturing cost of the flat panel display, and a large number of data integrated circuits are mounted on the COF (Chip On Film). The plurality of gate control signals for controlling the gate driving unit include a printed circuit board on which a timing control unit and a gamma voltage generating unit are mounted, And is supplied to the driving unit.

그런데, 평판 표시장치 중에서 유기발광다이오드 표시장치는 구동 스위칭 소자의 특성 편차와 같은 문제점을 보상하는 보상화소 기술이 적용됨에 따라 액정 표시장치보다 게이트 구동부의 구동에 필요한 게이트 제어신호의 수가 많아졌다. 따라서, 유기발광다이오드 표시장치는 액정 표시장치보다 게이트 제어신호를 전송하는 라인이 보다 많이 요구되었으며, 이들이 입력되는 COF의 입력단은 한정된 피치로 인해 게이트 구동부에서 요구되는 다수의 게이트 제어신호를 모두 수용하지 못하는 문제점이 있었다.Among the flat panel display devices, the organic light emitting diode display device uses a compensating pixel technology to compensate for the problems such as the characteristic deviation of the driving switching device, so that the number of gate control signals required for driving the gate driving device is larger than that of the liquid crystal display device. Therefore, the organic light emitting diode display device requires more lines for transmitting gate control signals than the liquid crystal display device, and the input terminal of the COF to which the organic light emitting diode display device receives the gate control signals accepts a plurality of gate control signals required in the gate driver due to the limited pitch There was a problem.

이에 따라, 종래기술에 따른 유기발광다이오드 표시장치는 게이트 구동부에서 요구되는 다수의 게이트 제어신호를 게이트 구동부에 공급하기 위해 별도의 FPCB(Flexible Printed Circuit Board)를 구비하였으며, 이는 제조비용 증가와 모듈공정시 크랙 및 본딩 불량의 원인이 되었다.Accordingly, the organic light emitting diode display device according to the related art has a separate flexible printed circuit board (FPCB) for supplying a plurality of gate control signals required by the gate driver to the gate driver, Cause cracks and bad bonding.

본 발명은 상기와 같은 문제점을 해결하기 위한 것으로, 보다 많은 수의 게이트 제어신호를 게이트 구동부로 중계하여 모듈공정시 불량율을 낮추고 수율을 향상시킬 수 있는 COF 패키지 및 이를 포함한 평판 표시장치를 제공하는데 그 목적이 있다.The present invention provides a COF package and a flat panel display including the COF package, which can reduce a defective rate and improve a yield in a module process by relaying a larger number of gate control signals to a gate driver. There is a purpose.

상기와 같은 목적을 달성하기 위해 본 발명의 실시 예에 따른 COF 패키지는 베이스 필름 상에 실장되고, 일측에 입력된 신호를 타측으로 전송하는 다수의 제 1 연결라인 및 상기 타측에 입력된 신호를 상기 일측으로 전송하는 다수의 제 2 연결라인이 구비된 집적회로; 상기 베이스 필름의 일측 양끝단에 각각 위치하여 다수의 더미신호가 공급되는 제 1 및 제 2 더미 입력단; 상기 제 1 더미 입력단과 마주보도록 상기 베이스 필름의 타측에 형성된 제 1 더미 출력단; 및 상기 제 2 더미 입력단과 마주보도록 상기 베이스 필름의 타측에 형성된 제 2 더미 출력단을 포함하고; 그리고 상기 제 1 더미 입력단에 공급된 다수의 더미신호는 상기 제 1 더미 출력단에 전송됨과 아울러 상기 다수의 제 1 연결라인을 경유하여 상기 제 2 더미 출력단에 전송되며, 상기 제 2 더미 입력단에 공급된 다수의 더미신호는 상기 제 2 더미 출력단에 전송됨과 아울러 상기 다수의 제 2 연결라인을 경유하여 상기 제 1 더미 출력단에 전송되는 것을 특징으로 한다.According to an aspect of the present invention, there is provided a COF package including: a plurality of first connection lines mounted on a base film and transmitting signals inputted to one side to the other side; An integrated circuit having a plurality of second connection lines for transmitting to one side; First and second dummy input terminals which are positioned at both ends of one side of the base film and to which a plurality of dummy signals are supplied; A first dummy output terminal formed on the other side of the base film so as to face the first dummy input terminal; And a second dummy output terminal formed on the other side of the base film so as to face the second dummy input terminal; The plurality of dummy signals supplied to the first dummy input terminal are transmitted to the first dummy output terminal and are transmitted to the second dummy output terminal via the plurality of first connection lines, A plurality of dummy signals are transmitted to the second dummy output terminal and are transmitted to the first dummy output terminal via the plurality of second connection lines.

상기 집적회로는 타이밍 제어부로부터 공급된 다수의 데이터 제어신호에 따라 데이터 신호를 생성하고, 생성된 데이터 신호를 다수의 데이터 라인에 공급하는 데이터 집적회로인 것을 특징으로 한다.The integrated circuit is a data integrated circuit that generates a data signal in accordance with a plurality of data control signals supplied from a timing control unit and supplies the generated data signal to a plurality of data lines.

상기 다수의 더미신호는 다수의 게이트 라인을 구동하는 게이트 구동부를 제어하기 위해 상기 타이밍 제어부로부터 공급된 다수의 게이트 제어신호인 것을 특징으로 한다.Wherein the plurality of dummy signals are a plurality of gate control signals supplied from the timing controller to control a gate driver for driving a plurality of gate lines.

상기 COF 패키지는 상기 타이밍 제어부가 실장된 인쇄회로기판과 상기 게이트 구동부가 내장된 표시패널을 서로 연결하는 것을 특징으로 한다.The COF package connects the printed circuit board on which the timing control unit is mounted and the display panel in which the gate driver is embedded.

또한, 상기와 같은 목적을 달성하기 위해 본 발명의 실시 예에 따른 COF 패키지를 포함한 평판 표시장치는 베이스 필름 상에 실장되고, 일측에 입력된 신호를 타측으로 전송하는 다수의 제 1 연결라인 및 상기 타측에 입력된 신호를 상기 일측으로 전송하는 다수의 제 2 연결라인이 구비된 집적회로; 상기 베이스 필름의 일측 양끝단에 각각 위치하여 다수의 더미신호가 공급되는 제 1 및 제 2 더미 입력단; 상기 제 1 더미 입력단과 마주보도록 상기 베이스 필름의 타측에 형성된 제 1 더미 출력단; 및 상기 제 2 더미 입력단과 마주보도록 상기 베이스 필름의 타측에 형성된 제 2 더미 출력단을 포함하는 COF 패키지를 적어도 하나 포함하고; 그리고 상기 제 1 더미 입력단에 공급된 다수의 더미신호는 상기 제 1 더미 출력단에 전송됨과 아울러 상기 다수의 제 1 연결라인을 경유하여 상기 제 2 더미 출력단에 전송되며, 상기 제 2 더미 입력단에 공급된 다수의 더미신호는 상기 제 2 더미 출력단에 전송됨과 아울러 상기 다수의 제 2 연결라인을 경유하여 상기 제 1 더미 출력단에 전송되는 것을 특징으로 한다.According to another aspect of the present invention, there is provided a flat panel display including a COF package, including: a plurality of first connection lines mounted on a base film and transmitting signals input to one side to the other; An integrated circuit having a plurality of second connection lines for transmitting signals inputted to the other side to the one side; First and second dummy input terminals which are positioned at both ends of one side of the base film and to which a plurality of dummy signals are supplied; A first dummy output terminal formed on the other side of the base film so as to face the first dummy input terminal; And a second dummy output terminal formed on the other side of the base film so as to face the second dummy input terminal; The plurality of dummy signals supplied to the first dummy input terminal are transmitted to the first dummy output terminal and are transmitted to the second dummy output terminal via the plurality of first connection lines, A plurality of dummy signals are transmitted to the second dummy output terminal and are transmitted to the first dummy output terminal via the plurality of second connection lines.

상기 집적회로는 타이밍 제어부로부터 공급된 다수의 데이터 제어신호에 따라 데이터 신호를 생성하고, 생성된 데이터 신호를 다수의 데이터 라인에 공급하는 데이터 집적회로인 것을 특징으로 한다.The integrated circuit is a data integrated circuit that generates a data signal in accordance with a plurality of data control signals supplied from a timing control unit and supplies the generated data signal to a plurality of data lines.

상기 다수의 더미신호는 다수의 게이트 라인을 구동하는 게이트 구동부를 제어하기 위해 상기 타이밍 제어부로부터 공급된 다수의 게이트 제어신호인 것을 특징으로 한다.Wherein the plurality of dummy signals are a plurality of gate control signals supplied from the timing controller to control a gate driver for driving a plurality of gate lines.

상기 COF 패키지는 상기 타이밍 제어부가 실장된 인쇄회로기판과 상기 게이트 구동부가 내장된 표시패널을 서로 연결하는 것을 특징으로 한다.The COF package connects the printed circuit board on which the timing control unit is mounted and the display panel in which the gate driver is embedded.

상기 평판 표시장치는 유기발광다이오드 표시장치인 것을 특징으로 한다.The flat panel display device is an organic light emitting diode display device.

본 발명은 COF 패키지(12)에 실장된 데이터 집적회로(6)가 양끝단에서 입력된 다수의 게이트 제어신호(GCS)를 상호 전달하는 다수의 연결라인(18, 20)이 구비된 메탈층(ML1, ML2)을 적어도 하나 포함한다. 이에 따라, 본 발명의 실시 예는 보다 많은 수의 게이트 제어신호(GCS)를 중계할 수 있게 되고, 다수의 게이트 제어신호(GCS)를 중계하는 별도의 FPCB를 삭제하여 모듈 공정시 불량율을 낮추고 수율을 향상시킬 수 있다.The present invention is characterized in that a data integrated circuit 6 mounted on a COF package 12 is provided with a metal layer having a plurality of connection lines 18 and 20 for transferring a plurality of gate control signals GCS input at both ends ML1, and ML2. Accordingly, the embodiment of the present invention can relay a larger number of gate control signals (GCS), and it is possible to eliminate the separate FPCB that relays a plurality of gate control signals (GCS) Can be improved.

도 1은 본 발명의 실시 예에 따른 평판 표시장치의 구성도이다.
도 2는 종래기술에 따른 평판 표시장치의 구성도이다.
도 3은 도 1에 도시된 COF 패키지(12) 중에서 끝단에 배치된 COF 패키지(12)의 구성도이다.
도 4a 및 도 4b는 도 3에 도시된 데이터 집적회로(6)의 구성도이다.
1 is a configuration diagram of a flat panel display according to an embodiment of the present invention.
2 is a configuration diagram of a conventional flat panel display device.
3 is a configuration diagram of the COF package 12 disposed at the end of the COF package 12 shown in FIG.
4A and 4B are block diagrams of the data integrated circuit 6 shown in FIG.

이하, 본 발명의 실시 예에 따른 COF 패키지 및 이를 포함한 평판 표시장치를 첨부된 도면을 참조하여 보다 상세히 설명하면 다음과 같다.Hereinafter, a COF package and a flat panel display including the same according to an embodiment of the present invention will be described in detail with reference to the accompanying drawings.

도 1은 본 발명의 실시 예에 따른 평판 표시장치의 구성도이다.1 is a configuration diagram of a flat panel display according to an embodiment of the present invention.

도 1에 도시된 평판 표시장치는 다수의 게이트 라인들(미도시) 및 다수의 데이터 라인들(미도시)의 교차로 화소를 정의하는 표시패널(2); 다수의 게이트 제어신호(GCS)와 다수의 데이터 제어신호(DCS)를 출력하는 타이밍 제어부(8)가 실장된 인쇄회로기판(10); 다수의 게이트 제어신호(GCS)에 따라 다수의 게이트 라인을 구동하는 게이트 구동부(4); 다수의 데이터 제어신호(DCS)에 따라 다수의 데이터 라인을 구동하는 다수의 데이터 집적회로(6); 및 다수의 데이터 집적회로(6) 각각을 실장하고 표시패널(2)과 인쇄회로기판(10)을 서로 연결하는 다수의 COF 패키지(12)를 포함한다.The flat panel display shown in Fig. 1 includes a display panel 2 defining intersection pixels of a plurality of gate lines (not shown) and a plurality of data lines (not shown); A printed circuit board (10) on which a timing control section (8) for outputting a plurality of gate control signals (GCS) and a plurality of data control signals (DCS) is mounted; A gate driver 4 for driving a plurality of gate lines according to a plurality of gate control signals GCS; A plurality of data integration circuits (6) driving a plurality of data lines in accordance with a plurality of data control signals (DCS); And a plurality of COF packages (12) each mounting a plurality of data integrated circuits (6) and connecting the display panel (2) and the printed circuit board (10) to each other.

한편, 게이트 구동부(4)는 표시패널(2)의 비표시 영역(BA)에 내장되며, 게이트 구동부(4)를 제어하는 다수의 게이트 제어신호(GCS)는 다수의 COF 패키지(12) 중에서 끝단에 배치된 COF 패키지(12)를 경유하여 게이트 구동부(4)에 공급된다.The gate driver 4 is embedded in the non-display area BA of the display panel 2 and a plurality of gate control signals GCS for controlling the gate driver 4 are supplied to the ends of the plurality of COF packages 12 And is supplied to the gate driver 4 via the COF package 12 disposed in the gate driver 4.

본 발명의 실시 예는 끝단에 배치된 COF 패키지(12)가 다수의 게이트 제어신호(GCS)를 양측에서 입력받고, 이들을 게이트 구동부(4)로 중계하는데 그 특징이 있다.The embodiment of the present invention is characterized in that the COF package 12 disposed at the end receives a plurality of gate control signals GCS from both sides and relays them to the gate driver 4. [

즉, 종래기술에 따른 평판 표시장치는 도 2에 도시된 바와 같이, 끝단에 배치된 COF 패키지(12)가 다수의 게이트 제어신호(GCS)를 일측에서 입력받고, 이들을 게이트 구동부(4)로 중계한다.2, the COF package 12 disposed at the end receives a plurality of gate control signals GCS from one side and transmits them to the gate driver 4, do.

하지만, 본 발명의 실시 예는 도 1에 도시된 바와 같이, 끝단에 배치된 COF 패키지(12)가 다수의 게이트 제어신호(GCS)를 양측에서 입력받고, 이들을 게이트 구동부(4)로 중계하므로, 종래에 비해 2배의 게이트 제어신호(GCS)를 중계할 수 있다. 따라서, 본 발명의 실시 예는 다수의 게이트 제어신호(GCS)를 중계하는 별도의 FPCB를 삭제하여 모듈공정시 불량율을 낮추고 수율을 향상시킬 수 있다.However, in the embodiment of the present invention, as shown in FIG. 1, the COF package 12 disposed at the end receives a plurality of gate control signals GCS from both sides and relays them to the gate driver 4, The gate control signal GCS can be relayed twice as much as the conventional one. Therefore, the embodiment of the present invention can eliminate the separate FPCB that relays a plurality of gate control signals (GCS), thereby reducing the defect rate and improving the yield in the module process.

이하, 상기와 같은 특징을 갖는 COF 패키지 및 이를 포함한 평판 표시장치를 보다 구체적으로 설명하면 다음과 같다.Hereinafter, a COF package having the above characteristics and a flat panel display including the COF package will be described in more detail as follows.

도 1을 참조하면, 타이밍 제어부(8)는 외부로부터 입력되는 영상 데이터를 표시패널(2)의 크기 및 해상도 등에 알맞게 정렬하여 다수의 데이터 집적회로(6)에 공급한다. 그리고 타이밍 제어부(8)는 외부로부터 입력되는 동기신호들 예를 들어, 도트클럭, 데이터 인에이블 신호, 수평 동기신호, 수직 동기신호 등을 이용하여 다수의 게이트 및 데이터 제어신호(GCS, DCS)들을 생성하고, 이들을 게이트 구동부(4)와 다수의 데이터 집적회로(6)에 각각 공급한다.Referring to FIG. 1, the timing controller 8 arranges image data input from the outside in accordance with the size and resolution of the display panel 2, and supplies the image data to a plurality of data integrated circuits 6. The timing controller 8 receives a plurality of gate and data control signals GCS and DCS using externally input synchronizing signals such as a dot clock, a data enable signal, a horizontal synchronizing signal, a vertical synchronizing signal, And supplies them to the gate driver 4 and the plurality of data integration circuits 6, respectively.

여기서, 다수의 게이트 제어신호(GCS)는 서로 다른 위상차를 갖고 순환하는 다수의 클럭 펄스, 게이트 구동부(4)의 구동 시작을 지시하는 게이트 스타트 펄스(Gate Start Pulse) 등을 포함한다. 그리고 다수의 데이터 제어신호(DCS)는 데이터 집적회로(6)의 출력기간을 제어하는 소스 출력 인에이블(Source Output Enable), 데이터 샘플링의 시작을 지시하는 소스 스타트 펄스(Source Start Pulse), 데이터의 샘플링 타이밍을 제어하는 소스 쉬프트 클럭(Source Shift Clock) 등을 포함한다.Here, the plurality of gate control signals GCS include a plurality of clock pulses circulating with different phase differences, a gate start pulse for instructing start of driving of the gate driver 4, and the like. The plurality of data control signals DCS includes a source output enable for controlling the output period of the data integration circuit 6, a source start pulse for instructing the start of data sampling, A source shift clock for controlling the sampling timing, and the like.

다수의 데이터 집적회로(6)는 타이밍 제어부(8)로부터 제공된 데이터 제어신호(DCS)에 따라 타이밍 제어부(8)로부터 입력되는 영상 데이터를 기준감마전압을 이용하여 데이터 전압으로 변환하고, 변환된 데이터 전압을 다수의 데이터 라인으로 공급한다.The plurality of data integration circuits 6 convert the image data input from the timing control section 8 into data voltages using the reference gamma voltage in accordance with the data control signal DCS provided from the timing control section 8, Voltage is supplied to a plurality of data lines.

게이트 구동부(4)는 타이밍 제어부(8)로부터 제공된 다수의 게이트 제어신호(GCS)에 응답하여 다수의 게이트 신호를 생성하고, 이들을 다수의 게이트 라인에 순차적으로 공급한다.The gate driver 4 generates a plurality of gate signals in response to the plurality of gate control signals GCS provided from the timing controller 8 and sequentially supplies the gate signals to a plurality of gate lines.

도 3은 도 1에 도시된 COF 패키지(12) 중에서 끝단에 배치된 COF 패키지(12)의 구성도이다.3 is a configuration diagram of the COF package 12 disposed at the end of the COF package 12 shown in FIG.

도 3에 도시된 COF 패키지(12)는 베이스 필름(14) 상에 실장되고, 일측에 입력된 신호를 타측으로 전송하는 다수의 연결라인(18, 20)이 구비된 적어도 하나의 메탈층(ML1, ML2; 도 4a 및 도 4b 참조)을 포함한 집적회로(6); 베이스 필름(14)의 일측 양끝단에 각각 위치하여 다수의 더미신호가 공급되는 제 1 및 제 2 더미 입력단(D_in1, D_in2); 제 1 더미 입력단(D_in1)과 마주보도록 베이스 필름(14)의 타측에 형성된 제 1 더미 출력단(D_out1); 및 제 2 더미 입력단(D_in2)과 마주보도록 베이스 필름(14)의 타측에 형성된 제 2 더미 출력단(D_out2)을 포함한다.The COF package 12 shown in FIG. 3 is mounted on the base film 14 and includes at least one metal layer ML1 having a plurality of connection lines 18 and 20 for transmitting a signal inputted to one side to the other side , ML2 (see Figs. 4A and 4B); First and second dummy input terminals D_in1 and D_in2 positioned at both ends of one side of the base film 14 and supplied with a plurality of dummy signals; A first dummy output terminal D_out1 formed on the other side of the base film 14 so as to face the first dummy input terminal D_in1; And a second dummy output terminal D_out2 formed on the other side of the base film 14 so as to face the second dummy input terminal D_in2.

여기서, 제 1 더미 입력단(D_in1)에 공급된 다수의 더미신호는 제 1 더미 출력단(D_out1)에 전송됨과 아울러 다수의 연결라인(18)을 경유하여 제 2 더미 출력단(D_out2)에 전송된다. 그리고 제 2 더미 입력단(D_in2)에 공급된 다수의 더미신호는 제 2 더미 출력단(D_out2)에 전송됨과 아울러 다수의 연결라인(20)을 경유하여 제 1 더미 출력단(D_out1)에 전송된다.The plurality of dummy signals supplied to the first dummy input terminal D_in1 are transmitted to the first dummy output terminal D_out1 and the second dummy output terminal D_out2 via the plurality of connection lines 18. [ The plurality of dummy signals supplied to the second dummy input terminal D_in2 are transmitted to the second dummy output terminal D_out2 and transmitted to the first dummy output terminal D_out1 via the plurality of connection lines 20. [

도 3에 도시된 COF 패키지(12)에서 집적회로(6)는 데이터 집적회로(6)에 대응하며, 다수의 더미신호는 다수의 게이트 제어신호(GCS)에 대응한다.In the COF package 12 shown in Fig. 3, the integrated circuit 6 corresponds to the data integration circuit 6, and a plurality of dummy signals correspond to a plurality of gate control signals GCS.

이하, 설명의 편의를 위해 제 1 더미 입력단(D_in1)에 입력된 다수의 게이트 제어신호(GCS)를 "제 1 게이트 제어신호(GCS1)"로 정의하고, 제 2 더미 입력단(D_in2)에 입력된 다수의 게이트 제어신호(GCS)를 "제 2 게이트 제어신호(GCS2)"로 정의한다. 그리고 제 1 더미 입력단(D_in1)과 제 1 더미 출력단(D_out1)은 데이터 집적회로(6)를 기준으로 좌측에 배치되고, 제 2 더미 입력단(D_in2)과 제 2 더미 출력단(D_out2)은 데이터 집적회로(6)를 기준으로 우측에 배치되는 것으로 정의한다.Hereinafter, for convenience of explanation, a plurality of gate control signals GCS input to the first dummy input terminal D_in1 are defined as a "first gate control signal GCS1 ", and a plurality of gate control signals GCS1 And a plurality of gate control signals GCS are defined as a "second gate control signal GCS2 ". The first dummy input terminal D_in1 and the first dummy output terminal D_out1 are disposed on the left side of the data integration circuit 6 and the second dummy input terminal D_in2 and the second dummy output terminal D_out2 are disposed on the left side of the data integration circuit 6, (6). ≪ / RTI >

도 3을 참조하면, 제 1 게이트 제어신호(GCS1)는 제 1 더미 출력단(D_out1)에 전송됨과 아울러 다수의 연결라인(18)을 경유하여 제 2 더미 출력단(D_out2)에 전송된다. 그리고 제 2 게이트 제어신호(GCS2)는 제 2 더미 출력단(D_out2)에 전송됨과 아울러 다수의 연결라인(20)을 경유하여 제 1 더미 출력단(D_out1)에 전송된다.Referring to FIG. 3, the first gate control signal GCS1 is transmitted to the first dummy output terminal D_out1 and the second dummy output terminal D_out2 via the plurality of connection lines 18. The second gate control signal GCS2 is transmitted to the second dummy output terminal D_out2 and is also transmitted to the first dummy output terminal D_out1 through the plurality of connection lines 20. [

즉, 제 1 및 제 2 더미 출력단(D_out1, D_out2) 각각에는 제 1 및 제 2 게이트 제어신호(GCS1, GCS2)가 모두 전송된다. 따라서, 도 3에 도시된 COF 패키지(12)는 종래에 비해 2배의 게이트 제어신호(GCS)를 중계하는 것을 알 수 있다.That is, both the first and second gate control signals GCS1 and GCS2 are transmitted to the first and second dummy output stages D_out1 and D_out2, respectively. Therefore, it can be seen that the COF package 12 shown in FIG. 3 relays the gate control signal GCS twice as much as the conventional one.

한편, 도 3에 도시된 COF 패키지(12)는 제 1 및 제 2 게이트 제어신호(GCS1, GCS2)를 제 1 및 제 2 더미 출력단(D_out1, D_out2) 각각에 전송하므로, 게이트 구동부(4)가 표시패널(2)의 양측에 구비되어도 2배의 게이트 제어신호(GCS)를 중계할 수 있다. 구체적으로, 본 발명의 실시 예는 게이트 구동부(4)가 표시패널(2)의 양측에 구비될 경우, 도 3에 도시된 COF 패키지(12)를 양끝단에 배치한다. 그러면, COF 패키지(12)를 기준으로 좌측에 구비된 게이트 구동부(4)는 제 1 더미 출력단(D_out1)을 통해 제 1 및 제 2 게이트 제어신호(GCS1, GCS2)를 제공받고, COF 패키지(12)를 기준으로 우측에 구비된 게이트 구동부(4)는 제 2 더미 출력단(D_out2)을 통해 제 1 및 제 2 게이트 제어신호(GCS1, GCS2)를 제공받는다.The COF package 12 shown in FIG. 3 transfers the first and second gate control signals GCS1 and GCS2 to the first and second dummy output stages D_out1 and D_out2, It is possible to relay gate control signals GCS twice as large even if they are provided on both sides of the display panel 2. [ Specifically, in the embodiment of the present invention, when the gate driver 4 is provided on both sides of the display panel 2, the COF package 12 shown in FIG. 3 is disposed at both ends. The gate driver 4 provided on the left side of the COF package 12 receives the first and second gate control signals GCS1 and GCS2 through the first dummy output terminal D_out1, The gate driving unit 4 provided on the right side receives the first and second gate control signals GCS1 and GCS2 through the second dummy output terminal D_out2.

이하, 제 1 및 제 2 게이트 제어신호(GCS1, GCS2)가 경유하는 다수의 연결라인(18, 20)에 대해 살펴보기로 한다.Hereinafter, a plurality of connection lines 18 and 20 via the first and second gate control signals GCS1 and GCS2 will be described.

도 4a 및 도 4b는 도 3에 도시된 데이터 집적회로(6)의 구성도이다.4A and 4B are block diagrams of the data integrated circuit 6 shown in FIG.

데이터 집적회로(6)는 좌측에서 제 1 게이트 제어신호(GCS1)를 입력받고, 이를 우측으로 전송 및 출력하여 제 2 더미 출력부(D_out2)에 공급한다. 그리고 데이터 집적회로(6)는 우측에서 제 2 게이트 제어신호(GCS2)를 입력받고, 이를 좌측으로 전송 및 출력하여 제 1 더미 출력부(D_out1)에 공급한다.The data integration circuit 6 receives the first gate control signal GCS1 from the left side and transmits it to the right side and outputs it to the second dummy output portion D_out2. The data integration circuit 6 receives the second gate control signal GCS2 from the right side and transmits it to the left and outputs it to the first dummy output D_out1.

이를 위해, 데이터 집적회로(6)는 도 4a에 도시된 바와 같이, 제 1 게이트 제어신호(GCS1)를 좌측에서 입력받고, 이를 우측으로 전송하는 다수의 제 1 연결라인(18)이 형성된 제 1 메탈층(ML1)을 포함한다. 그리고 데이터 집적회로(6)는 도 4b에 도시된 바와 같이, 제 2 게이트 제어신호(GCS2)를 우측에서 입력받고, 이를 좌측으로 전송하는 다수의 제 2 연결라인(20)이 형성된 제 2 메탈층(ML2)을 포함한다.4A, the data integration circuit 6 receives a first gate control signal GCS1 from the left side and a plurality of first connection lines 18 for transmitting the first gate control signal GCS1 to the right, And a metal layer ML1. As shown in FIG. 4B, the data integration circuit 6 receives a second gate control signal GCS2 from the right side and a plurality of second connection lines 20 for transmitting the second gate control signal GCS2 to the left. (ML2).

여기서, 제 1 메탈층(ML1)과 제 2 메탈층(ML2)은 서로 다른 층에 형성되는 것이 바람직하며, 제 1 및 제 2 게이트 제어신호(GCS1, GCS2)의 수가 증가하여 보다 많은 수의 연결라인(18, 20)이 요구될 경우 메탈층은 얼마든지 추가될 수 있다.It is preferable that the first metal layer ML1 and the second metal layer ML2 are formed in different layers and the number of the first and second gate control signals GCS1 and GCS2 increases, If the lines 18 and 20 are required, any number of metal layers can be added.

한편, 도 3에 도시된 COF 패키지(12)는 데이터 집적회로(6)가 실장된 다수의 COF 패키지 중에서 게이트 구동부(4)와 인접한 끝단 또는 양끝단에 배치되는 것이므로, 본 발명의 실시 예는 도 3에 도시된 COF 패키지(12)를 적어도 하나 포함한다. 그리고 도 3에 도시된 COF 패키지(12)를 포함하는 평판 표시장치는 액정 표시장치보다 많은 수의 게이트 제어신호가 요구되는 유기발광다이오드 표시장치인 것이 바람직하다. 물론, 본 발명의 실시 예는 평판 표시장치이면 어디든 적용 가능하다.Since the COF package 12 shown in FIG. 3 is disposed at the end or both ends adjacent to the gate driver 4 among the plurality of COF packages in which the data integrated circuit 6 is mounted, And at least one COF package 12 shown in Fig. The flat panel display device including the COF package 12 shown in FIG. 3 is preferably an organic light emitting diode display device requiring a larger number of gate control signals than the liquid crystal display device. Of course, the embodiment of the present invention is applicable to any flat panel display device.

상술한 바와 같이, 본 발명의 실시 예는 COF 패키지(12)에 실장된 데이터 집적회로(6)가 양끝단에서 입력된 다수의 게이트 제어신호(GCS)를 상호 전달하는 다수의 연결라인(18, 20)이 구비된 메탈층(ML1, ML2)을 적어도 하나 포함한다. 이에 따라, 본 발명의 실시 예는 보다 많은 수의 게이트 제어신호(GCS)를 중계할 수 있게 되고, 다수의 게이트 제어신호(GCS)를 중계하는 별도의 FPCB를 삭제하여 모듈 공정시 불량율을 낮추고 수율을 향상시킬 수 있다.As described above, the embodiment of the present invention is characterized in that the data integrated circuit 6 mounted on the COF package 12 has a plurality of connection lines 18, 18 for transferring a plurality of gate control signals GCS inputted at both ends, And at least one metal layer (ML1, ML2) provided with a plurality of metal layers (ML1, ML2). Accordingly, the embodiment of the present invention can relay a larger number of gate control signals (GCS), and it is possible to eliminate the separate FPCB that relays a plurality of gate control signals (GCS) Can be improved.

이상에서 설명한 본 발명은 상술한 실시 예 및 첨부된 도면에 한정되는 것이 아니고, 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하다는 것이 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 있어 명백할 것이다.It will be apparent to those skilled in the art that various modifications and variations can be made in the present invention without departing from the spirit or scope of the general inventive concept as defined by the appended claims and their equivalents. Will be clear to those who have knowledge of.

6: 데이터 집적회로 8: 타이밍 제어부
10: 인쇄회로기판 GCS: 게이트 제어신호
6: Data integrated circuit 8: Timing control section
10: Printed circuit board GCS: Gate control signal

Claims (9)

베이스 필름 상에 실장되고, 일측에 입력된 신호를 타측으로 전송하는 다수의 제 1 연결라인 및 상기 타측에 입력된 신호를 상기 일측으로 전송하는 다수의 제 2 연결라인이 구비된 집적회로;
상기 베이스 필름의 일측 양끝단에 각각 위치하여 다수의 더미신호가 공급되는 제 1 및 제 2 더미 입력단;
상기 제 1 더미 입력단과 마주보도록 상기 베이스 필름의 타측에 형성된 제 1 더미 출력단; 및
상기 제 2 더미 입력단과 마주보도록 상기 베이스 필름의 타측에 형성된 제 2 더미 출력단을 포함하고; 그리고
상기 제 1 더미 입력단에 공급된 다수의 더미신호는 상기 제 1 더미 출력단에 전송됨과 아울러 상기 다수의 제 1 연결라인을 경유하여 상기 제 2 더미 출력단에 전송되며,
상기 제 2 더미 입력단에 공급된 다수의 더미신호는 상기 제 2 더미 출력단에 전송됨과 아울러 상기 다수의 제 2 연결라인을 경유하여 상기 제 1 더미 출력단에 전송되는 것을 특징으로 하는 COF 패키지.
An integrated circuit mounted on the base film and having a plurality of first connection lines for transmitting a signal inputted to one side to the other side and a plurality of second connection lines for transmitting a signal inputted to the other side to the side;
First and second dummy input terminals which are positioned at both ends of one side of the base film and to which a plurality of dummy signals are supplied;
A first dummy output terminal formed on the other side of the base film so as to face the first dummy input terminal; And
And a second dummy output terminal formed on the other side of the base film so as to face the second dummy input terminal; And
A plurality of dummy signals supplied to the first dummy input terminal are transmitted to the first dummy output terminal and are transmitted to the second dummy output terminal via the plurality of first connection lines,
Wherein a plurality of dummy signals supplied to the second dummy input terminal are transmitted to the second dummy output terminal and are transmitted to the first dummy output terminal via the plurality of second connection lines.
제 1 항에 있어서,
상기 집적회로는
타이밍 제어부로부터 공급된 다수의 데이터 제어신호에 따라 데이터 신호를 생성하고, 생성된 데이터 신호를 다수의 데이터 라인에 공급하는 데이터 집적회로인 것을 특징으로 하는 COF 패키지.
The method according to claim 1,
The integrated circuit
And a data integration circuit for generating a data signal in accordance with the plurality of data control signals supplied from the timing control section and supplying the generated data signal to the plurality of data lines.
제 2 항에 있어서,
상기 다수의 더미신호는
다수의 게이트 라인을 구동하는 게이트 구동부를 제어하기 위해 상기 타이밍 제어부로부터 공급된 다수의 게이트 제어신호인 것을 특징으로 하는 COF 패키지.
3. The method of claim 2,
The plurality of dummy signals
And a plurality of gate control signals supplied from the timing control unit to control a gate driving unit driving the plurality of gate lines.
제 3 항에 있어서,
상기 COF 패키지는
상기 타이밍 제어부가 실장된 인쇄회로기판과 상기 게이트 구동부가 내장된 표시패널을 서로 연결하는 것을 특징으로 하는 COF 패키지.
The method of claim 3,
The COF package
Wherein the printed circuit board on which the timing control unit is mounted and the display panel on which the gate driver is mounted are connected to each other.
베이스 필름 상에 실장되고, 일측에 입력된 신호를 타측으로 전송하는 다수의 제 1 연결라인 및 상기 타측에 입력된 신호를 상기 일측으로 전송하는 다수의 제 2 연결라인이 구비된 집적회로; 상기 베이스 필름의 일측 양끝단에 각각 위치하여 다수의 더미신호가 공급되는 제 1 및 제 2 더미 입력단; 상기 제 1 더미 입력단과 마주보도록 상기 베이스 필름의 타측에 형성된 제 1 더미 출력단; 및 상기 제 2 더미 입력단과 마주보도록 상기 베이스 필름의 타측에 형성된 제 2 더미 출력단을 포함하는 COF 패키지를 적어도 하나 포함하고; 그리고
상기 제 1 더미 입력단에 공급된 다수의 더미신호는 상기 제 1 더미 출력단에 전송됨과 아울러 상기 다수의 제 1 연결라인을 경유하여 상기 제 2 더미 출력단에 전송되며,
상기 제 2 더미 입력단에 공급된 다수의 더미신호는 상기 제 2 더미 출력단에 전송됨과 아울러 상기 다수의 제 2 연결라인을 경유하여 상기 제 1 더미 출력단에 전송되는 것을 특징으로 하는 평판 표시장치.
An integrated circuit mounted on the base film and having a plurality of first connection lines for transmitting a signal inputted to one side to the other side and a plurality of second connection lines for transmitting a signal inputted to the other side to the side; First and second dummy input terminals which are positioned at both ends of one side of the base film and to which a plurality of dummy signals are supplied; A first dummy output terminal formed on the other side of the base film so as to face the first dummy input terminal; And a second dummy output terminal formed on the other side of the base film so as to face the second dummy input terminal; And
A plurality of dummy signals supplied to the first dummy input terminal are transmitted to the first dummy output terminal and are transmitted to the second dummy output terminal via the plurality of first connection lines,
Wherein the plurality of dummy signals supplied to the second dummy input terminal are transmitted to the second dummy output terminal and are transmitted to the first dummy output terminal via the plurality of second connection lines.
제 5 항에 있어서,
상기 집적회로는
타이밍 제어부로부터 공급된 다수의 데이터 제어신호에 따라 데이터 신호를 생성하고, 생성된 데이터 신호를 다수의 데이터 라인에 공급하는 데이터 집적회로인 것을 특징으로 하는 평판 표시장치.
6. The method of claim 5,
The integrated circuit
Wherein the data driver is a data accumulation circuit that generates a data signal in accordance with a plurality of data control signals supplied from a timing control unit and supplies the generated data signal to a plurality of data lines.
제 6 항에 있어서,
상기 다수의 더미신호는
다수의 게이트 라인을 구동하는 게이트 구동부를 제어하기 위해 상기 타이밍 제어부로부터 공급된 다수의 게이트 제어신호인 것을 특징으로 하는 평판 표시장치.
The method according to claim 6,
The plurality of dummy signals
And a plurality of gate control signals supplied from the timing control unit to control a gate driving unit driving the plurality of gate lines.
제 7 항에 있어서,
상기 COF 패키지는
상기 타이밍 제어부가 실장된 인쇄회로기판과 상기 게이트 구동부가 내장된 표시패널을 서로 연결하는 것을 특징으로 하는 평판 표시장치.
8. The method of claim 7,
The COF package
Wherein the timing controller is mounted on the printed circuit board and the display panel on which the gate driver is mounted is connected to each other.
제 8 항에 있어서,
상기 평판 표시장치는 유기발광다이오드 표시장치인 것을 특징으로 하는 평판 표시장치.
9. The method of claim 8,
Wherein the flat panel display device is an organic light emitting diode display device.
KR1020100123436A 2010-12-06 2010-12-06 Cof package and flat panel display including the same KR101747725B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020100123436A KR101747725B1 (en) 2010-12-06 2010-12-06 Cof package and flat panel display including the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020100123436A KR101747725B1 (en) 2010-12-06 2010-12-06 Cof package and flat panel display including the same

Publications (2)

Publication Number Publication Date
KR20120062249A KR20120062249A (en) 2012-06-14
KR101747725B1 true KR101747725B1 (en) 2017-06-19

Family

ID=46683248

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020100123436A KR101747725B1 (en) 2010-12-06 2010-12-06 Cof package and flat panel display including the same

Country Status (1)

Country Link
KR (1) KR101747725B1 (en)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009016704A (en) 2007-07-09 2009-01-22 Sony Corp Wiring structure, display, and electronic device

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009016704A (en) 2007-07-09 2009-01-22 Sony Corp Wiring structure, display, and electronic device

Also Published As

Publication number Publication date
KR20120062249A (en) 2012-06-14

Similar Documents

Publication Publication Date Title
US9570011B2 (en) Source driver IC chip
US9349344B2 (en) Flat panel display device
US9099030B2 (en) Display device
KR20120062494A (en) Display apparatus
US11062643B2 (en) Data driver including noise shielding lines and display apparatus having the same
KR20150101025A (en) Display device and method for driving the same
KR101931248B1 (en) Display device and method of manufacturing the same
KR102575688B1 (en) Display apparatus
JP5265634B2 (en) Display device driving circuit and driving method thereof
KR102467364B1 (en) Display device
KR102674431B1 (en) Display apparatus
KR102262407B1 (en) Control circuit device and display comprising thereof
KR101747725B1 (en) Cof package and flat panel display including the same
KR102457161B1 (en) Display panel with integrated gate driver and display apparatus using the same
KR102339652B1 (en) Display Panel and Display Device having the Same
KR102607405B1 (en) Light emitting display apparatus
KR20170115807A (en) SUBSTRATE FOR MOUNTING DRIVER and DUAL-SIDED DISPLAY DEVICE USING THE SAME
TWI502575B (en) Display apparatus
US20180033390A1 (en) Electrooptical device, electronic apparatus, and method for driving electrooptical device
KR20110014359A (en) Liquid crystal display device
KR102367137B1 (en) Data driver and display apparatus having the same
TW201314646A (en) Gate driver device and display therewith
KR102512962B1 (en) Display device and method for driving the same
KR101735391B1 (en) Organic light emitting diode display device and method for driving the same
KR102182258B1 (en) Gate driver and liquid crystal display including the same

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant