KR101628649B1 - 파일럿 주파수 시퀀스 결정 - Google Patents

파일럿 주파수 시퀀스 결정 Download PDF

Info

Publication number
KR101628649B1
KR101628649B1 KR1020167002642A KR20167002642A KR101628649B1 KR 101628649 B1 KR101628649 B1 KR 101628649B1 KR 1020167002642 A KR1020167002642 A KR 1020167002642A KR 20167002642 A KR20167002642 A KR 20167002642A KR 101628649 B1 KR101628649 B1 KR 101628649B1
Authority
KR
South Korea
Prior art keywords
signals
sequence
blocks
pilot frequency
frequency sequence
Prior art date
Application number
KR1020167002642A
Other languages
English (en)
Other versions
KR20160015409A (ko
Inventor
샹 청
먀오원 원
Original Assignee
엠파이어 테크놀로지 디벨롭먼트 엘엘씨
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엠파이어 테크놀로지 디벨롭먼트 엘엘씨 filed Critical 엠파이어 테크놀로지 디벨롭먼트 엘엘씨
Publication of KR20160015409A publication Critical patent/KR20160015409A/ko
Application granted granted Critical
Publication of KR101628649B1 publication Critical patent/KR101628649B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2626Arrangements specific to the transmitter only
    • H04L27/2627Modulators
    • H04L27/2634Inverse fast Fourier transform [IFFT] or inverse discrete Fourier transform [IDFT] modulators in combination with other circuits for modulation
    • H04L27/2636Inverse fast Fourier transform [IFFT] or inverse discrete Fourier transform [IDFT] modulators in combination with other circuits for modulation with FFT or DFT modulators, e.g. standard single-carrier frequency-division multiple access [SC-FDMA] transmitter or DFT spread orthogonal frequency division multiplexing [DFT-SOFDM]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0202Channel estimation
    • H04L25/0224Channel estimation using sounding signals
    • H04L25/0226Channel estimation using sounding signals sounding signals per se
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2602Signal structure
    • H04L27/261Details of reference signals
    • H04L27/2613Structure of the reference signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0048Allocation of pilot signals, i.e. of signals known to the receiver
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0058Allocation criteria
    • H04L5/006Quality of the received signal, e.g. BER, SNR, water filling
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/32Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
    • H04L27/34Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
    • H04L27/345Modifications of the signal space to allow the transmission of additional information
    • H04L27/3455Modifications of the signal space to allow the transmission of additional information in order to facilitate carrier recovery at the receiver end, e.g. by transmitting a pilot or by using additional signal points to allow the detection of rotations

Abstract

SC-FDE 시스템에서, FDPMT 에 따라, 송신기는 하나 이상의 신호들, 예컨대 하나 이상의 서브-캐리어들에 의해 반송되는 데이터를, 파일럿 주파수 시퀀스에 포함된 데이터로 대체하도록 구성될 수도 있다. 파일럿 주파수 시퀀스의 시작 위치는 시스템의 BER 값에 영향을 미칠 수도 있다. 그 후에, 송신기는 전체 시스템의 BER 이 최소일 수 있도록, 파일럿 주파수 시퀀스에 대한 적절한 시작 위치를 선택하도록 구성될 수도 있다.

Description

파일럿 주파수 시퀀스 결정{PILOT FREQUENCY SEQUENCE DETERMINATION}
본원에 설명된 기술들은 일반적으로 파일럿 신호들의 시작 위치, 예컨대 파일럿 주파수 시퀀스의 결정에 관한 것이다.
본 명세서에서 달리 표시되지 않으면, 이 섹션에서 설명되는 접근식들은 본 출원에서의 특허청구범위들에 대한 종래 기술이 아니며, 이 섹션에서의 포함에 의해 종래 기술인 것으로 용인되지 않는다.
SC-FDE (single carrier block transmission with frequency domain equalization) 시스템에서, FDPMT (frequency domain pilot multiplexing technique) 에 따라, 송신기는 하나 이상의 신호들, 예컨대 하나 이상의 서브-캐리어들에 의해 반송되는 데이터를, 파일럿 주파수 시퀀스에 포함된 데이터로 대체하도록 구성될 수도 있다. 파일럿 주파수 시퀀스의 시작 위치는 시스템의 비트 에러율 (BER) 값에 영향을 미칠 수도 있다.
파일럿 주파수 시퀀스 결정을 위한 기술들이 일반적으로 설명된다. 다양한 기술들은 다양한 디바이스들, 방법들 및/또는 시스템들에서 구현될 수도 있다.
일부 예들에서, 다양한 기술들은 방법들로서 구현될 수도 있다. 일부 방법들은 이진 소스 스트림을 하나 이상의 심볼들로 변조하는 것; 하나 이상의 심볼들을 하나 이상의 블록들로 그룹화하는 것; 하나 이상의 블록들의 각각을 하나 이상의 신호들을 포함하는 시퀀스로 변환하는 것; 다수의 비트 에러율 (BER) 값들을, 복수의 하나 이상의 신호들이 각각 다수의 BER 값들 중 하나에 대응하는 시퀀스의 복수의 가능한 위치들 중 하나에서 시작하는 파일럿 주파수 시퀀스에 의해 대체되는 것을 예상하여, 추정하는 것; 및 복수의 하나 이상의 신호들을 추정된 다수의 BER 값들 중에서 최저 BER 값에 대응하는 위치에서 시작하는 파일럿 주파수 시퀀스로 대체하는 것을 포함할 수도 있다.
일부 예들에서, 다양한 실시형태들은 디바이스들로서 구현될 수도 있다. 일부 디바이스들은 이진 소스 스트림을 하나 이상의 심볼들로 변조하고 하나 이상의 심볼들을 하나 이상의 블록들로 그룹화하도록 구성된 변조 컴포넌트; 하나 이상의 블록들의 각각을 하나 이상의 신호들을 포함하는 시퀀스로 변환하도록 구성된 변환기 컴포넌트; 복수의 하나 이상의 신호들이 시퀀스의 다수의 위치들에서 시작하는 파일럿 주파수 시퀀스로 대체되는 것처럼 다수의 BER 값들을 추정하도록 구성된 추정기; 복수의 하나 이상의 신호들을 추정된 다수의 BER 값들 중에서 최저 BER 값에 대응하는 위치에서 시작하는 파일럿 주파수 시퀀스로 대체하도록 구성된 인터포저; 시퀀스를 하나 이상의 반전된 블록들 중 하나로 변환하도록 구성된 역변환기; 하나 이상의 반전된 블록들의 각각에 사이클릭 프리픽스를 어태치하여 하나 이상의 정보 블록들을 생성하도록 구성된 커플러 컴포넌트; 및 각각 사이클릭 프리픽스가 어태치된 하나 이상의 정보 블록들을 반송하는 다수의 무선 신호들을 송신하도록 구성된 안테나를 포함할 수도 있다.
일부 예들에서, 다양한 실시형태들은 실행가능한 명령들이 저장되는 컴퓨터 판독가능 매체들로서 구현될 수도 있다. 일부 컴퓨터 판독가능 매체들은, 실행될 경우, 하나 이상의 프로세서들로 하여금 동작들을 수행하게 하는 명령들을 저장할 수도 있고, 그 동작들은, 각각 하나 이상의 신호들을 포함하는 하나 이상의 시퀀스들을 생성하는 것; 다수의 BER 값들을, 복수의 하나 이상의 신호들이 각각 다수의 BER 값들 중 하나에 대응하는 시퀀스의 다수의 위치들에서 시작하는 파일럿 주파수 시퀀스로 대체되는 것을 예상하여, 추정하는 것; 복수의 하나 이상의 신호들을 추정된 다수의 BER 값들 중에서 최저 BER 값에 대응하는 위치에서 시작하는 파일럿 주파수 시퀀스로 대체하는 것; 부분적으로 대체된 시퀀스를 하나 이상의 반전된 블록들 중 하나로 역변환하는 것; 하나 이상의 반전 블록들의 각각에 사이클릭 프리픽스를 어태치하여 하나 이상의 정보 블록들을 생성하는 것; 및 각각 사이클릭 프리픽스가 어태치되는 하나 이상의 정보 블록들을 반송하는 다수의 무선 신호들을 송신하는 것을 포함한다.
전술한 개요는 오직 예시적일 뿐이고 어떠한 방식으로든 한정하는 것으로 의도되지 않는다. 상기 설명된 예시적인 양태들, 실시형태들, 및 특징들에 부가하여, 추가적인 양태들, 실시형태들, 및 특징들은 도면들 및 다음의 상세한 설명을 참조하여 명백하게 될 것이다.
이하 상세한 설명에서, 다양한 변경들 및 수정들이 이하 상세한 설명으로부터 당업자에게 명백하기 때문에, 실시형태들은 예시들로서 설명된다. 상이한 도면들에서 동일한 도면 부호들의 사용은 유사하거나 동일한 아이템들을 표시한다. 도면들에서,
도 1 은 파일럿 주파수 시퀀스 결정이 구현될 수도 있는 예시적인 시스템을 도시하고,
도 2 는 파일럿 주파수 시퀀스 결정이 구현될 수도 있는 동작들의 프로세싱 흐름의 예시적인 구성을 도시하고,
도 3 은 파일럿 주파수 시퀀스 결정이 구현될 수도 있는 대체 프로세스의 예시적인 도면을 도시하고,
도 4 는 파일럿 주파수 시퀀스 결정을 위해 배열된 예시적인 컴퓨팅 디바이스를 예시하는 블록 다이어그램을 도시하며,
이들 모두는 본원에 설명된 적어도 일부 실시형태들에 따라 배열된다.
하기의 상세한 설명에서는, 그 설명의 부분을 형성하는 첨부된 도면들을 참조한다. 도면들에서, 문맥상 다르게 지시하지 않는 한, 유사한 도면 부호들은 통상 유사한 컴포넌트들을 식별한다. 추가로, 달리 언급되지 않는다면, 각각의 연속적인 도면의 설명은 현재의 예시적인 실시형태의 더 명확한 문맥 및 더 실질적인 설명을 제공하기 위해 이전 도면들 중 하나 이상으로부터의 특징들을 참조할 수도 있다. 계속해서, 상세한 설명, 도면들, 및 청구항들에서 설명된 실시형태들은 제한적인 것을 의미하는 것은 아니다. 본 명세서에서 제시된 청구물의 사상 또는 범위를 벗어나지 않으면서, 다른 실시형태들이 활용될 수도 있고, 다른 변경들이 이루어질 수도 있다. 본원에서 일반적으로 설명되고, 도면에서 도해된 본 개시의 양태들이 아주 다양하고 상이한 구성들로 정렬되고, 대체되고, 조합되고, 분리되고, 설계될 수 있으며, 이들 모두는 본원에서 명시적으로 고려된 것임을 쉽게 이해할 수 있을 것이다.
무선 통신 시스템에서, 송신기는 제 1 컴퓨팅 디바이스에 의해 생성된 정보를 제 2 컴퓨팅 디바이스로 송신하도록 구성될 수도 있다. 정보는 이진 소스 스트림, 즉 이진 코드 시리즈의 형태로 생성될 수도 있다. SC-FDE 무선 통신 시스템에서, FDPMT 에 따라, 송신기는 하나 이상의 신호들, 예컨대 하나 이상의 서브-캐리어들에 의해 반송되는 데이터를, 파일럿 주파수 시퀀스에 포함된 데이터로 대체하도록 구성될 수도 있다. 파일럿 주파수 시퀀스의 시작 위치는 시스템의 BER 값에 영향을 미칠 수도 있다. 그 후에, 송신기는 전체 시스템의 BER 이 최소일 수도 있도록, 파일럿 주파수 시퀀스에 대한 적절한 시작 위치를 선택하도록 구성될 수도 있다.
도 1 은 본원에 설명된 적어도 일부 실시형태들에 따라 배열된, 파일럿 주파수 시퀀스 결정이 구현될 수도 있는 예시적인 시스템 (100) 을 도시한다. 도시된 것과 같이, 예시적인 시스템 (100) 은 적어도, 변조 컴포넌트 (104), 이산 푸리에 변환 (DFT) 컴포넌트 (106), 추정기 (108), 인터포저 (110), 역 DFT 컴포넌트 (112), 커플러 컴포넌트 (114), 및 송신 안테나 (116) 를 포함할 수도 있는 송신기 (102); 및 수신 안테나 (120), 디태치 컴포넌트 (122), DFT 컴포넌트 (124), 파일럿 검출 컴포넌트 (126), 추정기 (128), 및 복조 컴포넌트 (130) 를 포함할 수도 있는 수신기 (118) 를 포함할 수도 있다. 송신기 (102) 는 하나 이상의 무선 신호들을 수신기 (118) 로 송신할 수도 있다.
제 1 컴퓨팅 디바이스 (101) 는 다수의 소프트웨어 프로그램들에 포함된 명령들을 실행하고 이진 소스 스트림을 생성하도록 구성될 수도 있는 물리적인 디바이스를 지칭할 수도 있다. 이진 소스 스트림은 송신기 (102) 로 전송될 수도 있다.
송신기 (102) 는 다수의 무선 통신 프로토콜들 중 임의의 하나의 프로토콜에 따라 하나 이상의 무선 신호들을 생성하고, 추가로 무선 신호들을 내장된 안테나를 통해 송신하도록 구성될 수도 있는 전자 디바이스를 지칭할 수도 있다. 다양한 무선 통신 프로토콜들은 TDD-LTE (Time Division Duplex Long Term Evolution), FDD-LTE (Frequency Division Duplexing), IEEE 802.15.4, GSM (Global System for Mobile Communications), GPRS (General packet radio service), CDMA (Code Division Multiple Access), 3G (3rd generation of mobile telecommunications technology) 등을 포함할 수도 있다.
변조 컴포넌트 (104) 는 소프트웨어 컴포넌트, 하드웨어 컴포넌트, 펌웨어 컴포넌트, 또는 이들의 조합을 지칭할 수도 있고, 제 1 컴퓨팅 디바이스 (101) 로부터 수신된 이진 소스 스트림을 하나 이상의 심볼들로 변조하고 하나 이상의 심볼들을 하나 이상의 OFDM (orthogonal frequency-division multiplexing) 블록들로 그룹화하도록 구성될 수도 있다. 일부 예들에 따르면, 변조 컴포넌트 (104) 는 4QAM, 8QAM, 16QAM, 32QAM, 64QAM, 128QAM, 256QAM, 512QAM, 또는 1024QAM 중 임의의 것을 포함하는 다수의 QAM (quadrature amplitude modulation) 방법들을 포함할 수도 있는 미리 결정된 변조 방법들 중 하나에 따라, 이진 소스 스트림을 하나 이상의 OFDM 블록들로 컨버팅하도록 구성될 수도 있다. 본원에서 참조되는 것과 같이, OFDM 블록들은 전술된 OFDM 방법들 중 임의의 하나에 따라 인코딩되는 하나 이상의 데이터 블록들을 지칭할 수도 있다. 하나 이상의 OFDM 블록들의 각각의 블록은 하나 이상의 서브캐리어들을 포함할 수도 있고, s = [s0, ..., sN -1] 로 지칭될 수도 있다.
DFT 컴포넌트 (106) 는 소프트웨어 컴포넌트, 하드웨어 컴포넌트, 펌웨어 컴포넌트, 또는 이들의 조합을 지칭할 수도 있고, 시간 도메인에서 하나 이상의 OFDM 블록들의 각각을 주파수 도메인에서 하나 이상의 신호들, 예컨대 서브캐리어들을 포함하는 시퀀스로 변환하도록 구성될 수도 있다. 본원에서 참조되는 것과 같이, 주파수 도메인은 시간 보다 주파수에 대하여 신호들을 분석하기 위한 도메인을 지칭할 수도 있다. 즉, 시간 도메인에서의 분석은 시간에 걸쳐 신호들이 어떻게 신호들이 변화하는지를 나타낼 수도 있는 반면, 주파수 도메인에서의 분석은 주파수들의 범위에 걸쳐 어떻게 신호들이 각각의 주파수 대역 내에 놓이는지를 나타낼 수도 있다. 하나 이상의 신호들의 각각은 무선 통신 시스템에서 음성 데이터를 포함할 수도 있는 일정 양의 디지털 또는 아날로그 데이터를 반송할 수도 있다. 일부 예들에 따르면, 그 시퀀스는
Figure 112016009916376-pct00001
로 계산되고 지칭될 수도 있다.
추정기 (108) 는 소프트웨어 컴포넌트, 하드웨어 컴포넌트, 펌웨어 컴포넌트, 또는 이들의 조합을 지칭할 수도 있고, 복수의 하나 이상의 신호들에 의해 반송되는 데이터가 시퀀스의 다수의 위치들에서 시작하는 파일럿 주파수 시퀀스로 대체되는 것처럼, 다수의 가능한 BER 값들을 추정하도록 구성될 수도 있다. 일부 예들에 따르면, 파일럿 주파수 시퀀스는 송신기 (102) 및 수신기 (118) 에 의해, 예컨대 의사 잡음 시퀀스로 미리 결정될 수도 있다. 송신기 (102) 가 전체 시스템에 대하여 상이한 BER 값들을 야기할 수도 있는 파일럿 주파수 시퀀스의 시작 위치를 선택할 수도 있기 때문에, 추정기 (108) 는 상이한 시작 위치들에 대응하는 모든 가능한 BER 값들을 계산하고, 최저 BER 값에 대응하는 시작 위치를 결정할 수도 있다.
인터포저 (110) 는 소프트웨어 컴포넌트, 하드웨어 컴포넌트, 펌웨어 컴포넌트, 또는 이들의 조합을 지칭할 수도 있고, 복수의 하나 이상의 신호들에 의해 반송되는 데이터를 추정된 다수의 BER 값들 중에서 최저 BER 값에 대응하는 위치에서 시작하는 파일럿 주파수 시퀀스로 대체하도록 구성될 수도 있다. 일부 예들에서, 복수의 하나 이상의 신호들은 서로 등거리일 수도 있다. 원래의 시퀀스 Sk 가 전술된 것과 같이 참조되는 경우, 길이 Np 의 파일럿 주파수 시퀀스는
Figure 112016009916376-pct00002
로 지칭될 수도 있다. 파일럿 주파수 시퀀스가 삽입된 시퀀스는:
Figure 112016009916376-pct00003
Figure 112016009916376-pct00004
로 지칭될 수도 있다. 복수의 하나 이상의 신호들 간의 등거리는, d0 가 파일럿 주파수 시퀀스의 시작 위치를 지칭할 수도 있을 경우, M = N / Np 로 지칭될 수도 있다.
역 DFT 컴포넌트 (112) 는 소프트웨어 컴포넌트, 하드웨어 컴포넌트, 펌웨어 컴포넌트, 또는 이들의 조합을 지칭할 수도 있고, 주파수 도메인에서의 시퀀스
Figure 112016009916376-pct00005
Figure 112016009916376-pct00006
로 지칭될 수도 있는 시간 도메인에서의 하나 이상의 반전된 블록들 중 하나로 변환하도록 구성될 수도 있다.
커플러 컴포넌트 (114) 는 소프트웨어 컴포넌트, 하드웨어 컴포넌트, 펌웨어 컴포넌트, 또는 이들의 조합을 지칭할 수도 있고, 길이 Cp 의 사이클릭 프리픽스를 하나 이상의 반전된 블록들의 각각에 어태치하여 하나 이상의 대응하는 정보 블록들을 생성하도록 구성될 수도 있다. 사이클릭 프리픽스는 단부가 반복되는 심볼의 프리픽싱 (prefixing) 을 지칭할 수도 있고, 심볼간 간섭들을 제거하는 목적에 유용할 수도 있다. 일부 예들에서, Cp 의 길이는 다중경로 영향에 의해 야기된 최대 지연보다 길다. 본원에서 참조되는 것과 같은 "다중경로 영향" 은, 신호 에너지의 부분이 시간상 지연된 신호의 다른 부분이 수신되기 전에 수신되는, 다중 경로들을 통한 무선 신호의 전파를 지칭할 수도 있다. 다중경로 지연은 장애물로부터 반사될 수도 있는 무선 신호의 다른 부분에 대한 초과 이동 시간으로 인해 야기될 수도 있다.
송신 안테나 (116) 는 사이클릭 프리픽스가 어태치되는 하나 이상의 정보 블록들을 반송하는 다수의 무선 신호들, 예컨대 무선 신호들 (117) 을 송신하도록 구성될 수도 있는 물리적인 디바이스를 지칭할 수도 있다.
수신기 (118) 는 송신기 (102) 로부터 무선 신호 (117) 를 수신하고, 수신된 무선 신호들 (117) 을 제 2 컴퓨팅 디바이스 또는 통신 디바이스에 의해 추가로 프로세싱될 수도 있는 타겟 이진 스트림으로 컨버팅하도록 구성될 수도 있는 전자 디바이스를 지칭할 수도 있다.
수신 안테나 (120) 는 송신기 (102) 로부터, 사이클릭 프리픽스가 어태치되는 하나 이상의 정보 블록들을 반송하는 무선 신호들 (117) 을 수신하도록 구성될 수도 있는 물리적인 디바이스를 지칭할 수도 있다.
디태치 컴포넌트 (122) 는 소프트웨어 컴포넌트, 하드웨어 컴포넌트, 펌웨어 컴포넌트, 또는 이들의 조합을 지칭할 수도 있고, 하나 이상의 정보 블록들의 각각으로부터 사이클릭 프리픽스를 디태치하여 하나 이상의 대응하는 OFDM 블록들을 생성하도록 구성될 수도 있다.
DFT 컴포넌트 (124) 는 소프트웨어 컴포넌트, 하드웨어 컴포넌트, 펌웨어 컴포넌트, 또는 이들의 조합을 지칭할 수도 있고, 시간 도메인에서 하나 이상의 OFDM 블록들의 각각을 주파수 도메인에서의 수신된 시퀀스로 변환하도록 구성될 수도 있다. 수신된 시퀀스는
Figure 112016009916376-pct00007
로 지칭될 수도 있다.
파일럿 검출 컴포넌트 (126) 는 소프트웨어 컴포넌트, 하드웨어 컴포넌트, 펌웨어 컴포넌트, 또는 이들의 조합을 지칭할 수도 있고, 인터포저 (110) 에 의해 삽입된 파일럿 주파수 시퀀스의 시작 위치를 검출하도록 구성될 수도 있다. 추가로, 파일럿 검출 컴포넌트 (126) 는
Figure 112016009916376-pct00008
로 지칭될 수도 있는 파일럿 주파수 시퀀스에 포함된 데이터를 추가로 추출할 수도 있다.
추정기 (128) 는 소프트웨어 컴포넌트, 하드웨어 컴포넌트, 펌웨어 컴포넌트, 또는 이들의 조합을 지칭할 수도 있고, 선형 보간 방법, 삼각 보간 방법, 제로-포싱 (zero-forcing) 등화 방법 등에 따라 서브캐리어들에 의해 반송된 채널에 대응하는 채널 임펄스 응답 (CIR) 을 추정하도록 구성될 수도 있다. 본원에서 참조되는 것과 같이, CIR 는 입력으로서의 표준 임펄스 신호에 대한, 채널의 출력으로서의 응답 신호를 지칭할 수도 있다. 추가로, 추정기 (128) 는 추정된 CIR 에 기초하여 변조된 심볼들을 추정하도록 구성될 수도 있다.
복조 컴포넌트 (130) 는 소프트웨어 컴포넌트, 하드웨어 컴포넌트, 펌웨어 컴포넌트, 또는 이들의 조합을 지칭할 수도 있고, 추정된 심볼들을 복조하여 제 2 컴퓨팅 디바이스 또는 통신 디바이스에 의해 프로세싱될 수도 있는 타겟 이진 스트림을 생성하도록 구성될 수도 있다.
제 2 컴퓨팅 디바이스 (131) 는 타겟 이진 스트림을 수신하고, 추가의 프로세스를 위해 내부에 포함된 정보를 추출하도록 구성될 수도 있는 물리적인 디바이스를 지칭할 수도 있다.
도 2 는 본원에 설명된 적어도 일부 실시형태들에 따라 배열된, 파일럿 주파수 시퀀스 결정이 구현될 수도 있는 동작들의 프로세싱 흐름의 예시적인 구성 (200) 을 도시한다. 도시된 것과 같이, 프로세싱 흐름 (200) 은 예시적인 시스템 (100) 의 부분인 다양한 컴포넌트들에 의해 실행된 서브-프로세스들을 포함할 수도 있다. 그러나, 프로세싱 흐름 (200) 은 그러한 컴포넌트들에 제한되지 않으며, 여기서 설명된 서브-프로세스들 중 2 이상의 프로세스들을 재정렬하거나, 서브-프로세스들 중 적어도 하나를 제거하거나, 추가의 서브-프로세스들을 부가하거나, 컴포넌트들을 대체하거나, 심지어 이하 설명에서의 다른 컴포넌트들에 부여된 서브-프로세싱 규칙들을 가정하는 다양한 컴포넌트들을 가짐으로써 변형이 실행될 수도 있다. 프로세싱 흐름 (200) 은 블록들 (202, 204, 206, 208, 및/또는 210) 중 하나 이상에 의해 예시된 것과 같은 다양한 동작들, 기능들, 또는 액션들을 포함할 수도 있다. 프로세싱은 블록 (202) 에서 시작할 수도 있다.
블록 (202; 이진 소스를 변조) 은 4QAM, 8QAM, 16QAM, 32QAM, 64QAM, 128QAM, 256QAM, 512QAM, 또는 1024QAM 중 임의의 것을 포함하는 다수의 QAM 방법들을 포함할 수도 있는 미리 결정된 변조 방법들 중 하나에 따라, 이진 소스 스트림을 하나 이상의 심볼들로 변조하는 변조 컴포넌트 (104) 를 지칭할 수도 있다. 프로세싱은 블록 (202) 으로부터 블록 (204) 으로 계속될 수도 있다.
블록 (204; 심볼들을 그룹화) 은 하나 이상의 심볼들을 하나 이상의 OFDM 블록들로 그룹화하는 변조 컴포넌트 (104) 를 지칭할 수도 있다. 하나 이상의 OFDM 블록들의 각각은 하나 이상의 서브캐리어들을 포함할 수도 있다. 프로세싱은 블록 (204) 으로부터 블록 (206) 으로 계속될 수도 있다.
블록 (206; DFT 변환) 은 시간 도메인에서 하나 이상의 OFDM 블록들의 각각을 주파수 도메인에서 하나 이상의 신호들, 예컨대 서브캐리어들을 포함하는 시퀀스로 변환하는 DFT 컴포넌트 (106) 를 지칭할 수도 있다. 하나 이상의 신호들의 각각은 데이터량을 반송할 수도 있다. 프로세싱은 블록 (206) 으로부터 블록 (208) 으로 계속될 수도 있다.
블록 (208; BER 을 추정) 은 복수의 하나 이상의 신호들에 의해 반송되는 데이터가 시퀀스의 다수의 위치들에서 시작하는 파일럿 주파수 시퀀스로 대체되는 것처럼, 다수의 가능한 BER 값들을 추정하는 추정기 (108) 를 지칭할 수도 있다. 일부 예들에 따라, 송신기 (102) 는 전체 시스템의 상이한 BER 값들을 야기할 수도 있는, 파일럿 주파수 시퀀스의 시작 위치를 선택할 수도 있다. 추정기 (108) 는 상이한 시작 위치들에 대응하는 모든 가능한 BER 값들을 계산하고, 최저 BER 값에 대응하는 시작 위치를 결정하도록 구성될 수도 있다. 대안적으로, 일부 예들에 따라, 추정기 (108) 는 먼저 정확한 BER 값들을 계산하는 대신, 파일럿 주파수 시퀀스의 상이한 시작 위치에 대응하는 가능한 BER 값들을 분류하도록 구성될 수도 있다. 프로세싱은 블록 (208) 으로부터 블록 (210) 으로 계속될 수도 있다.
블록 (210; 신호들을 대체) 은 복수의 하나 이상의 신호들에 의해 반송되는 데이터를, 추정된 다수의 BER 값들 중에서 최저 BER 값에 대응하는 위치에서 시작하는 파일럿 주파수 시퀀스로 대체하는 인터포저 (110) 를 지칭할 수도 있다. 일부 예들에서, 대체될 복수의 하나 이상의 신호들은 서로 등거리일 수도 있다.
따라서, 도 2 는 파일럿 주파수 시퀀스 결정이 구현될 수도 있는 동작들의 프로세싱 흐름의 예시적인 구성 (200) 을 도시한다.
도 3 은 본원에 설명된 적어도 일부 실시형태들에 따라 배열된, 파일럿 주파수 시퀀스 결정이 구현될 수도 있는 블록 (210; 신호들을 대체) 에 의해 설명되는 예시적인 프로세스 (300) 를 도시한다. 도시된 것과 같이, 예시적인 프로세스 (300) 는 시퀀스 (302) 의 부분들, 즉 제거된 신호들 (304) 을 파일럿 주파수 시퀀스 (306) 로 대체하는 것을 포함할 수도 있다.
시퀀스 (302) 는 하나 이상의 OFDM 블록들의 각각으로부터 변환될 수도 있는, 주파수 도메인에서의 하나 이상의 신호들을 지칭할 수도 있다. 하나 이상의 신호들의 각각은 데이터량을 반송하는 개별 서브캐리어를 지칭할 수도 있다.
제거된 신호들 (304) 은 시퀀스 (302) (d0) 의 위치에서 시작하고 M (M = N/Np) 만큼 등거리인 복수의 하나 이상의 신호들을 지칭할 수도 있다. 제거된 신호들 (304) 에 의해 반송되는 데이터는 삭제되고 파일럿 주파수 시퀀스 (306) 에 포함된 데이터에 의해 대체될 수도 있다.
파일럿 주파수 시퀀스 (306) 는 수신기 (118) 에 공지된 정보를 반송하는 하나 이상의 신호들의 시퀀스를 지칭할 수도 있다. 일부 예들에 따르면, 파일럿 주파수 시퀀스는 송신기 (102) 및 수신기 (118) 에 의해 예컨대 의사 잡음 시퀀스로 미리 결정될 수도 있다.
따라서, 도 3 은 예시적인 프로세스 (300) 가 시퀀스 (302) 의 부분들, 즉 제거된 신호들 (304) 을 파일럿 주파수 시퀀스 (306) 로 대체하는 것을 포함할 수도 있다는 것을 도시한다.
도 4 는 본원에 설명된 적어도 일부 실시형태들에 따라 배열된, 파일럿 주파수 시퀀스 결정을 위해 배열된 예시적인 컴퓨팅 디바이스 (400) 를 예시하는 블록 다이어그램을 도시한다.
매우 기본적인 구성 (402) 에서, 컴퓨팅 디바이스 (400) 는 통상적으로 하나 이상의 프로세서들 (404) 및 시스템 메모리 (406) 를 포함한다. 메모리 버스 (408) 는 프로세서 (404) 와 시스템 메모리 (406) 사이에서 통신하기 위해 사용될 수도 있다.
원하는 구성에 의존하여, 프로세서 (404) 는, 마이크로프로세서 (μP), 마이크로컨트롤러 (μC), 디지털 신호 프로세서 (DSP), 또는 이들의 임의의 조합을 포함하는 임의의 타입일 수도 있지만, 이에 제한되는 것은 아니다. 프로세서 (404) 는 레벨 1 캐시 (410) 및 레벨 2 캐시 (412) 와 같은 하나 이상의 레벨들의 캐시, 프로세서 코어 (414), 및 레지스터 (416) 를 포함할 수도 있다. 예시적인 프로세서 코어 (414) 는 산술 로직 유닛 (ALU), 부동 소수점 유닛 (FPU), 디지털 신호 프로세싱 코어 (DSP 코어), 또는 이들의 임의의 조합을 포함할 수도 있다. 예시적인 메모리 제어기 (418) 는 또한 프로세서 (404) 와 함께 사용될 수도 있거나, 또는 일부 구현들에서 메모리 제어기 (418) 는 프로세서 (404) 의 내부 부분일 수도 있다.
원하는 구성에 의존하여, 시스템 메모리 (406) 는 (RAM 과 같은) 휘발성 메모리, (ROM, 플래시 메모리, 등과 같은) 비휘발성 메모리, 또는 이들의 임의의 조합을 포함하지만 이에 한정되지 않는 임의의 타입일 수도 있다. 시스템 메모리 (406) 는 오퍼레이팅 시스템 (420), 하나 이상의 애플리케이션들 (422), 및 프로그램 데이터 (424) 를 포함할 수도 있다. 애플리케이션 (422) 은 블록 (202; 이진 소스를 변조), 블록 (204; 심볼들을 그룹화), 블록 (206; DFT 변환), 블록 (208; BER 을 추정), 및 블록 (210; 신호들을 대체) 을 포함할 수도 있는 도 2 의 프로세스 (200) 에 대하여 설명된 것들을 포함하여 본원에 설명된 것과 같은 기능들을 수행하도록 배열된 파일럿 주파수 시퀀스 결정 방법 (426) 을 포함할 수도 있다. 파일럿 데이터 (424) 는 본원에 설명된 것과 같은 파일럿 주파수 시퀀스 결정 방법 (426) 으로 동작하는데 유용할 수도 있는 파일럿 주파수 시퀀스 결정 데이터 (428) 를 포함할 수도 있다. 일부 실시형태들에서, 애플리케이션 (422) 은 오퍼레이팅 시스템 (420) 상에서 프로그램 데이터 (424) 로 동작하도록 배열될 수도 있어서, 파일럿 주파수 시퀀스 결정의 구현들이 본 명세서에 설명된 바와 같이 제공될 수도 있다. 이러한 설명된 기본 구성 (402) 은 도 4 에서 안쪽의 점선 내의 컴포넌트들에 의해 예시된다.
컴퓨팅 디바이스 (400) 는 기본 구성 (402) 과 임의의 필요한 디바이스들 및 인터페이스들 사이의 통신들을 용이하게 하기 위해 부가적인 특징들 또는 기능, 및 부가적인 인터페이스들을 구비할 수도 있다. 예를 들면, 버스/인터페이스 제어기 (430) 는 스토리지 인터페이스 버스 (434) 를 통한 기본 구성 (402) 과 하나 이상의 데이터 스토리지 디바이스들 (432) 사이의 통신들을 용이하게 하기 위해 사용될 수도 있다.
데이터 스토리지 디바이스들 (432) 은 탈착가능 스토리지 디바이스들 (436), 탈착불가능 스토리지 디바이스들 (438), 또는 이들의 조합일 수도 있다. 탈착가능 스토리지 및 탈착불가능 스토리지 디바이스들의 실시예들은, 몇몇을 거론하자면, 플렉시블 디스크 드라이브들 및 하드 디스크 드라이브들 (HDD) 과 같은 자기 디스크 디바이스들, 컴팩트 디스크 (CD) 드라이브들 또는 디지털 다기능 디스크 (DVD) 드라이브들과 같은 광학 디스크 드라이브들, 솔리드 스테이트 드라이브들 (SSD), 및 테이프 드라이브들을 포함한다. 예시적인 컴퓨터 저장 매체는, 컴퓨터 판독 가능 명령들, 데이터 구조들, 프로그램 모듈들 또는 다른 데이터와 같은, 정보의 저장을 위한 임의의 방법 또는 기술에서 구현되는 휘발성 및 비휘발성, 탈착가능 및 탈착불가능 매체를 포함할 수도 있다.
시스템 메모리 (406), 탈착가능 스토리지 디바이스들 (436) 및 탈착불가능 스토리지 디바이스들 (438) 은 컴퓨터 저장 매체의 예들이다. 컴퓨터 저장 매체는, RAM, ROM, EEPROM, 플래시 메모리 또는 다른 메모리 기술, CD-ROM, 디지털 다기능 디스크들 (DVD) 또는 다른 광학 스토리지, 자기 카세트들, 자기 테이프, 자기 디스크 스토리지 또는 다른 자기 스토리지 디바이스들, 또는 원하는 정보를 저장하기 위해 사용될 수도 있고 컴퓨팅 디바이스 (400) 에 의해 액세스될 수도 있는 임의의 다른 매체를 포함하지만, 이들에 제한되는 것은 아니다. 임의의 그러한 컴퓨터 저장 매체는 컴퓨팅 디바이스 (400) 의 부분일 수도 있다.
컴퓨팅 디바이스 (400) 는 또한 버스/인터페이스 제어기 (430) 를 통한 여러 인터페이스 디바이스들 (예를 들면, 출력 디바이스들 (442), 주변 인터페이스들 (444), 및 통신 디바이스들 (446)) 로부터 기본 구성 (402) 으로의 통신을 용이하게 하기 위한 인터페이스 버스 (440) 를 포함할 수도 있다. 예시적인 출력 디바이스들 (442) 은 그래픽 프로세싱 유닛 (448) 및 오디오 프로세싱 유닛 (450) 을 포함하며, 이는 하나 이상의 A/V 포트들 (452) 을 통해 디스플레이 또는 스피커들과 같은 다양한 외부 디바이스들로 통신하도록 구성될 수도 있다. 예시적인 주변 인터페이스들 (444) 은 직렬 인터페이스 제어기 (454) 또는 병렬 인터페이스 제어기 (456) 를 포함하며, 이들은 입력 디바이스들 (예를 들면, 키보드, 마우스, 펜, 음성 입력 디바이스, 터치 입력 디바이스 등) 또는 다른 주변 디바이스들 (예를 들면, 프린터, 스캐너 등) 과 같은 외부 디바이스들과 하나 이상의 I/O 포트들 (458) 을 통해 통신하도록 구성될 수도 있다. 예시적인 통신 디바이스 (446) 는 네트워크 제어기 (460) 를 포함하며, 네트워크 제어기 (460) 는 하나 이상의 통신 포트들 (464) 을 경유하여 네트워크 통신 링크를 통해 하나 이상의 다른 컴퓨팅 디바이스들 (462) 과의 통신을 용이하게 하도록 배열될 수도 있다.
네트워크 통신 링크는 통신 매체의 일 예일 수도 있다. 통신 매체는 통상적으로 컴퓨터 판독가능 명령들, 데이터 구조들, 프로그램 모듈들, 또는 반송파 또는 다른 전송 메커니즘과 같은 변조된 데이터 신호의 다른 데이터에 의해 구현될 수도 있고, 임의의 정보 전달 매체를 포함할 수도 있다. "변조된 데이터 신호"는 그 특징들 중 하나 이상이 그 신호의 정보를 인코딩하는 것에 관한 그러한 방식으로 설정되거나 변경되는 신호일 수도 있다.
제한이 아닌 예로서, 통신 매체는 유선 네트워크 또는 다이렉트-유선 접속물과 같은 유선 매체, 및 음향, 무선 주파수 (RF), 마이크로파, 적외선 (IR) 및 다른 무선 매체와 같은 무선 매체를 포함할 수도 있다. 용어 컴퓨터 판독가능 매체는 저장 매체 및 통신 매체 양자를 포함할 수도 있다.
컴퓨팅 디바이스 (400) 는, 셀 폰, 개인 휴대정보 단말기 (PDA), 개인 미디어 플레이어 디바이스, 무선 웹-워치 디바이스, 개인 헤드셋 디바이스, 애플리케이션용 디바이스, 또는 임의의 상기 기능들을 포함하는 하이브리드 디바이스와 같은 작은 폼팩터의 휴대형 (또는 모바일) 전자 디바이스의 일부로서 구현될 수도 있다. 컴퓨팅 디바이스 (400) 는 또한 랩탑 컴퓨터 및 비-랩탑 컴퓨터 구성들 양자를 포함하는 퍼스널 컴퓨터로서 구현될 수도 있다.
예시적인 실시형태에서, 본원에 설명된 동작들, 프로세스들 등등 중 어느 것도 컴퓨터 판독가능 매체에 저장된 컴퓨터 판독가능 명령들로서 구현될 수도 있다. 컴퓨터 판독가능 명령들은 모바일 유닛의 프로세서, 네트워크 엘리먼트들, 및/또는 임의의 다른 컴퓨팅 디바이스에 의해 실행될 수 있다.
시스템들의 양태들의 하드웨어 및 소프트웨어 구현들 사이에는 거의 차이가 존재하지 않는다: 하드웨어 또는 소프트웨어의 사용은 일반적으로 (그러나 항상은 아니며, 특정 문맥들에서 하드웨어와 소프트웨어 사이의 선택은 중요할 수 있다) 비용 대 효율의 절충관계를 나타내는 설계 선택이다. 본원에서 설명된 프로세스들 및/또는 시스템들 및/또는 다른 기술들을 유효하게 하는 여러 수단들 (예를 들면, 하드웨어, 소프트웨어, 및/또는 펌웨어) 이 존재하며, 선호되는 수단들은 프로세스들 및/또는 시스템들 및/또는 다른 기술들이 채용되는 상황에 따라 변할 것이다. 예를 들면, 속도 및 정확도가 최고라고 결정되면, 주로 하드웨어 및/또는 펌웨어 수단을 선택할 수 있고, 유연성이 최고이면, 소프트웨어 구현을 선택할 수도 있거나: 또는, 대안으로, 하드웨어, 소프트웨어, 및/또는 펌웨어의 몇몇 조합을 선택할 수도 있다.
전술한 상세한 설명은 디바이스들 및/또는 프로세스들의 다양한 실시형태들을 블록 다이어그램들, 플로우차트들, 및/또는 실시예들을 통해 설명하였다. 이러한 블록 다이어그램들, 플로우차트들, 및/또는 실시예들이 하나 이상의 기능들 및/또는 동작들을 포함하는 한, 이러한 블록 다이어그램들, 플로우차트들, 또는 실시예들 내의 각각의 기능 및/또는 동작은, 광범위한 하드웨어, 소프트웨어, 펌웨어, 또는 이들의 실질적인 임의의 조합에 의해, 개별적으로 및/또는 집합적으로 구현될 수 있다. 일 실시형태에서, 본 명세서에 설명된 청구물 중 여러 부분들은 ASIC (Application Specific Integrated Circuit) 들, FPGA (Field Programmable Gate Array) 들, DSP (digital signal processor) 들, 또는 다른 집적 형태들을 통해 구현될 수도 있다. 그러나, 당업자라면 본원에서 설명된 구체예들의 몇몇 양태들이, 전체적으로 또는 부분적으로, 집적 회로들에서, 하나 이상의 컴퓨터들 상에서 작동되는 하나 이상의 컴퓨터 프로그램들 (예를 들면, 하나 이상의 컴퓨터 시스템들 상에서 작동하는 하나 이상의 프로그램들) 로서, 하나 이상의 프로세스들 상에서 작동되는 하나 이상의 프로그램들 (예를 들면, 하나 이상의 마이크로프로세서들 상에서 작동되는 하나 이상의 프로그램들) 로서, 펌웨어로서, 또는 실질적으로 이들의 임의의 조합으로서, 등가적으로 구현될 수 있으며, 소프트웨어 및/또는 펌웨어에 대한 코드를 기록하고/하거나 회로부를 설계하는 것은 본 개시의 견지에서 당업자의 기술 내에 있을 것임을 알 수 있을 것이다. 또한, 본원에서 설명된 청구물의 매커니즘들은 다양한 형태들로 프로그램 제품으로서 배포될 수 있고, 본원에 설명된 청구물의 예시적인 실시형태는 이용되는 신호 저장 매체의 특정 유형에 상관없이 적용되어 배포를 사실상 수행한다는 것을 당업자는 인식할 것이다. 신호 베어링 매체의 예들은, 다음을 포함하지만 이에 제한되지 않는다: 플로피 디스크, 하드 디스크 드라이브, CD, DVD, 디지털 테이프, 컴퓨터 메모리 등과 같은 기록가능한 타입의 매체; 및 디지털 및/또는 아날로그 통신 매체 (예를 들어, 광섬유 케이블, 도파관, 유선 통신 링크, 무선 통신 링크 등) 와 같은 송신 타입 매체.
당업자는, 본 명세서에서 설명된 방식으로 디바이스들 및/또는 프로세스들을 설명하고, 그 후 그러한 설명된 디바이스들 및/또는 프로세스들을 데이터 프로세싱 시스템들에 통합시키도록 엔지니어링 실무를 사용하는 것이 업계에서 일반적임을 인식할 것이다. 즉, 본 명세서에서 설명된 디바이스들 및/또는 프로세스들의 적어도 일부는 적절한 분량의 실험을 통해 데이터 프로세싱 시스템에 통합될 수 있다. 당업자는, 통상의 데이터 프로세싱 시스템이 하나 이상의 시스템 유닛 하우징, 비디오 디스플레이 디바이스, 휘발성 및 비휘발성 메모리와 같은 메모리, 마이크로프로세서들 및 디지털 신호 프로세서들과 같은 프로세서들, 오퍼레이팅 시스템들, 드라이버들, 그래픽 유저 인터페이스들, 및 애플리케이션 프로그램들과 같은 계산 엔티티들, 터치 패드 또는 스크린과 같은 하나 이상의 상호작용 디바이스들, 및/또는 피드백 루프들 및 제어 모터들(예를 들면, 위치 및/또는 속도를 검출하기 위한 피드백; 컴포넌트들 및/또는 분량을 이동 및/또는 조정하기 위한 제어 모터들)을 일반적으로 포함하는 것을 인식할 것이다. 통상의 데이터 프로세싱 시스템은, 데이터 컴퓨팅/통신 및/또는 네트워크 컴퓨팅/통신 시스템들에서 통상적으로 발견되는 것들과 같은 임의의 적절한 상업적으로 입수가능한 컴포넌트들을 활용하여 구현될 수도 있다.
본 명세서에서 설명된 청구물은, 종종, 상이한 다른 컴포넌트들 내에 포함되거나 상이한 다른 컴포넌트들과 접속된 상이한 컴포넌트들을 예시한다. 이러한 도시된 아키텍처들은 단순히 예들일 뿐이고, 사실 동일한 기능을 달성하는 많은 다른 아키텍처들이 구현될 수 있다는 것을 이해해야 할 것이다. 개념적인 면에서, 동일한 기능성을 달성하는 컴포넌트들의 임의의 배열은 원하는 기능성이 달성되도록 효과적으로 "연관" 된다. 따라서, 특정 기능성을 달성하기 위해 본 명세서에서 결합된 임의의 두 컴포넌트들은, 아키텍처들 또는 중간 컴포넌트들에 관계없이, 원하는 기능성이 달성되도록 서로 "연관되는" 것으로 볼 수 있다. 마찬가지로, 이렇게 연관된 임의의 두 컴포넌트들은 원하는 기능성을 달성하기 위해 서로 "동작가능하게 접속되거나" , "동작가능하게 커플링되는" 것으로도 보여질 수 있고, 이렇게 연관될 수 있는 임의의 두 컴포넌트들은 원하는 기능성을 달성하도록 서로 "동작가능하게 커플링될 수 있는" 것으로도 보여질 수 있다. 동작가능하게 커플링될 수 있는 것의 구체적인 예들은 물리적으로 결합될 수 있고/있는 물리적으로 상호작용하는 컴포넌트들 및/또는 무선으로 상호작용 가능한 컴포넌트 및/또는 무선으로 상호작용하는 컴포넌트들 및/또는 논리적으로 상호작용하는 컴포넌트 및/또는 논리적으로 상호작용 가능한 컴포넌트들을 포함하지만, 이들에 제한되는 것은 아니다.
본 명세서에서의 실질적으로 임의의 단복수 용어들의 사용과 관련하여, 당업자라면 문맥 및/또는 응용에 적절하게 복수에서 단수로 및/또는 단수에서 복수로 변경할 수 있을 것이다. 여러 단/복수 치환들은 명확화를 위해 본 명세서에 명백히 제시될 수도 있다.
일반적으로, 본 명세서에서 특히 첨부된 청구항들 (예를 들어, 첨부된 청구항들의 보디부) 에서 사용된 용어들은 일반적으로 "개방형" 용어로서 의도됨 (예를 들어, 용어 "포함하는" 은 "포함하지만 이에 한정되지 않는" 으로서 해석되어야 하고, 용어 "갖는" 은 "적어도 갖는" 으로서 해석되어야 하며, 용어 "포함한다" 는 "포함하지만 이에 한정되지 않는다" 로서 해석되어야 하는 등등) 을 당업자가 이해할 것이다. 하기의 특허청구범위에서 특정 청구항의 인용을 의도하면, 그러한 의도는 청구항에서 명시적으로 인용될 것이며, 이러한 인용이 없으면 그러한 의도가 없는 것으로 당업자들에 의해 더 이해될 것이다. 예를 들어, 이해를 돕기 위한 것으로서, 다음의 첨부된 청구항들은 청구항의 인용관계를 도입하기 위해, 도입 구들 "적어도 하나" 및 "하나 이상의" 의 사용을 포함할 수도 있다. 그러나, 이러한 구들의 사용은, 부정 관사 "a" 또는 "an" 에 의한 청구항의 인용 관계의 도입이, 발명들에 대해 이렇게 도입된 청구항 인용관계를 포함하는 임의의 특정 청구항을, 그 동일한 청구항이 도입 구들 "하나 이상의" 또는 "적어도 하나" 및 "a" 또는 "an" (예를 들어, "a" 및/또는 "an" 은 통상적으로 "적어도 하나" 또는 "하나 이상" 으로 해석되어야 한다) 과 같은 부정 관사들을 포함하는 경우에도, 단지 하나의 인용항을 포함하는 실시형태들로 제한한다는 것을 의미하는 것으로 이해되어선 안되며; 청구항 인용관계를 도입하기 위해 정관사를 사용하는 경우에도 마찬가지이다. 또한, 특정 인용항이 명시적으로 인용되어도, 당업자들은 이러한 인용은 적어도 인용된 번호를 의미하는 것으로 해석되어야 한다는 것을 이해할 것이다 (예를 들어, 다른 수정자들이 없는 "2 개의 인용항들" 의 순수한 인용은 적어도 2 개의 인용항들 또는 2 개 이상의 인용항들을 의미한다). 또한, "A, B, 및 C 등 중 적어도 하나" 와 통상 유사한 것들이 이용되는 이러한 예들에서, 일반적으로 그러한 구성은 지식을 지닌 당업자는 종래의 것을 이해할 것이다 (예를 들어, "A, B, 및 C 중 적어도 하나를 갖는 시스템" 은 A 만 단독으로, B 만 단독으로, C 만 단독으로, A 와 B 를 함께, A 와 C 를 함께, B 와 C 를 함께, 그리고/또는 A, B 와 C 를 함께 갖는 등의 시스템을 포함하나, 이에 제한되지는 않을 것이다). "A, B, 및 C 등 중 적어도 하나" 와 통상 유사한 것들이 이용되는 이러한 예들에서, 일반적으로 그러한 구성은 지식을 지닌 당업자는 종래의 것을 이해할 것이다 (예를 들어, "A, B, 및 C 중 적어도 하나를 갖는 시스템" 은 A 만 단독으로, B 만 단독으로, C 만 단독으로, A 와 B 를 함께, A 와 C 를 함께, B 와 C 를 함께, 그리고/또는 A, B 와 C 를 함께 갖는 등의 시스템을 포함하나, 이에 제한되지는 않을 것이다). 상세한 설명, 청구항들, 또는 도면들 어디에서든, 2 개 이상의 대안적인 용어들을 나타내는 사실상 임의의 이접 단어 및/또는 구는 용어들 중 하나, 용어들 중 어느 하나, 또는 용어들 양자 모두를 포함하는 가능성들을 고려한다는 것이 이해되어야 한다는 것이 당업자들에 의해 또한 이해될 것이다. 예를 들어, 구 "A 또는 B" 는 "A" 나 "B", 또는 "A 및 B" 의 가능성들을 포함하는 것으로 이해될 것이다.
또한, 본 개시물의 특징들 또는 양태들은 마쿠쉬 그룹들과 관련하여 설명되지만, 본 개시물은 또한 마쿠쉬 그룹의 임의의 개별 멤버 또는 멤버들의 서브그룹과 관련하여 설명될 것임을 당업자는 인식할 것이다.
당업자에 의해 이해되는 것과 같이, 기록된 설명을 제공하는 것과 같은 임의의 및 모든 목적을 위해, 본 명세서에 개시된 모든 범위들은 임의의 및 모든 가능한 서브범위들 및 그 서브범위들의 조합을 포괄한다. 임의의 열거된 범위는 적어도 동일한 1/2, 1/3, 1/4, 1/5, 1/10 등으로 분해되는 동일한 범위를 충분히 설명하고 가능하게 하는 것으로 용이하게 인식될 수 있다. 비-제한적인 예로서, 본 명세서에 논의되는 각각의 범위는 1/3 미만, 1/3 의 중간, 1/3 의 이상으로 용이하게 분해될 수 있다. 또한 당업자에 의해 이해되는 것과 같이, "까지", "적어도" 등과 같은 모든 언어는 언급된 숫자를 포함하고, 전술된 것과 같이 서브범위들로 이후 분해될 수 있는 범위들을 지칭한다. 결국, 당업자에 의해 이해되는 것과 같이, 하나의 범위는 각각의 개별 멤버를 포함한다. 따라서, 예를 들어, 1 내지 3 개 셀들을 갖는 그룹은 1, 2, 또는 3 개 셀들을 갖는 그룹들을 지칭한다. 유사하게, 1 내지 5 개 셀들을 갖는 그룹은 1, 2, 3, 4 또는 5 개 셀들을 갖는 그룹들 등을 지칭한다.
전술한 바로부터, 본 개시물의 다양한 실시형태들이 예시의 목적으로 본 명세서에서 설명되었지만, 다양한 변형들이 본 개시물의 사상 및 범위로부터 일탈함없이 실행될 수 있음이 인식될 것이다. 따라서, 본 명세서에서 개시된 다양한 실시형태들은 한정하는 것으로서 의도되지 않고, 그 진정한 범위 및 사상은 이하 청구항들에 의해 나타내어진다.

Claims (22)

  1. 파일럿 신호들의 시작 위치를 결정하는 방법으로서,
    이진 소스 스트림을 하나 이상의 심볼들로 변조하는 것;
    상기 하나 이상의 심볼들을 하나 이상의 블록들로 그룹화하는 것;
    상기 하나 이상의 블록들의 각각을, 각각 데이터량을 반송하는 하나 이상의 신호들을 포함하는 시퀀스로 변환하는 것;
    다수의 비트 에러율 (BER) 값들을, 복수의 상기 하나 이상의 신호들에 의해 반송되는 상기 데이터량이 각각 상기 다수의 BER 값들 중 하나에 대응하는 상기 시퀀스의 복수의 가능한 위치들 중 하나에서 시작하는 파일럿 주파수 시퀀스에 의해 대체되는 것을 예상하여, 추정하는 것; 및
    상기 복수의 하나 이상의 신호들에 의해 반송되는 상기 데이터량을, 추정된 상기 다수의 BER 값들 중에서 최저 BER 값에 대응하는 위치에서 시작하는 상기 파일럿 주파수 시퀀스로 대체하는 것을 포함하는, 파일럿 신호들의 시작 위치를 결정하는 방법.
  2. 제 1 항에 있어서,
    상기 변조하는 것은 다수의 직교 진폭 변조 (QAM) 방법들 중 하나에 따라 변조하는 것을 포함하는, 파일럿 신호들의 시작 위치를 결정하는 방법.
  3. 제 1 항에 있어서,
    상기 하나 이상의 블록들의 각각은, 각각 고정된 주파수에서 정보를 반송하는 하나 이상의 서브캐리어들을 포함하는, 파일럿 신호들의 시작 위치를 결정하는 방법.
  4. 제 1 항에 있어서,
    상기 변환하는 것은 이산 푸리에 변환 (DFT) 인, 파일럿 신호들의 시작 위치를 결정하는 방법.
  5. 제 1 항에 있어서,
    상기 추정하는 것은 상기 복수의 하나 이상의 신호들로서 주파수 도메인에서 다수의 등거리의 신호들을 선택하는 것을 포함하는, 파일럿 신호들의 시작 위치를 결정하는 방법.
  6. 제 1 항에 있어서,
    상기 파일럿 주파수 시퀀스는 의사 잡음 시퀀스인, 파일럿 신호들의 시작 위치를 결정하는 방법.
  7. 제 5 항에 있어서,
    상기 복수의 하나 이상의 신호들 중 2 개의 인접하는 신호들 간의 거리는 상기 시퀀스의 신호들의 수를 상기 파일럿 주파수 시퀀스의 신호들의 수로 나눈 결과인, 파일럿 신호들의 시작 위치를 결정하는 방법.
  8. 정보를 송신하는 디바이스로서,
    이진 소스 스트림을 하나 이상의 심볼들로 변조하고 상기 하나 이상의 심볼들을 하나 이상의 블록들로 그룹화하도록 구성된 변조 컴포넌트;
    상기 하나 이상의 블록들의 각각을, 각각 데이터량을 반송하는 하나 이상의 신호들을 포함하는 시퀀스로 변환하도록 구성된 변환기 컴포넌트;
    다수의 BER 값들을, 복수의 상기 하나 이상의 신호들에 의해 반송되는 상기 데이터량이 상기 시퀀스의 다수의 위치들에서 시작하는 파일럿 주파수 시퀀스로 대체되는 것처럼, 추정하도록 구성된 추정기;
    상기 복수의 하나 이상의 신호들에 의해 반송되는 상기 데이터량을, 추정된 상기 다수의 BER 값들 중에서 최저 BER 값에 대응하는 위치에서 시작하는 상기 파일럿 주파수 시퀀스로 대체하도록 구성된 인터포저;
    상기 시퀀스를 하나 이상의 반전된 블록들 중 하나로 변환하도록 구성된 역변환기 컴포넌트;
    상기 하나 이상의 반전된 블록들의 각각에 사이클릭 프리픽스를 어태치하여 하나 이상의 정보 블록들을 생성하도록 구성된 커플러 컴포넌트; 및
    각각 상기 사이클릭 프리픽스가 어태치되는, 상기 하나 이상의 정보 블록들을 반송하는 다수의 무선 신호들을 송신하도록 구성된 안테나를 포함하는, 정보를 송신하는 디바이스.
  9. 제 8 항에 있어서,
    상기 변조 컴포넌트는 4QAM, 8QAM, 16QAM, 32QAM, 64QAM, 128QAM, 256QAM, 512QAM, 또는 1024QAM 중 임의의 것을 포함하는 다수의 직교 진폭 변조 (QAM) 방법들 중 하나에 따라 상기 이진 소스 스트림을 변조하도록 구성되는, 정보를 송신하는 디바이스.
  10. 제 8 항에 있어서,
    상기 하나 이상의 블록들의 각각은, 각각 고정된 주파수에서 정보를 반송하는 하나 이상의 서브캐리어들을 포함하는, 정보를 송신하는 디바이스.
  11. 제 8 항에 있어서,
    상기 변환기 컴포넌트는 DFT 에 따라 상기 하나 이상의 블록들의 각각을 변환하도록 구성되는, 정보를 송신하는 디바이스.
  12. 제 8 항에 있어서,
    상기 복수의 하나 이상의 신호들은 주파수 도메인에서 서로 등거리인, 정보를 송신하는 디바이스.
  13. 제 8 항에 있어서,
    상기 파일럿 주파수 시퀀스는 의사 잡음 시퀀스인, 정보를 송신하는 디바이스.
  14. 제 12 항에 있어서,
    상기 복수의 하나 이상의 신호들 중 2 개의 인접하는 신호들 간의 거리는 상기 시퀀스의 신호들의 수 및 상기 파일럿 주파수 시퀀스의 신호들의 수에 의해 결정되는, 정보를 송신하는 디바이스.
  15. 명령들을 저장하는 비-일시적 컴퓨터 판독가능 매체로서,
    상기 명령들은, 실행될 경우, 하나 이상의 프로세서들로 하여금 동작들을 수행하게 하며,
    상기 동작들은,
    각각 데이터량을 반송하는, 하나 이상의 신호들을 각각 포함하는 하나 이상의 시퀀스들을 생성하는 것;
    다수의 비트에러율 (BER) 값들을, 복수의 상기 하나 이상의 신호들에 의해 반송되는 상기 데이터량이 각각 상기 다수의 BER 값들 중 하나에 대응하는 상기 시퀀스의 다수의 위치들에서 시작하는 파일럿 주파수 시퀀스로 대체되는 것을 예상하여, 추정하는 것;
    상기 복수의 하나 이상의 신호들에 의해 반송되는 상기 데이터량을, 추정된 상기 다수의 BER 값들 중에서 최저 BER 값에 대응하는 위치에서 시작하는 상기 파일럿 주파수 시퀀스로 대체하는 것;
    부분적으로 대체된 시퀀스를 하나 이상의 반전된 블록들 중 하나로 역변환하는 것;
    상기 하나 이상의 반전 블록들의 각각에 사이클릭 프리픽스를 어태치하여 하나 이상의 정보 블록들을 생성하는 것; 및
    각각 상기 사이클릭 프리픽스가 어태치되는, 상기 하나 이상의 정보 블록들을 반송하는 다수의 무선 신호들을 송신하는 것
    을 포함하는, 비-일시적 컴퓨터 판독가능 매체.
  16. 제 15 항에 있어서,
    변조하는 것은 4QAM, 8QAM, 16QAM, 32QAM, 64QAM, 128QAM, 256QAM, 512QAM, 또는 1024QAM 중 임의의 것을 포함하는 다수의 직교 진폭 변조 (QAM) 방법들 중 하나에 따라 변조하는 것을 포함하는, 비-일시적 컴퓨터 판독가능 매체.
  17. 제 15 항에 있어서,
    상기 하나 이상의 블록들의 각각은, 각각 고정된 주파수에서 정보를 반송하는 하나 이상의 서브캐리어들을 포함하는, 비-일시적 컴퓨터 판독가능 매체.
  18. 제 15 항에 있어서,
    변환하는 것은 DFT 에 따라 수행되는, 비-일시적 컴퓨터 판독가능 매체.
  19. 제 15 항에 있어서,
    상기 추정하는 것은 상기 복수의 하나 이상의 신호들로서 주파수 도메인에서 다수의 등거리의 신호들을 선택하는 것을 포함하는, 비-일시적 컴퓨터 판독가능 매체.
  20. 제 15 항에 있어서,
    상기 파일럿 주파수 시퀀스는 의사 잡음 시퀀스인, 비-일시적 컴퓨터 판독가능 매체.
  21. 제 15 항에 있어서,
    상기 생성하는 것은,
    이진 소스 스트림을 하나 이상의 심볼들로 변조하는 것;
    하나 이상의 변조된 심볼들을 하나 이상의 블록들로 그룹화하는 것; 및
    상기 하나 이상의 블록들의 각각을 상기 하나 이상의 시퀀스들 중 하나로 변환하는 것
    을 포함하는, 비-일시적 컴퓨터 판독가능 매체.
  22. 제 19 항에 있어서,
    상기 복수의 하나 이상의 신호들 중 2 개의 인접하는 신호들 간의 거리는 상기 시퀀스의 신호들의 수 및 상기 파일럿 주파수 시퀀스의 신호들의 수를 포함하는 하나 이상의 파라미터들에 의해 결정되는, 비-일시적 컴퓨터 판독가능 매체.
KR1020167002642A 2013-07-26 2013-07-26 파일럿 주파수 시퀀스 결정 KR101628649B1 (ko)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/CN2013/080154 WO2015010312A1 (en) 2013-07-26 2013-07-26 Pilot frequency sequence determination

Publications (2)

Publication Number Publication Date
KR20160015409A KR20160015409A (ko) 2016-02-12
KR101628649B1 true KR101628649B1 (ko) 2016-06-08

Family

ID=52392623

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020167002642A KR101628649B1 (ko) 2013-07-26 2013-07-26 파일럿 주파수 시퀀스 결정

Country Status (5)

Country Link
US (1) US9059831B2 (ko)
EP (1) EP3025467B1 (ko)
KR (1) KR101628649B1 (ko)
CN (1) CN105340233B (ko)
WO (1) WO2015010312A1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2015188381A1 (zh) * 2014-06-13 2015-12-17 华为技术有限公司 正交频分复用光信号的调制方法、装置及设备
JP6364360B2 (ja) * 2015-02-12 2018-07-25 日本電信電話株式会社 無線通信システム、無線通信方法および送信装置

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060280113A1 (en) 2005-06-10 2006-12-14 Huo David D Method and apparatus for dynamic allocation of pilot symbols
US20090252092A1 (en) 2004-12-22 2009-10-08 Matsushita Electric Industrial Co., Ltd. Wireless communication method, communication terminal apparatus, and wireless communication system

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3166705B2 (ja) * 1998-04-16 2001-05-14 松下電器産業株式会社 無線装置及び送信方法
US7711029B2 (en) * 2005-12-02 2010-05-04 Telefonaktiebolaget Lm Ericsson (Publ) Hopping pilot pattern for telecommunications
KR20080042680A (ko) * 2006-11-10 2008-05-15 한국전자통신연구원 직교주파수 분할 다중접속과 단일 반송파 주파수분할다중접속을 혼용하기 위한 파일럿 송신장치 및 그 방법
US8811331B2 (en) * 2008-04-10 2014-08-19 Telefonaktiebolaget L M Ericsson (Publ) Pilot design using costas arrays
CN101267421B (zh) * 2008-04-21 2010-08-11 上海大学 一种ofdm时变信道测计方法
CN102195906A (zh) * 2011-06-22 2011-09-21 北京交通大学 Ofdm系统中导频信号的设计方法及系统

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090252092A1 (en) 2004-12-22 2009-10-08 Matsushita Electric Industrial Co., Ltd. Wireless communication method, communication terminal apparatus, and wireless communication system
US20060280113A1 (en) 2005-06-10 2006-12-14 Huo David D Method and apparatus for dynamic allocation of pilot symbols

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Dongsik Kim et al., "Pilot Position Selection and Detection for Channel Estimation of SC-FDE", IEEE COMMUNICATIONS LETTERS, VOL. 12, NO. 5, 2008.05

Also Published As

Publication number Publication date
CN105340233B (zh) 2016-11-23
EP3025467A4 (en) 2016-07-27
EP3025467A1 (en) 2016-06-01
WO2015010312A1 (en) 2015-01-29
CN105340233A (zh) 2016-02-17
US9059831B2 (en) 2015-06-16
EP3025467B1 (en) 2017-08-23
KR20160015409A (ko) 2016-02-12
US20150078267A1 (en) 2015-03-19

Similar Documents

Publication Publication Date Title
KR100854636B1 (ko) 디지털 통신 시스템에서 수신 신호의 가능성 메트릭을계산하는 방법 및 장치
US8923430B2 (en) Method and apparatus for estimating offset value, receiving apparatus, and method of processing signal in receiving apparatus
JP2012156982A (ja) Ldpc復号化のための装置、方法、および受信端末
KR20110129881A (ko) 최소 제곱 블록 채널 추정을 위한 방법들 및 시스템들
CN104580057B (zh) 一种单载波mimo系统的时域导频及其同步方法
US10298417B2 (en) Polynomial mixture for frequency domain multiuser channel estimation and tracking in a wireless communication network
US20160210973A1 (en) Method for transmitting and receiving sound waves using time-varying frequency-based symbol, and apparatus using the same
KR101628649B1 (ko) 파일럿 주파수 시퀀스 결정
RU2010141988A (ru) Способы и системы для выбора циклических задержек в оfdm системах с множеством антенн
Wang et al. Underwater acoustic sparse channel estimation based on DW-SACoSaMP reconstruction algorithm
KR101838415B1 (ko) 직교 주파수 분할 멀티플렉싱 (ofdm) 시스템에서의 타이밍 동기화를 위한 시스템
KR20230008787A (ko) Ofdm 시스템의 채널 추정 및 등화
JP6492506B2 (ja) シーケンス同期化装置、方法及び受信機
Asha et al. Development of OFDM technique for underwater communication in system on chip
EP2852079A1 (en) Receiving device and receiving method
Mathew et al. An impulse noise cancellation using iterative algorithms
EP3058688A1 (en) Signal sequence estimation
CN103648160A (zh) 一种信号测距和定位方法
CN103379059B (zh) Mmse的信道估计方法和装置
WO2022219723A1 (ja) 受信装置、送信装置、制御回路、記憶媒体、受信方法および送信方法
KR102395391B1 (ko) 상호 상관을 이용한 부가 정보가 없는 선택사상 통신 방법 및 장치
Tran et al. PER evaluation of K-min Viterbi decoder for wireless sensors
KR101796177B1 (ko) 데이터 전송 장치 및 방법
JP6656019B2 (ja) 送信装置、受信装置、通信システム、制御回路およびプログラム
Tao Based on Simulink the Msk communication system design and research

Legal Events

Date Code Title Description
A201 Request for examination
A302 Request for accelerated examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20190515

Year of fee payment: 4