KR101560229B1 - 액정표시장치 및 이의 구동방법 - Google Patents

액정표시장치 및 이의 구동방법 Download PDF

Info

Publication number
KR101560229B1
KR101560229B1 KR1020080093157A KR20080093157A KR101560229B1 KR 101560229 B1 KR101560229 B1 KR 101560229B1 KR 1020080093157 A KR1020080093157 A KR 1020080093157A KR 20080093157 A KR20080093157 A KR 20080093157A KR 101560229 B1 KR101560229 B1 KR 101560229B1
Authority
KR
South Korea
Prior art keywords
data
compressed data
unit
compressed
average
Prior art date
Application number
KR1020080093157A
Other languages
English (en)
Other versions
KR20090037303A (ko
Inventor
이송재
김영호
정양석
김민규
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Publication of KR20090037303A publication Critical patent/KR20090037303A/ko
Application granted granted Critical
Publication of KR101560229B1 publication Critical patent/KR101560229B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0252Improving the response speed
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/06Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 압축 방식을 변경하여 영상화질은 보존할 수 있으며, 액정의 응답특성을 향상시키기 위하여 디지털 비디오 데이터를 변조하기 위한 회로에서 메모리와 타이밍 콘트롤러 사이의 데이터 트랜지션(data transition)을 줄임과 아울러 선별적으로 데이터 통신을 가능하게 하여 EMI(Electro Magnetic Interference)와 회로의 소비전력을 최소화하도록 한 액정표시장치와 그 구동방법에 관한 것이다.
Figure R1020080093157
액정표시장치, EMI, 트랜지션, 오버드라이빙, 데이터 압축, 소비전력

Description

액정표시장치 및 이의 구동방법{A liquid crystal display device and a method for driving the same}
본 발명은 액정표시소자에 관한 것으로, 특히 압축 방식을 변경하여 영상화질은 보존할 수 있으며, 액정의 응답특성을 향상시키기 위하여 디지털 비디오 데이터를 변조하기 위한 회로에서 메모리와 타이밍 콘트롤러 사이의 데이터 트랜지션(data transition)을 줄임과 아울러 선별적으로 데이터 통신을 가능하게 하여 EMI(Electro Magnetic Interference)와 회로의 소비전력을 최소화하도록 한 액정표시장치와 그 구동방법에 관한 것이다.
액정표시소자(Liquid Crystal Display)는 비디오신호에 따라 액정셀들의 광투과율을 조절하여 화상을 표시하게 된다.
이러한 액정표시소자 중에서 액정셀마다 스위칭소자가 형성된 액티브 매트릭스(Active Matrix) 타입의 액정표시소자는 스위칭소자의 능동적인 제어가 가능하기 때문에 동영상 구현에 유리하다. 액티브 매트릭스 타입의 액정표시소자에 사용되는 스위칭소자로는 주로 박막트랜지스터(Thin Film Transistor; 이하 "TFT"라 한다)가 이용되고 있다.
액정표시소자는 수학식 1 및 2에서 알 수 있는 바, 액정의 고유한 점성과 탄성 등의 특성에 의해 응답속도가 느린 단점이 있다.
Figure 112008066741916-pat00001
여기서, τr는 액정에 전압이 인가될 때의 라이징 타임(rising time)을, Va는 인가전압을, VF는 액정분자가 경사운동을 시작하는 프리드릭 천이 전압(Freederick Transition Voltage)을, d는 액정셀의 셀갭(cell gap)을, (gamma)는 액정분자의 회전점도(rotational viscosity)를 각각 의미한다.
Figure 112008066741916-pat00002
여기서, τf는 액정에 인가된 전압이 오프된 후 액정이 탄성 복원력에 의해 원위치로 복원되는 폴링타임(falling time)을, K는 액정 고유의 탄성계수를 각각 의미한다.
현재까지 액정표시소자에서 가장 일반적으로 사용되어 왔던 액정 모드인 TN모드(Twisted Nematic mode)의 액정 응답속도는 액정 재료의 물성과 셀갭 등에 의해 달라질 수 있지만 통상, 라이징 타임이 20-80ms이고 폴링 타임이 20-30ms이다. 이러한 액정의 응답속도는 한 프레임기간(NTSC : 16.67ms)보다 길다. 이 때문에 도 1과 같이 액정셀에 충전되는 전압이 원하는 전압에 도달하기 전에 다음 프레임으로 진행되므로 동영상에서 화면이 흐릿하게 되는 모션 블러링(Motion Burring) 현상이 나타나게 된다.
도 1을 참조하면, 종래의 액정표시소자는 느린 응답속도로 인하여 한 레벨에서 다른 레벨로 데이터(VD)가 변할 때 그에 대응하는 표시 휘도(BL)가 원하는 휘도에 도달하지 못하게 되어 원하는 색과 휘도를 표현하지 못하게 된다. 그 결과, 액정표시소자는 동영상에서 모션 블러링 현상이 나타나게 되고, 명암비(Contrast ratio)의 저하로 인하여 화질이 떨어지게 된다.
이러한 액정표시소자의 느린 응답속도를 해결하기 위하여, 도 2와 같은 오버드라이빙 방식은 입력 데이터(VD)를 미리 설정된 변조 데이터(MVD)로 변조하고 그 변조 데이터(MVD)를 액정셀에 인가하여 원하는 휘도(MBL)를 얻게 된다. 이 오버드라이빙 방식은 한 프레임기간 내에 입력 데이터의 휘도값에 대응하여 원하는 휘도를 얻을 수 있도록 데이터의 변화여부에 기초하여 수학식 1에서 을 높게 하게 된다. 따라서, 오버드라이빙 방식은 액정의 늦은 응답속도를 데이터값의 변조로 보상하여 동영상에서 모션 블러링 현상을 완화시킨다.
오버드라이빙 회로(Over Driving Circuit)는 도 3과 같다.
도 3을 참조하면, 오버드라이빙 회로는 데이터 버스(32)로부터의 데이터를 저장하는 프레임 메모리(33)와, 데이터를 변조하기 위한 룩업 테이블(34)을 구비한다. 프레임 메모리(33)는 데이터를 저장하고 저장된 데이터를 이전 프레임 데이터(Fn-1)로써 룩업 테이블(34)에 공급한다.
룩업 테이블(34)은 아래의 표 1과 같이 현재 번째 프레임 데이터(Fn)와 프레임 메모리(33)로부터의 이전 프레임 데이터(Fn-1)를 어드레스로 하여 미리 설정된 변 조 데이터(MRGB)를 선택함으로써 데이터를 변조한다. 이 룩업 테이블(34)은 읽기 전 용 메모리(Read Only Memory, ROM)와 메모리 어드레스 제어회로를 포함한다.
Figure 112008066741916-pat00003
표 1에 있어서, 최좌측열은 이전 프레임(Fn-1)의 데이터이며, 최상측행은 현재 프레임(Fn)의 데이터이다.
도 3과 같은 오버드라이빙 회로는 이전 프레임 데이터를 저장하기 위하여 프레임 메모리(33)가 필요하다. 이러한 프레임 메모리(33)는 회로비용을 증가시키는 주원인으로 작용한다.
또한, 룩업 테이블(34)은 액정표시패널의 구동회로들을 제어하기 위한 타이밍 콘트롤러에 내장될 수 있는 데, 이 경우에 타이밍 콘트롤러의 칩 사이즈가 커질 뿐만 아니라 타이밍 콘트롤러와 프레임 메모리(33) 사이의 버스라인에서 EMI가 높아지고 타이밍 콘트롤러의 발열량이 높아지는 문제점이 있다. 이는 타이밍 콘트롤러 내에 로드된 룩업 테이블(34)과 프레임 메모리(33) 사이에서 전송되는 데이터의 트랜지션양이 많기 때문이다.
본 발명의 목적은 압축 방식을 변경하여 영상화질은 보존할 수 있으며, 액정의 응답특성을 향상시키기 위하여 디지털 비디오 데이터를 변조하기 위한 회로에서 메모리와 룩업 테이블 사이의 데이터 트랜지션을 줄여 EMI와 회로의 소비전력을 최소화하도록 한 액정표시장치와 그 구동방법을 제공함에 있다.
상기와 같은 목적을 달성하기 위한 본 발명에 따른 액정표시장치는, R픽셀, G픽셀, 및 B픽셀로 구성되는 다수의 단위 픽셀들을 포함하는 표시부 n개(n은 자연수)의 단위 픽셀에 공급될 데이터를 2단계에 걸쳐 압축하여 다수의 유휴 비트들을 갖는 압축 데이터를 생성하는 압축부 상기 압축 데이터의 데이터 트랜지션을 줄이기 위해, 상기 유휴 비트를 이용하여 상기 압축부로부터의 압축 데이터를 변조하는 트랜지션 최소화부 상기 트랜지션 최소화부로부터의 압축 데이터를 2단계에 걸쳐 압축 해제하여 복원하는 복원부를 포함함을 그 특징으로 한다.
또한, 상기와 같은 목적을 달성하기 위한 본 발명에 따른 액정표시장치는, R픽셀, G픽셀, 및 B픽셀로 구성되는 다수의 단위 픽셀들을 포함하는 표시부 n개(n은 자연수)의 단위 픽셀에 공급될 데이터를 압축하는 압축부, 상기 압축부로부터 순차적으로 입력되는 현재 압축 데이터와 이전 압축 데이터간을 비교하여, 상기 현재 압축 데이터가 이전 압축 데이터와 동일할 경우 제 1 저장부에 저장된 이전 압축 데이터를 그대로 유지시킴과 아울러 상기 현재 압축 데이터에 포함된 유휴 비트의 논리값을 '1'로 설정하고 상기 압축 데이터에 포함된 나머지 비트들의 논리값을 '0'으로 설정하여 출력하며, 상기 현재 압축 데이터가 이전 압축 데이터와 다를 경우 상기 제 1 저장부에 저장되어 있었던 이전 압축 데이터를 현재 압축 데이터로 갱신함과 아울러 상기 현재 압축 데이터에 포함된 유휴 비트의 논리값을 '0'으로 설정하고 및 상기 압축 데이터에 포함된 나머지 비트들의 논리값을 그대로 유지시켜 출력하는 제 1 압축 데이터 비교부, 상기 현재 압축 데이터의 데이터 트랜지션을 줄이기 위해 상기 제 1 압축 비교부로부터의 압축 데이터를 변조하는 트랜지션 최소화부 및, 상기 트랜지션 최소화부로부터의 현재 압축 데이터에 포함된 유휴 비트의 논리값이 '1'일 경우 제 2 저장부에 저장된 이전 압축 데이터를 그대로 유지시킴과 아울러 상기 제 2 저장부에 저장되어 있던 이전 압축 데이터를 출력하며, 상기 트랜지션 최소화부로부터의 현재 압축 데이터에 포함된 유휴 비트의 논리값이 '0'일 경우 제 2 저장부에 저장된 이전 압축 데이터를 상기 현재 압축 데이터로 갱신함과 아울러 상기 현재 압축 데이터를 출력하는 제 2 압축 데이터 비교부를 포함하고, 상기 제 1 압축 데이터 비교부는 제 1 저장부를 포함하며, 상기 제 2 압축 데이터 비교부는 제 2 저장부를 포함함을 그 특징으로 한다.
또한, 상기와 같은 목적을 달성하기 위한 본 발명에 따른 액정표시장치의 구동방법은, R픽셀, G픽셀, 및 B픽셀로 구성되는 다수의 단위 픽셀들을 포함하는 표시부를 포함하는 액정표시장치의 구동방법에 있어서, n개(n은 자연수)의 단위 픽셀에 공급될 데이터를 2단계에 걸쳐 압축하여 다수의 유휴 비트들을 갖는 압축 데이터를 생성하는 A단계 상기 압축 데이터의 데이터 트랜지션을 줄이기 위해, 상기 유휴 비트를 이용하여 상기 압축 데이터를 변조하는 B단계 및 상기 B단계를 거쳐 변조된 압축 데이터를 2단계에 걸쳐 압축 해제하여 복원하는 C단계를 포함함을 그 특징으로 한다.
또한, 상기와 같은 목적을 달성하기 위한 본 발명에 따른 액정표시장치의 구동방법은, R픽셀, G픽셀, 및 B픽셀로 구성되는 다수의 단위 픽셀들을 포함하는 표시부를 포함하는 액정표시장치의 구동방법에 있어서, n개(n은 자연수)의 단위 픽셀에 공급될 데이터를 압축하는 단계, 상기 데이터를 압축하는 단계를 거쳐 순차적으로 입력되는 현재 압축 데이터와 이전 압축 데이터간을 비교하여, 상기 현재 압축 데이터가 이전 압축 데이터와 동일할 경우 저장된 이전 압축 데이터를 그대로 유지시킴과 아울러 상기 현재 압축 데이터에 포함된 유휴 비트의 논리값을 '1'로 설정하고 상기 압축 데이터에 포함된 나머지 비트들의 논리값을 '0'으로 설정하여 출력하며, 상기 현재 압축 데이터가 이전 압축 데이터와 다를 경우 상기 저장된 이전 압축 데이터를 현재 압축 데이터로 갱신함과 아울러 상기 현재 압축 데이터에 포함된 유휴 비트의 논리값을 '0'으로 설정하고 상기 압축 데이터에 포함된 나머지 비트들의 논리값을 그대로 유지시켜 출력하는 단계, 상기 현재 압축 데이터의 데이터 트랜지션을 줄이기 위해 상기 출력 단계를 거친 압축 데이터를 변조하는 단계 및 상기 압축 데이터를 변조하는 단계를 거친 현재 압축 데이터에 포함된 유휴 비트의 논리값이 '1'일 경우 상기 저장된 이전 압축 데이터를 그대로 유지시킴과 아울러 상기 저장된 이전 압축 데이터를 출력하며, 상기 현재 압축 데이터에 포함된 유휴 비트의 논리값이 '0'일 경우 상기 저장된 이전 압축 데이터를 상기 현재 압축 데이터로 갱신함과 아울러 상기 현재 압축 데이터를 출력하는 단계를 포함함을 그 특징으로 한다.
삭제
삭제
본 발명은 압축 방식을 변경하여 영상화질은 보존할 수 있으며, 액정의 응답특성을 향상시키기 위하여 디지털 비디오 데이터를 변조하기 위한 회로에서 메모리와 타이밍 콘트롤러 사이의 데이터 트랜지션(data transition)을 줄여 EMI(Electro Magnetic Interference)와 회로의 발열을 최소화할 수 있다.
도 4는 본 발명의 제 1 실시예에 따른 액정표시장치를 나타낸 도면이다.
도 4를 참조하면, 본 발명의 제 1 실시예에 따른 액정표시장치는 데이터라인(45) 과 게이트라인(46)이 교차되며 그 교차부에 액정셀(Clc)을 구동하기 위한 TFT들이 형성된 액정표시패널(47)과, 액정표시패널(47)의 데이터라인(45)에 데이터를 공급하기 위한 데이터 구동부(43)와, 액정표시패널(47)의 게이트라인(46)에 스캔펄스를 공급하기 위한 게이트 구동부(44)와, 데이터 구동부(43)와 게이트 구동부(44)를 제어함과 아울러 메모리(42)에 소스 데이터(SRGB)를 공급하는 타이밍 콘트롤러(41)와, 타이밍 콘트롤러(41)에 접속된 메모리(42)를 구비한다. 액정표시패널(47)은 두 장의 유리기판 사이에 액정이 주입되며, 그 하부 유리기판 상에 데이터라인들(45)과 게이트라인들(46)이 상호 직교되도록 형성된다. 데이터라인들(45)과 게이트라인들(46)의 교차부에 형성된 TFT는 게이트라인(46)으로부터의 스캔펄스에 응답하여 데이터라인들(45)로부터의 데이터를 액정셀(Clc)에공급하게 된다. 이 를 위하여, TFT의 게이트전극은 게이트라인(46)에 접속되며, 소스전극은 데이터라인(45)에 접속된다. 그리고 TFT의 드레인전극은 액정셀(Clc)의 화소전극에 접속된다. 액정표시패널(47)의 하부유리기판 상에는 액정셀(Clc)의 전압을 유지시키기 위한 스토리지 캐패시터(Storage Capacitor, Cst)가 형성된다.
이 스토리지 캐패시터(Cst)는 액정셀(Clc)과 전단 게이트라인(46) 사이에 형성될 수도 있으며, 액정셀(Clc)과 별도의 공통라인 사이에 형성될 수도 있다. 타이밍 콘트롤러(41)는 수직/수평 동기신호(V,H)와 클럭(CLK)을 이용하여 게이트 구동부(44)의 동작 타이밍을 제어하기 위한 게이트 제어신호(GDC), 데이터 구동부(43)의 동작 타이밍을 제어하기 위한 데이터 제어신호(DDC), 및 메모리(42)를 제어하기 위한 제어신호를 발생한다. 이 타이밍 콘트롤러(41)는 클럭(CLK)에 맞추어 디지털 비디오 데이터(RGB)를 샘플링하고 그 데이터(RGB)를 압축한 후에 데이터 트랜지션 수를 줄이기 위한 데이터 변환을 거쳐 메모리(42)에 저장함과 아울러 메모리(42)로부터의 이전 프레임 데이터를 읽어 들인다. 또한, 타이밍 콘트롤러(41)는 액정의 응답속도를 변조하기 위한 변조 데이터들이 저장된 룩업 테이블을 내장한다. 타이밍 콘트롤러(41)는 메모리(42)로부터 읽어들인 이전 프레임 데이터에 대하여 데이터 트랜지션 역변환과 압축의 복원을 거쳐 룩업 테이블에 공급한다. 룩업 테이블은 현재 프레임 데이터와 이전 프레임 데이터를 비교하여 아래와 같은 조건을 만족하는 변조 데이터를 선택한다. 그리고 타이밍 콘트롤러(41)는 룩업 테이블에 의해 선택된 변조 데이터(MRGB)를 데이터 구동부(43)에 공급한다.
룩업 테이블에 저장된 변조 데이터는 수학식 3 내지 5의 조건을 만족한다.
Fn(RGB) < Fn-1(RGB) ---> Fn(MRGB) < Fn(RGB)
Fn(RGB) = Fn-1(RGB) ---> Fn(MRGB) = Fn(RGB)
Fn(RGB) > Fn-1(RGB) ---> Fn(MRGB) > Fn(RGB)
수학식 3 내지 수학식 5에서 알 수 있는 바 변조 데이터(MRGB)는 동일한 픽셀에서 그 픽셀 데이터 값이 이전 프레임(Fn-1)보다 현재 프레임(Fn)에서 더 커지면 현재 프레임(Fn)보다 더 큰 값인 반면에, 이전 프레임(Fn-1)보다 현재 프레임(Fn)에서 더 작아지면 현재 프레임(Fn)보다 더 작은 값이다. 그리고 변조 데이터(MRGB)는 동일한 픽셀에서 그 픽셀 데이터 값이 이전 프레임(Fn-1)과 현재 프레임(Fn)에서 동일하면 현재 프레임(Fn)과 동일한 값으로 설정된다. 여기서, 이전 프레임(Fn-1)의 데이터는 후술하는 바와 같이 이전 프레임의 평균값으로 치환된다. 메모리(41)는 타이밍 콘트롤러(41)로부터의 데이터를 1 프레임기간 동안 저장한 후에 출력함으로써 룩업 테이블에 공급될 이전 프레임 데이터를 타이밍 콘트롤러(41)에 공급한다. 타이밍 콘트롤러(41)와 메모리(41)는 액정표시패널(47)의 해상도가 1366*768일 때 15 비트의 데이터 및 1 비트의 반전정보 데이터가 전송된다. 이 메모리(41)는 어떠한 메모리로도 가능하나, 비용이나 성능면에서SDRAM(Synchronous Dynamic Random Access Memory)이 바람직하다.
데이터 구동부(43)는 쉬프트레지스터와, 타이밍 콘트롤러(41)로부터의 변조 데이터(MRGB)를 일시저장하기 위한 레지스터와, 쉬프트레지스터로부터의 클럭신호에 응답하여 변조 데이터들(MRGB)을 저장한 후에 1 라인분의 데이터를 동시에 출력하기 위한 래치, 래치로부터의 변조 데이터들(MRGB)을 아날로그 정극성/부극성의 감마보상전압으로 변환하는 디지털/아날로그 변환기, 정극성/부극성 감마보상전압을 선택하는 멀티플렉서, 및 멀티플렉서와 데이터라인 사이에 접속된 출력버퍼 등으로 구성된다. 이 데이터 구동부(43)는 변조 데이터(MRGB)를 입력받고 그 변조 데이터(MRGB)를 타이밍 콘트롤러(41)의 제어 하에 액정표시패널(47)의 데이터라인들(45)에 공급한다.
게이트 구동부(44)는 타이밍 콘트롤러(41)로부터의 게이트 제어신호(GDC)에 응답하여 스캔펄스를 순차적으로 발생하는 쉬프트 레지스터, 스캔펄스의 스윙폭을 액정셀(Clc)의 구동에 적합한 레벨로 쉬프트 시키기 위한 레벨 쉬프터, 출력버퍼등으로 구성된다. 이 게이트 구동부(44)는 스캔펄스를 게이트라인(46)에 공급함으로써 그 게이트라인(46)에 접속된 TFT들을 턴-온(Turn-on)시켜 데이터의 화소전압 즉, 아날로그 감마보상전압이 공급될 1 수평라인의 액정셀들(Clc)을 선택한다. 데이터 구동부(43)로부터 발생되는 데이터들은 스캔펄스에 동기됨으로써 선택된 1수평라인의 액정셀(Clc)에 공급된다.
도 5는 BTC 압축 알고리즘을 설명하기 위한 도면이고, 도 6은 도 4의 타이밍 콘트롤러에 구비된 데이터 변조부를 나타낸 도면이다.
데이터 변조부는, 도 6에 도시된 바와 같이, 크게 압축부(101), 트랜지션 최소화부(888), 복원부(102) 및 정지영상 판단부(99)를 포함한다. 상기 압축부(101) 는 데이터 압축부(91) 및 양자화부(92)를 포함하며, 상기 트랜지션 최소화부(888)는 제 1 콘트롤러(93), 데이터 트랜지션 변환부(94), 데이터 트랜지션 역변환부(95) 및 제 2 콘트롤러(96)를 포함하며, 상기 복원부(102)는 비트 복원부(97) 및 데이터 복원부(98)를 포함한다.
압축부(101)는 외부로부터 공급된 원 R, G, B 영상 데이터(R/G/B)를 2번에 걸쳐 압축시키는 역할을 한다. 이를 위해 상기 압축부(101)는 1차 압축을 진행하는 데이터 압축부(91)와, 양자화(quantization)방법을 통해 2차 압축을 진행하는 양자화부(92)를 포함한다. 상기 데이터 압축부(91)는 미리 정해진 압축 알고리즘을 이용하여 원 R, G, B 영상 데이터를 압축한다. 여기서, 상기 데이터 압축부(91)는 BTC(Block Truncation Coding) 압축방식을 사용한다. 이에 따라 상기 복원부(102)도 2번의 복원과정을 통해 압축된 데이터를 압축 해제한다. 이 복원부(102)는 1차 복원을 진행하는 비트 복원부(97)와, 2차 복원을 진행하는 데이터 복원부(98)를 포함한다.
본 발명에 따른 압축방식을 도 5 및 도 6을 통해 상세히 설명하면 다음과 같다.
액정표시패널(47)은, 도5에 도시된 바와 같이, 하나의 단위 화상을 표시하기 위한 다수의 단위 픽셀을 구비하고 있으며, 각 단위 픽셀(PXL)은 R픽셀(PxR), G픽셀(PxG), 및 B픽셀(PxB)을 구비한다. 각 픽셀(PxR, PxG, PxB)에는 픽셀 데이터에 해당하는 화소전압이 공급된다. 즉, R픽셀(PxR)에는 적색 데이터에 대응하는 화소전압이 공급되며, G픽셀(PxG)에는 녹색 데이터에 대응하는 화소전압이 공급되며, 그리고 B픽셀(PxB)에는 청색 데이터에 대응하는 화소전압이 공급된다.
상기 데이터 압축부(91)는 차례로 공급되는 블록 데이터들을 순차적으로 압축한다. 즉, 상기 데이터 압축부(91)는 BTC 알고리즘을 사용하여 한 화편에 표시될 한 프레임의 데이터들을 블록(BLK) 단위로 공급받아 압축한다.
각 블록(BLK)은 보통 2*4 블록, 3*3 블록, 또는 4*4 블록의 형태를 취할 수 있다. 본 발명에서는 일반적으로 많이 사용되는 2*4 블록(BLK)을 사용하기로 한다. 2*4의 각 블록(BLK)은 8개의 단위 픽셀(PxR, PxG, PxB)을 포함하고 있다. 따라서, 하나의 블록(BLK)에 포함된 R픽셀(PxR), G픽셀(PxG), 및 B픽셀(PxB) 각각 8개씩이다. 여기서, 상기 각 픽셀(PxR, PxG, PxB)에 필요한 픽셀 데이터는 각각 n 비트(n은 2이상의 자연수)로 이루어질 수 있는데, 예를 들어 각 픽셀 데이터가 각각 10비트 씩이라고 가정하면, 한 블록(BLK)에 필요한 블록 데이터는 240비트 이다.
상기 데이터 압축부(91)는 이후 추가될 반전정보 데이터의 비트수를 고려하여 상기 240비트의 블록 데이터를 3.75:1 비로 압축하여 64비트의 압축 데이터를 생성한다. 즉, 상기 64비트의 압축 데이터는 3개의 평균 데이터(R평균 데이터(R Mean), G평균 데이터(G Mean), 및 B평균 데이터(B Mean)), 3개의 편차 데이터(R편차 데이터(R STD), G편차 데이터(G STD), 및 B편차 데이터(B STD)), 그리고 3개의 비트맵 데이터(R비트맵 데이터(R bitmap), G비트맵 데이터(G bitmap), 및 B비트맵 데이터(B bitmap))를 포함한다.
상기 R평균 데이터(R Mean)는 상기 블록 데이터에서 8개의 R픽셀 데이터들간의 평균 값을 나타낸 것이고, 상기 G평균 데이터(G Mean)는 상기 블록 데이터에서 8개의 G픽셀 데이터들간의 평균 값을 나타낸 것이고, 상기 B평균 데이터(B Mean)는 블록 데이터에서 8개의 B픽셀 데이터들간의 평균 값을 나타낸 것이다. 상기 R평균 데이터(R Mean), G평균 데이터(G Mean), 및 B평균 데이터(B Mean)는 각각 10비트의 크기를 갖는다.
상기 R편차 데이터(R STD)는 상기 R평균 데이터(R Mean)와 8개 각각의 R픽셀 데이터간의 차값들을 평균화한 값을 나타낸 것이고, 상기 G편차 데이터(G STD)는 상기 G평균 데이터(G Mean)와 8개 각각의 G픽셀 데이터간의 차값들을 평균화한 값을 나타낸 것이고, 그리고 상기 B편차 데이터(B STD)는 상기 B평균 데이터(B Mean)와 8개 각각의 B픽셀 데이터간의 차값들을 평균화한 값을 나타낸 것이다. 상기 R편차 데이터(R STD), G편차 데이터(G STD), 및 B편차 데이터(B STD)들 이루어진 편차 데이터는 총 9비트의 크기를 갖는다. 상기 R편차 데이터(R STD), G편차 데이터(G STD), 상기 B편차 데이터(B STD)가 각각 3비트의 크기를 갖는다.
상기 R비트맵 데이터(R bitmap)는 상기 R평균 데이터(R Mean)와 상기 8개 각각의 R픽셀 데이터간의 크기를 비교한 값으로 임의의 R픽셀 데이터가 상기 R평균 데이터(R Mean)보다 크면 1로 나타내고 작으면 0으로 나타낸 것이다. 상기 G비트맵 데이터(G bitmap)는 상기 G평균 데이터(G Mean)와 상기 8개 각각의 G픽셀 데이터간의 크기를 비교한 값으로 임의의 G픽셀 데이터가 상기 G평균 데이터(G Mean)보다 크면 1로 나타내고 작으면 0으로 나타낸 것이다. 상기 B비트맵 데이터(B bitmap)는 상기 B평균 데이터(B Mean)와 상기 8개 각각의 B픽셀 데이터간의 크기를 비교한 값으로 임의의 B픽셀 데이터가 상기 B평균 데이터(B Mean)보다 크면 1로 나타내고 작 으면 0으로 나타낸 것이다. 상기 R비트맵 데이터(R bitmap), G비트맵 데이터(G bitmap), 및 B비트맵 데이터(B bitmap)는 각각 8비트의 크기를 갖는다.
상기 64비트의 압축 데이터에서 30비트는 평균 데이터에 할당되어 있으며, 9비트는 편차 데이터에 할당되어 있으며, 그리고 24비트는 비트맵 데이터에 할당되어 있다. 그리고, 남는 1비트는 유휴 비트로서 사용되지 않는 데이터이다.
이와 같이 하나의 블록 내에 위치한 8개의 단위 픽셀 데이터는 총 240비트 였지만 상기 압축과정을 통해 총 64비트로 줄어들었다. 상기 64비트의 압축 데이터는 상술된 3개의 평균 데이터(R평균 데이터(R Mean), G평균 데이터(G Mean), 및 B평균 데이터(B Mean)), 3개의 편차 데이터(R편차 데이터(R STD), G편차 데이터(G STD), 및 B편차 데이터(B STD)), 3개의 비트맵 데이터(R비트맵 데이터(R bitmap), G비트맵 데이터(G bitmap), 및 B비트맵 데이터(B bitmap)), 그리고 유휴 비트를 포함한다.
이들 중 상기 편차 데이터(R편차 데이터(R STD), G편차 데이터(G STD), 및 B편차 데이터(B STD)), 그리고 상기 비트맵 데이터(R비트맵 데이터(R bitmap), G비트맵 데이터(G bitmap), 및 B비트맵 데이터(B bitmap))는 제 1 콘트롤러(93)에 바로 입력되지만, 상기 평균 데이터(R평균 데이터(R Mean), G평균 데이터(G Mean), 및 B평균 데이터(B Mean))는 양자화부(92)를 거쳐 다시 한번 압축된 후 상기 제 1 콘트롤러(93)에 입력된다.
즉, 양자화부(92)는 상기 데이터 압축부(91)로부터의 R평균 데이터(R Mean), G평균 데이터(G Mean), 및 B평균 데이터(B Mean)의 각 하위 k 비트(k는 n보다 작은 자연수)를 양자화시키고, 이 양자화된 총 3k 비트의 하위 데이터 값들을 평균화하여 k 비트의 R/G/B 평균 데이터(RGB_LSB Mean)를 생성한다. 예를 들어, 상기 양자화부(92)는 상기 데이터 압축부(91)로부터의 각 10비트의 R평균 데이터(R Mean), G평균 데이터(G Mean), 및 B평균 데이터(B Mean)의 각 하위 2비트를 양자화시키고, 이 양자화된 총 6비트의 하위 데이터 값들을 평균화하여 2비트의 R/G/B 평균 데이터(RGB_LSB Mean)를 생성한다.
따라서, 상기 양자화부(92)를 거쳐 나온 데이터는 각 8비트의 R평균 데이터(R Mean), G평균 데이터(G Mean), 및 B평균 데이터(B Mean)와, 2비트의 R/G/B 평균 데이터(RGB_LSB Mean)와, 이 양자화에 의해 발생된 4비트의 유휴비트를 포함한 총 30비트의 데이터이다. 상기 4비트의 유휴 비트를 포함한 30비트의 데이터는 제 1 콘트롤러(93)에 입력된다.
따라서, 상기 제 1 콘트롤러(93)에는 총 24비트의 평균 데이터, 2비트의 R/G/B 평균 데이터(RGB_LSB Mean), 10비트의 편차 데이터, 그리고 24비트의 비트맵 데이터, 총 5비트(1비트+4비트)의 유휴 비트를 포함한 64비트의 블록 데이터가 공급된다.
결국, 총 240비트의 블록 데이터는 상기 데이터 압축부(91) 및 양자화부(92)를 거쳐 64비트로 압축된다. 이때, 상기 64비트의 압축 데이터에는 총 5비트의 유휴 데이터가 포함된다. 즉, 상기 압축과정을 통해 발생된 1비트의 유휴 비트와 상기 양자화를 통해 발생된 4비트의 유휴 비트가 상기 압축 데이터에 포함된다.
상기 제 1 콘트롤러(93)는 상기 압축 데이터를 몇 개씩 쪼개어 다수의 소 압 축 데이터로 분리하고, 이 소 압축 데이터들을 데이터 트랜지션 변환부(94)에 순차적으로 전송한다. 예를 들어, 상기 제 1 콘트롤러(93)는 상기 64비트의 압축 데이터를 16비트씩 4개의 소 압축 데이터들로 나누고, 16비트로 쪼개진 각 소 압축 데이터들을 4번에 걸쳐 차례로 데이터 트랜지션 변환부(94)에 공급한다. 이때, 4개의 소 압축 데이터들 중 3개의 소 압축 데이터는 각각 1비트의 유휴 비트를 포함하며, 나머지 하나의 소 압축 데이터는 2비트의 유휴 비트를 포함한다.
상기 데이터 트랜지션 변환부(94)는 상기 16비트의 소 압축 데이터들을 16개의 버스라인을 통해 한번에 공급받고, 순차적으로 입력되는 16비트의 소 압축 데이터들을 이전 소 압축 데이터와 현재 소 압축 데이터로 구분하여 이전에 입력된 16비트의 소 압축 데이터와 현재 입력되는 16비트의 소 압축 데이터를 비교한다. 즉, 이전 소 압축 데이터의 각 비트와 현재 소 압축 데이터의 각 비트를 일대일로 비교하여 트랜지션되는 비트의 수를 파악하고, 이 파악된 트랜지션 수가 미리 설정된 기준치(예를 들어, 총 비트수의 과반수)와 같거나 클 경우 현재 소 압축 데이터의 비트의 논리상태를 모두 반전시킨다. 반면, 상기 데이터 트랜지션 변환부(94)는 상기 파악된 수가 미리 설정된 기준치 미만일 경우 상기 현재 소 압축 데이터를 현 상태 그대로 유지시킨다.
상기 데이터 트랜지션 변환부(94)는 현재 소 압축 데이터에 포함된 유휴 비트들 중 어느 하나의 유휴 비트를 반전정보 데이터로서 활용한다. 즉, 상기 유휴 비트들은 모두 '0'의 논리값을 갖고 있는데, 상기 데이터 트랜지션 변환부(94)에 의해 상기 각 소 압축 데이터에 포함된 유휴 비트는 '0' 또는 '1'의 논리값을 갖는 다.
즉, 상기 데이터 트랜지션 변환부(94)가 상기 소 압축 데이터를 반전시킬 경우, 상기 반전정보 데이터로서 정의된 유휴 비트는 '1'의 논리값으로 변경되게 된다. 반면, 상기 데이터 트랜지션 변환부(94)가 상기 소 압축 데이터를 반전시키지 않고 그대로 유지시킬 경우, 상기 반전정보 데이터로서 정의된 유휴 비트는 '0'의논리값을 그대로 유지하게 된다.
예를 들어, 상기 기준치가 8이고, n-1번째 16비트의 소 압축 데이터가 '00000000000000'이고, 그리고 n번째 16비트의 소 압축 데이터가 '000011111111100'일 경우, 상기 n-1번째 소 압축 데이터가 버스라인을 통해 메모리에 입력된 후 상기 n번째 소 압축 데이터가 그대로 상기 메모리에 입력되는 경우에는 상기 버스라인에 많은 양의 EMI가 발생한다. 왜냐하면, n-1번째 데이터로부터 n번째 데이터로 변환되면서 트랜지션되는 비트의 수가 많기 때문이다(총 16개의 비트들 중 9개의 비트들이 '0'에서 '1'로 변경됨).
따라서, 본 발명에서의 데이터 트랜지션 변환부(94)는 상기 n-1번째 소 압축 데이터와 n번째 소 압축 데이터간에 트랜지션되는 비트의 수가 미리 설정된 기준치와 같거나 이를 초과할 경우, 상기 n번째 데이터를 반전시킨다. 상기 예로 든 n번째 소 압축 데이터와 n-1번째 소 압축 데이터의 비트들을 비교하면, 총 16개의 비트들 중 9개의 비트들이 '0'에서 '1'로 트랜지션되므로 이 n번째 데이터를 그대로 출력하는 것보다 반전시켜 출력하는 것이 트랜지션되는 비트의 수를 줄일 수 있다. 즉, 상기 n번째 소 압축 데이터를 반전시키면, '111100000000011'이 된다. 이 반전 된 n번째 소 압축 데이터와 상기 n-1 번째 소 압축 데이터의 비트들을 비교하면, 총 16개의 비트들 중 6개의 비트들이 '0'에서 '1'로 트랜지션되므로 반전하기전보다 트랜지션되는 비트의 수가 줄어듦을 알 수 있다. 상기 데이터 트랜지션 변환부(94)는 각 16비트의 소 압축 데이터를 16개의 버스라인을 통해 메모리에 공급한다.
한편, 상기 반전된 소 압축 데이터는 원래의 데이터가 아니므로, 이후 설명할 데이터 트랜지션 역변환부(95)에서 이를 다시 반전시켜 원래의 소 압축 데이터로 복원한다.
상기 반전정보 데이터는 상기 데이터의 반전여부를 알리는 플래그(flag) 비트로서,상기 반전정보 데이터는 각 소 압축 데이터에 포함된 유휴 비트들 중 어느 하나, 즉 상기 소 압축 데이터를 이루는 비트들 중 최하위 비트가 이에 해당될 수 있다.
한편, 인접 블록 데이터들간의 비교에 있어서, 상기 데이터 트랜지션 변환부(94)는 이전 블록 데이터에서 가장 마지막에 상기 데이터 트랜지션 변환부(94)에 입력된 소 압축 데이터(예를 들면, 4개로 쪼개진 소 데이터들 중 상기 데이터 트랜지션 변환부(94)에 마지막으로 입력되는 소 압축 데이터)의 비트들과 현재 블록 데이터에서 가장 첫 번째로 상기 데이터 트랜지션 변환부(94)에 입력된 소 압축 데이터(예를 들면, 4개로 쪼개진 데이터들 중 상기 데이터 트랜지션 변환부(94)에 첫 번째로 입력되는 소 압축 데이터)의 비트들간의 트랜지션 수를 비교한다.
이와 같은 동작을 위해, 상기 데이터 트랜지션 변환부(94)는 다음과 같은 구성을 갖는다.
도 7은 도 6의 데이터 트랜지션 변환부의 구성도이다.
데이터 트랜지션 변환부(94)는, 도 7에 도시된 바와 같이, 트랜지션 체크부(81), 반전정보 데이터 생성부(82), 및 출력부(83)를 포함한다.
상기 트랜지션 체크부(81)는 이전 소 압축 데이터와 현재 소 압축 데이터간의 비트 트랜지션 여부를 판단하는 역할을 하며, 이는 다수의 비트 변환 체크부(71)를 포함한다. 각 비트 변환 체크부(71)는 현재 소 압축 데이터를 이루는 어느 하나의 비트 데이터가 저장되는 제 1 플립-플롭(1F)과, 이전 소 압축 데이터를 이루는 어느 하나의 비트 데이터가 저장되는 제 2 플립-플롭(2F)과, 상기 제 1 플립-플롭(1F)의 비트 데이터와 제 2 플립-플롭(2F)의 비트 데이터를 비교하여 비트의 트랜지션이 있을 경우 하이신호(논리신호 '1')를 출력하고, 비트의 트랜지션이 없을 경우 로우신호(논리신호 '0')를 출력하는 배타적 논리 게이트(XOR_A)를 포함한다. 미설명한 도번 CLK는 상기 제 1 및 제 2 플립-플롭(1F, 2F)을 동작시키기 위한 클럭신호이다.
반전정보 데이터 생성부(82)는, 상기 트랜지션 체크부(81)의 배타적 논리 게이트로부터의 출력된 데이터를 공급받아 이 데이터에 포함된 논리신호 '1'의 수를 카운트하는 카운트부(72)와, 상기 카운트부(72)로부터의 카운트된 수를 미리 설정된 기준치와 비교하고, 이 비교결과 상기 '1'의 수가 기준치 이상인 경우 하이논리의 반전신호(REV; 논리신호 '1')를 출력하며, 상기 카운트된 수가 상기 기준치 미 달인 경우 로우논리의 반전신호(REV; 논리신호 '0')를 출력하는 반전신호 출력부(83)를 포함한다.
출력부(83)는 현재 데이터를 이루는 각 비트 데이터를 독립적으로 공급받음과 아울러, 상기 반전신호 출력부(83)로부터의 반전신호(REV)를 공통으로 공급받는 다수의 배타적 논리 게이트(XOR_B)를 포함한다. 각 배타적 논리 게이트(XOR_B)는 각 비트 데이터와 반전신호(REV)를 배타적 논리연산하여 출력을 발생시킨다. 각 배타적 논리 게이트(XOR_B)의 출력단자들 각각은 버스라인(데이터 트랜지션 변환부(94)와 메모리간의 데이터 전송을 담당하는 버스라인들)에 연결된다.
도 7의 A1 내지 A16는 비트 변환 체크부(71)에 공급되는 현재 소 압축 데이터(또는 이전 소 압축 데이터)를 이루는 각 비트를 의미하며, B1 내지 B16는 상기 비트 변환 체크부(71)로부터 출력되는 데이터를 이루는 각 비트를 의미하며, 그리고 C1 내지 C16는 배타적 논리 게이트(XOR_B)로부터 출력되는 데이터를 이루는 각 비트를 의미한다.
이와 같이 본 발명에서는 상기 데이터 트랜지션 변환부(94)와 상기 메모리(42)간의 데이터 전송시 발생되는 EMI를 줄이기 위해서 반전정보 데이터(REV)를 생성하게 되는데, 이 반전정보 데이터(REV)의 전송을 위해 하나의 버스라인을 더 늘릴 수 도 있지만 이럴 경우 기존의 전송규격에 맞지 않아 호환성에 문제도 발생할 수 있으므로 본 발명에서는 이러한 방법보다는 상기 데이터 트랜지션 변환부(94)에 공급될 데이터를 양자화를 통해 한 번 더 압축시키는 방법을 사용함으로써 반전정보 데이터를 위한 추가 전송라인을 필요로 하지 않는다. 이때, 상기 데이 터를 양자화시키는 방법에는 다음과 같은 방법이 있다.
즉, 상기 데이터는 상술된 바와 같이, 평균 데이터, 편차 데이터, 및 비트맵 데이터로 압축되는데,
첫 번째 방법으로 상기 평균 데이터를 양자화시키는 방법이 있을 수 있다.
상기 평균 데이터를 압축하는 방법은 상술한 바와 같은 양자화부(92)를 이용하여 하위 몇 개의 비트를 양자화하고, 이 하위 비트들간의 평균 값을 산출하고, 이 산출된 값을 토대로 R/G/B 평균 데이터(RGB_LSB Mean)를 생성하는 것이다. 이와 같이 상기 하위 비트를 양자화하게 되면 유휴(idle) 비트가 발생된다. 예를 들어, 10비트의 R평균 데이터(R Mean), 10비트의 G평균 데이터, 및 10비트의 B평균 데이터로부터 각각 2비트씩 총 6비트를 양자화시키고 이 6비트의 양자화된 데이터를 평균화하여 2비트의 R/G/B 평균 데이터(RGB_LSB Mean)를 산출하게 되면, 4비트(6비트-2비트)의 유휴 비트가 발생한다. 본 발명에서는 상기 유휴 비트를 반전정보 데이터(REV)를 표현하는데 사용함으로써, 추가로 생성된 반전정보 데이터(REV)를 전송하기 위한 별도의 버스라인을 더 설치할 필요가 없다.
다만, 상기 양자화에 의한 비트의 손실에 따라 데이터의 왜곡현상이 발생할 수 있지만, 상기 양자화되는 비트가 하위 비트이고, 또한 각 평균 데이터의 하위 비트가 완전히 사라지는 것은 아니고 이 하위 비트의 평균값이 존재하므로 영상 왜곡은 거의 없다.
두 번째 방법으로 상기 편차 데이터를 양자화시키는 방법 또는 비트맵 데이터를 양자화시키는 방법 있을 수 있다. 그러나, 상기 편차 데이터 또는 비트맵 데 이터를를 양자화시킬 경우 압축되기 이전의 원래 데이터에 대한 산포 정보를 읽어버릴 수 있기 때문에, 본 발명에서는 이 두 번째 방법보다는 상기 첫 번째 방법을 이용하여 데이터를 양자화한다.
상기 메모리는 한 프레임에 해당하는 데이터를 저장할 수 있는 메모리로서, SDRAM(Synchronous Dynamic Random Access Memory) 또는 DDR RAM(Double Data Rate Random Access Memory)가 사용된다.
상기 메모리에 입력된 소 압축 데이터들은 16개의 버스라인을 통해 데이터 트랜지션 역변환부(95)에 공급된다. 즉, 상기 데이터 트랜지션 역변환부(95)는 상기 메모리로부터 반전된 소 압축 데이터 또는 반전되지 않은 소 압축 데이터를 공급받고, 이 소 압축 데이터들의 반전정보 데이터(REV)를 확인하여 상기 소 압축 데이터를 반전시킬지 그대로 출력할지를 결정한다. 즉, 상기 데이터 트랜지션 역변환부(95)는 상기 반전된 소 압축 데이터와 반전되지 않은 소 압축 데이터간의 구별을 위해, 상기 소 압축 데이터의 반전정보 데이터의 논리상태를 확인한다. 즉, 상기 소 압축 데이터에 포함된 반전정보 데이터의 논리상태가 '0'일 경우, 상기 데이터 트랜지션 역변환부(95)는 상기 소 압축 데이터의 모든 비트를 다시 반전시켜 원래의 소 압축 데이터로 복원한다. 반면, 상기 소 압축 데이터에 포함된 반전정보 데이터의 논리상태가 '1'일 경우, 상기 데이터 트랜지션 역변환부(95)는 상기 소 압축 데이터의 비트들을 변경하지 않고 그대로 유지시킨다.
상기 데이터 트랜지션 역변환부(95)로부터 출력된 소 압축 데이터는 제 2 콘트롤러(96)에 공급된다. 상기 제 2 콘트롤러(96)는 4개씩 쪼개진 16비트의 소 압축 데이터를 다시 하나로 결합하여 64비트의 압축 데이터로 만들고, 이 64비트의 압축 데이터에서 24비트의 평균 데이터(8비트의 R평균 데이터(R Mean), 8비트의 G평균 데이터(G Mean), 및 8비트의 B평균 데이터(B Mean)), 2비트의 R/G/B 평균 데이터(RGB_LSB Mean), 4비트의 반정정보 데이터, 및 1비트의 유휴 비트를 비트 복원부(97)를 통해 데이터 복원부(98)에 공급하며, 나머지 9비트의 R편차 데이터(3비트의 R편차 데이터(R STD), 3비트의 G편차 데이터(G STD), 및 3비트의 B편차 데이터(B STD)) 및 24비트의 비트맵 데이터(8비트의 R비트맵 데이터(R bitmap), 8비트의 G비트맵 데이터(G bitmap), 및 8비트의 B비트맵 데이터(B bitmap))를 상기 데이터 복원부(98)에 바로 공급한다. 한편, 상기 4비트의 반정정보 데이터 및 1비트의 유휴 비트는 상기 비트 복원부(97)이 아닌 데이터 복원부(98)에 공급될 수 도 있다.
상기 비트 복원부(97)는 상기 8비트의 R평균 데이터(R Mean)에 2비트의 R/G/B 평균 데이터(RGB_LSB Mean)를 결합하여 10비트의 R평균 데이터(R Mean)를 복원하고, 상기 8비트의 G평균 데이터(G Mean)에 상기 2비트의 R/G/B 평균 데이터(RGB_LSB Mean)를 결합하여 10비트의 G평균 데이터(G Mean)를 복원하고, 그리고 상기 8비트의 B평균 데이터(B Mean)에 상기 2비트의 R/G/B 평균 데이터(RGB_LSB Mean)를 결합하여 10비트의 B평균 데이터(B Mean)를 복원한다. 그리고, 이 10비트의 각 평균 데이터들(R Mean, G Mean, B Mean) 및 1비트의 유휴 비트를 데이터 복원부(98)에 공급한다.
이로써, 상기 데이터 복원부(98)에는 30비트의 평균 데이터와, 9비트의 편차 데이터와, 24비트의 비트맵 데이터와, 그리고 1비트의 유휴 비트로 이루어진 총 64비트의 압축 데이터가 공급된다. 상기 데이터 복원부(98)는 상기 압축 데이터를 BTC 복원 알고리즘을 사용하여 원래의 240비트의 블록 데이터를 복원한다.
상기 데이터 복원부(98)를 통해 복원된 데이터는 오버드라이빙 구동부에 공급되며, 상기 오버드라이빙 구동부는 상기 복원된 데이터들을 프레임 단위로 비교한다. 즉, 이전 프레임의 데이터(복원된 데이터)와 현재 프레임의 데이터(복원된 데이터)를 룩업 테이블을 통해 비교하고, 이 비교 결과에 따라 변조 데이터를 선택하여 출력한다.
한편, 10비트 데이터의 하위 2비트의 데이터가 양자화되면 영상판단의 오차가 발생될 수 있다. 예를 들어, 이전 프레임의 데이터가 256 계조이고 현재 프레임이 257 계조, 258 계조, 및 259 계조 중 어느 하나의 계조인 경우 양자화된 데이터는 8비트 데이터이므로 이전 데이터와 현재 데이터가 동일한 영상으로 인식될 수 있다.
이를 방지하기 위해, 상기 데이터 변조부는 정지영상 판단부(99)를 더 포함하는데, 상기 정지영상 판단부(99)는 이전 프레임의 압축 데이터와 현재 프레임의 압축 데이터를 비교함으로써 양자화에 의해 발생될 수 있는 영상판단의 오차를 줄일 수 있다.
즉, 상기 정지영상 판단부(99)는 현재 데이터로서 양자화부(92)로부터의 각 평균 데이터 및 R/G/B 평균 데이터(RGB_LSB Mean)와, 데이터 압축부(91)로부터의 각 편차 데이터 및 각 비트맵 데이터로 이루어진 현재 압축 데이터를 공급받고, 그 리고 이전 데이터로서 제 2 콘트롤러(96)로부터의 각 평균 데이터, R/G/B 평균데이터, 각 편차 데이터, 및 각 비트맵 데이터를 공급받는다. 그리고, 상기 압축된 현재 데이터와 압축된 이전 데이터를 비교하여 차이가 있을 경우 하이신호(논리상태 '1')를 출력하고, 차이가 없을 경우 로우신호(논리상태 '0')를 출력한다. 이 정지영상 판단부(99)로부터의 출력은 상기 오버드라이빙 구동부에 공급된다. 상기 오버드라이빙 구동부는 상기 데이터 복원부(98)로부터의 공급되는 현재 데이터와 이전 데이터간의 크기가 같다고 하더라도, 상기 정지영상 판단부(99)로부터의 하이신호가 입력될 경우 상기 현재 데이터와 이전 데이터를 서로 다른 데이터로 인식하고 이에 따라 현재 데이터를 알맞게 변조한다. 반대로, 상기 오버드라이빙 구동부는 상기 데이터 복원부(98)로부터의 공급되는 현재 데이터와 이전 데이터간의 크기가 같고, 상기 정지영상 판단부(99)로부터의 로우신호가 입력될 경우 상기 현재 데이터와 이전 데이터를 서로 동일한 데이터로 인식하고 상기 현재 데이터를 변조하지 않는다.
도 8은 본 발명의 제 2 실시예에 따른 액정표시장치를 나타내는 블록도이다.
본 발명의 제 2 실시예에 따른 액정표시장치는, 도 8에 도시된 바와 같이, 제 1 실시에서 상술된 각종 구성요소 외에도 제 1 및 제 2 압축 데이터 비교부(702)를 더 포함한다.
제 1 압축 데이터 비교부(701)는 압축부로부터의 압축 데이터들을 순차적으로 공급받고, 순차적으로 입력되는 64비트의 압축 데이터들을 이전 압축 데이터와 현재 압축 데이터로 구분하여 이전에 입력된 64비트의 압축 데이터와 현재 입력되 는 64비트의 소 압축 데이터를 비교한다. 상술된 바와 같이, 상기 64비트의 압축 데이터는 5비트의 유휴 비트를 포함한다. 이 5비트의 유휴 비트 중 4비트는 상술된 바와 같이 4개의 소 압축 데이터의 반전여부를 알려주기 위한 반전정보 데이터로서 사용된다. 제 1 압축 데이터 비교부(701)는 나머지 1비트의 유휴 비트를 이전 압축 데이터와 현재 압축 데이터간의 동일 여부를 판단하기 위한 플래그 비트(비교정보 데이터)로서 활용한다.
구체적으로, 상기 제1 압축 데이터 비교부(701)는 데이터 압축부로부터의 편차 데이터(R편차 데이터(R STD), G편차 데이터(G STD), B편차 데이터(B STD)) 및 비트맵 데이터(R비트맵 데이터(R bitmap), G비트맵 데이터(G bitmap), B비트맵 데이터(B bitmap)) 및 1비트의 유휴 비트와, 양자화부(92)로부터의 양자화된 평균 데이터(양자화된 R평균 데이터(R Mean), 양자화된 G평균 데이터(G Mean), 양자화된 B평균 데이터(B Mean)), R/G/B 평균 데이터(RGB_LSB Mean), 및 4비트의 유휴 비트를 공급받는다. 그리고, 이 편차 데이터, 비트맵 데이터, R/G/B 평균 데이터(RGB_LSB Mean)를 포함하는 각 압축 데이터를 순차적으로 공급받고, 이전 압축 데이터와 현재 압축 데이터를 비교한다. 그리고, 이 비교 결과에 따라 다음과 같은 두 가지 동작들 중 하나를 실행한다.
먼저, 상기 n-1번째 압축 데이터와 n번째 압축 데이터가 동일한 경우를 설명하면 다음과 같다. 여기서, 상기 n-1번째 압축 데이터는 상기 제 1 압축 데이터 비교부(701)의 저장부 및 제 2 압축 데이터 비교부(702)의 저장부에 각각 저장된 상태이다.
현재 입력되는 n번째 압축 데이터가 n-1번째 압축 데이터와 서로 동일하여 상기 n번째 압축 데이터를 이루는 모든 비트와 상기 n-1번째 압축 데이터를 이루는 모든 비트의 논리값이 서로 같을 경우, 상기 제 1 압축 데이터 비교부(701)는 상기 n번째 압축 데이터에 포함된 모든 비트의 논리값을 '0'으로 변경한다. 단, 상기 n번째 압축 데이터의 모든 비트들 중 비교정보 데이터(플래그 비트)로 사용되는 1비트의 유휴 비트의 논리값은 '1'로 변경한다. 상기 비교정보 데이터는 압축 데이터를 이루는 비트들 중 가장 가중치가 작은 최하위 비트가 될 수 있다.
상기 제 1 압축 데이터 비교부(701)는 이 비교정보 데이터를 갖는 n번째 압축 데이터를 출력하고 상기 n-1번째 압축 데이터는 저장부에 그대로 유지시킨다.
상기 제 1 압축 데이터 비교부(701)로부터 출력된 n번째 압축 데이터는 제 1 콘트롤러(93)에 공급된다.
상기 제 1 콘트롤러(93)는 상기 n번째 압축 데이터를 몇 개씩 쪼개어 다수의 소 압축 데이터로 분리하고, 이 소 압축 데이터들을 데이터 트랜지션 변환부(94)에 순차적으로 전송한다. 예를 들어, 상기 제 1 콘트롤러(93)는 상기 64비트의 n번째 압축 데이터를 16비트씩 4개의 소 압축 데이터들로 나누고, 16비트로 쪼개진 각 소 압축 데이터들을 4번에 걸쳐 차례로 데이터 트랜지션 변환부(94)에 공급한다. 이때, 상기 4개의 소 압축 데이터들 중 가장 먼저 상기 데이터 트랜지션 변환부(94)에 공급되는 소 압축 데이터는 상술된 비교정보 데이터를 포함한다.
상기 데이터 트랜지션 변환부(94)는 소 압축 데이터들 중 가장 먼저 입력되는 소 압축 데이터로부터 상기 비교정보 데이터를 읽어들이고 이의 논리상태를 파 악한다. 상술된 바와 같이, 이 비교정보 데이터는 '1'의 논리값을 갖는데, 이 비교정보 데이터가 '1'의 논리값을 가질 경우 상기 데이터 트랜지션 변환부(94)는 동작하지 않는다. 즉, 상기 n번째 압축 데이터로부터 분리된 소 압축 데이터들의 비트를 반전시키지 않고 그대로 출력한다.
이때, 상술된 양자화에 의해 발생된 4비트의 유휴 비트는 사용되지 않으므로, 상기 데이터 트랜지션 변환부(94)로부터 출력된 상기 각 16비트의 소 압축 데이터는 각각 1비트의 유휴 비트를 포함한다. 이때 각 소 압축 데이터에 포함된 1비트의 유휴 비트는 모두 '0'의 논리값을 갖는다.
상기 데이터 트랜지션 변환부로부(94)터의 16비트의 각 소 압축 데이터는 메모리(42)를 통해 데이터 트랜지션 역변환부(96)에 공급된다. 이때, 상기 데이터 트랜지션 변환부(96)로부터 순차적으로 출력되는 소 압축 데이터들 중 하나의 소 압축 데이터의 최하위 비트(비교정보 데이터)만이 논리값 '1'을 가지며, 상기 소 압축 데이터의 나머지 비트 및 나머지 소 압축 데이터들의 모든 비트들은 모두 논리값 '0'을 가지므로, 상기 데이터 트랜지션 변환부(94)로부터 메모리(42)로의 데이터 전송시 각 소 압축 데이터간 트랜지션은 거의 발생하지 않는다.
이 각 소 압축 데이터는 반전되지 않은 데이터이므로, 상기 데이터 트랜지션 역변환부(95)는 상기 각 소 압축 데이터들을 그대로 제 2 콘트롤러(96)로 보낸다.
제 2 콘트롤러(96)는 4개씩 쪼개진 소 압축 데이터를 다시 하나로 결합하여 64비트를 갖는 n번째 압축 데이터로 만들고, 이 n번째 압축 데이터를 제 2 압축 데이터 비교부(702)에 공급한다.
상기 제 2 압축 데이터 비교부(702)는 상기 n번째 압축 데이터의 비교정보 데이터를 읽어들이고 이의 논리값을 파악한다. 그리고, n번째 압축 데이터에 포함된 비교정보 데이터의 논리값은 '1'인데, 이 비교정보 데이터가 '1'의 논리값을 가질 경우 상기 제 2 압축 데이터 비교부(702)는 상기 n번째 압축 데이터 대신에 자신의 저장부에 저장된 n-1번째 압축 데이터를 출력한다. 즉, 상기 제 2 압축 데이터 비교부(702)는 상기 n번째 압축 데이터의 비교정보 데이터를 통해 이 n번째 압축 데이터가 이미 저장되어 있었던 n번째 압축 데이터와 동일함을 인지하고, 상기 n번째 압축 데이터 대신에 n-1번째 압축 데이터를 출력한다.
상기 제 2 압축 데이터 비교부(702)로부터 출력된 압축 데이터는 복원부(102)에 입력되어 원래의 데이터로 복원된다. 이 복원과정은 제 1 실시예에서 상술된 동작과 동일하므로 이에 대한 설명은 생략한다.
다음으로, 상기 n-1번째 압축 데이터와 n번째 압축 데이터가 동일하지 않은 경우를 설명하면 다음과 같다. 여기서, 상기 n-1번째 압축 데이터는 상기 제 1 압축 데이터 비교부(701)의 저장부 및 제 2 압축 데이터 비교부(702)의 저장부에 각각 저장된 상태이다.
현재 입력되는 n번째 압축 데이터가 n-1번째 압축 데이터와 동일하지 않아 상기 n번째 압축 데이터를 이루는 비트들 중 적어도 하나와 상기 n-1번째 압축 데이터를 이루는 비트들 중 적어도 하나의 논리값이 서로 동일하지 않을 경우, 상기 제 1 압축 데이터 비교부(701)는 상기 n번째 압축 데이터에 포함된 모든 비트의 논리값을 그대로 유지시킨다. 이에 따라 n번째 압축 데이터의 비교정보 데이터로서 정의된 최하위 비트의 논리값은 '0'으로 유지된다. 그리고, 상기 제 2 압축 데이터 비교부(702)는 이 n번째 압축 데이터를 자신의 저장부에 저장함과 아울러, 상기 n번째 압축 데이터를 출력한다. 이에 따라, 이전에 상기 저장부에 저장되어 있었던 n-1번째 압축 데이터는 상기 n번째 압축 데이터로 갱신된다.
상기 제 1 압축 데이터 비교부(701)로부터 출력된 n번째 압축 데이터는 제 1 콘트롤러(93), 데이터 트랜지션 변환부(94), 메모리(42), 데이터 트랜지션 역변환부(95), 및 제 2 콘트롤러(96)에 공급된다. 이때의 상기 제 1 콘트롤러(93), 데이터 트랜지션 변환부(94), 메모리(42), 데이터 트랜지션 역변환부(95), 및 제 2 콘트롤러(96)의 동작은 제 1 실시예에서의 그것들의 동작과 동일하다.
상기 제 2 콘트롤러(96)로부터 출력된 n번째 압축 데이터는 제 1 압축 데이터 비교부(701)에 공급된다. 그러면, 상기 제 2 압축 데이터 비교부(702)는 상기 n번째 압축 데이터의 비교정보 데이터를 읽어들이고 이의 논리값을 파악한다. 여기서, n번째 압축 데이터에 포함된 비교정보 데이터의 논리값은 '0'인데, 이 비교정보 데이터가 '0'의 논리값을 가질 경우 상기 제 2 압축 데이터 비교부(702)는 상기 n번째 압축 데이터를 자신의 저장부에 저장함과 아울러, 상기 n번째 압축 데이터를 출력한다. 즉, 상기 제 2 압축 데이터 비교부(702)는 상기 n번째 압축 데이터의 비교정보 데이터를 통해 이 n번째 압축 데이터가 이미 저장되어 있었던 n번째 압축 데이터와 다름을 인지하고, 상기 n번째 압축 데이터를 자신의 저장부에 저장함과 아울러, 상기 n번째 압축 데이터를 출력한다. 이에 따라, 이전에 상기 제 2 압축 데이터 비교부(702)의 저장부에 저장되어 있었던 n-1번째 압축 데이터는 상기 n번 째 압축 데이터로 갱신된다.
상기 제 2 압축 데이터 비교부(702)로부터 출력된 압축 데이터는 복원부(102)에 입력되어 원래의 데이터로 복원된다. 이 복원과정은 제 1 실시예에서 상술된 동작과 동일하므로 이에 대한 설명은 생략한다.
한편, 상기 제 1 및 제 2 압축 데이터 비교부(702)의 각 저장부에는 회로의 초기 동작이 이루어질 수 있도록 디폴트(default) 값을 갖는 더미 데이터가 저장되어 있다. 즉, 상기 제 1 및 제 2 압축 데이터 비교부(702)에 최초로 입력되는 첫 번째 압축 데이터는 상기 더미 데이터와 비교된다.
또 한편, 상기 제 1 압축 데이터 비교부(701)는 자신에게 입력되는 n번째 압축 데이터의 비트의 논리값이 모두 '0'일 경우에는, 이 n번째 압축 데이터와 n-1번째 압축 데이터가 서로 다르다고 하더라도 상기 압축 데이터의 최하위 비트인 비교정보 데이터 및 나머지 비트의 논리값을 모두 '0'으로 그대로 유지시킴과 아울러 상기 n번째 압축 데이터를 저장부에 저장시킨다. 이와 같은 경우 이 압축 데이터로부터 쪼개진 소 압축 데이터들도 모두 '0'의 논리값을 가지므로, 데이터 트랜지션 변환부(94) 및 데이터 트랜지션 역변환부(95)는 데이터 변조를 위한 동작을 실시하지 않는다.
이와 같이 본 발명의 제 2 실시예에 따르면, 상기 n번째 압축 데이터와 n-1번째 압축 데이터가 서로 동일할 경우, 상기 n번째 압축 데이터의 비교정보 데이터를 제외한 나머지 비트들의 논리값을 모두 '0'으로 변경함으로써 데이터 트랜지션 변환부(94)로부터 메모리(42)로의 데이터 전송시, 그리고 상기 메모리(42)로부터 데이터 트랜지션 역변환부(95)로의 데이터 전송시에 발생되는 EMI를 획기적으로 줄일 수 있다. 또한, 상기 n번째 압축 데이터와 n-1번째 압축 데이터가 서로 동일할 경우, 데이터 트랜지션 변환부(94) 및 데이터 트랜지션 역변환부(95)가 데이터 변조를 실시하지 않으므로, 상기 데이터 트랜지션 변환부(94) 및 데이터 트랜지션 역변환부(95)로부터의 전류 소모를 최소화할 수 있다.
도 9는 본 발명의 제 3 실시예에 따른 액정표시장치를 나타내는 블록도이다.
본 발명의 제 3 실시예에 따른 액정표시장치는 상술된 제 1 실시예와 거의 동일하다, 단, 본 발명의 제 3 실시예에 따른 액정표시장치는, 도 9에 도시된 바와 같이, 프레임 데이터 비교부(600) 및 메모리 제어부(700)를 더 포함한다.
상기 프레임 데이터 비교부(600)는 양자화부(92)로부터의 R평균 데이터(R Mean), B평균 데이터(B Mean), G평균 데이터(G Mean), R/G/B 평균 데이터(RGB_LSB Mean)와, 데이터 압축부(91)로부터의 R편차 데이터(R STD), G편차 데이터(G STD), B편차 데이터(B STD), R비트맵 데이터(R bitmap), G비트맵 데이터(G bitmap), B비트맵 데이터(B bitmap)로 구성된 현재 프레임의 압축 데이터를 공급받고, 그리고 제 2 콘트롤러(96)로부터의 R평균 데이터(R Mean), B평균 데이터(B Mean), G평균 데이터(G Mean), R/G/B 평균데이터(RGB_LSB Mean), R편차 데이터(R STD), G편차 데이터(G STD), B편차 데이터(B STD), R비트맵 데이터(R bitmap), G비트맵 데이터(G bitmap), B비트맵 데이터(B bitmap)로 구성된 이전 프레임의 압축 데이터를 공급받는다. 그리고, 상기 현재 프레임의 압축 데이터와 이전 프레임의 압축 데이터를 비 교한다. 이 비교결과 상기 현재 프레임의 압축 데이터와 상기 이전 프레임의 압축 데이터가 동일할 경우 제 1 메모리 제어신호(MCS1)를 출력하고, 상기 현재 프레임의 압축 데이터와 상기 이전 프레임의 압축 데이터가 다를 경우 제 2 메모리 제어신호(MCS2)를 출력한다.
상기 메모리 제어부(700)는 프레임 데이터 비교부(600)로부터의 제 1 메모리 제어신호(MCS1)에 응답하여 상기 현재 프레임의 압축 데이터를 상기 메모리(42)에 저장하지 않으며, 상기 프레임 데이터 비교부(600)로부터의 제 2 메모리 제어신호(MCS2)에 응답하여 상기 현재 프레임의 압축 데이터를 상기 메모리(42)에 저장한다.
즉, 상기 메모리 제어부(700)는 현재 메모리(42)에 저장하고자 하는 현재 프레임의 압축 데이터가 이전 프레임의 압축 데이터와 다를 경우에만 상기 메모리(42)를 동작시켜 현재 프레임의 압축 데이터가 메모리(42)에 저장되게 한다. 이때, 상기 메모리(42)에 저장된 이전 프레임의 압축 데이터는 현재 프레임의 압축 데이터에 의해 갱신된다.
이와 같이 본 발명의 제 3 실시예에서는 현재 프레임의 압축 데이터와 이전 프레임의 압축 데이터가 서로 다를 경우에만 상기 메모리(42)를 동작시킴으로써 소비전력을 줄일 수 있다.
또 다른 실시예로서, 상기 프레임 데이터 비교부(600)는 상기 양자화부(92)로부터의 R평균 데이터(R Mean), B평균 데이터(B Mean), G평균 데이터(G Mean), R/G/B 평균 데이터(RGB_LSB Mean)와, 데이터 압축부(91)로부터의 R편차 데이터(R STD), G편차 데이터(G STD), B편차 데이터(B STD), R비트맵 데이터(R bitmap), G비트맵 데이터(G bitmap), B비트맵 데이터(B bitmap)로 구성된 현재 프레임의 압축 데이터를 공급받고, 그리고 제 2 콘트롤러(96)로부터의 R평균 데이터(R Mean), B평균 데이터(B Mean), G평균 데이터(G Mean), R/G/B 평균 데이터(RGB_LSB Mean), R편차 데이터(R STD), G편차 데이터(G STD), B편차 데이터(B STD), R비트맵 데이터(R bitmap), G비트맵 데이터(G bitmap), B비트맵 데이터(B bitmap)로 구성된 이전 프레임의 압축 데이터를 공급받아, 현재 프레임의 압축 데이터와 이전 프레임의 압축 데이터간의 크기를 비교하여 차이를 산출하고, 이 산출된 값이 미리 설정된 임계치보다 작을 경우 제 1 메모리 제어신호(MCS1)를 출력하고, 상기 산출된 값이 상기 임계치와 같거나 클 경우 제 2 메모리 제어신호(MCS2)를 출력할 수 도 있다.
또한, 본 발명의 제 3 실시예에 따른 액정표시장치는, 상기 프레임 데이터 비교부(600)로부터의 제 1 메모리 제어신호(MCS1)에 응답하여 상기 양자화부(92) 및 데이터 압축부(91)로부터의 현재 프레임의 압축 데이터를 이루는 모든 비트의 논리값을 '0'으로 변경시키는 논리 반전부(500)를 더 포함할 수 도 있다.
도 10은 본 발명의 제 4 실시예에 따른 액정표시장치를 나타내는 블록도이다.
본 발명의 제 4 실시예에 따른 액정표시장치는 상술된 제 2 실시예와 거의 동일하다, 단, 본 발명의 제 4 실시예에 따른 액정표시장치는, 도 10에 도시된 바와 같이, 프레임 데이터 비교부(600) 및 메모리 제어부(700)를 더 포함한다.
상기 프레임 데이터 비교부(600)는 제 1 압축 데이터 비교부로부터의 현재 프레임의 압축 데이터와 상기 제 2 압축 데이터 비교부로부터의 이전 프레임의 압축 데이터를 비교한다. 그리고, 상기 현재 프레임의 압축 데이터와 상기 이전 프레임의 압축 데이터가 동일할 경우 제 1 메모리 제어신호(MCS1)를 출력하고, 상기 현재 프레임의 압축 데이터와 상기 이전 프레임의 압축 데이터가 다를 경우 제 2 메모리 제어신호(MCS2)를 출력한다.
상기 메모리 제어부(700)는 프레임 데이터 비교부(600)로부터의 제 1 메모리 제어신호(MCS1)에 응답하여 상기 현재 프레임의 압축 데이터를 상기 메모리(42)에 저장하지 않으며, 상기 프레임 데이터 비교부(600)로부터의 제 2 메모리 제어신호(MCS2)에 응답하여 상기 현재 프레임의 압축 데이터를 상기 메모리(42)에 저장한다.
이와 같이 본 발명의 제 4 실시예에서는 현재 프레임의 압축 데이터와 이전 프레임의 압축 데이터가 서로 다를 경우에만 상기 메모리(42)를 동작시킴으로써 소비전력을 줄일 수 있다.
또 다른 실시예로서, 상기 프레임 데이터 비교부(600)는 제 1 압축 데이터 비교부로부터의 현재 프레임의 압축 데이터와 상기 제 2 압축 데이터 비교부로부터의 이전 프레임의 압축 데이터간의 크기를 비교하여 차이를 산출하고, 이 산출된 값이 미리 설정된 임계치보다 작을 경우 제 1 메모리 제어신호(MCS1)를 출력하고, 상기 산출된 값이 상기 임계치와 같거나 클 경우 제 2 메모리 제어신호(MCS2)를 출력할 수 있다.
또한, 본 발명의 제 4 실시예에 따른 액정표시장치는, 상기 프레임 데이터 비교부(600)로부터의 제 1 메모리 제어신호(MCS1)에 응답하여 상기 압축부로부터의 현재 프레임의 압축 데이터를 이루는 모든 비트의 논리값을 '0'으로 변경시키는 논리 반전부(500)를 더 포함할 수 있다.
도 11은 본 발명의 제 5 실시예에 따른 액정표시장치를 나타내는 블록도이다.
본 발명의 제 5 실시예에 따른 액정표시장치는, 도 11에 도시된 바와 같이, 상술된 실시예와 거의 동일하다. 단, 본 발명의 제 5 실시예에 따르면, 타이밍 콘트롤러(41)가 데이터의 압축 및 복원을 위한 데이터 변조부를 구비하지 않는다.
타이밍 콘트롤러(41)는 제 n 프레임의 데이터에 해당하는 R, G, B 영상 데이터(R/G/B)들을 차례로 공급받고, 이들을 메모리(42)에 순차적으로 저장한다. 이 메모리(42)에는 한 프레임에 해당하는 R, G, B 영상 데이터(R/G/B)들이 저장된다.
이후, 이 타이밍 콘트롤러(41)는 제 n+1 프레임의 데이터에 해당하는 R, G, B 영상 데이터(R/G/B)들을 차례로 공급받고 이 R, G, B 영상 데이터(R/G/B)들을 메모리(42)에 저장하는데, 이때 이 메모리(42)는 R, G, B 영상 데이터(R/G/B)들을 저장함에 있어서 프레임 데이터 비교부(600)로부터의 제어를 받는다.
즉, 프레임 데이터 비교부(600)는 상기 타이밍 콘트롤러(41)에 공급되는 현재 프레임의R, G, B 영상 데이터(R/G/B)와 상기 메모리(42)로부터 읽어들여져 타이밍 콘트롤러(41)로부터 출력되는 이전 프레임의 R, G, B 영상 데이터(R/G/B)를 비교한다. 그리고, 현재 프레임의 R, G, B 영상 데이터(R/G/B)와 상기 이전 프레임의 R, G, B 영상 데이터(R/G/B)가 동일할 경우 제 1 메모리 제어신호(MCS1)를 출력하 고, 상기 현재 프레임의 R, G, B 영상 데이터(R/G/B)와 상기 이전 프레임의 R, G, B 영상 데이터(R/G/B)가 다를 경우 제 2 메모리 제어신호(MCS2)를 출력한다.
또 다른 실시예로서, 상기 프레임 데이터 비교부(600)는 상기 타이밍 콘트롤러(41)에 공급되는 현재 프레임의 R, G, B 영상 데이터(R/G/B)와 상기 메모리(42)로부터 읽어들여져 타이밍 콘트롤러(41)로부터 출력되는 이전 프레임의 R, G, B 영상 데이터(R/G/B)간의 크기를 비교하여 차이를 산출하고, 이 산출된 값이 미리 설정된 임계치보다 작을 경우 제 1 메모리 제어신호(MCS1)를 출력하고, 상기 산출된 값이 상기 임계치와 같거나 클 경우 제 2 메모리 제어신호(MCS2)를 출력할 수 있다.
상기 메모리 제어부(700)는 프레임 데이터 비교부(600)로부터의 제 1 메모리 제어신호(MCS1)에 응답하여 상기 현재 프레임의 R, G, B 영상 데이터(R/G/B)를 상기 메모리(42)에 저장하지 않으며, 상기 프레임 데이터 비교부(600)로부터의 제 2 메모리 제어신호(MCS2)에 응답하여 상기 현재 프레임의 R, G, B 영상 데이터(R/G/B)를 상기 메모리(42)에 저장한다.
또한, 본 발명의 제 5 실시예에 따른 액정표시장치는, 상기 프레임 데이터 비교부(600)로부터의 제 1 메모리 제어신호(MCS1)에 응답하여 상기 타이밍 콘트롤러(41)에 입력되는 현재 프레임의 R, G, B 영상 데이터(R/G/B)를 이루는 모든 비트의 논리값을 '0'으로 변경시키는 논리 반전부(500)를 더 포함할 수 있다.
이상에서 설명한 본 발명은 상술한 실시예 및 첨부된 도면에 한정되는 것이 아니고, 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변 형 및 변경이 가능하다는 것이 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에게 있어 명백할 것이다.
도 1은 통상의 액정표시장치에 있어서 데이터에 따른 휘도 변화를 나타내는 파형도.
도 2는 오버드라이빙으로 인한 액정 응답 특성의 개선 효과를 보여 주는 파형도.
도 3은 오버드라이빙 회로의 일예를 나타내는 회로도.
도 4는 본 발명의 제 1 실시예에 따른 액정표시장치를 나타내는 블록도.
도 5는 BTC 압축 알고리즘을 설명하기 위한 도면.
도 6은 도 4의 타이밍 콘트롤러에 구비된 데이터 변조부를 나타낸 도면.
도 7은 도 6의 데이터 트랜지션 변환부의 구성도이다.
도 8은 본 발명의 제 2 실시예에 따른 액정표시장치를 나타내는 블록도.
도 9는 본 발명의 제 3 실시예에 따른 액정표시장치를 나타내는 블록도.
도 10은 본 발명의 제 4 실시예에 따른 액정표시장치를 나타내는 블록도.
도 11은 본 발명의 제 5 실시예에 따른 액정표시장치를 나타내는 블록도.

Claims (18)

  1. R픽셀, G픽셀, 및 B픽셀로 구성되는 다수의 단위 픽셀들을 포함하는 표시부,
    n개(n은 자연수)의 단위 픽셀에 공급될 데이터를 2단계에 걸쳐 압축하여 다수의 유휴 비트들을 갖는 압축 데이터를 생성하는 압축부,
    상기 유휴 비트를 적어도 하나씩 포함하는 복수의 소 압축 데이터 단위로 나눈 후 선택적으로 반전시키며, 상기 복수의 소 압축 데이터 모두를 저장부에 저장하고, 상기 저장된 소 압축 데이터를 원래의 소 압축데이터로 복원한 후 하나의 압축 데이터로 합쳐 출력하는 트랜지션 최소화부, 및
    상기 트랜지션 최소화부로부터의 압축 데이터를 2단계에 걸쳐 압축 해제하여 복원하는 복원부를 포함함을 특징으로 하는 액정표시장치.
  2. 제 1 항에 있어서,
    상기 트랜지션 최소화부는,
    상기 압축부로부터의 압축 데이터를 다수의 소 압축 데이터들로 나누고, 각 소 압축 데이터들을 순차적으로 출력하는 제 1 콘트롤러,
    상기 제 1 콘트롤러로부터 나누어져 순차적으로 입력되는 이전 소 압축 데이터의 각 비트와 현재 소 압축 데이터의 각 비트를 비교함으로써 트랜지션되는 비트의 수를 파악하고, 이 파악된 수에 따라 상기 현재 압축 데이터의 비트 반전여부를 판단하고, 이 판단된 결과에 따라 상기 각 소 압축 데이터의 유휴 비트에 반전정보 데이터를 부여하고, 이 반전정보 데이터를 갖는 소 압축 데이터들을 저장부에 저장하는 데이터 트랜지션 변환부,
    상기 저장부로부터의 소 압축 데이터들을 원래의 소 압축 데이터로 복원하는 데이터 트랜지션 역변환부 및,
    상기 데이터 트랜지션 역변환부로부터의 소 압축 데이터들을 하나의 압축 데이터로 합쳐 상기 복원부에 공급하는 제 2 콘트롤러를 포함함을 특징으로 하는 액정표시장치.
  3. 제 1 항에 있어서,
    상기 압축부는,
    n개(n은 자연수)의 단위 픽셀에 공급될 데이터를 압축하여, R픽셀들에 공급될 픽셀 데이터들의 평균값을 나타내는 R평균 데이터, G픽셀들에 공급될 픽셀 데이터들의 평균값을 나타내는 G평균 데이터, 및 B픽셀들에 공급될 픽셀 데이터들의 평균값을 나타내는 B평균 데이터를 포함하는 압축 데이터를 생성하는 데이터 압축부 및,
    상기 데이터 압축부로부터의 R평균 데이터의 하위 몇 비트, G평균 데이터의 하위 몇 비트, 및 B평균 데이터의 하위 몇 비트를 양자화하여 유휴 비트들을 생성시키고, 이들 각 하위 비트들을 값을 평균화하여 R,G,B 평균 데이터를 생성하며, 상기 양자화된 R평균 데이터, G평균 데이터, B평균 데이터, R,G,B 평균 데이터, 및 유휴 비트들을 출력하는 양자화부를 포함함을 특징으로 하는 액정표시장치.
  4. 제 3 항에 있어서,
    상기 양자화부는 상기 R평균 데이터의 하위 2비트, 상기 G평균 데이터의 하위 2비트, 및 상기 B평균 데이터의 하위 2비트를 양자화하여 4비트의 유휴 비트를 생성하고, 상기 양자화된 각 2비트의 데이터들의 값을 평균화한 2비트의 R,G,B 평균 데이터를 생성하는 것을 특징으로 하는 액정표시장치.
  5. 제 3 항에 있어서,
    상기 데이터 압축부로부터의 압축 데이터는,
    상기 R평균 데이터와 각각의 R픽셀 데이터간의 차값들을 평균화한 값을 나타내는 R편차 데이터
    상기 G평균 데이터와 각각의 G픽셀 데이터간의 차값들을 평균화한 값을 나타내는 G편차 데이터
    상기 B평균 데이터와 각각의 B픽셀 데이터간의 차값들을 평균화한 값을 나타내는 B편차 데이터
    상기 R평균 데이터와 각각의 R픽셀 데이터간의 크기를 비교한 값을 나타내는 R비트맵 데이터
    상기 G평균 데이터와 각각의 G픽셀 데이터간의 크기를 비교한 값을 나타내는 G비트맵 데이터 및,
    상기 B평균 데이터와 각각의 B픽셀 데이터간의 크기를 비교한 값을 나타내는 B비트맵 데이터를 더 포함함을 특징으로 하는 액정표시장치.
  6. 제 5 항에 있어서,
    상기 복원부는,
    상기 R평균 데이터에 상기 R,G,B 평균 데이터를 결합하여 R평균 데이터를 복원하고, 상기 G평균 데이터에 상기 R,G,B 평균 데이터를 결합하여 G평균 데이터를 복원하고, 그리고 상기 B평균 데이터에 상기 R,G,B 평균 데이터를 결합하여 B평균 데이터를 복원하는 비트 복원부 및,
    상기 비트 복원부로부터 복원된 R평균 데이터, G평균 데이터, 및 B평균 데이터를 공급받음과 아울러, 상기 제 2 콘트롤러로부터 R편차 데이터, G편차 데이터, B편차 데이터, R비트맵 데이터, G비트맵 데이터, 및 B비트맵 데이터를 공급받아 원래의 데이터로 복원하는 데이터 복원부를 포함함을 특징으로 하는 액정표시장치.
  7. 제 5 항에 있어서,
    상기 양자화부로부터의 R평균 데이터, B평균 데이터, G평균 데이터, R,G,B 평균 데이터와, 데이터 압축부로부터의 R편차 데이터, G편차 데이터, B편차 데이터, R비트맵 데이터, G비트맵 데이터, B비트맵 데이터로 구성된 현재 압축 데이터를 공급받고, 그리고 제 2 콘트롤러로부터의 R평균 데이터, B평균 데이터, G평균 데이터, R,G,B 평균데이터, R편차 데이터, G편차 데이터, B편차 데이터, R비트맵 데이터, G비트맵 데이터, B비트맵 데이터로 구성된 이전 압축 데이터를 공급받아, 현재 압축 데이터와 이전 압축 데이터가 동일한 영상인지를 판단하는 정지영상 판단부를 더 포함함을 특징으로 하는 액정표시장치.
  8. 제 5 항에 있어서,
    상기 양자화부로부터의 R평균 데이터, B평균 데이터, G평균 데이터, R,G,B 평균 데이터와, 데이터 압축부로부터의 R편차 데이터, G편차 데이터, B편차 데이터, R비트맵 데이터, G비트맵 데이터, B비트맵 데이터로 구성된 현재 프레임의 압축 데이터를 공급받고, 그리고 제 2 콘트롤러로부터의 R평균 데이터, B평균 데이터, G평균 데이터, R,G,B 평균데이터, R편차 데이터, G편차 데이터, B편차 데이터, R비트맵 데이터, G비트맵 데이터, B비트맵 데이터로 구성된 이전 프레임의 압축 데이터를 공급받아, 현재 프레임의 압축 데이터와 이전 프레임의 압축 데이터를 비교하고, 상기 현재 프레임의 압축 데이터와 상기 이전 프레임의 압축 데이터가 동일할 경우 제 1 메모리 제어신호를 출력하고, 상기 현재 프레임의 압축 데이터와 상기 이전 프레임의 압축 데이터가 다를 경우 제 2 메모리 제어신호를 출력하는 프레임 데이터 비교부 및,
    상기 프레임 데이터 비교부로부터의 제 1 메모리 제어신호에 응답하여 상기 현재 프레임의 압축 데이터를 저장부에 저장하지 않으며, 상기 프레임 데이터 비교부로부터의 제 2 메모리 제어신호에 응답하여 상기 현재 프레임의 압축 데이터를 상기 저장부에 저장하는 메모리 제어부를 더 포함함을 특징으로 하는 액정표시장치.
  9. 제 5 항에 있어서,
    상기 양자화부로부터의 R평균 데이터, B평균 데이터, G평균 데이터, R,G,B 평균 데이터와, 데이터 압축부로부터의 R편차 데이터, G편차 데이터, B편차 데이터, R비트맵 데이터, G비트맵 데이터, B비트맵 데이터로 구성된 현재 프레임의 압축 데이터를 공급받고, 그리고 제 2 콘트롤러로부터의 R평균 데이터, B평균 데이터, G평균 데이터, R,G,B 평균데이터, R편차 데이터, G편차 데이터, B편차 데이터, R비트맵 데이터, G비트맵 데이터, B비트맵 데이터로 구성된 이전 프레임의 압축 데이터를 공급받아, 현재 프레임의 압축 데이터와 이전 프레임의 압축 데이터간의 크기를 비교하여 차이를 산출하고, 이 산출된 값이 미리 설정된 임계치보다 작을 경우 제 1 메모리 제어신호를 출력하고, 상기 산출된 값이 상기 임계치와 같거나 클 경우 제 2 메모리 제어신호를 출력하는 프레임 데이터 비교부 및,
    상기 프레임 데이터 비교부로부터의 제 1 메모리 제어신호에 응답하여 상기 현재 프레임의 압축 데이터를 저장부에 저장하지 않으며, 상기 프레임 데이터 비교부로부터의 제 2 메모리 제어신호에 응답하여 상기 현재 프레임의 압축 데이터를 상기 저장부에 저장하는 메모리 제어부를 더 포함함을 특징으로 하는 액정표시장치.
  10. 제 8 항 또는 제 9 항에 있어서,
    상기 프레임 데이터 비교부로부터의 제 1 메모리 제어신호에 응답하여 상기 양자화부 및 데이터 압축부로부터의 현재 프레임의 압축 데이터를 이루는 모든 비트의 논리값을 '0'으로 변경시키는 논리 반전부를 더 포함함을 특징으로 하는 액정 표시장치.
  11. R픽셀, G픽셀, 및 B픽셀로 구성되는 다수의 단위 픽셀들을 포함하는 표시부,
    n개(n은 자연수)의 단위 픽셀에 공급될 데이터를 압축하는 압축부,
    상기 압축부로부터 순차적으로 입력되는 현재 압축 데이터와 이전 압축 데이터간을 비교하여, 상기 현재 압축 데이터가 이전 압축 데이터와 동일할 경우 제 1 저장부에 저장된 이전 압축 데이터를 그대로 유지시킴과 아울러 상기 현재 압축 데이터에 포함된 유휴 비트의 논리값을 '1'로 설정하고 상기 압축 데이터에 포함된 나머지 비트들의 논리값을 '0'으로 설정하여 출력하며, 상기 현재 압축 데이터가 이전 압축 데이터와 다를 경우 상기 제 1 저장부에 저장되어 있었던 이전 압축 데이터를 현재 압축 데이터로 갱신함과 아울러 상기 현재 압축 데이터에 포함된 유휴 비트의 논리값을 '0'으로 설정하고 상기 압축 데이터에 포함된 나머지 비트들의 논리값을 그대로 유지시켜 출력하는 제 1 압축 데이터 비교부
    상기 현재 압축 데이터의 데이터 트랜지션을 줄이기 위해 상기 제 1 압축 비교부로부터의 압축 데이터를 변조하는 트랜지션 최소화부 및,
    상기 트랜지션 최소화부로부터의 현재 압축 데이터에 포함된 유휴 비트의 논리값이 '1'일 경우 제2 저장부에 저장된 이전 압축 데이터를 그대로 유지시킴과 아울러 상기 제 2 저장부에 저장되어 있던 이전 압축 데이터를 출력하며, 상기 트랜지션 최소화부로부터의 현재 압축 데이터에 포함된 유휴 비트의 논리값이 '0'일 경우 제 2 저장부에 저장된 이전 압축 데이터를 상기 현재 압축 데이터로 갱신함과 아울러 상기 현재 압축 데이터를 출력하는 제 2 압축 데이터 비교부를 포함하고,
    상기 제 1 압축 데이터 비교부는 상기 제 1 저장부를 포함하고, 상기 제 2 압축 데이터 비교부는 제 2 저장부를 포함함을 특징으로 하는 액정표시장치.
  12. 제 11 항에 있어서,
    상기 트랜지션 최소화부는,
    상기 제 1 압축 데이터 비교부로부터의 압축 데이터를 다수의 소 압축 데이터들로 나누고, 각 소 압축 데이터들을 순차적으로 출력하는 제 1 콘트롤러
    상기 제 1 콘트롤러로부터 나누어져 순차적으로 입력되는 이전 소 압축 데이터의 각 비트와 현재 소 압축 데이터의 각 비트를 비교함으로써 트랜지션되는 비트의 수를 파악하고, 이 파악된 수에 따라 상기 현재 압축 데이터의 비트 반전여부를 판단하고, 이 판단된 결과에 따라 상기 각 소 압축 데이터의 유휴 비트에 반전정보 데이터를 부여하고, 이 반전정보 데이터를 갖는 소 압축 데이터들을 제 3 저장부에 저장하는 데이터 트랜지션 변환부
    상기 제 3 저장부로부터의 소 압축 데이터들을 원래의 소 압축 데이터로 복원하는 데이터 트랜지션 역변환부 및,
    상기 데이터 트랜지션 역변환부로부터의 소 압축 데이터들을 하나의 압축 데이터로 합쳐 상기 제 2 압축 데이터 비교부에 공급하는 제 2 콘트롤러를 포함함을 특징으로 하는 액정표시장치.
  13. 제 12 항에 있어서,
    상기 제 1 압축 데이터 비교부로부터의 현재 프레임의 압축 데이터와 상기 제 2 압축 데이터 비교부로부터의 이전 프레임의 압축 데이터를 비교하고, 상기 현재 프레임의 압축 데이터와 상기 이전 프레임의 압축 데이터가 동일할 경우 제 1 메모리 제어신호를 출력하고, 상기 현재 프레임의 압축 데이터와 상기 이전 프레임의 압축 데이터가 다를 경우 제 2 메모리 제어신호를 출력하는 프레임 데이터 비교부 및,
    상기 프레임 데이터 비교부로부터의 제 1 메모리 제어신호에 응답하여 상기 현재 프레임의 압축 데이터를 저장부에 저장하지 않으며, 상기 프레임 데이터 비교부로부터의 제 2 메모리 제어신호에 응답하여 상기 현재 프레임의 압축 데이터를 상기 저장부에 저장하는 메모리 제어부를 더 포함함을 특징으로 하는 액정표시장치.
  14. 제 12 항에 있어서,
    상기 제 1 압축 데이터 비교부로부터의 현재 프레임의 압축 데이터와 상기 제 2 압축 데이터 비교부로부터의 이전 프레임의 압축 데이터간의 크기를 비교하여 차이를 산출하고, 이 산출된 값이 미리 설정된 임계치보다 작을 경우 제 1 메모리 제어신호를 출력하고, 상기 산출된 값이 상기 임계치와 같거나 클 경우 제 2 메모리 제어신호를 출력하는 프레임 데이터 비교부 및,
    상기 프레임 데이터 비교부로부터의 제 1 메모리 제어신호에 응답하여 상기 현재 프레임의 압축 데이터를 저장부에 저장하지 않으며, 상기 프레임 데이터 비교부로부터의 제 2 메모리 제어신호에 응답하여 상기 현재 프레임의 압축 데이터를 상기 저장부에 저장하는 메모리 제어부를 더 포함함을 특징으로 하는 액정표시장치.
  15. 제 13 항 또는 제 14 항에 있어서,
    상기 프레임 데이터 비교부로부터의 제 1 메모리 제어신호에 응답하여 상기 압축부로부터의 현재 프레임의 압축 데이터를 이루는 모든 비트의 논리값을 '0'으로 변경시키는 논리 반전부를 더 포함함을 특징으로 하는 액정표시장치.
  16. R픽셀, G픽셀, 및 B픽셀로 구성되는 다수의 단위 픽셀들을 포함하는 표시부를 포함하는 액정표시장치의 구동방법에 있어서,
    n개(n은 자연수)의 단위 픽셀에 공급될 데이터를 2단계에 걸쳐 압축하여 다수의 유휴 비트들을 갖는 압축 데이터를 생성하는 A단계
    상기 압축 데이터의 데이터 트랜지션을 줄이기 위해, 상기 유휴 비트를 적어도 하나씩 포함하는 복수의 소 압축 데이터 단위로 나눈 후 선택적으로 반전시키며, 상기 복수의 소 압축 데이터 모두를 저장부에 저장하고, 상기 저장된 소 압축 데이터를 원래의 소 압축데이터로 복원한 후 하나의 압축 데이터로 합쳐 출력하는 B 단계, 및
    상기 B단계를 거쳐 변조된 압축 데이터를 2단계에 걸쳐 압축 해제하여 복원하는 C단계를 포함함을 특징으로 하는 액정표시장치의 구동방법.
  17. 제 16 항에 있어서,
    상기 A 단계는,
    n개(n은 자연수)의 단위 픽셀에 공급될 데이터를 압축하여, R픽셀들에 공급될 픽셀 데이터들의 평균값을 나타내는 R평균 데이터, G픽셀들에 공급될 픽셀 데이터들의 평균값을 나타내는 G평균 데이터, 및 B픽셀들에 공급될 픽셀 데이터들의 평균값을 나타내는 B평균 데이터를 포함하는 압축 데이터를 생성하는 D단계 및,
    상기 R평균 데이터의 하위 몇 비트, 상기 G평균 데이터의 하위 몇 비트 및 상기 B평균 데이터의 하위 몇 비트를 양자화하여 유휴 비트들을 생성시키고, 이들 각 하위 비트들을 값을 평균화하여 R,G,B 평균 데이터를 생성하며, 상기 양자화된 R평균 데이터, G평균 데이터, B평균 데이터, R,G,B 평균 데이터 및 유휴 비트들을 출력하는 E단계를 포함함을 특징으로 하는 액정표시장치의 구동방법.
  18. R픽셀, G픽셀, 및 B픽셀로 구성되는 다수의 단위 픽셀들을 포함하는 표시부를 포함하는 액정표시장치의 구동방법에 있어서,
    n개(n은 자연수)의 단위 픽셀에 공급될 데이터를 압축하는 단계
    상기 데이터를 압축하는 단계를 거쳐 순차적으로 입력되는 현재 압축 데이터와 이전 압축 데이터간을 비교하여, 상기 현재 압축 데이터가 이전 압축 데이터와 동일할 경우 저장된 이전 압축 데이터를 그대로 유지시킴과 아울러 상기 현재 압축 데이터에 포함된 유휴 비트의 논리값을 '1'로 설정하고 상기 압축 데이터에 포함된 나머지 비트들의 논리값을 '0'으로 설정하여 출력하며, 상기 현재 압축 데이터가 이전 압축 데이터와 다를 경우 상기 저장된 이전 압축 데이터를 현재 압축 데이터로 갱신함과 아울러 상기 현재 압축 데이터에 포함된 유휴 비트의 논리값을 '0'으로 설정하고 상기 압축 데이터에 포함된 나머지 비트들의 논리값을 그대로 유지시켜 출력하는 단계
    상기 현재 압축 데이터의 데이터 트랜지션을 줄이기 위해 상기 출력 단계를 거친 압축 데이터를 변조하는 단계 및,
    상기 압축 데이터를 변조하는 단계를 거친 현재 압축 데이터에 포함된 유휴 비트의 논리값이 '1'일 경우 상기 저장된 이전 압축 데이터를 그대로 유지시킴과 아울러 상기 저장된 이전 압축 데이터를 출력하며, 상기 현재 압축 데이터에 포함된 유휴 비트의 논리값이 '0'일 경우 상기 저장된 이전 압축 데이터를 상기 현재 압축 데이터로 갱신함과 아울러 상기 현재 압축 데이터를 출력하는 단계를 포함함을 특징으로 하는 액정표시장치.
KR1020080093157A 2007-10-10 2008-09-23 액정표시장치 및 이의 구동방법 KR101560229B1 (ko)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
KR1020070102201 2007-10-10
KR20070102201 2007-10-10
KR20070127249 2007-12-08
KR1020070127249 2007-12-08

Publications (2)

Publication Number Publication Date
KR20090037303A KR20090037303A (ko) 2009-04-15
KR101560229B1 true KR101560229B1 (ko) 2015-10-15

Family

ID=40762061

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080093157A KR101560229B1 (ko) 2007-10-10 2008-09-23 액정표시장치 및 이의 구동방법

Country Status (1)

Country Link
KR (1) KR101560229B1 (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101866389B1 (ko) * 2011-05-27 2018-06-12 엘지디스플레이 주식회사 액정 표시장치 및 그 구동방법
KR101910150B1 (ko) * 2011-12-09 2018-10-22 엘지디스플레이 주식회사 액정표시장치 및 그 구동 방법
KR102552032B1 (ko) * 2016-10-31 2023-07-07 엘지디스플레이 주식회사 표시장치, 컨트롤러 및 컨트롤러의 구동 방법

Also Published As

Publication number Publication date
KR20090037303A (ko) 2009-04-15

Similar Documents

Publication Publication Date Title
US7982703B2 (en) Driving liquid crystal display
KR100874642B1 (ko) 액정표시장치와 그 구동방법
KR101232161B1 (ko) 액정 표시장치의 구동장치 및 구동방법
KR101157972B1 (ko) 액정 표시장치의 구동장치 및 구동방법
KR101623582B1 (ko) 액정표시장치와 그 응답시간 보상방법
US20090091524A1 (en) Display Controller and Display
JP2006350342A (ja) 表示装置及び表示装置の駆動装置
KR100908655B1 (ko) 데이터 공급시간의 변조방법과 이를 이용한액정표시장치의 구동방법 및 장치
JP2007140217A (ja) 表示装置
KR101310380B1 (ko) 액정표시장치와 그 구동방법
KR101560229B1 (ko) 액정표시장치 및 이의 구동방법
KR100965596B1 (ko) 액정표시소자의 구동방법 및 장치
US7580019B2 (en) Method and apparatus for driving liquid crystal display device
KR20180007623A (ko) 영상데이터 처리 장치, 영상데이터 처리 방법 및 표시장치
KR101866389B1 (ko) 액정 표시장치 및 그 구동방법
KR20080047081A (ko) 액정표시장치와 그 구동방법
KR100922786B1 (ko) 액정표시장치의 구동방법 및 장치
KR100898782B1 (ko) 액정표시장치의 구동방법 및 장치
KR101027567B1 (ko) 액정표시장치의 구동방법 및 장치
KR101097480B1 (ko) 비디오 데이터의 변조방법 및 장치와 이를 이용한액정표시장치
JP2007183510A (ja) 液晶表示装置および液晶ドライバ
KR101096708B1 (ko) 액정표시장치와 그 구동방법
KR100976560B1 (ko) 액정표시장치와 그 구동방법
JP2002051355A (ja) デジタル映像信号伝送装置および映像表示装置
KR101201327B1 (ko) 액정 표시장치와 그 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20180917

Year of fee payment: 4