KR101488566B1 - Electrostatic Discharge Protection Circuit - Google Patents
Electrostatic Discharge Protection Circuit Download PDFInfo
- Publication number
- KR101488566B1 KR101488566B1 KR20120114380A KR20120114380A KR101488566B1 KR 101488566 B1 KR101488566 B1 KR 101488566B1 KR 20120114380 A KR20120114380 A KR 20120114380A KR 20120114380 A KR20120114380 A KR 20120114380A KR 101488566 B1 KR101488566 B1 KR 101488566B1
- Authority
- KR
- South Korea
- Prior art keywords
- well
- doped region
- electrostatic discharge
- node
- discharge protection
- Prior art date
Links
- 230000015556 catabolic process Effects 0.000 claims abstract description 30
- 239000012535 impurity Substances 0.000 claims description 11
- 238000000034 method Methods 0.000 claims 7
- 239000000758 substrate Substances 0.000 description 10
- 239000004065 semiconductor Substances 0.000 description 5
- 230000003071 parasitic effect Effects 0.000 description 3
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 239000002019 doping agent Substances 0.000 description 2
- 230000005684 electric field Effects 0.000 description 2
- 230000005611 electricity Effects 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- 230000003068 static effect Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 1
- 230000006698 induction Effects 0.000 description 1
- 238000000707 layer-by-layer assembly Methods 0.000 description 1
- 230000007257 malfunction Effects 0.000 description 1
- 230000001012 protector Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/0203—Particular design considerations for integrated circuits
- H01L27/0248—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
- H01L27/0251—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
- H01L27/0259—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using bipolar transistors as protective elements
- H01L27/0262—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using bipolar transistors as protective elements including a PNP transistor and a NPN transistor, wherein each of said transistors has its base coupled to the collector of the other transistor, e.g. silicon controlled rectifier [SCR] devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/0203—Particular design considerations for integrated circuits
- H01L27/0248—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
- H01L27/0251—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
- H01L27/0266—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using field effect transistors as protective elements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/0603—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
- H01L29/0607—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
- H01L29/0611—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
- H01L29/0615—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
- H01L29/0626—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE] with a localised breakdown region, e.g. built-in avalanching region
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Ceramic Engineering (AREA)
- Semiconductor Integrated Circuits (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Abstract
본 발명에 의한 ESD 보호회로는, 양의 단자, 기준전위, 제1 노드 및 제2 노드에 연결되고, 입력전압에 따라 소정의 임계값에서 애벌런치 항복(Avalanche Breakdown)에 따른 출력전압 또는 출력전류를 형성하는 제1 정전기방전보호부 및 상기 양의 단자, 음의 단자, 상기 제1 노드 및 상기 제2 노드에 연결되고, 상기 제1 정전기방전보호부에서 형성된 상기 출력전압 또는 상기 출력전류를 수신하며, 상기 수신된 출력전압 또는 출력전류를 이용하여 트리거(Trigger)동작을 수행하고, 전류이득을 감소시키는 적어도 하나의 플로팅 도핑영역을 포함하는 제2 정전기방전보호부를 포함한다.An ESD protection circuit according to the present invention is connected to a positive terminal, a reference potential, a first node and a second node, and has an output voltage or an output current according to an Avalanche Breakdown at a predetermined threshold value according to an input voltage And a second electrostatic discharge protection unit connected to the positive terminal, the negative terminal, the first node and the second node for receiving the output voltage or the output current formed in the first electrostatic discharge protection unit And a second electrostatic discharge protection section including at least one floating doping region for performing a trigger operation using the received output voltage or output current and for reducing a current gain.
Description
본 발명은 ESD 보호회로에 관한 것으로, 더욱 상세하게는 SCR (Silicon Controlled Rectifier)과 GGNMOS(Gate Grounded NMOS)를 이용하여 낮은 트리거(Trigger) 전압과 높은 홀딩(Holding) 전압을 갖는 새로운 ESD 보호회로에 관한 것이다.The present invention relates to an ESD protection circuit, and more particularly, to a new ESD protection circuit having a low trigger voltage and a high holding voltage by using a silicon controlled rectifier (SCR) and a gate grounded NMOS (GGNMOS) .
정전기는 서로 다른 전위의 두 물체 사이에서 직접적인 접촉이나 전기장에 의한 유도로 발생된 정전하에 의해 발생되는 전기적 현상이다. ESD(Electrostatic Discharge, 정전기 방전)는 발생된 정전하가 교환되는 현상이다. 이러한 ESD는 크기가 수 마이크로(Micro) 또는 나노(Nano) 이하인 반도체에 유입되면 반도체 내부의 소자나 회로를 손상시킨다. 따라서, 최근에는 ESD를 방지하기 위하여 다양한 ESD 보호회로가 개발되고 있다.Static electricity is an electrical phenomenon caused by direct contact between two objects at different potentials or electrostatic charges generated by induction by an electric field. ESD (Electrostatic Discharge) is a phenomenon in which the generated static electricity is exchanged. Such ESDs can damage elements or circuits inside a semiconductor if they are introduced into semiconductors that are less than a few micro or nanometers in size. Accordingly, in recent years, various ESD protection circuits have been developed to prevent ESD.
ESD 보호회로에는 NMOS(N-channel MOS) 또는 실리콘 제어 정류기(Silicon Controlled Rectifier, SCR) 등이 사용된다. NMOS를 이용한 ESD 보호회로에서 접지 게이트 엔모스(Gate Grounded NMOS, GGNMOS)는 NMOS의 기생 바이폴라 성분을 이용하여 ESD 전류를 방전시킨다. GGNMOS는 면적 대비 방전시킬 수 있는 ESD 전류의 양이 매우 적다. 따라서, GGNMOS는 많은 ESD 전류를 방전시키기 위하여 면적을 크게 하여야 하지만, 이는 GGNMOS의 기생 커패시턴스(Parastic Capacitance)가 증가한다.An NMOS (N-channel MOS) or a Silicon Controlled Rectifier (SCR) is used for the ESD protection circuit. In an ESD protection circuit using an NMOS, a grounded NMOS (GGNMOS) discharges an ESD current using a parasitic bipolar component of the NMOS. GGNMOS has very little ESD current to discharge relative to area. Therefore, the GGNMOS must have a large area to discharge a large amount of ESD current, but the parasitic capacitance of the GGNMOS increases.
SCR을 이용한 ESD 보호회로에서 SCR은 GGNMOS보다 기생 커패시턴스가 작고, 작은 면적으로 ESD 전류를 방전 시킬 수 있어 고주파용 아날로그 및 RF(Radio Frequency)회로에 적합하다. 하지만, SCR은 홀딩 전압이 낮아 래치-업(Latch-Up)이 발생 될 수 있다. 또한, SCR은 트리거(Trigger) 전압이 20~30V 이상으로 매우 높아 저전압 회로에 적용하기 어렵다. 이러한 SCR의 트리거 전압을 낮추어 저전압에 적용 가능한 LVTSCR(Low Voltage Triggering SCR)이 제안되고 있다. 이와 같이, SCR은 다이오드 및 MOSFET 보다 전류 방전 능력이 우수하여 높은 감내 특성(Robustness)을 요구하는 ESD 보호회로에 많이 사용된다. In ESD protection circuit using SCR, SCR has smaller parasitic capacitance than GGNMOS and discharges ESD current with small area, which is suitable for high frequency analog and RF (Radio Frequency) circuits. However, the SCR may have a low holding voltage and cause latch-up. In addition, since the trigger voltage of the SCR is very high, i.e., 20 to 30 V or more, it is difficult to apply it to the low voltage circuit. LVTSCR (Low Voltage Triggering SCR), which can be applied to low voltage by lowering the trigger voltage of SCR, has been proposed. As such, SCR is superior to diodes and MOSFETs in terms of current discharge capability, and is used in ESD protection circuits that require high robustness.
그러나, SCR은 높은 트리거 전압으로 인하여 저전압 회로에 적용하기 어려운 문제점이 있다. 또한, SCR은 홀딩 전압이 낮아 래치-업이 발생된다. SCR의 래치업을 해결하기 위해서는 ESD 보호회로에 추가적인 회로를 부가해야 하는데, 이는 ESD 보호회로가 구조적으로 복잡해지고 면적이 커진다는 문제점이 발생한다. However, SCR has a problem that it is difficult to apply to a low voltage circuit due to a high trigger voltage. In addition, the SCR has a low holding voltage and latch-up occurs. In order to solve the latch-up of the SCR, an additional circuit must be added to the ESD protection circuit, which causes a problem that the ESD protection circuit is structurally complicated and the area becomes large.
본 발명은 상술한 종래 기술의 문제점을 해결하기 위한 것이다. 즉, GGNMOS가 애벌런치 항복에 따라 형성된 출력전압 또는 출력전류를 SCR에 제공함으로써, SCR이 낮은 트리거 전압에서 동작하는 ESD 보호회로를 제공하는 것이 본 발명의 목적 중 하나이다. 또한, 본 발명의 목적 중 하나는 SCR에 N형 불순물 또는 P형 불순물이 고농도로 도핑된 플로팅영역을 삽입하여 높은 홀딩 전압을 유지하는 ESD 보호회로를 제공하는 것이다.SUMMARY OF THE INVENTION The present invention has been made to solve the above problems of the prior art. That is, it is an object of the present invention to provide an ESD protection circuit in which the SCR operates at a low trigger voltage, by providing the SCR with an output voltage or an output current formed in accordance with the avalanche breakdown of the GGNMOS. One of the objects of the present invention is to provide an ESD protection circuit for inserting a floating region in which SCR is heavily doped with an N-type impurity or a P-type impurity to maintain a high holding voltage.
본 발명에 의한 ESD 보호회로는, 양의 단자, 기준전위, 제1 노드 및 제2 노드에 연결되고, 입력전압에 따라 소정의 임계값에서 애벌런치 항복(Avalanche Breakdown)에 따른 출력전압 또는 출력전류를 형성하는 제1 정전기방전보호부 및 상기 양의 단자, 음의 단자, 상기 제1 노드 및 상기 제2 노드에 연결되고, 상기 제1 정전기방전보호부에서 형성된 상기 출력전압 또는 상기 출력전류를 수신하며, 상기 수신된 출력전압 또는 출력전류를 이용하여 트리거(Trigger)동작을 수행하고, 전류이득을 감소시키는 적어도 하나의 플로팅 도핑영역을 포함하는 제2 정전기방전보호부를 포함한다.An ESD protection circuit according to the present invention is connected to a positive terminal, a reference potential, a first node and a second node, and has an output voltage or an output current according to an Avalanche Breakdown at a predetermined threshold value according to an input voltage And a second electrostatic discharge protection unit connected to the positive terminal, the negative terminal, the first node and the second node for receiving the output voltage or the output current formed in the first electrostatic discharge protection unit And a second electrostatic discharge protection section including at least one floating doping region for performing a trigger operation using the received output voltage or output current and for reducing a current gain.
일 실시예에서, 상기 제1 정전기방전보호부는 상기 애벌런치 항복에 따른 상기 소정의 임계값에서의 출력전압이 상기 제2 정전기방전보호부에서 상기 트리거 동작을 수행시키는 전압보다 낮아 상기 제2 정전기방전보호부 보다 먼저 동작한다.In one embodiment, the first electrostatic discharge protection unit may be configured such that the output voltage at the predetermined threshold value in accordance with the avalanche breakdown is lower than the voltage at which the trigger action is performed in the second electrostatic discharge protection unit, It operates before the guard.
일 실시예에서, 상기 제1 정전기방전보호부는, 상기 양의 단자에 연결된 드레인, 상기 기준전위에 연결된 게이트 및 상기 제2 노드에 연결된 소스를 포함하는 제1 NMOS트랜지스터, 상기 제1 노드에 연결된 드레인, 상기 기준전위에 연결된 게이트 및 상기 제2 노드에 연결된 소스를 포함하는 제2 NMOS트랜지스터 및 상기 양의 단자와 상기 제1 노드 사이에 연결된 N웰저항을 포함한다.In one embodiment, the first electrostatic discharge protection comprises a first NMOS transistor comprising a drain coupled to the positive terminal, a gate coupled to the reference potential and a source coupled to the second node, a drain coupled to the first node, A second NMOS transistor including a gate coupled to the reference potential and a source coupled to the second node, and an N-well resistance coupled between the positive terminal and the first node.
일 실시예에서, 상기 제1 정전기방전보호부는 상기 소정의 임계값에서 상기 애벌런치 항복에 따라 형성된 상기 출력전압 또는 상기 출력전류를 상기 제1 NMOS트랜지스터의 소스 및 상기 제2 NMOS트랜지스터의 소스와 연결된 상기 제2 노드를 통하여 상기 제2 정전기방전보호부에 제공한다.In one embodiment, the first electrostatic discharge protection portion is configured to apply the output voltage or the output current formed in accordance with the avalanche breakdown at the predetermined threshold to the source of the first NMOS transistor and the source of the second NMOS transistor To the second electrostatic discharge protection unit through the second node.
일 실시예에서, 상기 제2 정전기방전보호부의 상기 적어도 하나의 플로팅 도핑영역은 N형 불순물이 고농도로 도핑 된 플로팅 N+도핑영역 및 P형 불순물이 고농도로 도핑 된 플로팅 P+도핑영역을 포함한다. In one embodiment, the at least one floating doped region of the second electrostatic discharge protection portion comprises a floating N + doped region in which the N-type impurity is heavily doped and a floating P + doped region in which the P-type impurity is heavily doped.
일 실시예에서, 상기 제2 정전기방전보호부는, 상기 제1 정전기방전보호부에서 형성된 상기 출력전압 또는 상기 출력전류를 수신하고, P형 불순물이 고농도로 도핑 된 P+도핑영역을 더 포함한다. In one embodiment, the second electrostatic discharge protection section further comprises a P + doped region receiving the output voltage or the output current formed in the first electrostatic discharge protection section, the P + type impurity being heavily doped.
일 실시예에서, 상기 제2 정전기방전보호부는, 상기 양의 단자에 연결된 이미터, 상기 제1 노드와 제3 노드에 연결된 베이스 및 상기 제2 노드에 연결된 컬렉터를 포함하는 PNP트랜지스터 및 상기 제3 노드에 연결된 컬렉터, 상기 제2 노드에 연결된 베이스 및 상기 음의 단자에 연결된 이미터를 포함하는 NPN트랜지스터를 포함하는 SCR, 상기 양의 단자와 상기 제3 노드 사이에 연결된 N웰저항, 및 상기 음의 단자와 상기 제2 노드 사이에 연결된 P웰저항을 포함한다.In one embodiment, the second electrostatic discharge protection comprises a PNP transistor including an emitter coupled to the positive terminal, a base coupled to the first node and a third node, and a collector coupled to the second node, An SCR comprising an NPN transistor comprising a collector coupled to a node, a base coupled to the second node, and an emitter coupled to the negative terminal, an N-well resistance coupled between the positive terminal and the third node, And a P-well resistor connected between the terminal of the first node and the second node.
일 실시예에서, 상기 제2 정전전기방전보호부는 상기 PNP트랜지스터의 컬렉터, 상기 NPN트랜지스터의 베이스 및 상기 P웰저항의 일단이 연결된 상기 제2 노드를 통하여 상기 제1 정전기방전보호부에서 형성된 상기 출력전압 또는 상기 출력전류를 수신한다. In one embodiment, the second electrostatic discharge protection protector is connected to the collector of the PNP transistor, the base of the NPN transistor, and the second node connected to one end of the P- Voltage or the output current.
일 실시예에서, 상기 제2 정전기방전보호부의 상기 SCR은 상기 PNP트랜지스터의 베이스와 상기 NPN트랜지스터의 베이스 사이에서 애벌런치 항복이 발생하면 상기 PNP트랜지스터가 턴 온되고, 상기 턴 온된 PNP트랜지스터를 통하여 흐르는 전류에 의하여 상기 NPN트랜지스터를 턴 온 시켜, 상기 PNP트랜지스터와 상기 NPN트랜지스터의 래치(Latch)로 동작한다. In one embodiment, the SCR of the second electrostatic discharge protection portion turns on when the avalanche breakdown occurs between the base of the PNP transistor and the base of the NPN transistor, and the PNP transistor is turned on And turns on the NPN transistor to operate as a latch of the PNP transistor and the NPN transistor.
일 실시예에서, 상기 제2 정전기방전보호부의 상기 적어도 하나의 플로팅 영역은 상기 PNP트랜지스터 또는 상기 NPN트랜지스터가 턴 온될 때, 상기 PNP트랜지스터 또는 상기 NPN트랜지스터의 상기 전류이득을 감소시킨다.In one embodiment, the at least one floating region of the second electrostatic discharge protection section reduces the current gain of the PNP transistor or the NPN transistor when the PNP transistor or the NPN transistor is turned on.
본 발명에 의한 ESD 보호회로는, 양의 단자, 기준전위 및 제2 노드에 연결되고, 입력전압에 따라 소정의 임계값에서 애벌런치 항복(Avalanche Breakdown)에 따른 출력전압 또는 출력전류를 형성하며, 제1 P웰 상에 형성된 제1 정전기방전보호부 및 상기 양의 단자, 음의 단자 및 상기 제2 노드에 연결되고, 상기 제1 정전기방전보호부에서 형성된 상기 출력전압 또는 상기 출력전류를 수신하며, 상기 수신된 출력전압 또는 출력전류를 이용하여 트리거(Trigger)동작을 수행하고, 전류이득을 감소시키는 적어도 하나의 플로팅 도핑영역을 포함하는 N웰 및 제2 P웰 상에 형성된 제2 정전기방전보호부를 포함한다.An ESD protection circuit according to the present invention is connected to a positive terminal, a reference potential and a second node and forms an output voltage or an output current according to an Avalanche Breakdown at a predetermined threshold value according to an input voltage, A first electrostatic discharge protection portion formed on the first P well and a second electrostatic discharge protection portion coupled to the positive terminal, the negative terminal, and the second node, for receiving the output voltage or the output current formed in the first electrostatic discharge protection portion , Performing a trigger operation using the received output voltage or output current, and forming a second electrostatic discharge protection < RTI ID = 0.0 > .
일 실시예에서, 상기 제1 정전기방전보호부는 상기 애벌런치 항복에 따른 상기 소정의 임계값에서의 출력전압이 상기 제2 정전기방전보호부에서 상기 트리거 동작을 수행시키는 전압보다 낮아 상기 제2 정전기방전보호부 보다 먼저 동작한다.In one embodiment, the first electrostatic discharge protection unit may be configured such that the output voltage at the predetermined threshold value in accordance with the avalanche breakdown is lower than the voltage at which the trigger action is performed in the second electrostatic discharge protection unit, It operates before the guard.
일 실시예에서, 상기 제1 정전기방전보호부는, 기판 상에 형성된 상기 제1 P웰, 상기 제1 P웰 상에 형성되고, 고농도로 도핑되며, 상기 양의 단자에 연결된 제1 N+도핑영역, 상기 제1 P웰 상에 형성되고, 고농도로 도핑되며, 상기 제2 노드에 연결된 제2 N+도핑영역, 상기 제1 P웰과 상기 N웰 접합면에 브릿지 연결되고, 고농도로 도핑된 브릿지 N+도핑영역, 상기 제1 N+도핑영역이 드레인, 상기 제2 N+도핑영역이 소스 및 상기 제1 N+도핑영역과 상기 제2 N+도핑영역 사이의 상기 제1 P웰 표면에 형성된 게이트를 포함하는 제1 NMOS트랜지스터 및 상기 브릿지 N+도핑영역이 드레인, 상기 제2 N+도핑영역이 소스 및 상기 브릿지 N+도핑영역과 상기 제2 N+도핑영역 사이의 상기 제1 P웰 표면에 형성된 게이트를 포함하는 제2 NMOS트랜지스터를 포함하되, 상기 제1 NMOS트랜지스터의 게이트 및 상기 제2 NMOS트랜지스터의 게이트는 상기 기준전위에 연결된다. In one embodiment, the first electrostatic discharge protection portion comprises a first N + doped region formed on the first P well, the first P well formed on the substrate, doped heavily and connected to the positive terminal, A second N + doped region formed on the first P well and doped at a high concentration and connected to the second node; a second N + doped region formed on the first P well and bridged to the first P well and the N well junction surface, Doped region and a gate formed on the first P-well surface between the first N + doped region and the second N + doped region, wherein the first N + doped region is a drain, the second N + doped region is a source, And a second NMOS transistor including a gate and a gate formed on the first P-well surface between the bridge N + doped region and the second N + doped region, the source and the second N + doped region, Wherein the first NMOS transistor The gate and the gate of the second NMOS transistor are connected to the reference potential.
일 실시예에서, 상기 제1 정전기방전보호부는 상기 입력전압에 따라 상기 제1 N+도핑영역과 상기 제1 P웰 사이에서 상기 애벌런치 항복이 발생하고, 상기 애벌런치 항복에 따라 형성된 상기 출력전압 또는 상기 출력전류를 상기 제2 N+도핑영역에서 상기 제2 노드를 통하여 상기 제2 정전기방전보호부에 제공한다.In one embodiment, the first electrostatic discharge protection section generates the avalanche breakdown between the first N + doped region and the first P well in accordance with the input voltage, and the output voltage or voltage generated according to the avalanche breakdown And provides the output current to the second electrostatic discharge protection portion through the second node in the second N + doped region.
일 실시예에서, 상기 제2 정전기방전보호부는, 기판 상에 형성되고, 상기 제1 P웰과 접합되는 상기 N웰, 상기 N웰 상에 형성되고, 고농도로 도핑되며, 상기 양의 단자에 연결된 제3 N+도핑영역, 상기 N웰 상에 형성되고, 고농도로 도핑되며, 상기 양의 단자에 연결된 제1 P+도핑영역, 상기 N웰 상에 형성되고, 고농도로 도핑된 플로팅 N+도핑영역, 기판 상에 형성되고, 상기 N웰과 접합되는 상기 제2 P웰; 상기 제2 P웰 상에 형성되고, 고농도로 도핑된 플로팅 P+도핑영역, 상기 제2 P웰 상에 형성되고, 고농도로 도핑되며, 상기 제2 노드에 연결된 제2 P+도핑영역, 상기 제2 P웰 상에 형성되고, 고농도로 도핑되며, 상기 음의 단자에 연결된 제4 N+도핑영역, 상기 제2 P웰 상에 형성되고, 고농도로 도핑되며, 상기 음의 단자에 연결된 제3 P+도핑영역, 상기 제3 N+도핑영역과 상기 N웰 사이에 연결된 N웰저항 및 상기 제3 P+도핑영역과 상기 제2 P웰 사이에 연결된 P웰저항을 포함한다.In one embodiment, the second electrostatic discharge protection portion is formed on the substrate and is formed on the N well, the N well, which is bonded to the first P well, is heavily doped, and is connected to the positive terminal A first P + doped region formed on the N well and doped heavily and connected to the positive terminal, a heavily doped floating N + doped region formed on the N well, a second N + doped region formed on the N well, The second P well formed in the N well; A second P + doped region formed on the second P-well, the second P + doped region being formed on the second P-well and heavily doped, the second P + doped region being connected to the second node, A fourth P + doped region formed on the second P well and doped heavily, the third P + doped region being formed on the well and doped heavily and being connected to the negative terminal; An N well resistance coupled between the third N + doped region and the N well, and a P well resistance coupled between the third P + doped region and the second P well.
일 실시예에서, 상기 제2 정전기방전보호부는 상기 제2 P+도핑영역이 연결된 상기 제2 노드를 통하여 상기 제1 정전기방전보호부에서 형성된 상기 출력전압 또는 상기 출력전류를 수신한다.In one embodiment, the second electrostatic discharge protection section receives the output voltage or the output current formed in the first electrostatic discharge protection section through the second node to which the second P + doping region is connected.
일 실시예에서, 상기 제2 정전기방전보호부의 상기 제1 P+도핑영역, 상기 N웰, 상기 제2 P웰 및 상기 제4 N+도핑영역은 SCR을 형성하되, 상기 SCR은, 상기 제1 P+도핑영역은 이미터, 상기 N웰은 베이스 및 상기 제2 P웰은 컬렉터를 포함하는 PNP트랜지스터 및 상기 N웰은 컬렉터, 상기 제2 P웰은 베이스 및 상기 제4 N+도핑영역은 이미터를 포함하는 NPN트랜지스터를 포함한다.In one embodiment, the first P + -doped region, the N-well, the second P-well and the fourth N + doped region of the second electrostatic discharge protection portion form an SCR, Region is an emitter, the N well is a base, and the second P well is a PNP transistor comprising a collector and the N well is a collector, the second P well is a base, and the fourth N + doped region comprises an emitter NPN transistor.
일 실시예에서, 상기 제2 정전기방전보호부는 상기 N웰과 상기 제2 P웰 사이에서 애벌런치 항복이 발생하면 상기 PNP트랜지스터가 턴 온되고, 상기 턴 온된 PNP트랜지스터를 통하여 흐르는 전류에 의하여 상기 NPN트랜지스터를 턴 온 시켜, 상기 PNP트랜지스터와 상기 NPN트랜지스터의 래치(Latch)로 동작한다. In one embodiment, when the avalanche breakdown occurs between the N-well and the second P-well, the second electrostatic discharge protection unit turns on the PNP transistor, and the current flowing through the PNP transistor turns on the NPN The transistor is turned on to operate as a latch of the PNP transistor and the NPN transistor.
일 실시예에서, 상기 제2 정전기방전보호부의 상기 플로팅 N+도핑영역은 상기 PNP트랜지스터가 턴 온 될 때 상기 PNP트랜지스터의 상기 전류이득을 감소시키고, 상기 플로팅 P+도핑영역은 상기 NPN트랜지스터가 턴 온 될 때 상기 NPN트랜지스터의 상기 전류이득을 감소시킨다.In one embodiment, the floating N + doped region of the second electrostatic discharge protection portion reduces the current gain of the PNP transistor when the PNP transistor is turned on, and the floating P + doped region is turned on when the NPN transistor is turned on Thereby reducing the current gain of the NPN transistor.
본 발명의 일 실시예에 의한다면, 트리거 전압이 낮음에 따라 저전압 회로에 적용 가능하다는 효과가 제공된다. 본 발명의 일 실시예에 의한다면, 홀딩 전압이 높음에 따라 정상동작 상태에서의 래치-업(Latch-Up) 현상을 방지할 수 있다는 효과가 제공된다. 또한, 본 발명의 일 실시예에 의한다면, 집적회로 및 I/O 인터페이스 회로 등에 적용이 가능하므로 원-칩(One-Chip) 화에 따른 비용절감 효과가 제공된다.According to an embodiment of the present invention, an effect that the trigger voltage is low can be applied to a low voltage circuit is provided. According to the embodiment of the present invention, latch-up phenomenon in a normal operation state can be prevented when the holding voltage is high. Further, according to the embodiment of the present invention, since it is applicable to an integrated circuit, an I / O interface circuit, and the like, a cost reduction due to one-chip is provided.
도 1은 본 발명의 일 실시예에 따른 ESD 보호회로의 회로를 도시한 회로도이다.
도 2는 상기 도 1에 도시된 ESD 보호회로를 기판(10) 상에 구현한 단면도이다.
도 3은 종래의 LVTSCR(Low Voltage Triggeer SCR)과 본 발명의 일 실시예에 따른 ESD 보호회로의 애노드 전압과 애노드 전류에 따른 특성을 비교한 그래프이다. 1 is a circuit diagram showing a circuit of an ESD protection circuit according to an embodiment of the present invention.
2 is a cross-sectional view illustrating the ESD protection circuit shown in FIG. 1 on a
FIG. 3 is a graph comparing characteristics of an anode voltage and an anode current of a conventional LVTSCR (Low Voltage Trigger SCR) and an ESD protection circuit according to an embodiment of the present invention.
본 발명은 다양한 변경을 가할 수 있고 여러 가지 형태를 가질 수 있는 바, 특정 실시예들을 도면에 예시하고 본문에 상세하게 설명하고자 한다. 그러나, 이는 본 발명을 특정한 개시 형태에 대해 한정하려는 것이 아니며, 본 발명의 사상 및 기술 범위에 포함되는 모든 변경, 균등물 내지 대체물을 포함하는 것으로 이해되어야 한다. 각 도면을 설명하면서 유사한 참조부호를 유사한 구성요소에 대해 사용하였다.The present invention is capable of various modifications and various forms, and specific embodiments are illustrated in the drawings and described in detail in the text. It should be understood, however, that the invention is not intended to be limited to the particular forms disclosed, but includes all modifications, equivalents, and alternatives falling within the spirit and scope of the invention. Like reference numerals are used for like elements in describing each drawing.
다르게 정의되지 않는 한, 기술적이거나 과학적인 용어를 포함해서 여기서 사용되는 모든 용어들은 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에 의해 일반적으로 이해되는 것과 동일한 의미를 가지고 있다. 일반적으로 사용되는 사전에 정의되어 있는 것과 같은 용어들은 관련 기술의 문맥 상 가지는 의미와 일치하는 의미를 가지는 것으로 해석되어야 하며, 본 출원에서 명백하게 정의하지 않는 한, 이상적이거나 과도하게 형식적인 의미로 해석되지 않는다. Unless defined otherwise, all terms used herein, including technical or scientific terms, have the same meaning as commonly understood by one of ordinary skill in the art to which this invention belongs. Terms such as those defined in commonly used dictionaries are to be interpreted as having a meaning consistent with the contextual meaning of the related art and are to be interpreted as either ideal or overly formal in the sense of the present application Do not.
이하에서는, 첨부된 도면을 참조하여 본 발명의 일 실시예에 따른 ESD 보호회로를 설명한다. Hereinafter, an ESD protection circuit according to an embodiment of the present invention will be described with reference to the accompanying drawings.
제1 실시예First Embodiment
도 1은 본 발명의 일 실시예에 따른 ESD 보호회로의 회로를 도시한 회로도이다.1 is a circuit diagram showing a circuit of an ESD protection circuit according to an embodiment of the present invention.
도 2는 상기 도 1에 도시된 ESD 보호회로를 기판(10) 상에 구현한 단면도이다. 2 is a cross-sectional view illustrating the ESD protection circuit shown in FIG. 1 on a
도1 및 도 2를 참조하면, 본 발명의 일 실시예에 따른 ESD 보호회로는 제1 정전기방전보호부(100) 및 제2 정전기방전보호부(200)로 구성된다. Referring to FIGS. 1 and 2, an ESD protection circuit according to an embodiment of the present invention includes a first electrostatic
제1 정전기방전보호부(100)는 양의 단자, 기준전위(130), 제1 노드 및 제2 노드에 연결된다. 양의 단자는 애노드(Anode)일 수 있고, 패드(PAD)에 연될 수 있다. 기준전위(130)는 접지전압일 수 있지만, 다양한 전압으로 설정가능하다.The first electrostatic
또한, 제1 정전기방전보호부(100)는 입력전압에 따라 소정의 임계값에서 애벌런치 항복(Avalanche Breakdown)이 발생하면 트리거 동작을 수행한다. 이에 따라 제1 정전기방전보호부(100)는 애벌런치 항복에 따른 출력전압 또는 출력전류를 형성한다. In addition, the first electrostatic
또한, 제1 정전기방전보호부(100)의 애벌런치 항복에 따른 소정의 임계값에서의 출력전압이 제2 정전기방전보호부(200)에서 트리거 동작을 수행시키는 전압보다 낮다. 즉, 제1 정전기방전보호부(100)가 제2 정전기방전보호부(200)보다 낮은 트리거 전압을 가진다. 따라서, 제1 정전기방전보호부(100)가 제2 정전기방전보호부(200)보다 먼저 동작을 한다. Also, the output voltage at a predetermined threshold value due to the avalanche breakdown of the first electrostatic
제2 정전기방전보호부(200)는 양의 단자, 음의 단자, 제1 노드 및 제2 노드에 연결된다. 음의 단자는 캐소드(Cathode)일 수 있고, 접지전압(Vss)에 연결될 수 있다.The second electrostatic
또한, 제2 정전기방전보호부(200)는 제1 정전기방전보호부(100)에서 애벌런치 항복에 따라 형성된 출력전압 또는 출력전류를 수신하고, 수신된 출력전압 또는 출력전류를 이용하여 트리거(Trigger)동작을 수행한다. 제2 정전기방전보호부(200)는 형성된 출력전압 또는 출력전류를 수신 받는 P+도핑영역을 더 포함한다. P+도핑영역은 P형 불순물이 고농도로 도핑 된다.Also, the second electrostatic
또한, 제2 정전기방전보호부(200)는 전류이득을 감소시키는 적어도 하나의 플로팅 도핑영역을 포함한다. 적어도 하나의 플로팅 도핑영역은 N형 불순물이 고농도로 도핑 된 플로팅 N+도핑영역(430) 및 P형 불순물이 고농도로 도핑 된 플로팅 P+도핑영역(510)을 포함한다.In addition, the second
계속하여 도 1을 참조하면, 제1 정전기방전보호부(100)는 제1 NMOS트랜지스터(110), 제2 NMOS트랜지스터(120) 및 N웰저항(220)으로 구성된다. 제1 NMOS트랜지스터(110)는 양의 단자에 연결된 드레인, 기준전위(130)에 연결된 게이트 및 제2 노드에 연결된 소스를 포함한다. 제2 NMOS트랜지스터(120)는 제1 노드에 연결된 드레인, 기준전위(130)에 연결된 게이트 및 제2 노드에 연결된 소스를 포함한다. N웰저항(220)은 양의 단자와 제1 노드 사이에 연결된다.Referring to FIG. 1, the first electrostatic
제2 정전기방전보호부(200)는 PNP트랜지스터(212) 및 NPN트랜지스터(214)를 포함하는 SCR(210), N웰저항(220) 및 P웰저항(230)으로 구성된다. PNP트랜지스터(212)는 양의 단자에 연결된 이미터, 제1 노드와 제3 노드에 연결된 베이스 및 제2 노드에 연결된 컬렉터를 포함한다. NPN트랜지스터(214)는 제3 노드에 연결된 컬렉터, 제2 노드에 연결된 베이스 및 음의 단자에 연결된 이미터를 포함한다. N웰저항(220)은 양의 단자와 제3 노드 사이에 연결되고, P웰저항(230)은 음의 단자와 제2 노드 사이에 연결된다.The second
또한, 제1 정전기방전보호부(100)는 소정의 임계값에서 애벌런치 항복에 따라 형성된 출력전압 또는 출력전류를 제2 노드를 통하여 상기 제2 정전기방전보호부(200)에 제공한다. 제2 노드에는 제1 정전기방전보호부(100)의 제1 NMOS트랜지스터(110)의 소스 및 제2 NMOS트랜지스터(120)의 소스가 연결되고, 제2 정전기방전보호부(200)의 PNP트랜지스터(212)의 컬렉터, NPN트랜지스터(214)의 베이스 및 P웰저항(230)의 일단이 연결된다. Also, the first electrostatic
또한, 제2 정전기방전보호부(200)의 SCR(210)은 PNP트랜지스터(212)의 베이스와 NPN트랜지스터(214)의 베이스 사이에서 애벌런치 항복이 발생하면 PNP트랜지스터(212)가 턴 온 되고, 턴 온된 PNP트랜지스터(212)를 통하여 흐르는 전류에 의하여 NPN트랜지스터(214)가 턴 온 된다. 이에 따라, SCR(210)은 PNP트랜지스터(212)와 NPN트랜지스터(214)의 래치(Latch)로 동작한다.The
또한, 제2 정전기방전보호부(200)의 적어도 하나의 플로팅 영역은 PNP트랜지스터(212) 또는 NPN트랜지스터(214)가 턴 온될 때, PNP트랜지스터(212) 또는 NPN트랜지스터(214)의 전류이득을 감소시킨다. 적어도 하나의 플로팅 도핑영역은 N형 불순물이 고농도로 도핑 된 플로팅 N+도핑영역(430) 및 P형 불순물이 고농도로 도핑 된 플로팅 P+도핑영역(510)을 포함할 수 있다. 플로팅 N+도핑영역(430)은 PNP트랜지스터(212)가 턴 온될 때 PNP트랜지스터(212)의 전류이득을 감소시키고, 플로팅 P+도핑영역(510)은 NPN트랜지스터(214)가 턴 온될 때 NPN트랜지스터(214)의 전류이득을 감소시킨다.
At least one floating region of the second
제2 Second 실시예Example
도 2는 상기 도 1에 도시된 ESD 보호회로를 기판(10) 상에 구현한 단면도이다. 2 is a cross-sectional view illustrating the ESD protection circuit shown in FIG. 1 on a
도 1 및 도 2를 참조하면, 기판(10) 상에 제1 P웰(300), 제2 P웰(500) 및 N웰(400)이 형성된다. 제1 정전기방전보호부(100)는 제1 P웰(300) 상에 형성되고, 제2 정전기방전보호부(200)는 제2 P웰(500) 및 N웰(400) 상에 형성된다. 다만, 상술한 제1 정전기방전보호부(100) 및 제2 정전기방전보호부(200)에서 중복되는 부분은 설명의 간명성을 위하여 생략한다.Referring to FIGS. 1 and 2, a first P well 300, a second P well 500, and an N well 400 are formed on a
제1 정전기방전보호부(100)는 제1 P웰(300), 제1 N+도핑영역(310), 제2 N+도핑영역(320), 브릿지 N+도핑영역(330), 제1 NMOS트랜지스터(110) 및 제2 NMOS트랜지스터(120)로 구성된다. The first electrostatic
제1 P웰(300)은 기판(10) 상에 형성된다. 제1 N+도핑영역(310)은 제1 P웰(300) 상에 형성되고, 고농도로 도핑되며, 양의 단자에 연결된다. 제2 N+도핑영역(320)은 제1 P웰(300) 상에 형성되고, 고농도로 도핑되며, 제2 노드에 연결된다. 브릿지 N+도핑영역(330)은 제1 P웰(300)과 N웰(400) 접합면에 브릿지 연결되고, 고농도로 도핑된다. 제1 NMOS트랜지스터(110)는 제1 N+도핑영역(310)이 드레인, 제2 N+도핑영역(320)이 소스 및 제1 N+도핑영역(310)과 제2 N+도핑영역(320) 사이의 제1 P웰(300) 표면에 형성된 게이트를 포함한다. 제1 NMOS트랜지스터(110)의 게이트는 게이트 전극(112) 및 게이트 산화막(114)으로 구성된다. 제2 NMOS트랜지스터(120)는 브릿지 N+도핑영역(330)이 드레인, 제2 N+도핑영역(320)이 소스 및 브릿지 N+도핑영역(330)과 상기 제2 N+도핑영역(320) 사이의 제1 P웰(300) 표면에 형성된 게이트를 포함한다. 제2 NMOS트랜지스터(120)의 게이트는 게이트 전극(122) 및 게이트 산화막(124)으로 구성된다. 또한, 제1 NMOS트랜지스터(110)의 게이트 및 제2 NMOS트랜지스터(120)의 게이트는 기준전위(130)에 연결된다. A first P well (300) is formed on the substrate (10). The first N + doped
제2 정전기방전보호부(200)는 N웰(400), 제3 N+도핑영역(410), 제1 P+도핑영역(420), 플로팅 N+도핑영역(430), 제2 P웰(500), 플로팅 P+도핑영역(510), 제2 P+도핑영역(520), 제4 N+도핑영역(530), 제3 P+도핑영역(540), N웰저항(220) 및 P웰저항(230)으로 구성된다. The second electrostatic
N웰(400)은 기판(10) 상에 형성되고, 제1 P웰(300)과 접합된다. 제3 N+도핑영역(410)은 N웰(400) 상에 형성되고, 고농도로 도핑되며, 양의 단자에 연결된다. 제1 P+도핑영역(420)은 N웰(400) 상에 형성되고, 고농도로 도핑되며, 양의 단자에 연결된다. 플로팅 N+도핑영역(430)은 N웰(400) 상에 형성되고, 고농도로 도핑된다. 제2 P웰(500)은 기판(10) 상에 형성되고, N웰(400)과 접합된다. 플로팅 P+도핑영역(510)은 제2 P웰(500) 상에 형성되고, 고농도로 도핑된다. 제2 P+도핑영역(520)은 제2 P웰(500) 상에 형성되고, 고농도로 도핑되며, 제2 노드에 연결된다. 제4 N+도핑영역(530)은 제2 P웰(500) 상에 형성되고, 고농도로 도핑되며, 음의 단자에 연결된다. 제3 P+도핑영역(540)은 제2 P웰(500) 상에 형성되고, 고농도로 도핑되며, 상기 음의 단자에 연결된다. N웰저항(220)은 제3 N+도핑영역(410)과 N웰(400) 사이에 연결된다. P웰저항(230)은 제3 P+도핑영역(540)과 제2 P웰(500) 사이에 연결된다. The N well 400 is formed on the
정전기방전 전류가 패드(PAD)로 유입되면 애노드 단자는 전압이 증가한다. 애노드 단자의 전압이 증가함에 따라 N웰(400)과 제1 N+도핑영역(310)의 전위가 증가한다. 제1 정전기방전보호부(100)는 제2 정전기방전보호부(200)보다 낮은 트리거 전압을 가지므로 트리거 동작이 먼저 수행된다. 따라서, 제1 정전기방전보호부(100)의 제1 N+도핑영역(310)과 제1 P웰(300) 사이는 높은 전계에 의하여 소정의 임계값에서 애벌런치 항복이 발생되고, 애벌런치 항복에 의한 전자-정공 쌍(Electron-Hole Pair)이 발생한다. 이에 따라, 발생된 출력전압 또는 출력전류는 제1 정전기방전보호부(100)의 제2 N+도핑영역(320)에서 제2 노드를 통하여 제2 정전기방전보호부(200)의 제2 P+도핑영역(520)으로 제공된다. 따라서, 제2 정전기방전보호부(200)는 단일의 애벌런치 항복 현상을 이용하는 트리거 전압에 비해 낮은 트리거 전압을 가질 수 있다.When the electrostatic discharge current flows into the pad (PAD), the voltage at the anode terminal increases. As the voltage of the anode terminal increases, the potential of the N well 400 and the first N + doped
계속하여 도 2를 참조하면, 제2 정전기방전보호부(200)의 제1 P+도핑영역(420), N웰(400), 제2 P웰(500) 및 제4 N+도핑영역(530)은 SCR(210)을 형성한다. SCR(210)은 제1 P+도핑영역(420)은 이미터, N웰(400)은 베이스 및 제2 P웰(500)은 컬렉터를 포함하는 PNP트랜지스터(212) 및 N웰(400)은 컬렉터, 제2 P웰(500)은 베이스 및 제4 N+도핑영역(530)은 이미터를 포함하는 NPN트랜지스터(214)로 구성된다. 2, the first P + doped
제2 정전기방전보호부(200)의 제2 P+도핑영역(520)으로 제공된 제1 정전기방전보호부(100)의 출력전압 또는 출력전류는 제2 정전기방전보호부(200)의 SCR(210)의 제2 P웰(500) 전위를 증가시킨다. SCR(210)의 제2 P웰(500) 전위가 증가함에 따라 소정의 임계값에서 N웰(400)과 제2 P웰(500) 사이에서 애벌런치 항복이 발생되고, SCR(210)은 트리거 동작을 수행한다. The output voltage or the output current of the first electrostatic
애벌런치 항복에 의하여 발생된 전자-정공 쌍(Electron-Hole Pair)에 의하여 SCR(210)의 PNP트랜지스터(212)가 턴 온된다. PNP트랜지스터(212)가 턴 온될 때 N웰(400) 상에 형성된 플로팅 N+도핑영역(430)은 PNP트랜지스터(212)의 전류이득을 감소시킨다. 또한, 턴 온된 PNP트랜지스터(212)를 통하여 흐르는 전류는 제2 P웰(500)로 흐르게 되고, 이에 따른 전류는 NPN트랜지스터(214)를 턴 온 시킨다. NPN트랜지스터(214)가 턴 온될 때 제2 P웰(500) 상에 형성된 플로팅 P+도핑영역(510)은 NPN트랜지스터(214)의 전류이득을 감소시킨다. 이는 래치 상태를 유지하는 홀딩 전압이 증가함을 의미한다. The
따라서, SCR(210)의 PNP트랜지스터(212)와 NPN트랜지스터(214)는 트리거 동작 이후에 홀딩 전압을 유지하는 래치(Latch)로 동작한다. 래치로 동작되는 SCR(210)은 대부분의 정전기방전 전류를 캐소드를 통하여 방전할 수 있다. Accordingly, the
도 3은 종래의 LVTSCR(Low Voltage Triggeer SCR)과 본 발명의 일 실시예에 따른 ESD 보호회로의 애노드 전압과 애노드 전류에 따른 특성을 비교한 그래프이다. FIG. 3 is a graph comparing characteristics of an anode voltage and an anode current of a conventional LVTSCR (Low Voltage Trigger SCR) and an ESD protection circuit according to an embodiment of the present invention.
도 3을 참조하면, 일반적인 SCR(210)의 트리거 전압은 20V이하이고, 홀딩전압은 1~2V이다. 일반적인 SCR(210)의 트리거 전압을 개선한 LVTSCR은 트리거 전압(VT1)은 7.2V이고, 홀딩전압(VH1)은 1V이다. 본 발명의 일 실시예인 ESD 보호회로의 트리거 전압(VT2)은 6.5V이고, 홀딩전압(VH2)은 2.3V이다. 따라서, 본 발명의 일 실시예인 ESD 보호회로의 트리거 전압은 종래의 LVTSCR보다 0.7V 정도 낮으며, 홀딩전압은 종래의 LVTSCR보다 1.3V정도 높아짐을 알 수 있다.Referring to FIG. 3, the trigger voltage of the
이는 제1 정전기방전보호부(100)가 낮은 트리거 전압에서 동작하고, 이에 따라 형성된 트리거 전압 또는 전류 성분을 제2 정전기방전보호부(200)의 제2 P+도핑영역(520)으로 제공함으로써, 제2 정전기방전보호부(200)의 SCR(210)이 보다 낮은 트리거 전압에서 동작하는 회로를 구현할 수 있다.This allows the first electrostatic
또한, 제2 정전기방전보호부(200)의 N웰(400)에 형성된 플로팅 N+도핑영역(430)은 PNP트랜지스터(212)의 전류이득을 감소시키고, P웰에 형성된 플로팅 P+도핑영역(510)은 NPN트랜지스터(214)의 전류이득을 감소시킨다. 이는 래치 상태를 유지하는 홀딩 전압이 증가함을 의미한다. 따라서, 홀딩전압은 증가된다. The floating N + doped
본 발명의 실시예에 따른 ESD보호회로는 단일의 애벌런치 항복 현상을 이용하는 종래 기술에 비해 낮은 트리거 전압과 높은 홀딩 전압을 가진다. 따라서, 트리거 전압이 낮음에 따라 고전압이 반도체 내부회로에 공급되는 것을 차단하고, 이를 통해 반도체 내부회로가 고전압에 따라 오동작이 발생되는 현상은 방지된다. 또한, 홀딩 전압이 높음에 따라 반도체 내부회로로 노이즈 등이 전달되는 현상이 방지되고, 정상동작 상태에서의 래치-업 현상도 방지된다. The ESD protection circuit according to the embodiment of the present invention has a lower trigger voltage and a higher holding voltage than the prior art using a single avalanche breakdown phenomenon. Therefore, the high voltage is prevented from being supplied to the semiconductor internal circuit as the trigger voltage is low, thereby preventing malfunction of the semiconductor internal circuit due to the high voltage. In addition, the phenomenon that noises or the like are transmitted to the semiconductor internal circuit due to the high holding voltage is prevented, and the latch-up phenomenon in the normal operation state is also prevented.
10 : 기판 100 : 제1 정전기방전보호부
110 : 제1 NMOS트랜지스터
112 : 제1 NMOS트랜지스터의 게이트 전극
114 : 제1 NMOS트랜지스터의 게이트 산화막
120 : 제2 NMOS트랜지스터
122 : 제2 NMOS트랜지스터의 게이트 전극
124 : 제2 NMOS트랜지스터의 게이트 산화막
130 : 기준전위 200 : 제2 정전기방전보호부
210 : SCR 212 : PNP트랜지스터
214 : NPN트랜지스터 220 : N웰저항
230 : P웰저항 300 : 제1 P웰
310 : 제1 N+도핑영역 320 : 제2 N+도핑영역
330 : 브릿지 N+도핑영역 400 : N웰
410 : 제3 N+도핑영역 420 : 제1 P+도핑영역
430 : 플로팅 N+도핑영역 500 : 제2 P웰
510 : 플로팅 P+도핑영역 520 : 제2 P+도핑영역
530 : 제4 N+도핑영역 540 : 제3 P+도핑영역10: substrate 100: first electrostatic discharge protection section
110: first NMOS transistor
112: gate electrode of the first NMOS transistor
114: gate oxide film of the first NMOS transistor
120: second NMOS transistor
122: gate electrode of the second NMOS transistor
124: gate oxide film of the second NMOS transistor
130: reference potential 200: second electrostatic discharge protection section
210: SCR 212: PNP transistor
214: NPN transistor 220: N well resistance
230: P-well resistance 300: First P-well
310: first N + doped region 320: second N + doped region
330: bridge N + doping region 400: N well
410: third N + doped region 420: first P + doped region
430: floating N + doping region 500: second P well
510: floating P + doping region 520: second P + doping region
530: fourth N + doped region 540: third P + doped region
Claims (19)
상기 양의 단자, 음의 단자, 상기 제1 노드 및 상기 제2 노드에 연결되고, 상기 제1 P웰에 접한 N웰과 상기 N웰에 접한 제2 P웰을 가지고, SCR을 통해 상기 N웰과 상기 제2 P웰 사이의 애벌런치 항복에 따른 트리거(Trigger)동작을 수행하고, 적어도 하나의 플로팅 도핑영역을 통해 전류이득을 감소시키는 제2 정전기방전보호부를 포함하는 ESD 보호회로.A first electrostatic discharge protection portion connected to the positive terminal, the reference potential, the first node and the second node, formed on the first P-well and forming an output voltage or an output current according to the avalanche breakdown according to the input voltage, ; And
And a second P well connected to the positive terminal, the negative terminal, the first node, and the second node, the N well adjacent to the first P well and the N well, And a second electrostatic discharge protection portion for performing a trigger operation in accordance with the avalanche breakdown between the first P-well and the second P-well, and reducing the current gain through the at least one floating doping region.
상기 제1 정전기방전보호부는 상기 애벌런치 항복에 따른 소정의 임계값에서의 출력전압이 상기 제2 정전기방전보호부에서 상기 트리거 동작을 수행시키는 전압보다 낮아 상기 제2 정전기방전보호부 보다 먼저 동작하는 ESD 보호회로.The method according to claim 1,
Wherein the first electrostatic discharge protection unit is operated earlier than the second electrostatic discharge protection unit because the output voltage at a predetermined threshold value in accordance with the avalanche breakdown is lower than the voltage at which the trigger action is performed in the second electrostatic discharge protection unit ESD protection circuit.
상기 양의 단자에 연결된 드레인, 상기 기준전위에 연결된 게이트 및 상기 제2 노드에 연결된 소스를 포함하는 제1 NMOS트랜지스터;
상기 제1 노드에 연결된 드레인, 상기 기준전위에 연결된 게이트 및 상기 제2 노드에 연결된 소스를 포함하는 제2 NMOS트랜지스터; 및
상기 양의 단자와 상기 제1 노드 사이에 연결된 N웰저항을 포함하는 ESD 보호회로.The apparatus of claim 1, wherein the first electrostatic discharge protection unit comprises:
A first NMOS transistor including a drain coupled to the positive terminal, a gate coupled to the reference potential, and a source coupled to the second node;
A second NMOS transistor including a drain coupled to the first node, a gate coupled to the reference potential, and a source coupled to the second node; And
And an N-well resistor coupled between the positive terminal and the first node.
상기 제1 정전기방전보호부는 소정의 임계값에서 상기 애벌런치 항복에 따라 형성된 상기 출력전압 또는 상기 출력전류를 상기 제1 NMOS트랜지스터의 소스 및 상기 제2 NMOS트랜지스터의 소스와 연결된 상기 제2 노드를 통하여 상기 제2 정전기방전보호부에 제공하는 ESD 보호회로.The method of claim 3,
Wherein the first electrostatic discharge protection portion is configured to apply the output voltage or the output current formed according to the avalanche breakdown at a predetermined threshold to the source of the first NMOS transistor and the second node connected to the source of the second NMOS transistor To the second electrostatic discharge protection portion.
상기 제2 정전기방전보호부의 상기 적어도 하나의 플로팅 도핑영역은 N형 불순물이 고농도로 도핑 된 플로팅 N+도핑영역 및 P형 불순물이 고농도로 도핑 된 플로팅 P+도핑영역을 포함하는 ESD 보호회로. The method according to claim 1,
Wherein the at least one floating doped region of the second electrostatic discharge protection portion comprises a floating N + doped region in which the N-type impurity is highly doped and a floating P + doped region in which the P-type impurity is heavily doped.
상기 제1 정전기방전보호부에서 형성된 상기 출력전압 또는 상기 출력전류를 수신하고, P형 불순물이 고농도로 도핑 된 P+도핑영역을 더 포함하는 ESD 보호회로. The apparatus of claim 1, wherein the second electrostatic discharge protection unit comprises:
And an output current or output current formed in said first electrostatic discharge protection portion, and further comprising a P + doped region doped with a high concentration of P-type impurity.
상기 양의 단자에 연결된 이미터, 상기 제1 노드와 제3 노드에 연결된 베이스 및 상기 제2 노드에 연결된 컬렉터를 포함하는 PNP트랜지스터 및 상기 제3 노드에 연결된 컬렉터, 상기 제2 노드에 연결된 베이스 및 상기 음의 단자에 연결된 이미터를 포함하는 NPN트랜지스터를 포함하는 상기 SCR;
상기 양의 단자와 상기 제3 노드 사이에 연결된 N웰저항; 및
상기 음의 단자와 상기 제2 노드 사이에 연결된 P웰저항을 포함하는 ESD 보호회로.The apparatus of claim 1, wherein the second electrostatic discharge protection unit comprises:
A PNP transistor including a collector connected to the first node and a third node, and a collector coupled to the second node, and a collector coupled to the third node, a base connected to the second node, The SCR comprising an NPN transistor comprising an emitter coupled to the negative terminal;
An N well resistor coupled between the positive terminal and the third node; And
And a P-well resistor coupled between the negative terminal and the second node.
상기 제2 정전전기방전보호부는 상기 PNP트랜지스터의 컬렉터, 상기 NPN트랜지스터의 베이스 및 상기 P웰저항의 일단이 연결된 상기 제2 노드를 통하여 상기 제1 정전기방전보호부에서 형성된 상기 출력전압 또는 상기 출력전류를 수신하는 ESD 보호회로. 8. The method of claim 7,
Wherein the second electrostatic discharge protection unit is connected to the collector of the PNP transistor, the base of the NPN transistor, and the second node connected to one end of the P- And an ESD protection circuit.
상기 제2 정전기방전보호부의 상기 SCR은 상기 PNP트랜지스터의 베이스와 상기 NPN트랜지스터의 베이스 사이에서 애벌런치 항복이 발생하면 상기 PNP트랜지스터가 턴 온되고, 상기 턴 온된 PNP트랜지스터를 통하여 흐르는 전류에 의하여 상기 NPN트랜지스터를 턴 온시켜, 상기 PNP트랜지스터와 상기 NPN트랜지스터의 래치(Latch)로 동작하는 ESD 보호회로. 8. The method of claim 7,
The SCR of the second electrostatic discharge protection unit turns on when the avalanche breakdown occurs between the base of the PNP transistor and the base of the NPN transistor and the PNP transistor is turned on by the current flowing through the turned- An ESD protection circuit that turns on the transistor and operates as a latch of the PNP transistor and the NPN transistor.
상기 제2 정전기방전보호부의 상기 적어도 하나의 플로팅 도핑영역은 상기 PNP트랜지스터 또는 상기 NPN트랜지스터가 턴 온될 때, 상기 PNP트랜지스터 또는 상기 NPN트랜지스터의 상기 전류이득을 감소시키는 ESD 보호회로.8. The method of claim 7,
Wherein the at least one floating doped region of the second electrostatic discharge protection portion reduces the current gain of the PNP transistor or the NPN transistor when the PNP transistor or the NPN transistor is turned on.
상기 제1 P웰 상에 형성된 제2 N+도핑영역;
상기 제1 P웰과 접하는 N웰 상에 형성된 제3 N+도핑영역;
상기 N웰 상에 형성된 제1 P+도핑영역;
상기 N웰에 접하는 제2 P웰 상에 형성된 제2 P+도핑영역;
상기 제2 P웰 상에 형성된 제4 N+도핑영역;
상기 제2 P웰 상에 형성된 제3 P+영역;
상기 제1 P웰과 상기 N웰 사이에 형성된 브릿지 N+도핑영역; 및
상기 N웰 또는 상기 제2 P웰 상에 형성되고, 외부에 대해 플로팅된 플로팅 도핑영역을 포함하고,
상기 제2 N+도핑영역은 상기 제2 P+도핑영역과 전기적으로 연결되고,
상기 제1 N+도핑영역, 상기 제3 N+도핑영역 및 상기 제1 P+도핑영역은 양의 단자에 연결되고,
상기 제4 N+도핑영역 및 상기 제3 P+도핑영역은 음의 단자에 연결되며,
상기 제1 N+도핑영역과 상기 제2 N+도핑영역 사이에는 제1 게이트가 형성되어 제1 NMOS 트랜지스터를 형성하고,
상기 제2 N+도핑영역과 상기 브릿지 N+도핑영역 사이에는 제2 게이트가 형성되어 제2 MMOS 트랜지스터를 형성하는 것을 특징으로 하는 ESD 보호회로.A first N + doped region formed on the first P-well;
A second N + doped region formed on the first P-well;
A third N + doped region formed on the N well in contact with the first P well;
A first P + doped region formed on the N well;
A second P + doped region formed on a second P well adjacent to the N well;
A fourth N + doped region formed on the second P well;
A third P + region formed on the second P well;
A bridge N + doped region formed between the first P well and the N well; And
A floating doped region formed on the N well or the second P well and floated with respect to the exterior,
The second N + doped region is electrically connected to the second P + doped region,
Wherein the first N + doped region, the third N + doped region, and the first P + doped region are connected to positive terminals,
The fourth N + doped region and the third P + doped region are connected to a negative terminal,
A first gate is formed between the first N + doped region and the second N + doped region to form a first NMOS transistor,
And a second gate is formed between the second N + doped region and the bridge N + doped region to form a second MMOS transistor.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR20120114380A KR101488566B1 (en) | 2012-10-15 | 2012-10-15 | Electrostatic Discharge Protection Circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR20120114380A KR101488566B1 (en) | 2012-10-15 | 2012-10-15 | Electrostatic Discharge Protection Circuit |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20140047965A KR20140047965A (en) | 2014-04-23 |
KR101488566B1 true KR101488566B1 (en) | 2015-02-02 |
Family
ID=50654291
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR20120114380A KR101488566B1 (en) | 2012-10-15 | 2012-10-15 | Electrostatic Discharge Protection Circuit |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR101488566B1 (en) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN115312512B (en) * | 2021-05-06 | 2024-05-17 | 长鑫存储技术有限公司 | Diode triggered thyristor device and integrated circuit |
CN113540074B (en) * | 2021-07-16 | 2023-10-24 | 长鑫存储技术有限公司 | Electrostatic protection device |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100942701B1 (en) * | 2007-12-17 | 2010-02-16 | 한국전자통신연구원 | Electro-Static DischargeESD protection device |
KR20120025087A (en) * | 2010-09-07 | 2012-03-15 | 단국대학교 산학협력단 | Electrostatic discaharge protection circuit |
-
2012
- 2012-10-15 KR KR20120114380A patent/KR101488566B1/en active IP Right Grant
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100942701B1 (en) * | 2007-12-17 | 2010-02-16 | 한국전자통신연구원 | Electro-Static DischargeESD protection device |
KR20120025087A (en) * | 2010-09-07 | 2012-03-15 | 단국대학교 산학협력단 | Electrostatic discaharge protection circuit |
Also Published As
Publication number | Publication date |
---|---|
KR20140047965A (en) | 2014-04-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7825473B2 (en) | Initial-on SCR device for on-chip ESD protection | |
US9859270B2 (en) | Diode biased ESD protection devices and methods | |
US20100109043A1 (en) | Methods and structures for electrostatic discharge protection | |
US6690066B1 (en) | Minimization and linearization of ESD parasitic capacitance in integrated circuits | |
US9048096B2 (en) | Diode-based ESD concept for DEMOS protection | |
US20050045952A1 (en) | Pfet-based esd protection strategy for improved external latch-up robustness | |
US7405446B2 (en) | Electrostatic protection systems and methods | |
US20060125054A1 (en) | Electrostatic discharge protection circuit using zener triggered silicon controlled rectifier | |
TWI409938B (en) | Electrostatic discharge (esd) protection circuit | |
KR100942701B1 (en) | Electro-Static DischargeESD protection device | |
KR100750588B1 (en) | Electrostatic discharge protection device | |
KR101488566B1 (en) | Electrostatic Discharge Protection Circuit | |
CN109148438B (en) | High-voltage electrostatic protection device and equivalent circuit | |
KR101476005B1 (en) | Electrostatic Discharge Protection Circuit | |
CN111009524A (en) | NMOS ESD protection device with gate boosting | |
CN109979929B (en) | High-voltage electrostatic discharge clamping protection element and integrated circuit chip | |
US8941959B2 (en) | ESD protection apparatus | |
KR101349998B1 (en) | Electrostatic discaharge Protection Device | |
KR101463657B1 (en) | Electrostatic Discharge Protection Circuit | |
KR101417351B1 (en) | Electrostatic Discharge Protection Circuit | |
KR102139088B1 (en) | Electrostatic Discharge Protection Device with High Holding Voltage | |
KR102147138B1 (en) | Electrostatic discharge protection circuit | |
CN114121937A (en) | Anti-static protection structure and high-voltage integrated circuit | |
KR102215312B1 (en) | Electrostatic discharge protection circuit | |
KR20140034568A (en) | Semiconductor device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E90F | Notification of reason for final refusal | ||
E701 | Decision to grant or registration of patent right | ||
FPAY | Annual fee payment |
Payment date: 20180103 Year of fee payment: 4 |
|
FPAY | Annual fee payment |
Payment date: 20190107 Year of fee payment: 5 |
|
FPAY | Annual fee payment |
Payment date: 20200102 Year of fee payment: 6 |