KR101488200B1 - 개선된 전기이중층 커패시터 - Google Patents

개선된 전기이중층 커패시터 Download PDF

Info

Publication number
KR101488200B1
KR101488200B1 KR20130107158A KR20130107158A KR101488200B1 KR 101488200 B1 KR101488200 B1 KR 101488200B1 KR 20130107158 A KR20130107158 A KR 20130107158A KR 20130107158 A KR20130107158 A KR 20130107158A KR 101488200 B1 KR101488200 B1 KR 101488200B1
Authority
KR
South Korea
Prior art keywords
double layer
cover
package
guide
electric double
Prior art date
Application number
KR20130107158A
Other languages
English (en)
Inventor
김상진
Original Assignee
(주) 스마트캡
김상진
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by (주) 스마트캡, 김상진 filed Critical (주) 스마트캡
Priority to KR20130107158A priority Critical patent/KR101488200B1/ko
Application granted granted Critical
Publication of KR101488200B1 publication Critical patent/KR101488200B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES OR LIGHT-SENSITIVE DEVICES, OF THE ELECTROLYTIC TYPE
    • H01G11/00Hybrid capacitors, i.e. capacitors having different positive and negative electrodes; Electric double-layer [EDL] capacitors; Processes for the manufacture thereof or of parts thereof
    • H01G11/78Cases; Housings; Encapsulations; Mountings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES OR LIGHT-SENSITIVE DEVICES, OF THE ELECTROLYTIC TYPE
    • H01G11/00Hybrid capacitors, i.e. capacitors having different positive and negative electrodes; Electric double-layer [EDL] capacitors; Processes for the manufacture thereof or of parts thereof
    • H01G11/22Electrodes
    • H01G11/26Electrodes characterised by their structure, e.g. multi-layered, porosity or surface features
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES OR LIGHT-SENSITIVE DEVICES, OF THE ELECTROLYTIC TYPE
    • H01G11/00Hybrid capacitors, i.e. capacitors having different positive and negative electrodes; Electric double-layer [EDL] capacitors; Processes for the manufacture thereof or of parts thereof
    • H01G11/52Separators
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES OR LIGHT-SENSITIVE DEVICES, OF THE ELECTROLYTIC TYPE
    • H01G11/00Hybrid capacitors, i.e. capacitors having different positive and negative electrodes; Electric double-layer [EDL] capacitors; Processes for the manufacture thereof or of parts thereof
    • H01G11/54Electrolytes
    • H01G11/58Liquid electrolytes
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E60/00Enabling technologies; Technologies with a potential or indirect contribution to GHG emissions mitigation
    • Y02E60/13Energy storage using capacitors

Abstract

본 발명은 전기이중층 커패시터에 관한 것이다. 이 커패시터는 내부에 이중층 구조가 배치되는 용기형 패키지를 포함하는 본체와, 가장자리가 상향 절곡되어 'ㄴ'형 단면을 갖으며 저면이 상기 패키지의 측벽 상단에 접합되는 링상의 가이드와, 상기 이중층 구조상에 밀착 제공되는 플레이트형 덮개로서 가장자리가 상기 가이드 상측 평면상 절곡부 내에 안착 및 접합되어 상기 본체를 기밀적으로 밀폐하는 전도성 커버를 포함하여 이루어진다. 본 발명에 따르면 상기 가이드에 의한 커버의 조립 안정성 및 생산성이 향상되며, 내구성이 보장되는 등의 효과가 있다.

Description

개선된 전기이중층 커패시터 {Improved EDLC}
본 발명은 전기이중층 커패시터(EDLC: Electronic Double Layer Capacitor)에 관한 것으로 특히, 칩 스케일 또는 표면 실장이 가능한 세라믹 기밀형 전기이중층 커패시터에 관한 것이다.
전기이중층 커패시터는 일반적으로 한 쌍의 분극성 전극층 사이에 세퍼레이터를 개재하여 (+)극 및 (-)극으로 하는 구조를 가지며, 대향하는 각 전극층에는 전해질 용액이 함침되어 있다. 이에 상기 전극층과 전해질 간의 계면에, 전기이중층 형태로서 서로 상대되는 전하 에너지를 축적하게 된다. 이 구조는 계속적인 충방전이 가능하며 보통의 다른 커패시터에 비하여 에너지 효율이 높아, 최근 전자장치의 보조전원으로 대체 사용되고 있는 추세에 있으며, 또한 향후 차세대 에너지 동력원으로서 그 응용분야가 무한히 확대될 전망이다.
한편, 제품의 소형화 및 슬림화 추세에 맞추어 그 내장 부품의 소형화 및 슬림화가 요구되고 있는 가운데, 전기이중층 커패시터의 경우에도 마찬가지로 회로 기판상의 표면 실장(SMT)을 위한 기술적 요구가 있어 왔다.
일반적인 방안으로서, 특허 제834775호에 개시된 소위 "코인형" 전기이중층 커패시터가 제안되어 있다. 도 1을 참조하면, 이 커패시터는 개스킷(1)으로 절연된 금속재 상·하부 케이스(2,3), 그 내부에 배치된 두 전극(4,5)과 세퍼레이터(6)를 포함하여 이루어진다. 그리고, 상기 케이스(2,3)의 상하에 각각 브래킷을 용접하고, 상기 브래킷을 통해 회로 기판에 실장되는 것이다.
그러나, 코인형 전기이중층 커패시터는 그 두께가 상대적으로 크고, 표면 실장을 위하여 필요한 추가 구조물(브래킷 등)에 의해 그 두께가 더 두꺼워지게 된다. 이에 따라 이 커패시터를 사용하는 경우, 두께의 증가로 인하여 고용량 제품을 생산하는데 어려움이 있으며 나아가, 추가 공정의 발생에 따른 제품 단가가 상승되는 문제가 있다.
또한 이 구조는 실장시 260℃ 이상의 고온의 환경에서 적용되기에 필요한 절연, 누액 방지기술, 개스킷 관련기술 기타 조립기술 등의 애로기술 및 표면실장을 위한 단자용접 등의 공정을 필요로 하며, 이와 같은 애로기술이나 공정 등으로 인하여 제품의 소형화를 구현하는데 한계가 있다.
이러한 코인형 커패시터의 한계를 극복하고자 제안된 것이, 특허등록 제1030406호에 개시된 소위 "패키지형" 전기이중층 커패시터이다. 도 2를 참조하면, 이 커패시터는 패키지 본체(7)의 내부에 도전성 접착제(10,11)를 이용하여 이중층 구조(4,5,6)가 배치된 상태로, 평판형 덮개(8)가 본체(7)의 측벽(7a) 상단에 접촉하고 납땜(9)으로 고정되어 이루어진다. 이 납땜(9)을 위하여, 상기 측벽(7a) 상단에는 금속링(7b)이 고정되어 있다.
부호 12와 13은 상기 본체(7)의 각 면을 따라 형성되어 두 전극(4,5)에 각각 접속되는 단자 패턴이다.
여기에서 상기 패키지 본체(7)는 누액 방지 및 내열을 목적으로 주로 세라믹을 사용하여 성형되며, 그 외 상기 특허에 예시된 바와 같이 저융점 유리나 내열 수지 등이 사용될 수도 있을 것이다. 이 구조의 커패시터가 상기한 "코인형" 커패시터에 비하여, 제품의 조립성을 향상시키고 소형화를 이루는데 적합하기는 하다.
그러나 패키지 본체(7)의 재료 특성상 소결에 의한 수축률에 의하여 발생하는 공차범위로 인하여, 일정한 수준 또는 용량의 커패시터를 제조하기가 어렵다는 문제가 있다. 실제로, 이 문제는 도 3a와 같이 전극(4)이 분리되어 버리는 형태, 도 3b와 같이 덮개(8)가 분리되어 버리는 형태로 나타나, 결국 정전용량 불량 및 조립 불량을 야기하게 되는 것이다.
한편, 상기 덮개(8)는 얇은 판으로서 그 취급이 용이하지 않기 때문에, 고가의 핸들링 설비를 이용하더라도 용접시 도 3c와 같이 본체(7)로부터 일측으로 치우치기 쉬우며, 극단적으로는 본체(7)와의 기밀이 이루어지지 않은 상태로 용접이 수행되기도 한다. 실제로 양산 시스템에서 상기한 문제들이 심각하게 발생하여, 패키지형 커패시터에 대한 실효성에 의문을 가져다줄 정도이다.
본 발명은 상기한 종래의 "패키지형" 전기이중층 커패시터의 문제점을 해결하고자 제안된 것이다. 본 발명의 목적은 소위 "패키지형"을 기반으로 하되 덮개와 그 상관구조를 특별하게 설계하여, 조립성 및 기밀성을 향상시키고 불량률을 최소화하는 동시에 안정적인 전기적 특성을 나타내는 기밀형 전기이중층 커패시터를 제공하고자 하는 것이다.
본 발명에 따른 커패시터는:
절연 세퍼레이터를 사이에 두고 상·하로 밀착 배치되는 한 쌍의 전극으로 구성되며 각 전극에 전해질 용액이 함침된 전기 이중층 구조, 내부에 상기 이중층 구조가 배치되는 용기형 패키지를 포함하는 본체와;
가장자리가 상향 절곡되어 'ㄴ'형 단면을 갖으며, 저면이 상기 패키지의 측벽 상단에 접합되는 링상의 가이드와;
상기 이중층 구조상에 밀착 제공되는 플레이트형 덮개로서, 가장자리가 상기 가이드 상측 평면상 절곡부 내에 안착 및 접합되어, 상기 본체를 기밀적으로 밀폐하는 전도성 커버;
를 포함하여 이루어진다.
바람직하게, 상기 커버는 캐비티(cavity)형 덮개이다.
또한 바람직하게, 상기 패키지는 세라믹으로 형성되는 한편, 상기 가이드는 전도성 금속으로 형성된다.
본 발명에 따른 커패시터는 'ㄴ'형 단면을 갖는 링상의 가이드를 이용하여 커버를 단순히 안착함으로써, 커버의 위치가 간단하게 고정되고 적어도 불리한 정도로는 유동되지 않는다. 따라서 종래 슬라이드 가능한 구조에 비하여, 생산성 및 기밀성을 향상시키는 효과가 있다.
또한 상기 커버를 캐비티 형태로 구성함으로써, 캐비티 본체의 제조 공차에 유연하게 대응할 수가 있다. 따라서 제품 양산시 불량률을 최소화하는 동시에 일정한 규모 및 안정적인 특성을 나타내는 효과가 있다.
도 1은 종래의 전기이중층 커패시터의 단면도.
도 2는 종래의 다른 전기이중층 커패시터의 단면도.
도 3a, 3b, 3c는 각각 도 2의 '불량' 상태를 설명하기 위한 도면.
도 4는 본 발명의 실시예에 따른 전기이중층 커패시터의 단면도.
도 5는 본 발명의 다른 실시예에 따른 전기이중층 커패시터의 단면도.
도 6은 본 발명에 대한 비교 실시예도.
이상 기재된 또는 기재되지 않은 본 발명의 특징과 효과들은, 이하에서 첨부 도면을 참조하여 설명하는 실시예들을 통하여 더욱 명백해질 것이다. 도 4 및 도 5는 본 발명의 각 실시예에 따른 기밀형 전기이중층 커패시터(이하 '커패시터'라 함)의 실시예를 나타낸다. 다만, 각 도면에서 동일한 기능을 갖는 구성에 대하여는 동일한 부호를 사용하기로 한다.
도 4를 참조하면, 본 발명의 일 실시예에 따른 커패시터(100)는 내부에 배치된 전기 이중층 구조(111)와 그 외부 용기형 패키지(112)를 포함하는 본체(110)와, 상기 본체(110)의 상부에 제공되는 링상의 가이드(120) 및 상기 가이드(120) 상에서 본체(110)를 기밀적으로 밀폐하는 전도성 커버(130)를 포함하여 이루어진다. 부호 133, 134는 상기 본체(110)를 기반으로 형성되어, 이중층 구조(111)의 각 전극(113,114)에 접속되는 금속 패턴형 단자이다.
상기 이중층 구조(111)는 절연 세퍼레이터(115)를 사이에 두고 상·하로 대향하여 밀착 배치되는 한 쌍의 전극(113,114)을 포함하며, 각 전극(113,114)에 전해질 용액이 함침된 통상의 전기 이중층 구조이다. 상기 이중층 구조(111)의 전극(113,114)은 활성탄을 이용한 분극성 전극이다. 실제로 이 분극성 전극(113,114)은 잘 알려진바, 활성탄 분말에 테프론 수지 등의 불소수지를 소량 혼합하고 집전체에 프레스 성형한 형태, 활성탄 분말 페이스트를 도전성 고무전극에 압착한 형태, 활성탄 섬유에 금속 집천체를 용착 또는 플라즈마 증착식으로 밀착시킨 형태 등으로 제공된다.
또한, 상기 세퍼레이터(115)는 이온 투과가 가능한 다공성 재료가 사용되는데, 예를 들면 폴리프로필렌 나일론, 폴리에스터, 글라스화이버(glass-fiber), 부직포 등 알려진 재료들이 적용될 수 있다.
그리고 상기 전극(113,114)은 액상 전해질이 함침되어 전하층으로서의 기능을 하는데, 상기 전해질로서 이온성 유기용매 또는 유기용매와 유기 화합물로 된 용질의 적정 혼합된 조성이 필요하다. 예컨대 용질이 5중량% 미만이거나 융기용매가 40중량%를 초과할 경우 분극성 전극의 함침을 쉽게 하는 반면 전하축전 성능이 과도하게 낮아져 전기이중층 구조의 기능을 수행하기 어렵게 된다. 반면에 용질이 90중량%를 초과하거나 유기용매가 5중량% 미만일 경우 전하축전 성능을 향상시킬 수 있는 반면 전극에 함침시키기 어려워 전기이중층 구조의 제작이 어렵게 된다.
한편, 도시되지 않았으나, 양 전극(113,114)의 외측면에는 각각 금속박형 집전체가 더 구비될 수도 있다.
상기 패키지 본체(110)는 내부에 상기 이중층 구조(110)가 배치되는 용기형 패키지(112)를 포함하여 이루어진다. 일반적으로, 패키지형 전기이중층 커패시터의 경우 그 패키지 구조로서 표면 실장이 가능하여야 한다. 따라서 표면 실장의 공정에서의 고온(약 260℃)의 환경에서 내부 구조가 보호되어야 하며, 이중층 구조(110)에 포함된 액상 전해질이 누출되지 않아야 한다. 이를 고려하여 상기 패키지(112)는 세라믹 또는 금속 재료로 제조되며, 바람직하게 고온 또는 저온 동시-소결 세라믹(HTCC 또는 LTCC)으로 제조된다.
특히, 본 발명에서 상기 패키지(112)의 측벽 상단부에는 링상의 가이드(120)가 접합되는데, 이는 커버(130)를 상기 본체(110)의 상부에 안착 및 고정시키는데 최적의 환경을 제공하는 것으로 판단된다. 도시되지 않았으나, 상기 패키지(112) 또는 본체(120)의 내부에는 전해액의 누액 방지, 절연 및 단락 방지 등을 위한 개스킷(gasket)이 구비될 수 있다.
상기 가이드(120)는 커버(130)를 상기 본체(110)의 상부에 안착 및 고정시키는데 최적의 환경을 제공하기 위하여 구비되는 것으로, 가장자리가 상향 절곡되어 'ㄴ'형 단면을 갖는 링상의 가이드이며, 저면이 상기 패키지(112)의 측벽 상단에 접합되어 고정된다. 즉, 플레이트형 커버(130) 결합시, 커버(130)의 외측 모서리가 가이드(120)의 절곡부에 걸려지도록 함으로써 배치 및 고정이 쉽게 이루어지도록 구성된 것이다.
바람직하게 상기 가이드(120)는 전도성 금속으로 형성되는데, 이는 가이드(120)로 하여금 단자(133,134)와 커버(130)를 전기적으로 매개하도록 함으로써 전기적 설계의 어려움을 해결하고자 한 것이다.
상기 커버(130)는 패키지 본체(110)의 상측에 제공되어 이중층 구조(111)를 덮어 보호하기 위한 구성이다. 도 4에 도시된 바와 같이, 본 실시예에서 상기 커버(130)는 이중층 구조(111) 상에 밀착 제공되는 캐비티(cavity)형 덮개이다. 다만 도 5에서 참조되는 바, 다른 실시예에서 상기 커버(130a)는 평면 플레이트로 구성될 수도 있다. 비교해 보면, 캐비티(cavity)형은 평면 플레이트형에 비하여 탄력을 제공하는 측면에서 유리하다고 할 수 있다.
다시 도 4로 돌아와, 상기 커버(130)는 가장자리 부분이 상기 가이드(120)의 평면 상에 일체로 접합된다. 상기 커버(130)는 금속, 합금 기타 전기전도성 재료로 이루어지며, 그 가장자리 부분이 가이드(120)의 평면 상에 용접되어, 패키지(112)에 내장된 이중층 구조(111)를 밀봉한다.
바람직하게, 상기 커버(130)는 가장자리에 형성된 플랜지부(131)를 포함하며, 그 플랜지부(131)가 상기 가이드(120)의 평면상에 안착 및 접합되어 상기 본체(110) 또는 패키지(112)를 기밀적으로 밀폐한다. 즉, 가이드(120)의 절곡부가 가이드 역할을 하여 커버(130)의 위치를 유도 및 결정해주고, 그 상태에서 용접시에도 커버(130)의 위치가 정해진 범위 내에서 이탈되지 않으며, 따라서 커버(130)가 본체(110)의 상단 정위치에서 기밀적으로 고정되도록 할 수가 있는 것이다.
실제로 상기 플랜지부(131)가 가이드(120)의 평면상에 접촉하게 되는데, 이 플랜지부(131)는 약간의 탄성을 가지고 본체(110)의 패키지(112) 측벽(121)의 공차에 대응하며, 용접의 기밀과 접합의 견고성을 제공하게 된다. 상기 용접은 구체적으로 레이저용접, 프레스용접, 저항용접 등이 이용될 수 있으며, 바람직하게는 레이저용접 방법이 적용될 것이다.
본 실시예에서, 상기 커버(130)와 전극(113), 전극(114)과 패키지(112)는 그라파이트가 함유된 도전성 접착제를 통하여 서로 접합된다. 다만, 전극의 종류 또는 구성에 따라서, 부착 방법으로서 상기 접착제 이외에 용접이 사용되는 경우도 있을 수 있다.
이상에서와 같이, 본 발명의 가이드(120)는 커버(130)의 위치를 유도 및 결정해주고, 그 상태에서 용접시에도 커버(130)의 위치가 정해진 범위 내에서 이탈되지 않도록 할 목적으로 구비되는 구성이다. 이러한 목적을 위한 구성으로, 패키지(112) 측벽 상단부를 특별하게 설계할 수도 있을 것이다. 그 예가 도 6에 도시되어 있다.
도 6을 참조하면, 패키지(112) 측벽 상단부는 그 자체로서 단턱(135)을 포함하고 있으며, 실제로 상기 커버(130)가 상기 단턱의 범위 내에서 위치가 결정되고 이탈되지 않을 것이다. 그러나 이 경우 상기 패키지(112) 상단의 단턱(135) 부분에 마모, 부식, 파손이 발생할 수 있으며, 이렇게 되면 커패시터 전체에 문제가 생기게 된다.
따라서 본 발명의 실시예에서 개시된 가이드(120) 구조는 커버(130)의 결합 및 그에 따른 생산성 향상, 제품의 내구성 향상 등의 효과에 있어서 최적으로 개선된 것이라고 판단된다.
100. 전기이중층 커패시터
110. 본체 111. 이중층구조
112. 패키지 113,114. 전극
115. 세퍼레이터 120. 가이드
130. 커버 131. 플랜지부
133,134. 단자

Claims (4)

  1. 절연 세퍼레이터를 사이에 두고 상·하로 밀착 배치되는 한 쌍의 전극으로 구성되며 각 전극에 전해질 용액이 함침된 전기 이중층 구조, 내부에 상기 이중층 구조가 배치되는 용기형 패키지를 포함하는 본체와;
    가장자리가 상향 절곡되어 'ㄴ'형 단면을 갖으며, 저면이 상기 패키지의 측벽 상단에 접합되는 링상의 가이드와;
    상기 이중층 구조상에 밀착 제공되는 플레이트형 덮개로서, 가장자리가 상기 가이드 상측 평면상 절곡부 내에 안착 및 접합되어, 상기 본체를 기밀적으로 밀폐하는 전도성 커버;
    를 포함하는 것을 특징으로 하는 개선된 전기이중층 커패시터.
  2. 제1항에 있어서,
    상기 커버는 캐비티(cavity)형 덮개인 것을 특징으로 하는 개선된 전기이중층 커패시터.
  3. 제1항에 있어서,
    상기 패키지는 세라믹으로 형성된 것을 특징으로 하는 개선된 전기이중층 커패시터.
  4. 제1항에 있어서,
    상기 가이드는 전도성 금속으로 형성된 것을 특징으로 하는 개선된 전기이중층 커패시터.
KR20130107158A 2013-09-06 2013-09-06 개선된 전기이중층 커패시터 KR101488200B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR20130107158A KR101488200B1 (ko) 2013-09-06 2013-09-06 개선된 전기이중층 커패시터

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR20130107158A KR101488200B1 (ko) 2013-09-06 2013-09-06 개선된 전기이중층 커패시터

Publications (1)

Publication Number Publication Date
KR101488200B1 true KR101488200B1 (ko) 2015-02-23

Family

ID=52593537

Family Applications (1)

Application Number Title Priority Date Filing Date
KR20130107158A KR101488200B1 (ko) 2013-09-06 2013-09-06 개선된 전기이중층 커패시터

Country Status (1)

Country Link
KR (1) KR101488200B1 (ko)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005166974A (ja) 2003-12-03 2005-06-23 Sanyo Electric Co Ltd 電気二重層コンデンサ、電解質電池及びこれらの製造方法
JP2006054266A (ja) 2004-08-10 2006-02-23 Sii Micro Parts Ltd 電気化学セルおよびその製造方法
JP2007201383A (ja) 2006-01-30 2007-08-09 Sanyo Electric Co Ltd 蓄電デバイス
JP2011100998A (ja) 2009-11-05 2011-05-19 Samsung Electro-Mechanics Co Ltd チップ型電気二重層キャパシタ及びその製造方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005166974A (ja) 2003-12-03 2005-06-23 Sanyo Electric Co Ltd 電気二重層コンデンサ、電解質電池及びこれらの製造方法
JP2006054266A (ja) 2004-08-10 2006-02-23 Sii Micro Parts Ltd 電気化学セルおよびその製造方法
JP2007201383A (ja) 2006-01-30 2007-08-09 Sanyo Electric Co Ltd 蓄電デバイス
JP2011100998A (ja) 2009-11-05 2011-05-19 Samsung Electro-Mechanics Co Ltd チップ型電気二重層キャパシタ及びその製造方法

Similar Documents

Publication Publication Date Title
JP5013772B2 (ja) 電気二重層キャパシタ
JP5112885B2 (ja) 蓄電体用容器ならびにそれを用いた電池および電気二重層キャパシタ
JP4817778B2 (ja) 電池用ケースおよび電池ならびに電気二重層キャパシタ用ケースおよび電気二重層キャパシタ
US20090181297A1 (en) Storage cell
JP2006049289A (ja) 電池用ケースおよび電池ならびに電気二重層キャパシタ用ケースおよび電気二重層キャパシタ
JP2006012792A (ja) 電池用ケースおよび電池ならびに電気二重層キャパシタ用ケースおよび電気二重層キャパシタ
JP4868797B2 (ja) 電池用ケースおよび電池ならびに電気二重層キャパシタ用ケースおよび電気二重層キャパシタ
JP2014041996A (ja) 電気化学セル及びその製造方法
KR101222873B1 (ko) 표면 실장형 슈퍼 커패시터
KR101533328B1 (ko) 전기이중층 커패시터
JP5115204B2 (ja) 面実装用方形蓄電セル
JP6400301B2 (ja) 電気化学セルおよびその製造方法
KR101488200B1 (ko) 개선된 전기이중층 커패시터
KR101491645B1 (ko) 패키지형 전기이중층 커패시터
JP2007059891A (ja) 容器およびこれを用いた電池または電気二重層キャパシタならびに電子装置
KR101500955B1 (ko) 패키지형 전기 이중층 커패시터
JP2005005616A (ja) 電気化学デバイス
KR101337373B1 (ko) 표면 실장형 슈퍼 커패시터
KR20130140956A (ko) 세라믹 플랫형 전기이중층 커패시터
KR101211668B1 (ko) 표면 실장형 슈퍼 커패시터
JP2005191507A (ja) コイン形蓄電素子
KR101297093B1 (ko) 배선기판 및 그를 이용한 표면 실장형 슈퍼 커패시터
JP2005209640A (ja) 電池用ケースおよび電池ならびに電気二重層キャパシタ用ケースおよび電気二重層キャパシタ
KR20140051484A (ko) 기밀형 전기이중층 커패시터
KR101306601B1 (ko) 표면 실장형 슈퍼 커패시터

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E701 Decision to grant or registration of patent right
N231 Notification of change of applicant
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20190207

Year of fee payment: 5