KR101470296B1 - 저전압 차동신호 방식에서의 블랭크 구간 주기 감지방법 - Google Patents

저전압 차동신호 방식에서의 블랭크 구간 주기 감지방법 Download PDF

Info

Publication number
KR101470296B1
KR101470296B1 KR1020120076625A KR20120076625A KR101470296B1 KR 101470296 B1 KR101470296 B1 KR 101470296B1 KR 1020120076625 A KR1020120076625 A KR 1020120076625A KR 20120076625 A KR20120076625 A KR 20120076625A KR 101470296 B1 KR101470296 B1 KR 101470296B1
Authority
KR
South Korea
Prior art keywords
level
clock signal
blank interval
count value
period
Prior art date
Application number
KR1020120076625A
Other languages
English (en)
Other versions
KR20130009690A (ko
Inventor
오광일
최순영
이상민
김언영
전현규
Original Assignee
주식회사 실리콘웍스
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 실리콘웍스 filed Critical 주식회사 실리콘웍스
Publication of KR20130009690A publication Critical patent/KR20130009690A/ko
Application granted granted Critical
Publication of KR101470296B1 publication Critical patent/KR101470296B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3655Details of drivers for counter electrodes, e.g. common electrodes for pixel capacitors or supplementary storage capacitors
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus
    • G06F13/28Handling requests for interconnection or transfer for access to input/output bus using burst mode transfer, e.g. direct memory access DMA, cycle steal
    • G06F13/30Handling requests for interconnection or transfer for access to input/output bus using burst mode transfer, e.g. direct memory access DMA, cycle steal with priority control
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/001Arbitration of resources in a display system, e.g. control of access to frame buffer by video controller and/or main processor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/04Partial updating of the display screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/14Use of low voltage differential signaling [LVDS] for display data communication

Abstract

본 발명은 블랭크 구간 주기 감지방법에 관한 것으로, 더욱 상세하게는 저전압 차동신호 전송 방식(mLVDS)에 있어서 새로운 수평주기 또는 수직주기의 시작을 알려주는 기능을 소스 드라이버 집적회로에 내장하는 블랭크 구간 주기 감지방법에 관한 것이다.
본 발명에 따른 저전압 차동신호 방식에서의 블랭크 구간 주기 감지방법에 의하면 수평주기 또는 수직주기의 시작을 알려주는 신호의 전송으로 발생할 수 있는 데이터의 오동작을 미연에 방지할 수 있는 효과가 있다.

Description

저전압 차동신호 방식에서의 블랭크 구간 주기 감지방법{Method for detection of blank cycle in mLVDS}
본 발명은 블랭크 구간 주기 감지방법에 관한 것으로, 더욱 상세하게는 저전압 차동신호 전송 방식(mLVDS)에 있어서 새로운 수평주기 또는 수직주기의 시작을 알려주는 기능을 소스 드라이버 집적회로에 내장하는 블랭크 구간 주기 감지방법에 관한 것이다.
일반적으로 액정표시장치(LCD: Liquid Crystal Display)에서 수평동기 신호(TP signal)는 타이밍 제어부(Timming Controller)에 의해 드라이버 집적회로(Drive IC)에 매 수평주기(Horizontal:H)마다 입력되는 신호로서, 타이밍제어부(Timming Controller)가 드라이버 집적회로(Drive IC)에게 수평주기(Horizontal:H)의 시작을 알려주는 트리거(trigger) 신호이다.
수평동기신호(TP signal)는 노말 패킷(Normal packet) 및 화상데이터(RGB data)의 수신 시, 논리 로우(logic Low) 상태로 유지되다가 블랭크(Blank) 구간에서 데이터 리셋 패킷(Data reset packet)을 받기 직전에 논리 하이(High)로 천이하여 새로운 수평주기(Horizontal:H)가 시작됨을 알려준다.
이러한 수평동기신호(TP signal)는 CMOS 레벨의 입력 레벨(input level)을 가지므로 데이터(Data) 및 클럭신호(clk)의 입력들이 상호간에 커플링(coupling)을 일으켜 오동작이 발생할 가능성이 높은 문제가 있다.
본 발명이 이루고자 하는 기술적 과제는 새로운 수평주기 또는 수직주기의 시작을 알려주는 기능을 제공하는 저전압 차동신호 방식에서의 블랭크 구간 주기 감지방법을 제공하는데 있다.
상기 기술적 과제를 이루기 위한 본 발명에 의한 저전압 차동신호 방식에서의 블랭크 구간 주기 감지방법은, 블랭크 구간에서 클락신호의 레벨을 제1레벨로 유지하고, 데이터 신호를 상기 제1레벨과 제2레벨을 반복하며 토글링시키며, 상기 데이터 신호의 천이시점에서 상기 클락신호가 상기 제1레벨을 유지하면 카운터는 카운트 값을 증가시키고 카운트 값이 미리 설정한 값에 도달하면 하나의 블랭크 구간 주기가 끝났음을 감지하여 다음 블랭크 구간 주기의 시작을 알려주는 것을 특징으로 한다.
본 발명에 따른 저전압 차동신호 방식에서의 블랭크 구간 주기 감지방법에 의하면 수평주기 또는 수직주기의 시작을 알려줄 수 있으며 데이터의 오동작을 미연에 방지할 수 있는 효과가 있다.
도 1은 수평블랭크 구간에서 수평주기를 감지하는 클락 신호의 레벨이 하이로 정의된 경우를 나타내는 도면이다.
도 2는 수평블랭크 구간에서 수평주기를 감지하는 클락 신호의 레벨이 로우로 정의된 경우를 나타내는 도면이다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시 예를 보다 상세히 설명하도록 한다.
본 발명의 바람직한 실시 예에서 블랭크(Blank) 구간이란 유효 화상 데이터가 전송되지 않는 구간을 말한다. 블랭크 구간은 수직블랭크(Vertical Blank) 구간과 수평블랭크(Horizontal Blank) 구간을 포함한다. 수직블랭크(Vertical Blank) 구간은 화상 데이터 전송 시 화면(frame)이 전환되는 부분에서 유효 화상 데이터가 전송되지 않는 구간을 의미하고, 수평블랭크(Horizontal Blank)는 화상 데이터 전송 시 하나의 화면 내에서 하나의 주사선(line)과 그 다음 주사선 사이에 유효 화상 데이터가 전송되지 않는 구간을 의미한다. 이하 본 실시 예서 블랭크 구간은 수평블랭크 구간인 경우를 예시하여 설명하지만 본 발명은 이에 한정되지 아니하며 수직블랭크 구간으로 확장될 수 있다.
드라이버 집적회로가 수평주기를 감지하기 위해서, 카운터를 사용하여 수평동기신호 기능을 드라이버 집적회로에 내장화 할 수 있다.
수평동기신호 기능을 드라이버 집적회로에 내장화 시, 드라이버 집적회로는 입력되는 1수평주기 데이터(data)의 개수를 내부 카운터(counter)를 돌려서 카운트(count)한다. 카운트한 데이터 개수가 1 수평주기 데이터 개수를 넘어 카운트 오버 플로우(count over flow)가 발생하면 드라이버 집적회로는 현 수평주기(Horizontal:H)의 데이터(data) 수신이 모두 완료 되었다고 판단하여, 다음 수평주기(Horizontal:H)의 패킷(packet)과 화상 데이타(RGB data)를 수신하도록 내부 회로를 리셋(reset) 시킨다.
상기와 같은 방식으로 내부 카운터(counter)를 사용하는 경우에는 이에스디(ESD)등으로 인하여 카운터(counter) 값이 역전되었을 때 현재의 데이터(data)가 들어오는 절대 위치를 알 수 없으므로 전 프레임(frame)에 걸쳐 화상 불량이 발생될 가능성 있다. 따라서 단순히 내부 카운터(counter)를 사용하여 1 수평주기의 데이터를 카운트하는 것은 바람직하지 못한 결과를 초래할 수 있다.
도 1(a)는 수평블랭크 구간에서 수평주기를 감지하는 클락 신호의 레벨이 하이로 정의된 경우를 나타내는 도면이고, 도1(b)는 화상데이터 수신 구간에서 클락 신호가 정상적으로 토글링되는 경우를 나타내는 도면이다.
소스 드라이버 집적회로는 수평동기신호 기능을 내장하기 위하여 클락신호(clk)와 데이터 신호(D0)를 입력으로 사용할 수 있다. 예를 들면, 수평블랭크(Horizontal Blank) 구간에서 클락신호(clk)를 하이(High)로 수 사이클(cycle)동안 유지시킨 후, 이를 소스 드라이버 집적회로의 내부 카운터에서 감지(detection)함으로써 해당 수평주기(H)가 끝났음을 판단할 수 있다. 본 실시예에서 데이터 신호는 D0인 경우를 예시하여 설명하지만 데이터 신호는 D0에 한정되지 아니하며 다른 데이터 신호 D1, D2, D3 등일 수도 있다.
이때 클락 신호(clk) 만으로는 드라이버 집적회로의 클락신호(CLK)가 하이(High)로 유지되었는지 알 수 없으므로 데이터 신호(D0)와 같이 연동하여 사용한다.
먼저 도1(a)를 참조하여, 수평블랭크 구간에서 클락신호(clk)와 데이터 신호(D0)를 이용한 수평주기 검출 동작을 설명하면 다음과 같다.
수평블랭크(Horizontal Blank) 구간에서 수신 클락신호Rx(clk)는 일정 사이클(cycle)동안 하이 레벨(level)을 유지하며, 수신 데이터 Rx(D0)는 매 사이클(cycle)마다 토글(toggle) 된다. "일정 사이클"은 사용자가 정의할 수 있는 시간 간격으로서 수평블랭크 구간일 수 있다.
소스 드라이버 집적회로의 내부 카운터는 수신 데이터 Rx(D0)의 천이시점, 예를 들면, 수신 데이터 Rx(D0)의 라이징 에지에서 수신 클락신호 Rx(clk)가 하이 레벨이면 카운트 값을 1씩 증가시키도록 동작하고, 수신 클락신호 Rx(clk)의 다음 라이징 에지에서 카운트 값을 리셋(counter=0) 시킨다..
보다 구체적으로 수신 클락신호Rx(clk)가 하이 레벨(level)인 동안, 수신 데이터Rx(D0)는 하이 레벨과 로우 레벨을 반복하며 토글(toggle)된다. 따라서, 내부 카운터는 수신 데이터 Rx(D0)의 라이징 에지 마다 카운트 값을 1씩 증가시킨다
이와 같이 내부 카운터는 카운트 값을 매 사이클(cycle)마다 1씩 증가시키다가 사용자(user)가 미리 지정한 카운터(counter) 값에 도달하면, 드라이버 집적회로에게 하나의 수평주기(H)가 끝나고 새로운 수평주기의 시작을 알릴 수 있게 된다.
다시 설명하면, 수평블랭크(Horizontal Blank) 구간에서 수신 클럭신호Rx(clk)와 수신 데이터 신호 Rx(D0)을 이용하여 수평주기(H)가 끝났음을 감지하고 새로운 수평주기(H)가 시작됨을 알려줄 수 있는 기능이 소스 드라이버 집적회로에 구현될 수 있다.
다음으로 도1(b)를 참조하여, 화상데이타(RGB data)가 수신되는 구간에서 클락신호 및 데이터 신호에 대한 카운터 동작을 설명하면 다음과 같다.
화상데이타가 수신되는 구간에서, 수신 클락신호 Rx(clk)는 하이 레벨과 로우 레벨을 반복하며 토글되고, 수신 데이터 Rx(D0)는 화상데이터 정보에 따라 하이 레벨 또는 로우 레벨이 된다. 본 실시 예에서는 화상데이터가 수신되는 구간에서 카운트 값이 사용자 지정 값을 초과하지 않음을 명확히 보여주기 위하여 수신 데이터 Rx(D0)를 "0"과 "1"이 반복되는 경우로 예시하였지만, 수신 데이터 Rx(D0)는 화상데이터 정보에 따라 다르게 바뀔 수 있다.
소스 드라이버 집적회로의 내부 카운터는 수신 데이터 Rx(D0)의 천이시점, 예를 들면, 수신 데이터 Rx(D0)의 라이징 에지에서 수신 클락신호 Rx(clk)가 하이 레벨이면 카운트 값을 1 증가시킨다. 그런데 화상데이터가 수신되는 구간에서 수신 클락신호 Rx(clk)는 하이 레벨과 로우 레벨을 반복하므로, 소스 드라이버 집적회로의 내부 카운터는 수신 데이터 Rx(D0)에 상관 없이 수신 클락신호 Rx(clk)의 다음 라이징 에지에서 바로 카운트 값을 리셋 시킨다.
즉, 화상 데이타(RGB data)가 수신되는 구간에서는 카운트 값이 1 증가하는 과정과 카운트 값(counter)을 리셋시키는 과정이 반복됨으로써 카운트 값이 1을 넘을 수 없다.
도 2(a)는 수평블랭크 구간에서 수평주기를 감지하는 클락 신호의 레벨이 로우로 정의된 경우를 나타내는 도면이고, 도2(b)는 화상데이터 수신 구간에서 클락신호가 정상적으로 토글링되는 경우를 나타내는 도면이다.
도 2(a) 및 도 (2b)는 수평블랭크(Horizontal Blank) 구간에서 수신 데이터 Rx(D0)에 의해 감지되는 수신 클락신호 Rx(clk)의 레벨이 로우(L)인 것을 제외하고는 도 1(a) 및 도(b)에서 설명한 것과 동일하다.
도2(a)를 참조하면, 수평블랭크(Horizontal Blank) 구간에서 수신 클락신호Rx(clk)는 일정 사이클(cycle)동안 로우 레벨을 유지하며, 수신 데이터Rx(D0)는 매 사이클(cycle)마다 토글(toggle) 된다. 내부 카운터는 카운트 값을 매 사이클(cycle)마다 1씩 증가시키다가 사용자(user)가 미리 지정한 카운x트터 값(counter)에 도달하면, 드라이버 집적회로에게 하나의 수평주기(H)가 끝나고 새로운 수평주기의 시작을 알릴 수 있게 된다
도2(b)를 참조하면, 소스 드라이버 집적회로의 내부 카운터는 데이터 Rx(D0)의 천이시점, 예를들면, 수신 데이터 Rx(D0)의 라이징 에지에서 수신 클락신호 Rx(clk)가 로우 레벨이면 카운트 값을 1 증가시키고, 수신 클락신호 Rx(clk)의 다음 라이징 에지에서 바로 카운트 값을 리셋 시키므로 카운트 값이 1을 넘을 수 없다.
도 1 및 도 2를 참고하면, 수신 클락신호Rx(clk)가 수평블랭크 구간에서 하이 레벨(또는 로우 레벨)로 정의된 경우에는 수신 데이터Rx(D0)가 라이징(rising) 에지일 때 수신 클락신호Rx(clk)가 하이 레벨(또는 로우 레벨)이므로 카운터에서 카운트를 시작하고, 사용자가 원하는 카운터 값이 얻어지면 1수평주기가 끝나고 새로운 1수평주기가 시작됨을 판단할 수 있게 된다. 이후 수신 클락신호Rx(clk)의 라이징(rising) 에지에서 카운터를 리셋시킨다.
이상에서 본 발명에 대한 기술사상을 첨부 도면과 함께 서술하였지만 이는 본 발명의 바람직한 실시 예를 예시적으로 설명한 것이지 본 발명을 한정하는 것은 아니다. 또한 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자라면 누구나 본 발명의 기술적 사상의 범주를 이탈하지 않는 범위 내에서 다양한 변형 및 모방이 가능함은 명백한 사실이다.

Claims (14)

  1. 블랭크 구간에서 클락신호의 레벨을 제1레벨로 유지하고, 데이터 신호를 상기 제1레벨과 제2레벨을 반복하며 토글링시키며,
    상기 데이터 신호의 천이시점에서 상기 클락신호가 상기 제1레벨을 유지하면 카운터는 카운트 값을 증가시키고 카운트 값이 미리 설정한 값에 도달하면 하나의 블랭크 구간 주기가 끝났음을 감지하여 다음 블랭크 구간 주기의 시작을 알려주는 것을 특징으로 하는 저전압 차동신호 방식에서의 블랭크 구간 주기 감지방법.
  2. 제1항에 있어서, 상기 블랭크 구간은
    수평블랭크 구간 및 수직블랭크 구간 중 선택된 어느 하나의 블랭크 구간인 저전압 차동신호 방식에서의 블랭크 구간 주기 감지방법.
  3. 제1항에 있어서, 상기 제1레벨은,
    하이 레벨 및 로우 레벨 중 선택된 어느 하나의 레벨인 것을 특징으로 하는 저전압 차동신호 방식에서의 블랭크 구간 주기 감지방법.
  4. 제1항에 있어서, 상기 카운터는
    상기 클락신호의 레벨이 천이되는 시점에 리셋되는 것을 특징으로 하는 저전압 차동신호 방식에서의 블랭크 구간 주기 감지방법.
  5. 제1항에 있어서, 화상데이터가 수신되는 구간에서는 상기 클락신호는 상기 제1레벨과 제2레벨을 반복하며 토글링되는 것을 특징으로 하는 저전압 차동신호 방식에서의 블랭크 구간 주기 감지방법.
  6. 제1 항에 있어서,
    상기 카운트 값은 소스 드라이버 집적회로의 내부 카운터에 의하여 제공되는 저전압 차동신호 방식에서의 블랭크 구간 주기 감지방법.
  7. 데이터 신호와 클락신호를 입력으로 이용하여 상기 데이터 신호의 천이 시점의 상기 클락신호의 레벨을 검출하는 단계;
    상기 클락신호의 레벨이 유지되면 카운트 값을 증가시키는 단계; 및
    상기 카운트 값이 미리 설정한 값에 도달하면 하나의 블랭크 구간 주기가 끝났음을 감지하는 단계;를 포함하는 저전압 차동신호 방식에서의 블랭크 구간 주기 감지방법.
  8. 제7 항에 있어서,
    상기 데이터 신호의 천이 시점은 라이징 에지인 저전압 차동신호 방식에서의 블랭크 구간 주기 감지방법.
  9. 제7 항에 있어서,
    상기 카운트 값은 상기 클락 신호가 하이 레벨 및 로우 레벨 중 선택된 어느 하나의 레벨을 유지하면 증가되는 저전압 차동신호 방식에서의 블랭크 구간 주기 감지방법.
  10. 제7 항에 있어서,
    상기 카운트 값은 소스 드라이버 집적회로의 내부 카운터에 의하여 제공되는 저전압 차동신호 방식에서의 블랭크 구간 주기 감지방법.
  11. 제7 항에 있어서,
    상기 블랭크 구간은 수평블랭크 구간 및 수직블랭크 구간 중 선택된 어느 하나인 저전압 차동신호 방식에서의 블랭크 구간 주기 감지방법.
  12. 제7 항에 있어서,
    상기 클락신호의 레벨이 천이되는 시점에 상기 카운트 값이 리셋되는 단계를 더 포함하는 저전압 차동신호 방식에서의 블랭크 구간 주기 감지방법.
  13. 제7 항에 있어서,
    상기 카운트 값이 미리 설정한 값에 도달하면 다음 블랭크 구간 주기의 시작을 알려주는 단계를 더 포함하는 저전압 차동신호 방식에서의 블랭크 구간 주기 감지방법.
  14. 제13 항에 있어서,
    상기 블랭크 구간 주기의 시작을 알려주는 단계는 카운터를 리셋하는 것을 포함하는 저전압 차동신호 방식에서의 블랭크 구간 주기 감지방법.
KR1020120076625A 2011-07-13 2012-07-13 저전압 차동신호 방식에서의 블랭크 구간 주기 감지방법 KR101470296B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR20110069645 2011-07-13
KR1020110069645 2011-07-13

Publications (2)

Publication Number Publication Date
KR20130009690A KR20130009690A (ko) 2013-01-23
KR101470296B1 true KR101470296B1 (ko) 2014-12-08

Family

ID=47839357

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020120076625A KR101470296B1 (ko) 2011-07-13 2012-07-13 저전압 차동신호 방식에서의 블랭크 구간 주기 감지방법

Country Status (1)

Country Link
KR (1) KR101470296B1 (ko)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5291189A (en) * 1990-08-27 1994-03-01 Nintendo Co., Ltd. Direct memory access apparatus in image processing system and external storage device used therein
JP2001282191A (ja) * 2000-03-29 2001-10-12 Advanced Display Inc 表示装置及びインターフェイス回路
KR20070063739A (ko) * 2005-12-15 2007-06-20 엘지.필립스 엘시디 주식회사 액정표시소자의 구동 장치 및 방법
KR20090008481A (ko) * 2005-01-25 2009-01-21 파나소닉 주식회사 플라즈마 디스플레이 장치

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5291189A (en) * 1990-08-27 1994-03-01 Nintendo Co., Ltd. Direct memory access apparatus in image processing system and external storage device used therein
JP2001282191A (ja) * 2000-03-29 2001-10-12 Advanced Display Inc 表示装置及びインターフェイス回路
KR20090008481A (ko) * 2005-01-25 2009-01-21 파나소닉 주식회사 플라즈마 디스플레이 장치
KR20070063739A (ko) * 2005-12-15 2007-06-20 엘지.필립스 엘시디 주식회사 액정표시소자의 구동 장치 및 방법

Also Published As

Publication number Publication date
KR20130009690A (ko) 2013-01-23

Similar Documents

Publication Publication Date Title
TWI419145B (zh) 對準圖框資料的技術
US9374216B2 (en) Multi-wire open-drain link with data symbol transition based clocking
US9710423B2 (en) Methods to send extra information in-band on inter-integrated circuit (I2C) bus
KR101086426B1 (ko) I2c 컨트롤러에서 직렬 데이터 라인의 상태 변화의타이밍 제어 장치 및 그 제어 방법
US20170102801A1 (en) Touch display apparatus and shift register thereof
US9196217B2 (en) Timing controller, display device and driving method thereof
WO2016008403A1 (zh) 移动终端的控制装置、控制方法及其移动终端
US20160293096A1 (en) Internal clock signal control for display device, display driver and display device system
CN106251825A (zh) 用于对齐帧数据的技术
US9852673B2 (en) Noise removal circuit
JP2016004388A (ja) 通信システム及び電子回路
JP2016194562A5 (ja) 表示ドライバ、表示装置及び表示ドライバの動作方法
WO2017065923A1 (en) Methods to avoid i2c void message in i3c
CN103543344A (zh) 一种解决电容屏失效的方法及电容屏异常侦测电路
CN106878706B (zh) 激光电视视频信号传输故障时控制fpga的方法和装置
KR101470296B1 (ko) 저전압 차동신호 방식에서의 블랭크 구간 주기 감지방법
CN205195849U (zh) 一种信号传输电路
KR102423645B1 (ko) 신호 송수신 장치, 상태 정보 신호를 수신하는 소스 드라이버 및 그것을 포함하는 표시 장치
JP2009134185A (ja) 表示制御装置および表示装置
WO2011114458A1 (ja) 映像表示システム、情報処理装置、および映像表示装置
JP2004134974A (ja) 表示器の水平同期信号と垂直同期信号との調整方法及びその調整装置
CN107483862A (zh) 一种信号切换方法及系统
CN107197365A (zh) 一种信号传输的方法及系统
CN110383826B (zh) 图像传感器和传输系统
JP6772914B2 (ja) 画像処理装置、表示装置および画像処理方法

Legal Events

Date Code Title Description
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20170907

Year of fee payment: 4